KR940017453A - Apparatus and method for real-time section overhead byte detection and generation of physical layer receiver in asynchronous transmission mode system - Google Patents

Apparatus and method for real-time section overhead byte detection and generation of physical layer receiver in asynchronous transmission mode system Download PDF

Info

Publication number
KR940017453A
KR940017453A KR1019920026118A KR920026118A KR940017453A KR 940017453 A KR940017453 A KR 940017453A KR 1019920026118 A KR1019920026118 A KR 1019920026118A KR 920026118 A KR920026118 A KR 920026118A KR 940017453 A KR940017453 A KR 940017453A
Authority
KR
South Korea
Prior art keywords
overhead
signal
specific
generating
input
Prior art date
Application number
KR1019920026118A
Other languages
Korean (ko)
Other versions
KR950012327B1 (en
Inventor
박영호
김대영
김협종
최문기
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019920026118A priority Critical patent/KR950012327B1/en
Publication of KR940017453A publication Critical patent/KR940017453A/en
Application granted granted Critical
Publication of KR950012327B1 publication Critical patent/KR950012327B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0623Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/566Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM layer
    • H04L2012/5662Macrocells or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13209ISDN

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 광대역 종합정보통신망(B-ISDN)에서 물리계층이 동기식 다중 계위(SDH) 환경하의 STM-1(Synchronous Transport Module-1)급 전성 속도를 갖도록 구현하기 위하여, 섹션 에러 모니터링 및 레포팅에 관련된 STM-1 프레임의 섹션 오버헤드바이트 검출 및 발생을 수행하는 장치 및 방법에 관한 것으로, 리셋신호와 시스템 클럭 및 프레임 싱크신호가 인가되도록 연결되어 있으며, 특정 부호화(BIP-24)계산을 위해서 필요한 제어신호들을 발생시키는 3-6상 신호 발생부(21); 옵헤드 입력 클럭 및 오버헤드 입력 싱크신호가 인가되도록 연결되어 있으며, 섹션 오버헤드 바이트 중에서 특정 바이트(B2, Z2)의 위치를 찾아내어 이에 대한 인에이블신호를 발생시키는 위치 지시 신호 발생부(22); 및 상기 시스템 클럭 및 프레임 싱크신호와, 상기 오버헤드 입력 클럭 및 오버헤드 입력 싱크신호와, 오버헤드 입력 데이타가 인가되도록 연결되어 있고, 프레임 데이타 버스에 접속되어 있으며, 상기 3-상 신호 발생부(21)와 위치 지시 신호 발생부(22)에서 제공되는 제어 신호에 따라 부호화(BIP-24) 계산을 수행하고 특정 섹션 오버헤드 바이트(Z2) 값을 생성하고, 전체 오버헤드가 저장되도록 하는 오버헤드 발생부(23)를 포함하도록 구성되고, 상기 장치에서 섹션 에러 모니터링 및 레포팅에 관련된 STM-1 프레임의 섹션 오버헤드바이트 검출 및 발생을 수행하기 위하여, 현재 프레임에 대한 특정 부호(BIP-24) 계산을 수행하는 (71) 제1단계; 및 상기 제1단계(71)에서 계산된 값과 다음 프레임의 특정 바이트(B2)값을 비교하여 다른 특정 바이트(Z2) 값을 발생하는 (72,73) 제2단계를 포함하여 수행되도록 한다.The present invention relates to section error monitoring and reporting in order to implement a STM-1 (Synchronous Transport Module-1) -class high speed in a synchronous multi-level (SDH) environment in a broadband integrated telecommunication network (B-ISDN). Apparatus and method for detecting and generating section overhead bytes of an STM-1 frame are connected so that a reset signal, a system clock, and a frame sync signal are applied, and control necessary for calculating a specific encoding (BIP-24) A 3-6 phase signal generator 21 for generating signals; The position input signal generator 22 is connected so that an overhead input clock and an overhead input sync signal are applied, and locates a specific byte B2 and Z2 among the section overhead bytes and generates an enable signal thereto. ; And the system clock and frame sync signal, the overhead input clock and overhead input sync signal, and overhead input data are connected to each other and connected to a frame data bus. 21) and the overhead of performing encoding (BIP-24) calculation and generating a specific section overhead byte (Z2) value according to the control signal provided from the position indication signal generator 22 and the overall overhead to be stored. Comprising a generation unit 23, in order to perform section overhead byte detection and generation of the STM-1 frame related to section error monitoring and reporting in the apparatus, calculating a specific sign (BIP-24) for the current frame (71) a first step of performing; And (72, 73) a second step of generating another specific byte (Z2) value by comparing the value calculated in the first step (71) with a specific byte (B2) value of the next frame.

Description

비동기식 전송 모드 시스템에서 물리계층수신부의 실시간 섹션 오버헤드 바이트 검출 및 발생을 위한 장치 및 방법Apparatus and method for real-time section overhead byte detection and generation of physical layer receiver in asynchronous transmission mode system

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제5도는 제2도의 오버헤드 발생부의 일실시예 상세 블록도, 제6도는 본 발명에 의한 STM-1 프레임에서 BIP-24 부호 계산 범위 및 방법을 설명하기 위한 도면.FIG. 5 is a detailed block diagram of an exemplary embodiment of the overhead generation unit of FIG. 2, and FIG. 6 is a view for explaining a range and method of calculating a BIP-24 code in an STM-1 frame according to the present invention.

Claims (5)

광대역 종합정보통신망(B-ISDN)에서 물리계층이 동기식 다중 계위(SDH) 환경하의 STM-1 (Synchronous Transport Module-1)급 전송 속도를 갖도록 구현하기 위하여, 섹션 에러 모니터링 및 레포팅에 관련된 STM-1 프레임의 섹션 오버헤드 바이트 검출 및 발생을 수행하는 장치에 있어서, 리셋신호와 시스템 클럭 및 프레임 싱크신호가 인가되도록 연결되어 있으며,특정 부호화(BIP-24) 계산을 위해서 필요한 제어신호들을 발생시키는 3-상 신호 발생 수단(21); 오버헤드 입력 클럭 및오버헤드 입력 싱크신호가 인가되도록 연결되어 있으며, 섹션 오버헤드 바이트 중에서 특정 바이트(B2,Z2)의 위치를 찾아내어 이에 대한 인에이블신호를 발생시키는 위치 지시 신호 발생 수단(22); 및 상기 시스템 클릭 및 프레임 싱크신호와,상기 오버헤드 입력클럭 및 오버헤드 입력 싱크신호와, 오버헤드 입력 데이터가 인가되도록 연결 되어 있고, 프레임 데이터 버스에 접속되어 있으며, 상기 3-상 신호 발생 수단(21)과 위치 지시 신호 발생 수단(22)에서 제공되는 제어 신호에따라 부호화(BIP-24) 계산을 수행하고 특정 섹션 오버헤드 바이트(Z2)값을 생성하고, 전체 오버헤드가 저장되도록 하는오버헤드 발생 수단(23); 을 포함하고 있는 것을 특징으로 하는 비동기식 전송 모드 시스템에서 물리계층수신부의 실시간섹션 오버헤드 바이트 검출 및 발생을 위한 장치.STM-1 related to section error monitoring and reporting, in order to implement the STM-1 (Synchronous Transport Module-1) transmission rate under the synchronous multi-level (SDH) environment in the B-ISDN. An apparatus for detecting and generating section overhead bytes of a frame, the apparatus comprising: a reset signal, a system clock, and a frame sync signal connected to each other; and generating a control signal necessary for calculating a specific encoding (BIP-24). Phase signal generating means 21; An overhead input clock and an overhead input sync signal are connected to each other, and the position indication signal generating means 22 locates the specific bytes B2 and Z2 among the section overhead bytes and generates an enable signal thereto. ; And the system click and frame sync signal, the overhead input clock and overhead input sync signal, and overhead input data are connected to each other, and are connected to a frame data bus, and the three-phase signal generating means ( 21) and the overhead of performing encoding (BIP-24) calculation and generating a specific section overhead byte (Z2) value according to the control signal provided from the position indication signal generating means 22 and storing the entire overhead. Generating means 23; Apparatus for detecting and generating the real-time section overhead byte of the physical layer receiver in the asynchronous transmission mode system, characterized in that it comprises a. 제1항에 있어서, 상기 3-상 신호 발생 수단(21)은, 시스템 클럭과 프레임 싱크신호가 입력단에 인가되도록 연결된 페이로드 엔빌로프 발생 수단(31); 상기 시스템 클럭과 페이로드 엔빌로프 발생 수단(31)의 출력(R9,Pld)이 입력단에 인가되도록 연결된 패리티 계산 엔빌로프 발생 수단(32); 및 상기 시스템 클럭과 패리티 계산 엔빌로프 발생 수단(32)의 출력(PEN)이 입력단에 인가되도록 연결되어 있으며, 수신되는 엔빌로프 신호 PEN을 필요한 상(phase)으로 분리한 신호들인(P1, P2, P3)을 발생시켜 출력하는 3-상 신호 발생 수단(33); 을 포함하여 구성되는 것을 특징으로 하는 비동기식 전송모드 시스템에서 물리계층수신부의 실시간 섹션 오버헤드 바이트 검출 및 발생을 위한 장치.2. The apparatus of claim 1, wherein the three-phase signal generating means (21) comprises: a payload envelope generating means (31) connected to apply a system clock and a frame sync signal to an input terminal; Parity calculation envelope generating means (32) coupled such that the system clock and outputs (R9, Pld) of the payload envelope generating means (31) are applied to an input terminal; And an output PEN of the system clock and the parity calculation envelope generating means 32 are applied to an input terminal, and are signals P1, P2, which separate the received envelope signal PEN into necessary phases. Three-phase signal generating means 33 for generating and outputting P3); Apparatus for real-time section overhead byte detection and generation of the physical layer receiver in the asynchronous transmission mode system comprising a. 제2항에 있어서, 상기 위치 지시 신호 발생부(22)은, 오버헤드 입력 싱크에 동기되어 24비트의 특정 바이트(B2) 크기를만들어내는 B2 엔빌로프 발생 수단(41); 7비트의 특정 바이트(Z2) 크기에 대한 엔빌로프 신호를 만들어내는 Z2 엔빌로프발생 수단(42); 및 상기 B2 엔빌로프 발생 수단(41) 및 Z2 엔빌로프 발생 수단(42)에서 계산된 크기의 엔빌로프 신호로부터 상기 특정 바이트(B2,Z2)의 위치를 찾아내는 타이밍 정렬 수단(43); 을 포함하여 구성되는 것을 특징으로 하는 비동기식 전송 모드 시스템에서 물리계층수신부의 실시간 섹션 오버헤드 바이트 검출 및 발생을 위한 장치.3. The position indication signal generator (22) according to claim 2, further comprising: B2 envelope generating means (41) for generating a specific byte (B2) size of 24 bits in synchronization with an overhead input sink; Z2 envelope generating means 42 for producing an envelope signal for a specific byte Z2 size of 7 bits; Timing alignment means (43) for locating the specific bytes (B2, Z2) from an envelope signal having a magnitude calculated by the B2 envelope generating means (41) and the Z2 envelope generating means (42); Apparatus for real-time section overhead byte detection and generation of the physical layer receiver in the asynchronous transmission mode system comprising a. 제3항에 있어서, 상기 오버헤드 발생 수단(23)은, 프레임 싱크, 시스템 클릭 및 프레임 데이터가 각각 인가되도록 연결되며, 각각의 상에 대하여 하나씩 할당되도록 구비되는 적어도, 하나의 부호 계산 수단(51); 상기 프레임 싱크신호가 인가되도록 연결되고, 각 상에 대한 패리티를 인가 받도록 상기 부호 계산 수단(51)의 출력단에 각각 연결되는 적어도 하나의부호 저장 수단(52); 오버헤드 입력 클럭 및 오버헤드 입력 싱크신호가 인가되도록 연결되고, 병렬의 특정 부호(BIP-8)가입력되도록 상기 부호 저장 수단(52)의 출력단에 각각 연결된 병렬/직렬 변환 수단(53); 상기 오버헤드 입력 클럭과 상기타이밍 정렬 수단으로부터의 특정 제어신호(B2LI)가 인가되도록 연결되며, 상기 병렬/직렬 변환 수단(53)에 제어신호를제공하는 변환 제어 수단(54); 상기 오버헤드 입력 클럭 및 오버헤드 입력 싱크신호와 오버헤드 입력 데이터와 상기 타이밍 정렬 수단으로 부터의 특정 제어신호(B2LI,Z2LI)가 인가되도록 연결되어 있으며, 상기 병렬/직렬 변환 수단(53)으로부터의 출력(B2스트림)을 인가받아 오버헤드 및 쓰기클럭을 출력하는 패리티 비교 및 에러 계수 수단(55); 오버헤드 출력클럭을 인가받도록 연결되어 있으며, 상기 패리티 비교 및 에러 계수 수단(55)으로부터의 오버헤드 및 쓰기클럭을 입력하고 오버헤드 출력 데이터를 외부로 인가하는 오버헤드 저장 수단(56); 및 상기 오버헤드 입력 싱크 및 오버헤드 출력 싱크신호를 입력받도록 연결되어 있으며, 상기 오버헤드 저장 수단(56)에 제어신호를 제공하는 저장 제어 수단(57); 을 포함하여 구성되는 것을 특징으로 하는 비동기식 전송 모드 시스템에서 물리계층수신부의 실시간 섹션 오버헤드 바이트 검출 및 발생을 위한 장치.The at least one sign calculating means (51) according to claim 3, wherein said overhead generating means (23) is connected so that frame sinks, system clicks, and frame data are respectively applied, and is assigned to be assigned one for each image. ); At least one code storage means (52) connected to be applied with the frame sync signal and connected to an output terminal of the code calculation means (51) to receive parity for each phase; Parallel / serial conversion means (53) connected to an overhead input clock and an overhead input sync signal and connected to an output terminal of the code storage means (52) so as to input a parallel specific code (BIP-8); A conversion control means (54) connected to the overhead input clock and a specific control signal (B2LI) from the timing alignment means to provide a control signal to the parallel / serial conversion means (53); The overhead input clock, the overhead input sync signal, the overhead input data, and a specific control signal (B2LI, Z2LI) from the timing alignment means are connected so as to be applied, and from the parallel / serial conversion means (53). Parity comparison and error counting means 55 for receiving an output (stream B2) and outputting an overhead and a write clock; An overhead storage means (56) connected to receive an overhead output clock, for inputting overhead and write clocks from the parity comparison and error counting means (55) and applying overhead output data to the outside; Storage control means (57) connected to receive the overhead input sink and the overhead output sink signal, and providing a control signal to the overhead storage means (56); Apparatus for real-time section overhead byte detection and generation of the physical layer receiver in the asynchronous transmission mode system comprising a. 광대역 종합정보통신망(B-ISDN)에서 물리계층이 동기식 다중 계위(SDH) 환경하의 STM-1 (Synchronous Transport Module-1)급 전송 속도를 갖도록 구현하기 위하여, 특정 부호화(BIP -24) 계산을 위해서 필요한 제어신호들을 발생시키는 3-상신호 발생 수단(21)과, 섹션 오버헤드 바이트 중에서 특정 바이트(B2,Z2)의 위치를 찾아내어 이에 대한 인에이블신호를발생시키는 위치 지시 신호 발생 수단(22)과, 상기 3-상 신호 발생 수단(21)과 위치 지시 신호 발생 수단(22)에서 제공되는 제어 신호에 따라 부호화(BIP-24) 계산을 수행하고 특정 섹션 오버헤드 바이트(Z2)값을 생성하고, 전체 오버헤드가 저장하도록 하는 오버헤드 발생 수단(23)을 구비하고 있는 섹션 오버헤드 바이트 검출 및 발생을 위한 장치에서, 섹션 에러모니터링 및 레포팅에 관련된 STM-1 프레임의 섹션 오버헤드 바이트 검출 및 발생을 수행하는 방법에 있어서, 현재 프레임에 대한 특정 부호(BIP-24) 계산을 수행하는(71) 제1단계; 및 상기 제1단계(71)에서 계산된 값과 다음 프레임의 특정바이트(B2) 값을 비교하여 다른 특정 바이트(Z2) 값을 발생하는 (72,73) 제2단계; 를 포함하여 수행되는 것을 특징으로하는 비동기식 전송 모드 시스템에서 물리계층수신부의 실시간 섹션 오버헤드 바이트 검출 및 발생을 위한 방법.In order to implement a specific encoding (BIP-24) to implement the STM-1 (Synchronous Transport Module-1) transmission rate under a synchronous multi-level (SDH) environment in a broadband integrated telecommunication network (B-ISDN). Three-phase signal generation means 21 for generating necessary control signals, and position indication signal generation means 22 for locating specific bytes B2 and Z2 from the section overhead bytes and generating enable signals thereto; And perform encoding (BIP-24) calculation according to control signals provided from the three-phase signal generating means 21 and the position indicating signal generating means 22, and generating a specific section overhead byte (Z2) value. Section overhead bars of STM-1 frames related to section error monitoring and reporting, in an apparatus for section overhead byte detection and generation having an overhead generating means 23 which allows the entire overhead to be stored. A method for performing a bit detection and generation, (71) a first step of performing a specific code (BIP-24) calculated on the current frame; (72, 73) a second step of generating another specific byte (Z2) value by comparing the value calculated in the first step (71) with a specific byte (B2) value of the next frame; A method for real-time section overhead byte detection and generation of a physical layer receiver in an asynchronous transmission mode system, characterized in that is performed. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019920026118A 1992-12-29 1992-12-29 Detection and generation of real time section overhead byte of physical layer in the asynchronous transfer mode system KR950012327B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920026118A KR950012327B1 (en) 1992-12-29 1992-12-29 Detection and generation of real time section overhead byte of physical layer in the asynchronous transfer mode system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920026118A KR950012327B1 (en) 1992-12-29 1992-12-29 Detection and generation of real time section overhead byte of physical layer in the asynchronous transfer mode system

Publications (2)

Publication Number Publication Date
KR940017453A true KR940017453A (en) 1994-07-26
KR950012327B1 KR950012327B1 (en) 1995-10-16

Family

ID=19347258

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920026118A KR950012327B1 (en) 1992-12-29 1992-12-29 Detection and generation of real time section overhead byte of physical layer in the asynchronous transfer mode system

Country Status (1)

Country Link
KR (1) KR950012327B1 (en)

Also Published As

Publication number Publication date
KR950012327B1 (en) 1995-10-16

Similar Documents

Publication Publication Date Title
JP4009666B2 (en) SDH network and data transmission method thereof
JPH077492A (en) Method and apparatus for detection and correction of error in atm cell header
US5671227A (en) Transmission system for transmitting and detecting the beginning of the frame of a frame synchronized signal
US7023942B1 (en) Method and apparatus for digital data synchronization
JP3161911B2 (en) Line switching method and line switching device
US7428249B2 (en) Pointer processing and path BIP-8 computation for large concatenated payloads
KR940017453A (en) Apparatus and method for real-time section overhead byte detection and generation of physical layer receiver in asynchronous transmission mode system
CN1667985B (en) SDH/SONET non-loading plug-in method and apparatus
JP2671834B2 (en) Error detection circuit
CA2157454C (en) Transmission convergence sublayer multiplex generating/terminating apparatus
JP2002232380A (en) Concatenation signal processing method and apparatus
KR950012322B1 (en) Vc-4 mapping control unit in the physical layer of b-isdn
JP3025123B2 (en) Digital test signal generator
KR100267277B1 (en) Cell boundary discrimination apparatus using crc calculation
JP3271444B2 (en) BIP-2 operation circuit and BIP-2 check circuit
KR950007500B1 (en) Virtual container containing reverse mapping device of syn/asyn 1.544mbps signal
KR100397504B1 (en) Apparatus and method for accumulating time division parallel errors of data sequence in a transmission system
JP3189057B2 (en) Method and apparatus for transmitting carrier relay signal
FI87125C (en) Method for encoding a line signal
JPH0856223A (en) Cell data transmitter
JPH0766787A (en) Pointer abnormality detecting system
JPH0591075A (en) Phase synchronization system
JPH05244130A (en) Clock converter
KR19980065399A (en) Frame generation method for transmitting asynchronous signal to synchronous transmission network
JPH04322525A (en) Pointer value generating method in synchronizing digital hierarchy

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980929

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee