KR940010030A - 플로피 디스크 제어기 - Google Patents
플로피 디스크 제어기 Download PDFInfo
- Publication number
- KR940010030A KR940010030A KR1019930020701A KR930020701A KR940010030A KR 940010030 A KR940010030 A KR 940010030A KR 1019930020701 A KR1019930020701 A KR 1019930020701A KR 930020701 A KR930020701 A KR 930020701A KR 940010030 A KR940010030 A KR 940010030A
- Authority
- KR
- South Korea
- Prior art keywords
- standby
- circuit
- floppy disk
- control
- register
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Power Sources (AREA)
Abstract
호스트 시스템(1)과 다수의 플로피 디스크 유닛(3-0∼3-3)간의 플로피 디스크 제어기에 있어서, 플로피 디스크 유닛중 한 유닛을 각각 구동시키는 다수의 포트를 구비한 제어 레지스터(21)가 NOR회로(26)와 같은 논리회로에 접속되어, 모든 플로피 디스크 유닛이 구동되지는 않는다는 것을 검출한다.
모든 플로피 디스크 유닛이 구동되지는 않을시에, 논리회로는 대기 제어 신호를 발생한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도, 제4도, 제5도 및 제6도는 본 발명에 따른 플로피 디스크 제어기의 제1, 제2, 제3및 제4실시예를 각기 설명하는 블럭 회로도.
Claims (8)
- 호스트 시스템(1)과 다수의 플로피 디스크 유닛(3-0-3-3)간에 접속된 플로피 디스크 제어기에 있어서, 상기 호스트 시스템과 상기 플로피 디스크 유닛간에 접속되어, 상기 플로피 디스크 유닛을 제어하는 제어회로(23)와; 상기 호스트 시스템 및 상기 플로피 디스크 유닛에 접속되며, 상기 플로피 디스크 유닛중 한 유닛을 각각 구동시키는 자수의 포트를 구비하며, 상기 호스트 시스템에 의해 기록되어진 제어 레지스터(21)와; 상기 제어 레지스터의 모든 포트와 상기 제어 회로간에 접속되어, 대기 제어 신호(STBY)를 발생하고 그 신호를 상기 제어 회로에 전송하기 위해 모든 상기 플로피 디스크 유닛이 구동되지는 않는다는 상태를 검출하여, 상기 제어 회로를 동작 모드에서 대기 모드로 이동시키는 대기 제어 신호 발생 회로(26)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 제1항에 있어서, 상기 호스트 시스템과 상기 제어 회로간에 접속된 데이타 레지스터(22)와; 상기 데이타 레지스터에 접속되어, 상기 데이타 레지스터의 내용이 선정된 대기 코드와 일치할시에, 대기 제어 신호를 발생하는 대기 코드 디코더(24) 및; 상기 대기 제어 신호 발생 회로, 상기 대기 코드 디코더 및 상기 제어 회로에 접속되어, 상기 대기 제어 신호 발생 회로 및 상기 대기 코드 디코더중 하나로부터의 대기 제어 신호를 상기 제어회로로 전송하는 논리 회로(27)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 제1항에 있어서, 상기 호스트 시스템에 접속되며, 대기 제어 신호를 발생하는 포트를 구비하고 상기 호스트 시스템에 의해 기록되어진 부가의 제어 레지스터(25) 및; 상기 대기 제어 신호 발생 회로, 상기 부가의 제어 레지스터 및 상기 제어 회로에 접속되어 상기 대기 제어 신호 발생 회로 및 상기 부가의 제어 레지스터중 하나로부터의 대기 제어 신호를 상기 제어 회로에 전송하는 논리 회로(27′)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 제1항에 있어서, 상기 호스트 시스템과 상기 제어 회로간에 접속된 데이타 레지스터(22)와; 상기 데이타 레지스터에 접속되어, 상기 데이타 레지스터의 내용이 선정된 대기 코드와 일치할시에, 대기 제어 신호를 발생하는 대기 코드 디코더(24)와; 상기 호스트 시스템에 접속되며, 대기 제어 신호를 발생하는 포트를 구비하고 상기 호스트 시스템에 의해 기록되어진 부가의 제어 레지스터(25) 및; 상기 대기 제어 신호 발생 회로, 상기 대기 코드 디코더, 상기 부가의 제어 레지스터 및, 상기 제어 회로에 접속되어, 상기 대기 제어 신호를 발생 회로, 상기 대기 코드 디코더 및 상기 부가의 제어 레지스터중 하나로부터의 대기 제어 신호를 상기 제어 회로에 전송하는 논리 회로(27″)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 호스트 시스템(1)과 다수의 플로피 디스크 유닛(3-0∼3-3)간에 접속된 플로피 디스크 제어기에 있어서, 상기 호스트 시스템 및 플로피 디스크 유닛에 접속되어, 상기 플로피 디스크 유닛을 제어하는 제어 회로(23)와; 상기 호스트 시스템 및 상기 플로피 디스크 유닛에 접속되며, 상기 플로피 디스크 유닛중 한 유닛을 각각 구동하는 다수의 포트를 구비하고, 상기 호스트 시스템에 의해 기록되어진 디지탈 출력 레지스터(21)와; 상기 디지탈 출력 레지스터 및 상기 제어 회로의 모든 포트에 접속되어, 모든 상기 플로피 디스크 유닛이 구동되지는 않을시에, 대기 제어 신호(STBY)를 발생시키는 논리 회로(26)와; 상기 제어 회로에 전송되어져, 상기 제어 회로를 동작 모드로부터 대기 모드로 이동시키는 대기 제어 신호를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 제5항에 있어서, 상기 호스트 시스템과 상기 제어 회로간에 접속된 데이타 레지스터(22)와; 상기 데이타 레지스터에 접속되어, 상기 데이타 레지스터의 내용이 선정된 대기 코드와 일치할시에, 대기 제어 신호를 발생하는 대기 코드 디코더(24) 및; 상기 논리 회로, 상기 대기 코드 디코더 및 상기 제어 회로에 접속되어, 상기 논리 회로 및 상기 대기 코드 디코더중 하나로부터의 대기 제어 신호를 상기 제어 회로에 전송하는 OR회로(27)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 제5항에 있어서, 상기 호스트 시스템에 접속되며, 대기 제어 신호를 발생하는 포트를 구비하고 상기 호스트 시스템에 의해 기록되어져 구동 타이밍을 한정하는 데이타 비 레지스터(25) 및; 상기 논리 회로, 상기 데이타 비 레지스터 및 상기 제어 회로에 접속되어, 상기 논리 회로 및 상기 데이타 비 레지스터중 하나로부터의 대기 제어 신호를 상기 제어 회로에 전송하는 OR회로(27′)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.
- 제5항에 있어서, 상기 호스트 시스템과 상기 제어 회로간에 접속된 데이타 레지스터(22)와; 상기 데이타 레지스터에 접속되어, 상기 데이타 레지스터의 내용이 선정된 대기 코드와 일치할시에, 대기 제어 신호를 발생하는 대기 코드 디코더(24)와, 상기 호스트 시스템에 접속되며, 대기 제어 신호를 발생하는 포트를 구비하고, 상기 호스트 시스템에 의해 기록되어져 구동 타이밍을 한정하는 데이타 비 레지스터(25) 및; 상기 논리 회로, 상기 대기 코드 디코더, 상기 데이타 비 레지스터 및 상기 제어 회로에 접속되어, 상기 논리 회로, 상기 대기 코드 디코더 및 상기 데이타 비 레지스터중 하나로부터의 대기 제어 신호를 상기 제어 회로로 전송하는 대기 회로(27″)를 포함하는 것을 특징으로 하는 플로피 디스크 제어기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-268735 | 1992-10-07 | ||
JP4268735A JP2737571B2 (ja) | 1992-10-07 | 1992-10-07 | フロッピィ・ディスク・コントローラ |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940010030A true KR940010030A (ko) | 1994-05-24 |
KR970002380B1 KR970002380B1 (ko) | 1997-03-03 |
Family
ID=17462624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930020701A KR970002380B1 (ko) | 1992-10-07 | 1993-10-07 | 플로피 디스크 제어기 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5530876A (ko) |
EP (1) | EP0591973B1 (ko) |
JP (1) | JP2737571B2 (ko) |
KR (1) | KR970002380B1 (ko) |
DE (1) | DE69316132T2 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08272495A (ja) * | 1995-03-31 | 1996-10-18 | Mitsubishi Electric Corp | 電力制御装置及び電力制御方法 |
TW556421B (en) | 2002-08-15 | 2003-10-01 | Htc Corp | Circuit and operating method for integrated interface of PDA and wireless communication system |
US20040114874A1 (en) * | 2002-12-12 | 2004-06-17 | Katsumi Bono | Optical fiber array devices and methods of manufacture |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4980836A (en) * | 1988-10-14 | 1990-12-25 | Compaq Computer Corporation | Apparatus for reducing computer system power consumption |
US5410711A (en) * | 1991-02-14 | 1995-04-25 | Dell Usa, L.P. | Portable computer with BIOS-independent power management |
GB2264794B (en) * | 1992-03-06 | 1995-09-20 | Intel Corp | Method and apparatus for automatic power management in a high integration floppy disk controller |
US5274277A (en) * | 1992-09-01 | 1993-12-28 | Intel Corporation | High speed "OR" circuit configuration |
US5300831A (en) * | 1992-09-04 | 1994-04-05 | Pham Dac C | Logic macro and protocol for reduced power consumption during idle state |
-
1992
- 1992-10-07 JP JP4268735A patent/JP2737571B2/ja not_active Expired - Lifetime
-
1993
- 1993-10-05 US US08/131,700 patent/US5530876A/en not_active Expired - Fee Related
- 1993-10-07 EP EP93116258A patent/EP0591973B1/en not_active Expired - Lifetime
- 1993-10-07 KR KR1019930020701A patent/KR970002380B1/ko not_active IP Right Cessation
- 1993-10-07 DE DE69316132T patent/DE69316132T2/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE69316132D1 (de) | 1998-02-12 |
KR970002380B1 (ko) | 1997-03-03 |
EP0591973B1 (en) | 1998-01-07 |
EP0591973A3 (en) | 1994-10-05 |
US5530876A (en) | 1996-06-25 |
JPH06119118A (ja) | 1994-04-28 |
DE69316132T2 (de) | 1998-08-20 |
EP0591973A2 (en) | 1994-04-13 |
JP2737571B2 (ja) | 1998-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW350061B (en) | LCD controller | |
TW330298B (en) | Block write power reduction | |
KR960006396A (ko) | 다중 프로토콜 데이타 버스 시스템 | |
KR890001324A (ko) | 하나의 전송매체를 공유하는 경합제어 방식 | |
KR940010030A (ko) | 플로피 디스크 제어기 | |
KR970003227A (ko) | 데이타버스 구동회로 | |
KR950020681A (ko) | 브이씨알의 연속 녹화 시스템 | |
KR930013948A (ko) | 퍼스널 컴퓨터의 단일 입출력 채널용 비디오 내장 옵션보드 | |
KR980004063A (ko) | 피씨(pc)와 통신 가능한 모니터 | |
KR940018683A (ko) | 액정 프로젝터 | |
KR960039738A (ko) | 듀얼포트램을 이용한 펄스부호변조 다중접속 및 스위칭장치 | |
KR970003176A (ko) | 컴퓨터를 이용한 오디오 테이프 재생 장치 | |
KR970007666A (ko) | 시스템 제어신호 전달회로 | |
KR970076167A (ko) | Pc시스템의 드라이브 변경 장치 | |
JPS63100554A (ja) | メモリ制御装置 | |
KR960029574A (ko) | 동일장치의 다중번호 제어 시스템 | |
KR970050696A (ko) | 플로피 디스크 구동 시스템의 헤드 선택 회로 | |
KR930003624A (ko) | 전화기 숫자전송 시스템 | |
KR960011699A (ko) | 이상동작 방지기능을 갖는 데이타 전송회로 | |
KR970002790A (ko) | 피아이오(pio)를 이용한 캔 콘트롤 장치 | |
KR960042583A (ko) | 멀티 데크 시스템의 기동전류 경감회로 | |
KR970012136A (ko) | 마이크로 컨트롤러 | |
KR870005810A (ko) | 더멀 헤드(Thermal head)의 제어 시스템 | |
EP0718781A3 (de) | Vorrichtung zur Verbindung zweier unterschiedlicher Rechnersysteme | |
KR940020193A (ko) | 에이 엠 코드(am code) 발생 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010224 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |