KR970007666A - 시스템 제어신호 전달회로 - Google Patents
시스템 제어신호 전달회로 Download PDFInfo
- Publication number
- KR970007666A KR970007666A KR1019950021316A KR19950021316A KR970007666A KR 970007666 A KR970007666 A KR 970007666A KR 1019950021316 A KR1019950021316 A KR 1019950021316A KR 19950021316 A KR19950021316 A KR 19950021316A KR 970007666 A KR970007666 A KR 970007666A
- Authority
- KR
- South Korea
- Prior art keywords
- control signal
- port
- circuit
- supplied
- system control
- Prior art date
Links
Landscapes
- Communication Control (AREA)
- Information Transfer Systems (AREA)
Abstract
이 발명은 시스템 제어신호 전달회로에 관한 것으로서, 제1포트로부터 공급받는 시스템 제어신호 전달회로를 제어하는 제어신호와 제2포트로부터 공급받는 어드레스 데이타를 이용해 래치나 버퍼를 선택하는 선택 회로와, 상기 선택회로에 의해 출력되는 선택 신호와 제1포트에서 공급되는 시스템 제어신호 전달회로를 제어하는 제어 신호의 부정 논리합 결과를 클럭으로 하여 제2포트에서 공급받는 주 회로 제어신호를 주 회로로 공급하는 래치부와, 상기 선택 회로에 의해 출력되는 선택 신호와 제1포트에서 공급되는 시스템 제어신호 전달회로를 제어하는 제어신호의 논리합 결과에 의해 인에이블되어 주 회로의 출력값을 제2포트로 출력하는 버퍼부로 구성되어, 롬을 포함한 마이컴(Micom)으로부터 들어오는 회로 제어신호를 입력받아 각 래치에 의해 제어신호가 회로로 들어가 주 회로내의 블럭들을 제어하고 그 결과 나타나는 출력값을 다시 버퍼를 통해 읽게 하는 시스템 제어신호 전달 회로에 관한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 이 발명의 실시예에 따른 시스템 제어신호 전달회로를 포함하는 제어신호 처리 시스템의 블럭도이고, 제2도는 이 발명의 실시예에 따른 시스템 제어신호 전달회로의 상세회로도이고, 제3도는 이 발명의 실시예에 따른 시스템 제어신호 전달회로의 라이트 모드의 타이밍도이고, 제4도는 이 발명의 실시예에 따른 시스템 제어신호 전달회로의 리드 모드의 타이밍도이다.
Claims (5)
- 제1포트로부터 공급받는 시스템 제어신호 전달회로를 제어하는 제어신호와 제2포트로부터 공급받는 어드레스 데이타를 이용해 래치나 버퍼를 선택하는 선택 회로와, 상기 선택회로에 의해 출력되는 선택 신호와 제1포트에서 공급되는 시스템 제어신호 전달회로를 제어하는 제어신호의 부정 논리합 결과를 클럭으로 하여 제2포트에서 공급받는 주 회로 제어신호를 주 회로로 공급하는 래치부와, 상기 선택 회로에 의해 출력되는 선택신호와 제1포트에서 공급되는 시스템 제어신호 전달회로를 제어하는 제어신호의 논리합 결과에 의해 인에이블 되어 주회로의 출력값을 제2포트로 출력하는 버퍼부로 이루어지는 것을 특징으로 하는 시스템 제어신호 전달회로.
- 제1항에 있어서, 상기 선택 회로의 구성은, 제1포트로부터 공급되는 펄스를 클럭으로 하여 제2포트로 어드레스 데이타를 받아 디코더에 공급하는 래치수단과, 상기 래치수단에 의해 m비트의 어드레스 데이타를 공급받아 래치나 버퍼를 선택하는 디코더로 이루어지는 것을 특징으로 하는 시스템 제어신호 전달회로.
- 제1항에 있어서, 상기 래치부의 구성은, 상기 디코더에 의해 출력된 선택신호와 제1포트에서 공급되는 라이트 제어신호를 입력으로 하여 클럭 펄스를 발생시키는 부정 논리합 연산수단과, 상기 부정 논리합 연산수단의 출력을 클럭 펄스로 하여 제2포트로부터 공급받은 주회로 제어신호를 주 회로로 공급하는 래치수단으로 이루어지는 것을 특징으로 하는 시스템 제어신호 전달회로.
- 제1항에 있어서, 상기 버퍼부의 구성은, 상기 디코더에 의해 출력된 선택신호와 제1포트에서 공급되는 리드 제어신호를 입력으로 하는 논리합 연산수단과, 상기 논리합 연산 수단의 출력을 입력으로 하여 주 회로의 결과값을 제2포트로 공급하는 버퍼로 이루어지는 것을 특징으로 하는 시스템 제어신호 전달회로.
- 제1포트를 통해 시스템 제어신호 전달회로를 제어하기 위한 제어신호를 출력하고, 제2포트를 통해 어드레스 데이타와 주회로를 제어하기 위한 제어신호를 출력하는 롬을 포함하는 마이컴과, 상기 롬을 포함하는 마이컴으로부터 포트를 통해 어드레스 데이타와 제어신호를 공급받아, 래치를 통해 주 회로에 제어신호를 전달하고, 버퍼를 통해 주 회로의 출력값을 전달하는 시스템 제어신호 전달회로와, 상기 시스템 제어신호 전달회로에서 제어신호를 공급받고 그 결과를 출력하는 주회로로 이루어지는 것을 특징으로 하는 시스템 제어신호 전달회로를 포함하는 제어신호 처리 시스템.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (14)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950021316A KR100194657B1 (ko) | 1995-07-20 | 1995-07-20 | 시스템 제어신호 전달회로 |
CNB021527156A CN1226697C (zh) | 1995-06-12 | 1996-06-12 | 数字化仪控制装置 |
GB9926443A GB2340613B (en) | 1995-06-12 | 1996-06-12 | Digitizer controller |
GB9725009A GB2316179B (en) | 1995-06-12 | 1996-06-12 | Digitizer controller |
US08/981,177 US6043810A (en) | 1995-06-12 | 1996-06-12 | Digitizer controller |
DE19681453T DE19681453B4 (de) | 1995-06-12 | 1996-06-12 | Digitalisiersteuereinrichtung, integrierter Halbleiterschaltkreis und Tableautreibersteuersignalgenerator |
PCT/KR1996/000089 WO1996042068A1 (en) | 1995-06-12 | 1996-06-12 | Digitizer controller |
CN96194766A CN1108585C (zh) | 1995-06-12 | 1996-06-12 | 数字化仪控制装置 |
CNB021527148A CN1195351C (zh) | 1995-06-12 | 1996-06-12 | 产生正弦信号的装置 |
KR1020007000859A KR100262726B1 (ko) | 1995-06-12 | 1996-06-12 | 디지타이저 컨트롤러 |
TW085107049A TW319848B (ko) | 1995-06-12 | 1996-06-12 | |
JP50293697A JP3889046B2 (ja) | 1995-06-12 | 1996-06-12 | デジタイザコントローラ |
KR1019970706040A KR100262725B1 (ko) | 1995-06-12 | 1996-06-12 | 디지타이저컨트롤러 |
CNB02152713XA CN1210675C (zh) | 1995-06-12 | 2002-11-20 | 数字化仪控制装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950021316A KR100194657B1 (ko) | 1995-07-20 | 1995-07-20 | 시스템 제어신호 전달회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970007666A true KR970007666A (ko) | 1997-02-21 |
KR100194657B1 KR100194657B1 (ko) | 1999-06-15 |
Family
ID=66541466
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950021316A KR100194657B1 (ko) | 1995-06-12 | 1995-07-20 | 시스템 제어신호 전달회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100194657B1 (ko) |
-
1995
- 1995-07-20 KR KR1019950021316A patent/KR100194657B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100194657B1 (ko) | 1999-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100268429B1 (ko) | 동기형반도체메모리장치의데이터의입력회로및데이터입력방법 | |
KR940010082A (ko) | 반도체메모리장치의 데이타출력버퍼 | |
KR910010506A (ko) | 반도체 장치 | |
KR960008824B1 (en) | Multi bit test circuit and method of semiconductor memory device | |
KR970023373A (ko) | 동기식 반도체 메모리 | |
KR970007666A (ko) | 시스템 제어신호 전달회로 | |
KR870005303A (ko) | Ic장치 | |
KR910018191A (ko) | 시리얼 프린터의 인자데이타 정렬장치 | |
KR950009237B1 (ko) | 동기식 반도체 메모리 장치의 데이타 처리방법 | |
JPS6470848A (en) | Picture display control system | |
RU2047918C1 (ru) | Устройство для программирования микросхем постоянной памяти | |
KR960027846A (ko) | 동기식 다중장치의 에이유(au) 포인터 조정지터 감소장치 | |
KR950025516A (ko) | 씨디지(cdg) 내장형 티브이 제어장치 및 제어방법 | |
TW255086B (en) | Shared-buffer memory asynchronous transfer mode exchange | |
KR890017612A (ko) | 프로그램머블 로직 콘트롤러의 프로그램 카운터 | |
TW287254B (en) | Memory look-up method and device | |
KR940012139A (ko) | 장거리 인터페이스 장치의 버스 중계회로 | |
KR970050696A (ko) | 플로피 디스크 구동 시스템의 헤드 선택 회로 | |
KR950012457A (ko) | 반도체 기억소자의 어드레스 입력장치 | |
KR970012136A (ko) | 마이크로 컨트롤러 | |
KR960039865A (ko) | 이 브이 알(evr) 자동조정 장치 및 그 제어방법 | |
KR940027299A (ko) | 모듈러 클럭 신호 발생 회로 | |
KR980005035A (ko) | 어드레스 멀티플렉싱 장치가 포함된 마스크 롬 | |
KR960042370A (ko) | 반도체 메모리장치의 블럭라이트 제어회로 및 블럭라이트 제어방법 | |
KR960030082A (ko) | 하드 디스크 컨트롤러의 램 액세스 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |