KR940008735B1 - 디지탈 신호의 검출 시스템 - Google Patents

디지탈 신호의 검출 시스템 Download PDF

Info

Publication number
KR940008735B1
KR940008735B1 KR1019920016683A KR920016683A KR940008735B1 KR 940008735 B1 KR940008735 B1 KR 940008735B1 KR 1019920016683 A KR1019920016683 A KR 1019920016683A KR 920016683 A KR920016683 A KR 920016683A KR 940008735 B1 KR940008735 B1 KR 940008735B1
Authority
KR
South Korea
Prior art keywords
output
signal
unit
comparator
limiter
Prior art date
Application number
KR1019920016683A
Other languages
English (en)
Other versions
KR940008241A (ko
Inventor
최영준
Original Assignee
주식회사 금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 이헌조 filed Critical 주식회사 금성사
Priority to KR1019920016683A priority Critical patent/KR940008735B1/ko
Publication of KR940008241A publication Critical patent/KR940008241A/ko
Application granted granted Critical
Publication of KR940008735B1 publication Critical patent/KR940008735B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

내용 없음.

Description

디지탈 신호의 검출 시스템
제1도는 일반적인 디지탈 신호 재생 볼록도.
제2도의 (a) 내지 (e)는 제1도 각부의 파형도.
제3도는 본 발명 디지탈 신호의 재생 및 검출 블록도.
제4도의 (a) 내지 (j)는 제3도 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
11 : 기록매체 12 : 헤드
13 : 재생 등화기 14,18 : 지연기
15 : 저역필터 16 : 리미터
17 : 클럭 복원부 19 : 2분주기
20 : 샘플/홀드부 21 : 합성기
22 : 비교기 23 : 데이타 식별부
본 발명은 디지탈 신호의 기록-재생 기술에 관한 것으로, 특히 신호 검출시 재생신호의 레벨 변동에 의한 검출에러를 최소화 하는데 적당하도록한 디지탈 신호의 검출 시스템에 관한 것이다.
일반적으로 자기 기록 재생계(특히 전자 변환계)에서 발생되는 제반 손실 특성에 의하여 재생시 진폭왜곡, 주파수 및 위상특성의 열화가 발생되는바, 이러한 왜곡특성을 보완하기 위하여 기록-재생시 적절하게 보상을 하여야 한다.
디지탈 기록-재생시에도 마찬가지로 진폭 및 주파수 특성 열화에 대하여 보상이 요구되며, 이는 검출방식에 따라 여러가지의 보상 방법이 이용되며, 또한 디지탈 기록-재생의 경우, 전자 변환계에 의한 왜곡이 결과적으로 데이타 및 클럭의 지터(Jitter)로 나타나게 되고, 이 지터의 크기에 따라 시스템의 성능이 달라지게 되므로 이에 부합되는 신호 처리방법이 요구된다.
제1도는 일반적인 디지탈 신호 재생 블록도로서 이에 도시한 바와같이, 헤드(2)에 의하여 기록매체(1)로부터 재생된 디지탈 신호를 적정수준으로 증폭하는 증폭기(AMP)와, 상기 증폭기(AMP)의 출력을 공급받아 전자 변환계의 왜곡 특성을 보상하는 재생 등화기(3)와, 상기 재생 등화기(3)의 출력으로 부터 클럭신호를 복원해내는 클럭 복원부(4)와, 상기 복원된 클럭신호를 이용하여 상기 재생 등화기(3)의 출력에서 데이타를 식별해내는 데이타 검출부(5)로 구성된 것으로, 이와 같이 구성된 종래 시스템의 작용을 제2도를 참조하여 적분 검출을 행하는 경우를 예로하여 설명하면 다음과 같다.
기록매체(1)에 기록된 제2도의 (a)와 같은 디지탈 신호는 재생용헤드(2)를 통하여 독취된 후, 재생용 증폭기(AMP)에서 제2도의 (b)와 같이 적정 수준으로 증폭되고, 이는 다시 전자 변환계의 왜곡 특성을 보상하는 재생 등화기(3)로 입력되어 진폭 및 주파수에 대해 제2도의 (d)와 같이 등화 처리된 다음, 데이타 검출부(5)의 입력으로 공급됨과 아울러, 한편으로는 클럭 복원을 위해 클럭 복원부(4)로 공급된다.
상기 클럭 복원부(4)는 일반적으로 PLL(Phase-Locked Loop)로 구성되며, 여기서 데이타와 동기된 제2도의 (d)와 같은 클럭을 복원하여 데이타 검출부(5)에서 재생신호로 부터 제2도의 (e)와 같은 데이타를 식별할 수 있게 해준다.
그러나 이와 같은 종래의 시스템에 있어서, 실질적으로 재생된 신호는 제반 왜곡 특성에 의하여 진폭이 불균일하게 되고, 주파수에 따라 간섭등의 영향이 달라 위상의 변화가 심하게 나타나기도 한다. 이러한 특성은 재생시 데이타에 진폭변동 및 지터를 유발시켜 검출시 임위의 기준전압으로 비교될 경우, 기록 데이타 주기에 일정하게 비례하는 출력을 갖지 못하게 되고, 복원된 클럭 역시 신호의 떨림의해 지터가 나타나게 되어 복원시 옳바르게 식별할 수 없게 된다. 그러한 왜곡 특성을 감안하여 일반적인 수단으로 등화 및 위상 보정과정을 통해 검출하게 되나 실제 회로 구성상 비선형적 왜곡 특성에 의하여 정복하게 등화를 할 수 없고, 시스템 노이즈에 의한 영향등으로 검출시 신호의 진폭 불균일과 위상의 어긋남이 어느 정도는 존재하기 때문에 성능향상에 한계성을 극복하지 못하는 결함을 내포하고 있었다.
본 발명은 이와 같은 종래의 결함을 해결하기 위하여 재생된 신호를 등화한 후, 복원된 클럭을 이용하여 검출할때 등화출력을 이용하여 검출시 비교기의 기준전압을 등화기 출력레벨의 변동에 따라 순시적으로 조절되게 하여 비교기의 출력에서 진폭 변동에 의한 위상변화가 최소화되게 하고, 검출마진이 크게 하여 궁극적으로 검출에러를 제거할 수 있게 창안한 것으로, 이를 첨부한 도면에 의하여 상세히 설명한다.
제3도는 본 발명 디지탈 신호의 재생 및 검출 블록도로서 이에 도시한 바와 같이, 헤드(2)를 통해 기록 매체(1)에서 재생된 신호를 적정 수준으로 증폭하기 증폭기(AMP11)와, 상기 증폭기(AMP11)의 출력을 등화시키는 재생 등화기(13)와, 상기 재생 등화기(13)의 출력중에 포함된 잡음성분을 제거하기 위하여 저역 필터링하는 저역필터(15)와, 상기 저역필터(15)의 출력을 제한하기 위하여 기 설정된 기준전압(Vth)과 비교하여 그 레벨 이상의 성분만을 통과시키는 리미터(16)와, 상기 재생 등화기(13)의 출력에서 클럭신호를 복원하는 클럭 복원부(17)와, 상기 클럭 복원부(17)의 출력을 매칭을 위해 소정시간 지연시켜 출력하는 지연기(18)와, 상기 지연기(18)의 출력을 2분주하는 2분주기(19)와, 상기 리미터(16)의 피크 레벨, 시스템의 최고주파수의 펄스폭, 검출 마진을 고려하여 레벨 스텝을 설정하고, 2분주기(19)의 출력 클럭신호(CK2)을 이용하여 상기 리미터(16)의 출력을 샘플링/홀드하는 샘플/홀드부(20)와, 상기 샘플/홀드부(20)의 출력성분에서 직류성분을 제거한 후, 그 나머지 성분에 노이즈 마진을 고려하여 설정한 기준전압(Vref)을 합성하는 합성기(21)와, 상기 합성기(21)의 출력과 지연기(14)를 통해 공급되는 상기 재생 등화기(13)의 출력을 비교하여 그에따른 신호를 출력하는 비교기(22)와, 상기 지연기(18)에서 출력되는 를럭신호(CK1)를 이용하여 상기 비교기(22)의 출력에서 원래의 데이타를 복원하는 데이타 식별부(23)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용 및 효과를 첨부한 제4도를 참조하여 상세히 설명하면 다음과 같다.
기록매체(11)에 기록된 제4도의 (a)와 같은 디지탈 신호는 재생용 헤드(12)를 통하여 독취된 후, 재생용 증폭기(AMP11)에서 적정 수준으로 증폭되고, 이는 다시 전자 변환계의 왜곡 특성을 보상하는 재생 등화기(13)로 입력되어 진폭 및 주파수에 대해 등화 처리된 다음, 지연기(14)를 통해서는 매칭을 위해 소정시간 지연되어 이로부터 출력되는 제4도의 (b)와 같은 신호가 비교기(22)의 일측 입력으로 공급된다.
그리고, 상기 재생 등화기(13)의 출력은 저역필터(15)에 공급되어 제4도의 (c)와 같이 노이즈 성분이 제거된 후, 리미터(16)의 일측 입력으로 공급되고, 그 리미터 (16)는 상기 저역필터(15)로 부터 공급되는 입력을 시스템 클럭의 듀티(Duty), 재생신호 레벨을 고려하여 선정한 드레쉬홀드 전압(VTH: 제로 레벨에 가까울수록 좋다)과 비교하여 이로부터 제4도의 (d)와 같이 정형화된 신호가 출력 된다.
한편, 상기 재생 등화기(13)의 출력이 클럭 복원부(17)에 공급되어 이로부터 클럭신호(CK1)가 생성되는데, 그 클럭신호(CK1)는 지연기(18)를 통해 매칭에 필요한 시간동안 지연된 후, 2분주기(19)에 의하여 2분주되어 그 2분주기(19)에서 제4도의 (i)와 같은 클럭신호(CK2)가 출력된다.
상기 샘플/홀도부(20)는 상기 2분주기(19)에서 출력되는 클럭신호(CK1)를 이용하여 상기 리미터(16)의 출력을 샘플링하고, 그 샘플링된 레벨은 2분주된 클럭신호(CK2)의 1주기동안 유지되어 이로부터 제4도의 (f)와 같은 파형이 출력된다.
상기 샘플/홀드부(29)의 출력신호는 다시 합성기(21)에 공급되어 직류 성분이 제거된 후, 다시 검출시 노이즈 마진을 고려하여 설정되는 기준전압(Vref)과 합성되어 그 합성기(21)에서 제4도의 (g)와 같은 파형이 출력되며, 이는 비교기(22)에서 상기 지연기(14)의 출력신호와 비교되어 이로부터 제4도의 (h)와 같은 파형이 출력되며, 데이타 식별부(23)는 상기 지연기(18)로 부터 입력되는 제4도의 (i)와 같은 클럭신호(CK1)를 이용하여 상기 비교기(22)의 출력으로 부터 제4도의 (j)와 같은 원래의 데이타를 복원하게 된다.
이상에서 상세히 설명한 바와 같이 본 발명은 재생된 신호를 등화한 후, 복원된 클럭을 이용하여 데이타를 검출할때, 등화출력을 이용하여 검출시 비교기의 기준전압을 등화기 출력레벨의 변동에 따라 순시적으로 조절되게하여 비교기의 출력에서 진폭 변동에 의한 위상변화가 최소로 되고, 이에따라 검출마진이 크게 되어 검출에러를 제거할 수 있는 효과가 있다.

Claims (1)

  1. 헤드(12)를 통해 기록매체(11)에서 재생된 신호를 적정 수준으로 증폭하는 증폭기(AMP11)와, 상기 증폭기(AMP11)의 출력을 등화시키는 재생 등화기(13)와, 상기 재생 등화기(13)의 출력중에 포함된 잡음성분을 제거하기 위하여 저역 필터링하는 저역필터(15)와, 상기 저역필터(15)의 출력을 제한하기 위하여 기 설정된 기준전압(Vth)과 비교하여 그 레벨 이상의 성분만을 통과시키는 리미터(16)와, 상기 재생 등화기(13)의 출력에서 클럭신호를 복원하는 클럭 복원부(17)와, 상기 클럭 복원부(17)의 출력을 매칭을 위해 소정시간 지연시켜 출력하는 지연기(18)와, 상기 지연기(18)의 출력을 2분주하는 2분주기(19)와, 상기 리미터(16)의 피크 레벨, 시스템의 최고주파수의 펄스폭, 검출 마진을 고려하여 레벨 스텝을 설정하고, 2분주기(19)의 출력 클럭신호(CK1)을 이용하여 상기 리미터(16)의 출력을 샘플링/홀드하는 샘플/홀드부(20)와, 상기 샘플/홀드부(20)의 출력성분에서 직류성분을 제거한 후, 그 나머지 성분에 노이즈 마진을 고려하여 설정한 기준전압(Vref)을 합성하는 합성기(21)와, 상기 합성기(21)의 출력과 지연기 (14)를 통해 공급되는 상기 재생 등화기(13)의 출력을 비교하여 그에따른 신호를 출력하는 비교기(22)와, 상기 지연기(18)에서 출력되는 클럭신호(CK2)를 이용하여 상기 비교기(22)의 출력에서 원래의 데이타를 복원하는 데이타 식별부(23)로 구성한 것을 특징으로하는 디지탈 신호의 검출 시스템.
KR1019920016683A 1992-09-14 1992-09-14 디지탈 신호의 검출 시스템 KR940008735B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920016683A KR940008735B1 (ko) 1992-09-14 1992-09-14 디지탈 신호의 검출 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920016683A KR940008735B1 (ko) 1992-09-14 1992-09-14 디지탈 신호의 검출 시스템

Publications (2)

Publication Number Publication Date
KR940008241A KR940008241A (ko) 1994-04-29
KR940008735B1 true KR940008735B1 (ko) 1994-09-26

Family

ID=19339480

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920016683A KR940008735B1 (ko) 1992-09-14 1992-09-14 디지탈 신호의 검출 시스템

Country Status (1)

Country Link
KR (1) KR940008735B1 (ko)

Also Published As

Publication number Publication date
KR940008241A (ko) 1994-04-29

Similar Documents

Publication Publication Date Title
US5359631A (en) Timing recovery circuit for synchronous waveform sampling
US5265125A (en) Signal detection apparatus for detecting digital information from PCM signal
JP3683120B2 (ja) クロック再生装置
JP2852165B2 (ja) ディジタル磁気記録再生装置のピックアップ信号補正装置
KR940008735B1 (ko) 디지탈 신호의 검출 시스템
US5576842A (en) Data detection method and apparatus therefor for use in a digital recording/reproduction system
JPH06150216A (ja) ディジタル信号再生方法とその装置
KR100192236B1 (ko) 디지탈 자기기록 재생장치
KR0183685B1 (ko) 디지탈 자기기록재생장치
JPS63113982A (ja) デジタル信号検出回路
KR100568370B1 (ko) 디지털 자화기록신호의 보상기록장치 및 방법
JPH09106626A (ja) データ処理装置
KR0141198B1 (ko) 자동전위제어에 의한 데이타 복원장치
JP3225588B2 (ja) ディジタル信号再生回路
JPH06177771A (ja) データ再生装置
KR0120410Y1 (ko) 디지탈 자기기록재생시스템의 데이타 복원장치
KR0148184B1 (ko) 비대칭 개선을 위한 기록재생시스템의 재생신호 등화방법 및 그 장치
JPH10320917A (ja) ディジタル信号処理方法およびディジタル信号再生装置
KR980011294A (ko) 디지탈 데이타 복원장치
JPS6212957A (ja) デイジタル信号の検出装置
JPS6243246B2 (ko)
JPH07211008A (ja) ディジタル情報再生装置
JPH0460905A (ja) ディジタル磁気記録再生装置
JPH08329609A (ja) デジタル信号再生装置
JPH04254968A (ja) 波形等化回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19961230

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee