KR930022740A - 데이타수신장치 - Google Patents

데이타수신장치

Info

Publication number
KR930022740A
KR930022740A KR1019930004027A KR930004027A KR930022740A KR 930022740 A KR930022740 A KR 930022740A KR 1019930004027 A KR1019930004027 A KR 1019930004027A KR 930004027 A KR930004027 A KR 930004027A KR 930022740 A KR930022740 A KR 930022740A
Authority
KR
South Korea
Prior art keywords
reliability
data
additional
word
dataword
Prior art date
Application number
KR1019930004027A
Other languages
English (en)
Other versions
KR100262102B1 (ko
Inventor
헤겔러 빌헬름
Original Assignee
막스 가이에르, 노르베르트 아일러스
블라우풍크트-베르케 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 막스 가이에르, 노르베르트 아일러스, 블라우풍크트-베르케 게엠베하 filed Critical 막스 가이에르, 노르베르트 아일러스
Publication of KR930022740A publication Critical patent/KR930022740A/ko
Application granted granted Critical
Publication of KR100262102B1 publication Critical patent/KR100262102B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/45Soft decoding, i.e. using symbol reliability information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H2201/00Aspects of broadcast communication
    • H04H2201/10Aspects of broadcast communication characterised by the type of broadcast system
    • H04H2201/13Aspects of broadcast communication characterised by the type of broadcast system radio data system/radio broadcast data system [RDS/RBDS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Correction Of Errors (AREA)
  • Circuits Of Receivers In General (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Communication Control (AREA)

Abstract

데이타가 복조기에 연속접속되어 있는 문턱치회로의 이진 출력신호에 의해 표시되고, 각 데이타어는 정보어와 테스트어로 이루어지며, 상기 수신된 데이타어와 패리티테스트매트릭스로부터 오류확인 및 필요한 경우 오류정보에 이용되는 신드롬이 형성되며, 신뢰성어내의 각 비트가 상기 데이타어의 비트에 부가되어 있는 이진 신뢰성 신호가 유도되는, 전파를 특히 다른 정보와 함께 전송되는 데이타의 수신을 위한 장치에 관한 것으로서 , 신뢰성어로부터 형성된 적어도 두 신드롬의 조합이 패리티테스트매트릭스(H:K)의 한 행의 값을 가질 때 오류정이 수행되지 아니한다.

Description

데이타수신장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 장치의 블록회로도.
제2도는 신드롬유도의 개략도.
제3도는 추가의 신드롬의 조합을 유도하는 것을 설명하기 위한 테이블도.
제4도는 본 발명에 따른 장치내에 포함되어 있는 마이크로 컴퓨터를 위한 흐름도.
제5도는 제4도에 따른 흐름도의 상세도.
제6도는 신드롬의 평가 및 오류보정을 위한 장치의 블록회로도이다.

Claims (4)

  1. 데이타가 복조기에 연속접속되어 있는 문턱치회로의 이진 출력신호에 의해 표시되고, 각 데이타어는 정보어와 테스트어로 이루어지며, 상기 수신된 데이타어와 패리티테스트매트릭스로부터 오류확인 및 필요한 경우 오류정보에 이용되는 신드롬이 형성되며, 신뢰성어내의 각 비트가 상기 데이타어의 비트에 부가되어 있는 이진 신뢰성 신호가 유도되는 전파를 통해 특히 다른 정보와 함께 전송되는 데이타의 수신을 위한 장치에 있어서, 상기 신뢰성어로부터 형성된 적어도 두 신드롬의 조합이 패리티테스트매트릭스(H:K)의 한 행의 값을 가질 때 오류보정이 수행되지 아니하는 것을 특징으로 하는 데이타수신장치.
  2. 제1항에 있어서, 차동부호화에 의해 전송된 데이타어인 경우 전송된 데이타어보다 더 많은 비트를 행을 가지는 패리티테스트매트릭스(K)가 적용되는 것을 특징으로 하는 데이타수신장치.
  3. 제1항에 있어서, 데이타어의 해당 비트의 비신뢰성을 나타내는 값을 가지는 신뢰성어의 비트(비신뢰성비트)를 사용하여 추가의 신드롬이 형성되며, 상기 추가의 신뢰성의 모든 조합이 배타적 OR 조합되며, 상기 추가의 신뢰성의 조합들중 하나 이상이 값 0를 갖는 경우 혹은 적어도 두 신드롬의 조합 중 하나가 패리티테스트매트릭스의 한 행에 일치하는 경우 상기 수신된 데이타어가 무용한 것으로 인정하며, 상기 추가의 신뢰성의 조합들중 어느 것도 값0를 갖지 아시하고 상기 데이타의 신드롬이 0인 경우 상기 데이타의 타당성이 확인되며 상기 추가의 신뢰성의 조합들 중 어느 것도 값0를 갖지 아니하고 상기 데이타어의 신드롬이 0가 아닌 동시에 상기 추가의 신뢰성의 조합과 상이한 경우 상기 데이타어의 보정불가능성이 확인되며, 상기 추가의 신뢰성의 모든 조합들 및 상기 데이타어로부터 유도된 신드롬이 0가 아니고 상기 추가의 신뢰성의 일 조합이 상기 데이타어로부터 유도된 신드롬과 같을 경우 상기 데이터어가 보정되는 것을 특징으로 하는 데이타수신장치.
  4. 제3항에 있어서, 상기 추가의 신드롬은 메모리로부터 읽혀지고, 상기 메모리에는 상기 신뢰성어내 비신뢰성비트 중 하나의 위치로부터 각각 유도된 어드레스가 공급되며, 상기 추가의 신드롬의 배타적 OR조합은 조합될 각 추가의 신드롬의 선택을 나타내는 이진수가 이진상태로만 각각 변동(그레이코드)하는 순서에 따라 수행되며, 상기 추가의 신뢰성의 조합들을 테스트할때 그로부터 그레이코드에 따라 조합될 신드롬이 선택되는 계수변수가 이용되며, 비신뢰성비트의 수로부터 얻어진 최대계수치일 때 개시하여 감소계수되며, 상기 계수변수내 1의 수가 1이상일때에만 일 조합이 패리티테스트매트릭스의 한 행에 일치하는지의 테스트가 행하여지는 것을 특징으로 하는 데이타수신장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930004027A 1992-04-29 1993-03-16 데이타 수신장치 KR100262102B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP4214015.3 1992-04-26
DE4214015A DE4214015C2 (de) 1992-04-29 1992-04-29 RDS-Empfänger

Publications (2)

Publication Number Publication Date
KR930022740A true KR930022740A (ko) 1993-11-24
KR100262102B1 KR100262102B1 (ko) 2000-07-15

Family

ID=6457697

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930004027A KR100262102B1 (ko) 1992-04-29 1993-03-16 데이타 수신장치

Country Status (6)

Country Link
EP (1) EP0567799B1 (ko)
JP (1) JP3295174B2 (ko)
KR (1) KR100262102B1 (ko)
AT (1) ATE141453T1 (ko)
DE (2) DE4214015C2 (ko)
ES (1) ES2090751T3 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19520685A1 (de) * 1995-06-07 1996-12-12 Blaupunkt Werke Gmbh Verfahren zur Decodierung von mit einem RDS-Empfänger empfangenen Datenblöcken
US6009552A (en) * 1997-06-18 1999-12-28 Motorola, Inc. Soft-decision syndrome-based decoder for convolutional codes
CN1322695C (zh) 2001-02-28 2007-06-20 因芬尼昂技术股份公司 数据区块错误修正的方法及装置
US8213546B2 (en) * 2007-11-13 2012-07-03 Silicon Laboratories Inc. System and method for decoding RDS/RBDS data

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3707152C2 (de) * 1987-03-06 1995-06-14 Blaupunkt Werke Gmbh RDS-Empfänger
EP0439649B1 (de) * 1990-01-30 1995-07-05 Siemens Aktiengesellschaft Einrichtung zur Fehlermustergenerierung bei Soft-Decision-Decodierung von Blockcodes

Also Published As

Publication number Publication date
DE59303398D1 (de) 1996-09-19
EP0567799A1 (de) 1993-11-03
JPH0689195A (ja) 1994-03-29
EP0567799B1 (de) 1996-08-14
KR100262102B1 (ko) 2000-07-15
JP3295174B2 (ja) 2002-06-24
ES2090751T3 (es) 1996-10-16
DE4214015A1 (de) 1993-11-04
DE4214015C2 (de) 1996-12-19
ATE141453T1 (de) 1996-08-15

Similar Documents

Publication Publication Date Title
US6799287B1 (en) Method and apparatus for verifying error correcting codes
US4716566A (en) Error correcting system
DE69220818T2 (de) Verfahren und Einrichtung zur Fehlererkennung in Recherspeichern versehen mit Mehrfach-bit-Ausgängen
US3646518A (en) Feedback error control system
KR920700429A (ko) 프로그램 가능한 에러 정정 수단 및 방법
US4236247A (en) Apparatus for correcting multiple errors in data words read from a memory
US7530008B2 (en) Scalable-chip-correct ECC scheme
US4858235A (en) Information storage apparatus
KR900018989A (ko) 에러 교정 및 검출 장치
US20040098654A1 (en) FIFO memory with ECC function
KR930022740A (ko) 데이타수신장치
CA2037527A1 (en) Error correction system capable of correcting an error in a packet header by the use of a reed-solomon code
KR890011264A (ko) 디지탈 데이타 전송방법
US5541939A (en) Error correction code decoder and a method thereof
KR880012030A (ko) 데이타 수신장치
JPS63234633A (ja) データ受信装置
KR980700654A (ko) 채널 신호를 정보 신호로 디코딩하는 장치 및 그 장치가 제공된 재생 장치(Apparatus for decoding a channel signal into an information signal and reproducing arrangement provided with the apparatus)
KR100259296B1 (ko) 오류정정 방법
JPH05260021A (ja) 通信制御方式
JPH05260022A (ja) 通信制御方式
JPH0724398B2 (ja) 信号伝送誤り検定方法
KR940007422B1 (ko) 버퍼레지스터를 사용하지 않는 rs 복호시스템
KR920013377A (ko) 에러정정 복호방법 및 그 장치
SU1485416A1 (ru) Устройство для декодирования двоичных кодов хэмминга
SU1287295A1 (ru) Устройство дл коррекции ошибок

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120419

Year of fee payment: 13

EXPY Expiration of term