KR930016862A - 윈도우 영역의 확대, 축소 제어회로 - Google Patents
윈도우 영역의 확대, 축소 제어회로 Download PDFInfo
- Publication number
- KR930016862A KR930016862A KR1019920000375A KR920000375A KR930016862A KR 930016862 A KR930016862 A KR 930016862A KR 1019920000375 A KR1019920000375 A KR 1019920000375A KR 920000375 A KR920000375 A KR 920000375A KR 930016862 A KR930016862 A KR 930016862A
- Authority
- KR
- South Korea
- Prior art keywords
- control circuit
- window
- frame buffer
- window area
- enlargement
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/153—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
본 발명은 컴퓨터 그래픽 시스템에 있어서, 사용자 화면의 부분 영역을 하드웨어적으로 확대, 축소 시킬수 있는 제어회로에 관한 것이다.
즉, 본 발명의 확대, 축소 제어회로의 기본 개념은 화상 데이타가 기억된 메모리의 집합인 비디오램으로 구성된 프레임 버퍼내의 부분영역인 윈도우 영역의 부분적인 확대를 통해 사용자가 화상의 데이타를 효율적으로 처리할 수 있는 회로이다.
다시 말하면 프레임 버퍼(20)에 기억된 화상 데이타가 모니터를 구동하기 위해 출력되어 RAMDAC(22)내에 초기화된 칼라 정보로 변환된 후 RAMDAC(22)내의 디지탈-아나로그 컨버터를 통해 모니터로 전송된다.
따라서 프레임 버퍼(20)에서 출력되는 데이타의 조작을 통해 프로세서의 처리없이도 사용자로 하여금 실시간으로 확대, 축소된 화상을 보여주는 제어회로이다.
이때 확대, 축소 될때의 기본 방향은 수평, 수직 방향이며 두 부분의 제어회로 구성부는 별도의 구성회로로 제어된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 전체 블록도. 제 2 도는 수평방향의 확대, 축소 제어회로. 제 4 도는 수직방향의 확대, 축소 제어회로.
Claims (1)
- 픽셀 클럭을 사용자가 원하는 배수만큼 분주하는 클럭 분주회로(11), 프레임 버퍼내의 부분영역인 윈도우 영역의 수평방향 축의 윈도우 시작점과 끝점을 계산하는 윈도우 검출회로(12, 13), 윈도우 영역의 수직 방향 축의 윈도우 시작점과 끝점을 계산하는 윈도우 검출회로(14, 15), 초기화된 어드레스와 픽셀 클럭 계산을 비교하는 클럭 선택 제어회로(16), 윈도우 영역 내부에서 사용되는 직렬 클럭 및 윈도우 영역밖의 직렬 클럭을 선택하는 클럭 선택회로(18) 및 상기 윈도우 검출회로(13, 14)로부터의 데이타를 수직방향으로 확대, 축소 제어하는 시프트 레지스터 제어회로(17), 화상 데이타의 기억용으로 사용되는 비디오램과 내부 시프트 레지스터로 구성된 프레임 버퍼(20)로부터 출력되는 직렬데이타를 그대로 통과시키거나 수직방향으로 확대, 축소시키는 직렬데이타를 기억하는 시프트 레지스터(21)에 기억된 데이타를 출력시키는 직렬데이타 래치회로(19)로 구성된 것을 특징으로 하는 윈도우 영역의 확대, 축소 제어회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920000375A KR940007824B1 (ko) | 1992-01-14 | 1992-01-14 | 윈도우 영역의 확대, 축소 제어회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920000375A KR940007824B1 (ko) | 1992-01-14 | 1992-01-14 | 윈도우 영역의 확대, 축소 제어회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930016862A true KR930016862A (ko) | 1993-08-30 |
KR940007824B1 KR940007824B1 (ko) | 1994-08-25 |
Family
ID=19327814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920000375A KR940007824B1 (ko) | 1992-01-14 | 1992-01-14 | 윈도우 영역의 확대, 축소 제어회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940007824B1 (ko) |
-
1992
- 1992-01-14 KR KR1019920000375A patent/KR940007824B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940007824B1 (ko) | 1994-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2797435B2 (ja) | 表示コントローラ | |
WO1987005428A1 (en) | Image display device | |
JPH087560B2 (ja) | 画像情報表示装置 | |
KR930016862A (ko) | 윈도우 영역의 확대, 축소 제어회로 | |
KR100472478B1 (ko) | 메모리 억세스 제어방법 및 장치 | |
JP2613364B2 (ja) | 図形処理システム | |
KR100206580B1 (ko) | 액정 표시 장치의 4분주 데이타를 위한 메모리 장치 | |
JPS63197289A (ja) | 単色映像パターンのカラー形式への拡大用論理回路及び該論理回路を有する映像制御装置 | |
KR0123276B1 (ko) | 하드웨어적인 스크롤 장치 및 그 방법 | |
JP3314496B2 (ja) | キー信号発生装置 | |
KR930006537A (ko) | 고속 데이타처리 시스템의 그래픽처리 서브 시스템 | |
JPS62113193A (ja) | 記憶回路 | |
JPS6292071A (ja) | 拡大表示の制御方式 | |
KR950005229B1 (ko) | 그래픽 모드의 택스트 생성을 위한 실제 어드레스 발생기 | |
JPH096319A (ja) | 画像表示装置 | |
JPS61179489A (ja) | デイスプレイ装置 | |
JPH087547B2 (ja) | 表示メモリアドレス装置 | |
KR940006402A (ko) | 영상 재생장치 | |
KR970073111A (ko) | 메모리 매핑기법을 응용한 화상 확대 및 메모리 데이터 억세스 방법과 그에 따른 어드레스 발생 장치 | |
JPH0470262A (ja) | 画像データ時間軸変換回路 | |
JPS61241790A (ja) | 表示装置 | |
JPH06243675A (ja) | 半導体記憶装置およびその処理システム | |
JPH05241942A (ja) | 描画アドレス変換装置 | |
KR980004172A (ko) | Pis 기능을 가지는 그래픽 콘트롤 장치 | |
KR960018984A (ko) | 한글 온스크린 제어 방법 및 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000715 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |