KR930013742A - 카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법 - Google Patents

카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법 Download PDF

Info

Publication number
KR930013742A
KR930013742A KR1019910022046A KR910022046A KR930013742A KR 930013742 A KR930013742 A KR 930013742A KR 1019910022046 A KR1019910022046 A KR 1019910022046A KR 910022046 A KR910022046 A KR 910022046A KR 930013742 A KR930013742 A KR 930013742A
Authority
KR
South Korea
Prior art keywords
pulse
counter
pulse width
register
value
Prior art date
Application number
KR1019910022046A
Other languages
English (en)
Other versions
KR950010189B1 (ko
Inventor
임창순
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019910022046A priority Critical patent/KR950010189B1/ko
Publication of KR930013742A publication Critical patent/KR930013742A/ko
Application granted granted Critical
Publication of KR950010189B1 publication Critical patent/KR950010189B1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/02Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
    • G01R23/10Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage by converting frequency into a train of pulses, which are then counted, i.e. converting the signal into a square wave

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 카운터를 이용하여 설계자가 임의로 펄스발생 및 펄스폭을 설정할 수 있도록 한것에 목적을 가진것이다.
상기와 같은 목적을 가진 본 발명은 클럭카운터(4)를 클럭의 주파수를 설정하고, 펄스시작 종료 레지스터 및 펄스폭 검출 레지스터의 입출력 번지와 비트수를 설정할 수 있게 하여서 된 것이다.

Description

카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 블록도.
제2도는 본 발명의 상세한 회로도.
제3도는 본 발명의 타이밍 챠트.

Claims (3)

  1. 입력되는 펄스의 한 구지동안의 펄스시작점을 출력하는 제1레지스터와; 한주기동안의 펄스종료지점을 결정하는 제2레지스터와; 상기 제1레지스터의 레지스터값과 클럭카운터 값을 비교하는 제1비교기와, 상기 제2레지스터의 레지스터값과 클럭카운터 값을 비교하는 제2비교기와, 상기 제1비교기와 제2비교기로부터의 출력을 이용하여 펄스를 발생시키는 펄스발생장치와, 상기 펄스발생장치는 펄스폭을 계산하는 펄스폭 카운터와 상기 펄스폭 카운터의 값을 레지스터하여 펄스폭을 검출하는 펄스폭 검출장치를 포함하는 카운터를 이용한 펄스발생 및 펄스폭 검출장치.
  2. 입력되는 펄스의 한주기 동안의 펄스시작지점과 펄스종료 지점을 결정하는 단계와, 상기에서의 펄스시작레지스터 값과 펄스 종료 레지스터 값을 각각 클락타운터값과 비교하는 단계와, 상기에서 비교된 값을 이용하여 펄스를 발생하는 단계와, 상기에는 발생된 펄스의 폭을 계산하여 펄스폭을 검출하는 단계로 이루어지는 카운터를 이용한 펄스발생 및 펄스 검출방법.
  3. 제2항에 있어서, 시작 레지스터값(T2)이 종료레지스터값(T3)보다 클 경우 펄스폭 크기 L=[T32N-1]-T2[이때 n은 시작 레지스터의 비트크기], 시작레지스터 값이 종료 레지스터 값 보다 작을 경우 펄스폭크기 L=T3-T2로 펄스폭이 결정되게 함을 특징으로 하는 카운터를 이용한 펄스발생 및 펄스 검출방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910022046A 1991-12-03 1991-12-03 카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법 KR950010189B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910022046A KR950010189B1 (ko) 1991-12-03 1991-12-03 카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910022046A KR950010189B1 (ko) 1991-12-03 1991-12-03 카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법

Publications (2)

Publication Number Publication Date
KR930013742A true KR930013742A (ko) 1993-07-22
KR950010189B1 KR950010189B1 (ko) 1995-09-11

Family

ID=19324064

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910022046A KR950010189B1 (ko) 1991-12-03 1991-12-03 카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법

Country Status (1)

Country Link
KR (1) KR950010189B1 (ko)

Also Published As

Publication number Publication date
KR950010189B1 (ko) 1995-09-11

Similar Documents

Publication Publication Date Title
KR920020433A (ko) 마이크로 콘트롤러 유닛
KR930013742A (ko) 카운터를 이용한 펄스발생 및 펄스폭 검출장치 및 방법
KR960006290A (ko) 비트순차식 병렬 비교기
KR980007488A (ko) 엠펙-2(mpeg-2) 트랜스포트 스트림 패킷 검출장치 및 그 방법
KR950006468A (ko) 주기측정장치
KR900002624A (ko) 클램프펄스 작성회로
KR940003324A (ko) D2 mac신호의 프레임동기검출방법 및 장치
KR920019101A (ko) 샘플링신호 발생회로
SU1249512A1 (ru) Генератор случайной последовательности
KR900008756A (ko) 발전기의 부하 검출장치
KR910014952A (ko) 셀프체크회로부착 패턴메모리회로
KR920004857A (ko) 집적회로검사장치
KR890006030A (ko) 교환기 노드간의 순환 반복코드 시그날링 검출회로 및 방식
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
KR920014182A (ko) 동기신호 검출회로
KR910013849A (ko) 팩시밀리 이미지 데이타의 페이지 끝 검출회로
GB2174220A (en) Autocorrelator
KR980004753A (ko) 시디롬(cdrom)의 동기신호 검출회로
KR900001150A (ko) Pcm데이타 발생회로
KR940023017A (ko) 디지탈 펄스발생장치
KR910010196A (ko) 펄스열 검출회로
KR910012922A (ko) 마이크로 프로세서 제어시스템의 상태변화 자동감지회로
KR960003195A (ko) 디지탈 코릴레이션 값을 얻기 위한 회로
KR970048501A (ko) 주파수 체크장치
KR930014014A (ko) 데이타 샘플링시 에러 검출회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990629

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee