KR930005547B1 - 액정구동장치 - Google Patents
액정구동장치 Download PDFInfo
- Publication number
- KR930005547B1 KR930005547B1 KR1019910002207A KR910002207A KR930005547B1 KR 930005547 B1 KR930005547 B1 KR 930005547B1 KR 1019910002207 A KR1019910002207 A KR 1019910002207A KR 910002207 A KR910002207 A KR 910002207A KR 930005547 B1 KR930005547 B1 KR 930005547B1
- Authority
- KR
- South Korea
- Prior art keywords
- liquid crystal
- power
- information processing
- information
- processing apparatus
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
내용 없음.
Description
제1도는 종래의 액정구동장치의 블럭도이다.
제2도는 본 발명에 따른 실시예의 액정구동장치의 블럭도이다.
제3도는 제2도중 한 부분인 전원지연회로의 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 정보처리장치 20 : 액정구동회로
30 : 정보중계부 40 : 전원중계부
50 : 전원지연회로 110 : 카운터
120 : 선택스위치 130 : 플립플롭
140 : 반전소자 R1,R2 : 저항
C1,C2 : 콘덴서 TR1~TR4 : 전계효과 트랜지스터
본 발명은 액정표시(Liquid Crystal Display)소자를 이용한 표시장치에 관한 것으로, 특히 전원-온시 액정표시판넬 및 구동회로의 손상을 방지하기 위하여 액정표시판넬 및 구동회로에 공급되는 동작전원을 지연시키는 회로를 포함하는 액정구동장치에 관한 것이다.
일반적으로 액정표시장치는 단순히 숫자 및 문자를 표시하는 경우에는 영상정보를 표시하는 경우에 까지 광범위하게 사용되고 있다.
특히 액정표시장치는 전자빔을 이용한 음극선과(Cathode Ray Tube)보다 소형화하기 쉽고 무게가 가벼운 장점을 지니고 있어 점진적으로, 음극선관과 대치되고 있는 실정이다.
액정표시장치는 정보처리 시스템의 전원온시 표시정보 및 제어신호가 정보처리장치로 부터 유입되기 전에 전압레벨차가 큰 동작용 전원이 인가된다. 이로 인하여 액정표시판넬 및 액정표시판넬구동회로는 과전류 또는 과전압상태가 되어 손상될 소지를 안고 있었다. 이와 같은 문제점을 첨부한 제1도를 참조하여 설명하기로 한다.
제1도는 액정구동장치의 블록도이며, 이를 설명하면 다음과 같다.
정보처리장치(10)는 전원이 턴-온(Turn-on)될 시 액정표시판넬을 구동하기 위한 동작용전원을 전원중계부(40)에 인가하고 한편으로 사용자가 지정한 정보를 순차적으로 처리하여 표시제어신호와 함께 정보중계부에 공급한다. 전원중계부(40)는 정보처리장치(10)로 부터 유입되는 동작용전원을 액정구동회로(20)에서 요구하는 전압형태로 변환하여 액정구동회로(20)에 공급한다. 정보중계부(30)는 버퍼회로로서 정보처리장치(10)로 부터 유입되는 표시정보 및 제어신호를 완충시켜 액정구동회로(20)에 공급한다. 액정구동회로(20)는 전원중계부(40)로 부터 유입되는 동작용전원에 의해 액정표시판넬을 구동하여 정보중계부(30)를 통해 유입되는 표시정보를 액정표시판넬상에 표시한다. 액정구동회로(20)는 전원시 표시정보가 정보중계부(30)를 통해 유입되기 전에 전원중계부(20)로 부터 유입되는 동작용전원(약-30V 정도)에 의해 표시정보가 없음에도 불구하고 액정표시판넬을 구동하게 한다. 이로 인하여 액정구동회로(20)는 과전류 및 과전압 상태가 발생될 수 있으며, 과전류 및 과전압상태로 인한 자체의 손상 및 액정표시판넬을 손상시킬 소지를 안고 있었다.
따라서 본 발명의 목적은 전원-온시 정보처리장치로 부터 표시 정보가 유입될 때 까지 액정표시판넬구동용 전원의 공급을 지연시켜 액정 표시판넬의 손상을 방지할 수 있는 액정구동장치를 제공함에 있다.
상기 목적을 달성하기 위하여, 본 발명은 정보처리장치 및 정보처리장치에서 처리된 정보를 표시하기 위한 액정표시판넬을 구비한 정보처리시스템에 있어서 ; 액정표시판넬을 구동하기 위한 액정구동수단 ; 액정구동수단 및 정보처리장치사이에 접속되어 표시정보 및 제어신호를 중계하기 위한 정보중계수단 ; 액정구동수단 및 정보처리장치사이에 접속되어 동작용전원을 중계하는 전원중계수단 ; 정보처리장치 및 전원중계수단사이에 접속되어 동작용 전원을 지연시키기 위한 전원지연수단을 포함하여, 전원-온시 표시정보 및 제어신호가 없는 기간동안 과전류 및 과전압으로 인한 액정표시판넬의 손상을 방지함을 특징으로 한다.
이하 본 발명은 첨부한 도면을 참조하여 상세히 설명하기로 한다.
제2도는 본 발명에 따른 실시예의 블럭도이다. 제2도에 있어서의 정보처리장치(10)의 정보출력포트는 정보중계부(30)의 입력단자에 접속되어 있다. 정보중계부(30)의 출력포트는 액정구동회로(20)의 정보 입력포트 및 전원지연회로(50)의 제어단자와 결합되어 있다. 전원지연회로(50)의 입력단자는 정보처리장치의 전원출력단자에 접속되어 있다. 그리고 전원지연회로(50)의 출력단자는 전원중계부(40)의 입력단자에 접속되어 있다. 전원중계부(40)의 출력단자는 액정구동회로(20)의 전원 입력단자에 접속되어 있다. 액정구동회로의 출력포트는 출력포트(60)에 접속되어 있다.
제2도의 작동에 있어서, 정보처리장치(10)는 정보를 처리하여 표시정보 및 제어신호를 정보중계부(30)에 공급하고, 한편으로는 동작용 전원을 발생하여 전원지연회로(50)에 공급한다.
정보중계부(30)는 표시정보 및 제어신호를 완충시켜 액정구동회로(20)로 전달하며, 또한 주기적으로 클럭펄스형태의 제어신호를 전원 지연회로(50)에 공급한다.
전원지연회로(50)는 전원-온시 정보처리장치로 부터 유입되는 동작용전원을 일정기간 지연시켜 전원중계부(40)로 전송한다. 여기서 지연되는 시간은 전원-온된 때부터 주기적인 클럭펄스형태의 제어신호가 유입될 때 까지나 또한 주기적인 클럭펄스형태의 제어신호가 유입된 후 제작자 또는 사용자가 설정한 시간이 지난때까지가 될 수 있다.
전원중계부(30)은 전원지연회로(50)로 부터 유입되는 지연된 동작용 전원을 액정구동회로(20)가 요구하는 전원값을 갖는 레벨이 다른 복수의 동작용전원으로 변환하여 액정구동회로(20)에 공급한다.
액정구동회로(20)은 전원중계부(30)로 부터 공급되는 복수의 동작용 전원에 의해 작동되어 정보중계부(30)를 통해 유입되는 표시정보를 액정 표시판넬상에 표시한다.
제3도는 제2도중 한부분인 전원지연회로(50)의 상세회로도이다. 제3도에 있어서, 제1입력단자(105)는 동작용전원을 유입하기 위하여 제1도중 정보처리장치(10)에 접속된다. 제2입력단자(115)는 클럭펄스를 유입하기 위하여 정보중계부(30)에 접속된다. 카운터(110)의 클럭단자(CLK)는 제2입력단자(115)에 접속되어 있다. 그리고 카운터(110)의 클리어단자(CLR)는 제1공급전원(Vdd)과 기저전원(GND)사이에 직렬접속된 저항(R1) 및 콘덴서(C1)의 접속점에 접속되어 있다. 선택스위치(120)의 제1~4선택접점(SP1~SP4)은 각각 카운터(110)의 제1~4출력단자(Q1~Q4)에 분산 접속되어 있다. 선택스위치(120)의 기준접점(RP)은 플립플롭(130)의 클럭단자(CK)에 접속되어 있다. 플립플롭(130)의 클리어단자(CLR)는 제1공급전원(Vdd)과 기저전원(GND)사이에 직렬접속된 저항(R2) 및 콘덴서(C2)의 접속되어 있다. 플리플롭(130)의 입력단자(D)는 제1공급전원(Vdd)에 접속되어 있다. 반전소자(140)의 입력단자는 플립플롭(130)의 출력단자(Q)에 접속되어 있다. 제1전계효과 트랜지스터(TR1)의 게이트는 플립플롭(130)의 출력단자(Q)에 접속되어 있다. 제2전계효과트랜지스터(TR2)의 게이트는 반전소자(140)의 출력단자에 접속되어 있다. 제1, 2전계효과트랜지스터(TR1, TR2)의 드레인은 제1공급전원(Vdd)에 접속되어 있다. 제1전계효과트랜지스터(TR1)의 소오스는 제3전계효과트랜지스터(TR3)의 게이트 및 제4전계효과 트랜지스터(TR4)의 드레인과 결합되어 있다. 제2전계효과트랜지스터(TR2)의 소오스는 출력단자(125), 제3전계효과트랜지스터(TR3)의 드레인 및 제4전계효과트랜지스터(TR4)의 게이트와 결합되어 있다. 제3, 4전계효과트랜지스터(TR3, TR4)의 소오스는 제1입력단자(105)에 공통 접속되어 있다.
제3도의 작동을 제2입력단자(115)상에 클럭펄스가 유입되지 않고 제1입력단자(105)상에 동작용전원 (-VCC)이 유입되고 있는 경우, 즉 전원-온된 순간과, 제2입력단자(115)상에 클럭펄스가 유입되고 제1입력단자(105)상에 동작용전원(VCC)가 유입되고 있는 경우, 즉 표시정보가 정보 중계부(30)에 공급되고 있는 경우로 나누어 설명한다.
먼저 전원-온된 순간에 있어서 카운터(110)는 저항(R1)과 콘덴서(C1)으로 이루어지는 미분회로로 부터 클리어단자(CLR)로 유입되는 미분펄스에 의해 초기화된다. 플립플롭(130)은 저항(R2) 및 콘덴서(C2)로 이루어지는 적분회로 형태의 리세트수단에 의해 초기화되어 로우논리상태의 논리신호를 제1전계효과 트랜지스터(TR1)의 게이트 및 반전소자(140)에 공급한다.
제1전계효과트랜지스터(TR1)는 게이트에 인가되는 로우논리상태의 논리신호에 의해 턴-온되어 제1공급전원(Vdd)을 출력단자(125)쪽으로 전달한다.
제2전계효과트랜지스터(TR2)는 게이트에 반전소자(140)로 부터 인가되는 하이논리상태의 논리신호에 의해 턴-오프(Turn-off)된다.
반면에 제3전계효과트랜지스터(TR3)는 제1전계효과트랜지스터(TR1)의 소오스로 부터 게이트로 인가되는 제1공급전원(Vdd)에 의해 턴-온 되어 드레인상에 동작용전원(-VCC)이 유기된다.
그리고 제4전계효과트랜지스터(TR4)는 제2전계효과트랜지스터(TR2)의 소오스 및 제3전계효과트랜지스터(TR3)의 드레인간의 접속점으로 부터 게이트로 인가되는 동작용전원(-VCC)에 의해 턴-오프된다.
결과적으로, 출력단자(125)상에는 제1공급전원(Vdd)가 유기되고, 이 유기된 제1공급전원(Vdd)는 액정구동회로(20)에 공급된다.
두번째로 제2입력단자(115)상에 클럭펄스가 인가되기 시작한 경우, 즉 저항(R1)과 콘덴서(C1)의 시정수에 해당하는 기간이 지난 경우에 있어서, 카운터(110)는 제2입력단자(115)를 통해 클럭단자(CLK)로 클럭펄스가 유입될 때 마다 1씩 가산카운트한다.
선택스위치(120)는 사용자의 선택에 의해 카운터(110)의 4개의 출력단자(Q1~Q4)중 어느 하나를 선택하여 카운터(110)에 의해 다른 분주비를 갖는 분주된 클럭펄스열을 플립플롭(130)의 클럭단자(CLK)에 공급한다.
플립플롭(130)은 선택스위치(120)을 통해 클럭단자(CLK)로 첫번째 분주된 클럭펄스가 유입될 때 입력단자(D)상의 하이논리상태를 출력단자(Q)로 래치하여 전원이 오프될 때까지 유지하게 된다.
제1전계효과트랜지스터(TR1)는 플립플롭(130)의 출력단자(Q)로 부터 게이트로 인가되는 하이논리상태의 논리신호에 의해 턴-오프된다.
반면에 제2전계효과트랜지스터(TR2)는 반전소자(140)로 부터 게이트로 인가되는 로우논리상태로 논리신호에 의해 턴-온되어 드레인상의 제1공급전원(Vdd)를 소오스를 통해 제4전계효과트랜지스터(TR4)의 게이트에 인가한다.
제4전계효과트랜지스터(TR4)는 제2전계효과트랜지스터(TR2)의 소오스로 부터 게이트로 인가되는 제1공급전원(Vdd)에 의해 턴-온되어 소오스상의 동작용전원(-VCC)를 드레인을 통해 제3전계효과트랜지스터(TR3)의 게이트 및 출력단자(125)상에 공급한다.
그리고 이때 제3전계효과트랜지스터(TR3)는 제4전계효과트랜지스터(TR4)의 드레인으로 부터 게이트로 인가되는 동작용전원(-VCC)에 의해 턴오프된다.
결과적으로, 제1~4전계효과트랜지스터(TR1~TR4)로 이루어진 부분은 제어용스위치의 기능을 한다. 그리고 카운터(110), 플립플롭(130), 선택스위치(120), 두개의 저항(R1, R2) 및 콘덴서(C1, C2)로 이루어진 부분은 선택가능한 타이머의 기능을 한다. 또한 저항(R1, R2) 및 콘덴서(C1, C2)는 전원-온 순간에 발생되는 과도현상을 방지하기 위하여 전원을 지연시키며, 카운터(110)와 플립플롭(130)을 초기화하는 기능을 한다.
상술한 바와 같이 본 발명은 전원-온 된 순간에서 부터 표시정보가 유입될 때까지 액정표시판넬 및 구동회로에 인가되는 높은 동작용 DC 전원의 공급을 지연시킴으로 과전류 및 과전압 발생을 방지하여 액정 표시판넬 및 구동회로의 손상을 방지할 수 있는 이점이 있다.
Claims (6)
- 정보처리장치 및 정보처리장치에서 처리된 정보를 표시하기 위한 액정표시판넬을 구비한 정보처리 시스템에 있어서, 액정표시판넬을 구동하기 위한 액정구동수단 ; 액정구동수단 및 정보처리장치사이에 접속되어 표시정보 및 제어 신호를 중계하기 위한 정보중계수단 ; 액정구동수단 및 정보처리장치사이에 접속되어 동작용전원을 중계하는 전원중계수단 ; 정보처리장치 및 전원중계수단사이에 접속되어 동작용전원을 지연시키기 위한 전원지연수단을 포함하여, 전원-온시 표시정보 및 제어신호가 없는 기간동안 과전류 및 과전압으로 인한 액정표시판넬의 손상을 방지함을 특징으로 하는 액정구동장치.
- 제1항에 있어서, 상기 전원지연수단이 상기 정보처리장치로 부터 상기 전원중계수단쪽으로 전송되는 동작용전원을 제어하기 위한 제어용 스위치수단과, 상기 정보중계수단으로 부터 클럭펄스형 제어신호의 유입여부에 의해 상기 제어용스위치수단을 제어하기 위한 스위칭제어수단을 포함함을 특징으로 하는 액정구동장치.
- 제2항에 있어서, 상기 제어용스위치수단이 트랜지스터소자를 이용하여 구성됨을 특징으로 하는 액정구동장치.
- 제3항에 있어서, 상기 트랜지스터가 MOS 전계효과트랜지스터임을 특징으로 하는 액정구동장치.
- 제2항에 있어서, 상기 스위칭제어수단이 지연시간을 카운트하기 위한 타이머를 더 포함함을 특징으로 하는 액정구동장치.
- 제5항에 있어서, 상기 타이머가 지연시간을 가변설정하기 위한 시간 선택수단을 포함함을 특징으로 하는 액정구동장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910002207A KR930005547B1 (ko) | 1991-02-09 | 1991-02-09 | 액정구동장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910002207A KR930005547B1 (ko) | 1991-02-09 | 1991-02-09 | 액정구동장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920016875A KR920016875A (ko) | 1992-09-25 |
KR930005547B1 true KR930005547B1 (ko) | 1993-06-23 |
Family
ID=19310937
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910002207A KR930005547B1 (ko) | 1991-02-09 | 1991-02-09 | 액정구동장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930005547B1 (ko) |
-
1991
- 1991-02-09 KR KR1019910002207A patent/KR930005547B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920016875A (ko) | 1992-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000194335A (ja) | フラット表示装置制御方法 | |
EP0351820B1 (en) | Output circuit | |
US5237212A (en) | Level converting circuit | |
KR20030074450A (ko) | 레벨 시프팅 회로 및 액티브 매트릭스 드라이버 | |
CN100514423C (zh) | 有机发光显示设备的发光驱动器 | |
US5101119A (en) | CMOS type input buffer circuit for semiconductor device and semiconductor device with the same | |
US7375713B2 (en) | Data driver and electro-optic device | |
US5272389A (en) | Level shifter circuit | |
US6559677B2 (en) | Driving circuit for LCD | |
KR930005547B1 (ko) | 액정구동장치 | |
JPH0685648A (ja) | 出力回路 | |
JPH0248909B2 (ko) | ||
US6175350B1 (en) | Drive circuit for ferroelectric liquid crystal shutter | |
KR100707022B1 (ko) | 액정표시장치 | |
JP3000571B2 (ja) | デューティ液晶駆動回路 | |
US6301305B1 (en) | Transmitting apparatus for outputting a binary signal | |
KR890006223Y1 (ko) | 시프트 레지스터를 이용한 정역 표시회로 | |
JPS58103230A (ja) | スイツチング回路 | |
KR0179780B1 (ko) | 상보형 클럭발생기 | |
JP2001272961A (ja) | 表示制御装置及び表示装置 | |
KR20030010286A (ko) | 게이트 하이전압 발생장치 | |
KR200270628Y1 (ko) | 동기 반도체 메모리의 스탠바이 구동회로 | |
JPH0522110A (ja) | 出力回路 | |
JP2788744B2 (ja) | 発振回路 | |
JP3425926B2 (ja) | 出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000530 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |