KR930001215A - 프로그램 가능한 셀을 포함하는 전자 회로 - Google Patents

프로그램 가능한 셀을 포함하는 전자 회로 Download PDF

Info

Publication number
KR930001215A
KR930001215A KR1019920009289A KR920009289A KR930001215A KR 930001215 A KR930001215 A KR 930001215A KR 1019920009289 A KR1019920009289 A KR 1019920009289A KR 920009289 A KR920009289 A KR 920009289A KR 930001215 A KR930001215 A KR 930001215A
Authority
KR
South Korea
Prior art keywords
electronic circuit
cell
control
transistor
component
Prior art date
Application number
KR1019920009289A
Other languages
English (en)
Inventor
알린 버톤 에드워드
알마 웨스트 제프리
Original Assignee
프레데릭 얀 스미트
엔.브이.필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프레데릭 얀 스미트, 엔.브이.필립스 글로아이람펜파브리켄 filed Critical 프레데릭 얀 스미트
Publication of KR930001215A publication Critical patent/KR930001215A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Logic Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Read Only Memory (AREA)

Abstract

내용 없음

Description

프로그램 가능한 셀을 포함하는 전자 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 원리를 나타내는 도시도.

Claims (20)

  1. 연결의 외부에 위치되어있는 프로그램가능한 구성 요소를 통하여 프로그램가능한 연결을 셀 입력과 출력사이에 갖는 프로그램가능한 셀을 포함하는 전자 회로.
  2. 제1항에 있어서, 상기 셀은 구성 요소의 상태를 표시하는 제어 신호를 공급하기 위한 제어수단을 포함하며, 상기 연결은 제어 신호의 제어하에 셀 입력을 출력에 연결시키기 위한 전송 수단을 포함하는 전자 회로.
  3. 제2항에 있어서, 상기 전송 수단은 제어 신호를 수신하기 위한 제어 수단에 연결되는 제어 전극을 갖는 트랜지스터의 주 전류 통로를 포함하는 전자 회로.
  4. 제2항에 있어서, 상기 셀은 제어신호의 제어하에 연결을 디스에이블 하기 위한 디스에이블링 수단을 포함하는 전자회로.
  5. 제4항에 있어서, 상기 디스에이블링 수단은 연결과 기준 전압간의 주전류통로와 제어 신호를 수신하기 위한 제어 수단에 연결된 제어전극을 갖는 디스에이블링 트랜지스터를 포함하거나 연결과 기준 전압간에 저항 소자를 포함하는 전자 회로.
  6. 제4항에 있어서, 상기 전송 수단은 제어수단에 연결된 제어 전극을 갖는 전송 트랜지스터의 주 전류 통로를 포함하며, 상기 디스에이블링 수단은 연결과 기준 전압 상에 주전류 통로와 제어 수단에 연결된 제어 전극을 갖고, 제어 신호에 의해 서로 상보적으로 제어가능한 디스에이블링 트랜지스터를 포함하는 전자 회로.
  7. 제2항에 있어서, 상기 프로그래밍 수단은 프로그래밍 구성 요소를 프로그래밍하기 위한 프로그래밍 수단을 포함하는 전자 회로.
  8. 제7항에 있어서, 상기 프로그래밍 수단은 프로그래밍 구성 요소에 프로그래밍 전류를 공급하며 제1프로그램 입력을 거쳐 제어가능한 전류원을 포함하며, 상기 구성 요소는 제2프로그램 입력에 연결되고, 상기 전류원과 상기 구성 요소간의 중간 노드가 전송 수단에 결합되는 전자 회로.
  9. 제8항에 이어서, 상기 전류원은 기준 전압과 구성 요소간에 주전류 통로를 가지며 제1프로그램 입력에 연결되는 제어 전극을 갖는 공급 트랜지스터를 포함하거나, 제1프로그램 입력과 구성 요소 사이에 공급 다이오우드를 포함하는 전자 회로.
  10. 제8항에 있어서, 상기 중간 노드는 저항 소자를 통해 기준 전압에 연결되는 전자 회로.
  11. 제8항에 있어서, 상기 셀은 제1 및 제2기준 전압사이에 직렬로 정렬되는 주전류통로와 서로에 대해 그리고 다른 쌍에 있는 트랜지스터의 주 전류 통로간의 출력 노드에 연결되는 제어전극을 갖는 서로 상보적으로 제1 및 제2제어 가능한 전계 효과 트랜지스터를 각각 갖는, 제1 및 제2인버터를 포함하는 쌍안정 소자로 구성되며, 상기 제1인버터는 중간노드에 결합된 출력 노드를 갖는 전자 회로.
  12. 제11항에 있어서, 상기 제1트랜지스터는 제1인버터에 있는 PFET가 제2인버터에 있는 PFET 보다 큰 P채널형(PFETs)이고 제1인버터에는 NFET가 제2인버터에 있는 NFET 보다 작은 n채널형(NFETS)인 전자 회로.
  13. 제8항에 있어서, 상기 셀은 서로에 대하여 그리고 중간 노드에 연결된 제어 노드를 갖는 서로 상보적으로 제어가능한 제1및 제2전계 효과트랜지스터의 전류 통로의 직렬 배열을 제1 및 제2기준 전압 사이에 포함하며, 그리고 제1기준 전압과 중간 노드 사이에 결합된 주전류 통로와 제1및 제2트랜지스터의 주 전류 통로간에 연결된 제어 전극을 갖는 제3전계효과 트랜지스터를 부가적으로 포함하는 쌍안정 소자로 구성되는 전자 회로.
  14. 제8항에 있어서, 제2프로그램 가능한 구성 요소는 중간 노드와 제3프로그램 입력 사이에 연결되고, 제2및 제3프로그램 입력은 각각 제1 및 제2저항소자를 거쳐 제1 및 제2기준 전압에 각각 결합되는 전자 회로.
  15. 제8항에 있어서, 제1로 언급된 셀과 사실상 똑같이 컨피그되는 적어도 하나의 부가적인 셀을 갖는 전자 회로에 있어서, 상기 셀은 행 입력 라인에 연결된 각각의 셀 입력과 행디코드에 연결된 각각의 제1프로그램 입력을 갖는 전자 회로.
  16. 제8항에 있어서, 제1로 언급된 셀과 사실상 똑같이 컨피그되는 적어도 하나의 부가적인 셀을 갖는 전자 회로에 있어서, 상기 셀은 비트라인에 연결된 각각의 출력과 열 디코드라인에 연결된 각각의 제2프로그램 입력을 갖는 전자 회로.
  17. 제15항에 있어서, 모노리틱 집적 회로 형태로 실행되는 전자 회로.
  18. 제16항에 있어서, 모노리틱 집적 회로 형태로 실행되는 전자 회로.
  19. 제8항에 있어서, 제1로 언급된 셀과 사실상 똑같이 컨피그되는 적어도 제2 및 제3셀을 갖는 전자 회로에 있어서, 상기 제1및 제2셀은 행 입력 라인에 연결된 각각의 셀 입력과, 행 디코드 라인에 연결된 각각의 제1프로그램 입력을 갖고, 상기 제1및 제3셀은 비트라인에 연결된 각각의 출력과, 열 디코드 라인에 연결된 각각의 제2프로그램 입력을 갖고, 상기 집적회로는 셀과 통신하기 위한 ECL-유형의 주변회로를 포함하는 전자 회로.
  20. 제1항에 있어서, 상기 프로그램가능한 구성 요소는 퓨즈, 안티-퓨즈 또는 프로그램가능한 임계를 갖는 트랜지스터를 포함하는 전자 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920009289A 1991-06-03 1992-05-29 프로그램 가능한 셀을 포함하는 전자 회로 KR930001215A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US70924191A 1991-06-03 1991-06-03
US709,241 1991-06-03

Publications (1)

Publication Number Publication Date
KR930001215A true KR930001215A (ko) 1993-01-16

Family

ID=24849024

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920009289A KR930001215A (ko) 1991-06-03 1992-05-29 프로그램 가능한 셀을 포함하는 전자 회로

Country Status (5)

Country Link
US (1) US5467027A (ko)
EP (1) EP0525840A2 (ko)
JP (1) JPH05159593A (ko)
KR (1) KR930001215A (ko)
TW (1) TW207592B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100487914B1 (ko) * 1997-12-29 2005-08-24 주식회사 하이닉스반도체 안티퓨우즈안정화회로
KR100692398B1 (ko) * 2004-03-24 2007-03-09 롬 앤드 하스 캄파니 전계 프로그램 가능 저장소자를 갖는 메모리 셀 및 이를동작하는 방법

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070009821A1 (en) * 2005-07-08 2007-01-11 Charlotte Cutler Devices containing multi-bit data
JP2009266950A (ja) * 2008-04-23 2009-11-12 Toshiba Corp 半導体集積回路
EP3382712B1 (en) * 2017-03-31 2020-11-04 Nxp B.V. Memory system

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60101196U (ja) * 1983-12-13 1985-07-10 篠原 友義 筆記具
US4612459A (en) * 1984-05-31 1986-09-16 Rca Corporation Programmable buffer selectively settable to operate in different modes
US4814646A (en) * 1985-03-22 1989-03-21 Monolithic Memories, Inc. Programmable logic array using emitter-coupled logic
US4872137A (en) * 1985-11-21 1989-10-03 Jennings Iii Earle W Reprogrammable control circuit
JPS62139198A (ja) * 1985-12-11 1987-06-22 Mitsubishi Electric Corp 半導体記憶装置
JPS63217821A (ja) * 1987-03-06 1988-09-09 Toshiba Corp 半導体集積回路
US4959564A (en) * 1989-01-06 1990-09-25 Sgs-Thomson Microelectronics, Inc. Sense amplifier power down circuitry for programmable logic device
JPH0654873B2 (ja) * 1989-09-04 1994-07-20 株式会社東芝 プログラマブル型論理装置
US5099149A (en) * 1990-12-19 1992-03-24 At&T Bell Laboratories Programmable integrated circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100487914B1 (ko) * 1997-12-29 2005-08-24 주식회사 하이닉스반도체 안티퓨우즈안정화회로
KR100692398B1 (ko) * 2004-03-24 2007-03-09 롬 앤드 하스 캄파니 전계 프로그램 가능 저장소자를 갖는 메모리 셀 및 이를동작하는 방법

Also Published As

Publication number Publication date
TW207592B (ko) 1993-06-11
EP0525840A3 (ko) 1994-02-02
US5467027A (en) 1995-11-14
EP0525840A2 (en) 1993-02-03
JPH05159593A (ja) 1993-06-25

Similar Documents

Publication Publication Date Title
US4825106A (en) MOS no-leak circuit
US6031394A (en) Low voltage CMOS circuit for on/off chip drive at high voltage
KR870006701A (ko) 출력제한 전류비를 제공하는 출력버퍼 및 제어회로
US5696440A (en) Constant current generating apparatus capable of stable operation
KR19990030235A (ko) 듀얼 게이트 트랜지스터 소자를 사용한 일정한 전류의 cmos 출력 구동 회로
KR19990042470A (ko) 전력소비 억제회로
WO1988010031A1 (en) Cmos threshold circuit
KR840008075A (ko) 스위칭 제어신호 발생용 반도체 집적회로장치
EP0110060A1 (en) FET voltage level shift circuitry
US5973530A (en) Low power, high voltage-tolerant bus holder circuit in low voltage technology
KR100211758B1 (ko) 멀티 파워를 사용하는 데이터 출력버퍼
JPH11176945A (ja) ヒュージング装置
US11409314B2 (en) Full swing voltage conversion circuit and operation unit, chip, hash board, and computing device using same
US4943740A (en) Ultra fast logic
US6753707B2 (en) Delay circuit and semiconductor device using the same
KR930001215A (ko) 프로그램 가능한 셀을 포함하는 전자 회로
KR960702698A (ko) 전자 회로(CMOS input with Vcc compensated dynamic threshold)
KR940020690A (ko) 저전력소모 및 고속 노아게이트 집적회로
KR940004833A (ko) 씨엠오에스(cmos)회로의 래치업 저감출력 드라이버 및 래치업 저감방법
KR19990083515A (ko) 씨모스출력버퍼보호회로
KR890012445A (ko) 푸시-풀 출력회로
KR970067354A (ko) 어드레스 천이 검출 회로
KR100245274B1 (ko) Sram 장치의 리던던트 프리디코더 회로
KR960039347A (ko) 반도체 집적 회로
US6404238B1 (en) Ratio logic gate with a current mirror

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid