KR920009114A - 병렬 데이타 전송 처리회로 - Google Patents
병렬 데이타 전송 처리회로 Download PDFInfo
- Publication number
- KR920009114A KR920009114A KR1019900017014A KR900017014A KR920009114A KR 920009114 A KR920009114 A KR 920009114A KR 1019900017014 A KR1019900017014 A KR 1019900017014A KR 900017014 A KR900017014 A KR 900017014A KR 920009114 A KR920009114 A KR 920009114A
- Authority
- KR
- South Korea
- Prior art keywords
- stage
- converter
- parallel
- analog
- oscillation
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
- H04N7/52—Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
- H04N7/54—Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal the signals being synchronous
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
- H04N7/52—Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal
- H04N7/54—Systems for transmission of a pulse code modulated video signal with one or more other pulse code modulated signals, e.g. an audio signal or a synchronizing signal the signals being synchronous
- H04N7/56—Synchronising systems therefor
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Time-Division Multiplex Systems (AREA)
- Analogue/Digital Conversion (AREA)
- Communication Control (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 이 발명에 따른 병렬 데이타 전송 처리회로의 블럭 구성도,
제2도의 (a),(b)는 제1도에서의 상세회로도로서, (a)는 전송계의 회로도이고, (b)는 수신계의 회로도이다.
제3도, 제4도, 제5도는 제2도(a),(b)의 각부 동작 파형도,
제6도는 제1도에서의 샘플 홀드회로부의 일 실시예를 나타낸 상세회로도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 시리얼 변환부 11 : 멀티플렉서(MOX)단
12 : 아날로그/디지탈(A/D) 콘버터단 20 : 발진 및 콘트롤부
21 : 발진 콘트롤단 22 : 동기 콘트롤단
30 : 패러럴 변환부 31 : 디지탈/아날로그(D/A) 콘버터단
32 : 디멀티플렉서(DMOX)단 40 : 발진 및 임펄스 발생부
41 : 리세트 회로단 42 : 발진 콘트롤단
50 : 샘플 홀드 회로부 IC1,IC3,IC4 : 멀티플렉서(MUX)
IC2 : 아날로그/디지탈(A/D)콘버터
IC5,IC6,IC7,IC13,IC14,IC15 : 카운터
IC8,IC11,IC12 : 디멀티플렉서(DMUX) IC9 : 데이타 버퍼
IC10 : 디지탈/아날로그(D/A) 콘버터 G1 : NOR게이트
G2,G3,G4 : 인버터 G5,G6,G7 : NAND게이트
G8 : AND게이트 Q1 : 트랜지스터
Claims (5)
- 아날로그 및 디지탈 신호인 병렬 데이타를 디지탈 시리얼 데이타로 변환하여 1채널로 전송하는 시리얼 변환부와, 소정 주파수의 발진 출력펄스로 시리얼 변환부를 콘트롤하는 콘트롤 신호를 제공하고 전송되는 시리얼 데이타에 동기를 부여하는 발진 및 콘트롤부와, 상기 시리얼 변환부에서 채널을 통해 전송되는 시리얼 데이타를 아날로그 병렬 데이타로 변환시키는 패러럴 변환부와, 상기 발신 및 콘트롤부에서 출력되는 동기로 패러럴 변환부를 시리얼 변환부에 동기 시키기 위한 리세트 신호를 제공하고 상기 패러럴 변환부를 콘트롤하는 발진 및 임펄스 발생부와, 상가 패러럴 변환부의 출력을 샘플링과 홀딩시켜 원신호로 재현시키는 샘플 홀드회로부로 되는 병렬 데이타 전송 처리회로.
- 제1항에 있어서, 상기 시리얼 변환부(10)는 병렬의 아날로그 및 디지탈 데이타를 시리얼 데이타로 변환하는 멀티플렉서단(11)과 이 멀티플렉서단(11)의 시리얼 데이타 출력을 디지탈 변환시키는 아날로그/디지탈 콘버터단으로 이루어진 병렬 데이타 전송 처리회로.
- 제1항에 있어서, 상기 발진 및 콘트롤부가 상기 멀티 플렉서단을 콘트롤하는 소정 주파수의 콘트롤신호를 발생하는 발신 콘트롤단과, 이 발진 콘트롤단의 콘트롤신호에 의해 동기 펄스를 발생시키는 동기 콘트롤단으로 이루어진 병렬 데이타 전송 처리회로.
- 제1항에 있어서, 상기 패러럴 변환부가 상기 아날로그/디지탈 콘버터단이 시리얼 데이타 출력을 아날로그 신호로 변환 출력하는 디지탈/아날로그 콘버터단과 이 디지탈/아날로그 콘버터단의 출력을 병렬 데이타로 변환 출력하는 디멀티플렉서단으로 이루어진 병렬 데이타 전송 처리회로.
- 제1항에 있어서, 상기 발진 및 임펄스 발생부(40)가 상기 동기 콘트롤단의 동기펄스를 소정 레벨의 임펄스로 변환하여 리세트 신호를 제공하는 리세트 회로단과, 이 리세트 회로단의 출력에 의해 디지탈/아날로그단과 디멀티플렉서단을 리세트 시키며 소정 주파수의 콘트롤신호를 발생하는 발진 콘트롤단으로 이루어진 병렬 데이타 전송 처리회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900017014A KR930002134B1 (ko) | 1990-10-24 | 1990-10-24 | 병렬 데이타 전송 처리회로 |
US07/728,580 US5333136A (en) | 1990-10-24 | 1991-07-11 | Parallel data transferring and processing circuit |
JP3176994A JPH071886B2 (ja) | 1990-10-24 | 1991-07-17 | 並列データ伝送処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900017014A KR930002134B1 (ko) | 1990-10-24 | 1990-10-24 | 병렬 데이타 전송 처리회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920009114A true KR920009114A (ko) | 1992-05-28 |
KR930002134B1 KR930002134B1 (ko) | 1993-03-26 |
Family
ID=19305094
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900017014A KR930002134B1 (ko) | 1990-10-24 | 1990-10-24 | 병렬 데이타 전송 처리회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5333136A (ko) |
JP (1) | JPH071886B2 (ko) |
KR (1) | KR930002134B1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR960009536B1 (en) * | 1993-12-21 | 1996-07-20 | Korea Electronics Telecomm | Apparatus for arranging frame phase |
US5714904A (en) * | 1994-06-06 | 1998-02-03 | Sun Microsystems, Inc. | High speed serial link for fully duplexed data communication |
US5809466A (en) * | 1994-11-02 | 1998-09-15 | Advanced Micro Devices, Inc. | Audio processing chip with external serial port |
US6272465B1 (en) | 1994-11-02 | 2001-08-07 | Legerity, Inc. | Monolithic PC audio circuit |
FI20001913A (fi) * | 2000-08-30 | 2002-03-01 | Nokia Mobile Phones Ltd | Menetelmä ja järjestely häiriön vähentämiseksi |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3654492A (en) * | 1970-08-24 | 1972-04-04 | Itt | Code communication frame synchronization system |
JPS5857836B2 (ja) * | 1976-02-10 | 1983-12-22 | ソニー株式会社 | メモリ−装置 |
DE3044620A1 (de) * | 1980-11-27 | 1982-07-08 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Digitales nachrichtenuebertragungssystem |
JPS61135243A (ja) * | 1984-12-06 | 1986-06-23 | Fujitsu Ltd | 多重伝送方法 |
NL8802291A (nl) * | 1988-09-16 | 1990-04-17 | Koninkl Philips Electronics Nv | Inrichting voor het verzenden van datawoorden welke een gedigitaliseerde analoog signaal vertegenwoordigen en een inrichting voor het ontvangen van de verzonden datawoorden. |
US5150363A (en) * | 1989-08-11 | 1992-09-22 | Digital Audio Disc Corporation | Serial input/output multiplexing apparatus |
-
1990
- 1990-10-24 KR KR1019900017014A patent/KR930002134B1/ko not_active IP Right Cessation
-
1991
- 1991-07-11 US US07/728,580 patent/US5333136A/en not_active Expired - Lifetime
- 1991-07-17 JP JP3176994A patent/JPH071886B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH05344163A (ja) | 1993-12-24 |
JPH071886B2 (ja) | 1995-01-11 |
US5333136A (en) | 1994-07-26 |
KR930002134B1 (ko) | 1993-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4427848B1 (en) | Telephonic alphanumeric data transmission system | |
KR890012443A (ko) | Ssb 신호 발생기 | |
DK0502004T3 (da) | Passivt optisk netværk | |
ES2113921T3 (es) | Sincronismo de transmision de datos de sdh. | |
KR920009114A (ko) | 병렬 데이타 전송 처리회로 | |
AU5520686A (en) | Television synchronizing apparatus | |
ATE95020T1 (de) | Zeilenablenkungsanordnung. | |
WO1995024801A3 (en) | Hierarchical synchronization method | |
DK7990D0 (da) | Koblingsfelt for digitale audiosignaler | |
ES2185403T3 (es) | Procedimiento de transmision numerica. | |
EP0319431A3 (en) | Device for controlling color video display | |
KR960043935A (ko) | 교환시스템의 망동기제어를 위한 클럭수신회로 | |
JPH0213982B2 (ko) | ||
JPS63238732A (ja) | 同期信号伝送方式 | |
CA2014489A1 (en) | Channel access system | |
JPH0677920A (ja) | Pcmコーデック | |
KR940005004A (ko) | 전송채널 데이터 송수신기와 터미널간의 인터페이스 회로 | |
JPH071881B2 (ja) | 多重変換装置 | |
JPS61157129A (ja) | スタツフ率制御装置 | |
JPH03192993A (ja) | ボタン電話装置 | |
JPS57164676A (en) | Grading system for one-bit printer | |
KR970004490A (ko) | 디지탈 전송시스템의 다중화/역다중화 장치 | |
KR960012975A (ko) | 모니터겸용 티브이 수상장치 | |
KR970013919A (ko) | 저속데이타 프레임 변환장치 | |
JPS5775053A (en) | Transmission system for control signal of key telephone set |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030227 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |