KR920006946B1 - 수직동기신호 자동조절회로 - Google Patents

수직동기신호 자동조절회로 Download PDF

Info

Publication number
KR920006946B1
KR920006946B1 KR1019890018895A KR890018895A KR920006946B1 KR 920006946 B1 KR920006946 B1 KR 920006946B1 KR 1019890018895 A KR1019890018895 A KR 1019890018895A KR 890018895 A KR890018895 A KR 890018895A KR 920006946 B1 KR920006946 B1 KR 920006946B1
Authority
KR
South Korea
Prior art keywords
signal
output
synchronization signal
vertical synchronization
gate
Prior art date
Application number
KR1019890018895A
Other languages
English (en)
Other versions
KR910013856A (ko
Inventor
박태진
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019890018895A priority Critical patent/KR920006946B1/ko
Priority to US07/552,790 priority patent/US5065239A/en
Priority to JP2181678A priority patent/JPH03201776A/ja
Publication of KR910013856A publication Critical patent/KR910013856A/ko
Application granted granted Critical
Publication of KR920006946B1 publication Critical patent/KR920006946B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/05Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음.

Description

수직동기신호 자동조절회로
제1도는 종래의 수직동기 신호발생회로의 블럭도.
제2도는 이 발명에 따른 수직동기신호 자동조절회로의 블럭도.
제3도는 이 발명에 따른 수직동기신호 자동조절회로도.
제4도는 이 발명에 따른 수직동기신호 자동조절회로의 입력부 및 비례 발진부의 파형도.
제5도는 이 발명에 따른 수직동기신호 자동조절회로의 비례 발진부와 판별부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 수직동기 신호발진부 2 : 수직동기 신호조절부
3 : 주파수판별부 4 : 수직동기 신호발진베어부
5 : 램프발생부 6 : 출력부
7 : 출력부 8 : 입력부
9 : 비례발진부 10 : 판별부
11 : 발진정지제어부 R1∼R4 : 저항
EX-OR1, EX-OR2 : 익스클루시브 오아 게이트
FF1, FF2 : 플립플롭 C1∼C3 : 콘덴서
Q1 : 트랜지스터 I1, I2 : 인버터
A1∼A2 : 앤드게이트 IC1 : 집적소자
이 발명은 TV나 모니터에 관한 것으로서, 더욱 상세하게는 외부에서 입력되는 주파수가 각각 다른 수직신호에 동기를 자동적으로 맞추어주는 수직동기신호 자동조절회로에 관한 것이다. 동기신호는 송신측과 수신측사이의 주사선 속도 및 시간을 일치시키기 위해 영상신호에 겹친형으로 송신돼오는 것이며, 수신기의 수평 및 수직편향 발진회로의 주파수를 제어하기 위하여 사용된다. TV나 모니터에 있어서, 수직동기신호의 주파수가 상이하게 입력될 때 수직동기를 맞추기 위하여 종래에는 제1도와 같이 수직동기신호발진부(1)에서 발진하는 수직동기신호의 주파수를 외부에서 입력되는 수직동기신호(VS)의 주파수에 일치하게 하기위하여 수동으로 수직동기신호발진부(1)에 연결된 수직동기신호조절부(2)를 조절하거나 외부에서 입력되는 수직동기신호(VS)의 주파수를 주파수판별 회로부(3)에서 판별하여 수직동기 신호제어발진부(4)에 판별신호를 인가한다. 그리고 상기 수직동기신호발진제어부(4)가 상기 수직동기신호발진부(1)에 제어신호를 인가하므로 상기 수직동기 신호발진부(1)는 제어신호에 따른 주파수를 발진하여, 외부수직동기신호(VS)와 주파수가 동일한 수직동기신호를 발진한다. 그리고 상기 수직동기 신호발진부(1)에서 발진된 수직동기신호(VS)는 램프 발생부(5)에서 파형이 정형되어 출력부(6)에 인가된다. 이때, 상기 수직동기 신호발진부(1)는 외부의 수직동기신호(VS)의 주파수보다 낮은 주파수이거나 동일한 주파수를 발진하여야만 상기 램프발생기(5)는 안정된 수직동기신호를 출력할 수 있다.
그러나 이와같은 종래의 수직동기 신호발생회로는 외부에서 입력되는 동기신호의 주파수 대역폭이 넓을 경우 이러한 수직동기신호의 주파수를 판별하기 위한 주파수판별회로부(3) 및 수직동기 신호발진제어부(4)의 구성이 복잡하여지며, 상기 수직동기 신호발진부(1)를 수동으로 제어하는 수직동기 신호조절부(2)는 넓은 주파수 범위를 다조절할수 없는 경우가 많았다. 특히, 상기 수직동기 신호발진기(1)는 주위온도의 변화에 따라 발진주파수가 변하는 경우가 발생하여 안정된 수직동기신호를 출력할 수 없는 문제점이 있었다.
이 발명의 목적은 이러한 문제점을 해결하기 위한 것으로 이 발명의 목적은, 외부에서 입력되는 수직동기신호의 주파수신호에 의하여 주파수발진회로를 구동하게 하여 입력되는 수직동기신호의 주파수범위 및 외부온도의 변화에 영향을 받지 않고 입력되는 수직동기신호의 주파수와 동일한 주파수의 수직동기신호를 발생하게 하는 수직동기신호 자동조절회로를 제공하는데 있다.
이러한 목적을 달성하기 위한 이 발명의 특징은, 외부에서 인가되는 수직동기신호를 정극성으로 동기신호화하는 입력부와, 상기 입력부에 연결되어 상기 입력부의 수직동기신호에 따라 트리거된 신호를 출력하는 비례발진부와, 상기 비례발진부에 연결되어 상기 비례발진부의 신호에 따라 수직동기신호의 입력유무를 판별하는 판별부와, 상기 판별부에 연결되어 상기 판별부의 신호에 따라 후단에 연결된 수직동기 신호발진부를 제어하는 발진정지제어부와, 상기 발진정지제어부에 연결되어 상기 발진정지제어부의 제어에 따라 발진하는 수직동기 신호발진부와, 상기 수직동기 신호발진부에 연결되어 상기 수직동기 신호발진부의 출력을 파형정형하는 램프발생부로 구성된 수직동기신호 자동조절회로에 있다.
이하, 이 발명의 실시예를 첨부된 도면에 의하여 상세히 설명한다.
제2도는 이 발명에 따른 수직동기신호 자동조절회로의 블럭도이고, 제3도는 이 발명에 따른 수직동기신호 자동조절회로도이다. 외부에서 입력되는 수직동기신호(VS)의 정·부극성에 관계없이 항상 정극성으로 동기신호화하는 입력부(8)는, 외부에서 입력되는 수직동기신호(VS)라인이 시정수에 따라 충방전하는 RC 적분회로인 저항(R1) 및 콘덴서(C1)에 연결되고 상기 저항(R1) 및 콘덴서(C1)에서 방전되는 출력과 상기 수직동기신호(VS)가 익스클루시브 오아 게이트(Exclusive OR Gate)(EX-OR1)에 인가되도록 구성된다. 상기 입력부(8)의 주파수신호에 따라 상기 입력부(8)의 출력주파수에 동일한 주파수신호를 발진하는 비례발진부(9) 및 후단의 판별부(10)는 하나의 집적회로(IC1)로 되고, 상기 비례발진부(9)의 출력과 후단 판별부(10)의 출력파형폭을 제어하는 저항(R2), (R3) 및 콘덴서(C2), (C3)는 외부에서 연결된다.
또한, 상기 비례발진부(9)는, 일단자에는 상기 익스클루시브 오아 게이트(EX-OR1)의 출력단이 연결되고 타단자에는 외부 전원(VDD)이 연결되어 정극성으로 동기화된 게이트(EX-OR1)의 출력 및 외부전원(VDD)을 조합하여, 상기 익스클루시브 오아 게이트(EX-OR1)의 출력을 부극성으로 동기신호화하는 익스클루시브 오아 게이트(EX-OR2)와, 상기 익스클루시브 오아 게이트(EX-OR2)의 출력을 반전시키는 인버터(I1)와, 일단자에는 상기 인버터(I1)의 출력단이 연결되고 나머지단자에는 외부에서 인가되는 전원(VDD)신호라인이 연결되어 버퍼 역할을 하는 3입력 앤드게이트(A1)와, 상기 앤드게이트(A1)의 출력 신호에 따라 트리거되는 플립플롭(FF1)으로 이루어진다. 이때, 상기 플립플롭(FF1)에서 발진되는 펄스폭은 외부에서 상기 집적회로(IC1)에 연결된 작은 시정수값을 갖는 저항(R2) 및 콘덴서(C2)로 제어되며, 상기 플립플롭(FF1)의 클리어단자에는 외부전원(VDD)이 입력되어 상기 플립플롭(FF1)이 항상 동작되도록 한다. 그리고, 상기 플립플롭(FF1)은 Q출력단을 통해 출력된다.
상기 비례발진부(9)의 신호에 따라 외부수직동기신호(VS)의 입력유무를 판별하는 판별부(10)는, 상기 비례발진부(9)의 플립플롭(FF1)의 출력을 반전시키는 인버터(I2)와, 일단자에는 상기 인버터(I2)의 출력단이 연결되고 나머지단자에는 외부에서 인가되는 전원(VDD)신호 라인이 연결되어 버퍼 역할을 하는 3입력 앤드게이트(A2)와, 상기 앤드게이트(A2)의 신호에 따라 트리거되는 플립플롭(FF2)을 이루어진다. 이때, 상기 플립플롭(FF1)에서 부극성의 펄스가 출력되면 상기 플립플롭(FF2)에 연결된 큰 시정수값을 갖는 저항(R3) 및 콘덴서(C3)에 의하여 상기 플립플롭(FF2)이 하이레벨을 출력하게 되도록 펄스폭이 제어되고, 외부에서 수직동기신호(VS)가 인가되지 않아 상기 플립플롭(FF1)에서 하이레벨의 신호를 출력하면 상기 플립플롭(FF2)은 큰 시정수값을 갖는 저항(R3) 및 콘덴서(C3)에 의하여 로우레벨이 출력되도록 제어된다. 그리고, 상기 플립플롭(FF2)은 Q출력단을 통해 출력된다. 그리고, 상기 판별부(10)의 출력에 의하여 스위칭작용을 하는 발진정지제어부(11)는, 상기 판별부(10)의 플립플롭(FF2)의 출력에 따라 구동되는 스위칭용 트랜지스터(Q1)로 이루어진다. 그리고, 상기 발진정지제어부(11)의 제어에 따라 발진하는 수직동기 신호발진부(1)는, 상기 발진정지제어부(11)의 트랜지스터(Q1)가 턴온되면 발진을 정지하게 된다. 그리고, 상기 수직동기 신호발진부(1)의 출력단은 램프발생기(5)에 연결되어 입력된 신호의 파형이 정형되어 출력되도록 한다.
제4도와 제5도는 각 부의 동작 상태를 상세하게 나타낸 파형도로서, 제4a도, 제4b도는 외부에서 수직동기신호가 인가되지 않는 경우이고, 제4c도, 제4d도는 외부에서 수직동기신호가 인가되는 경우이다.
이와같이 구성된 이 발명은 수직동기신호(VS)가 제4a도의 (A)와 같이 로우 레벨이면 외부에서 인가되는 수직동기신호(VS)가 없는 경우로써, 적분 회로인 저항(R1) 및 콘덴서(C1)의 출력은 상기 제4a도의 (B)와 같이 로우레벨이 되고, 상기 적분회로(R1, C1)의 출력과 외부 수직동기신호(VS)를 조합하는 상기 익스클루시브 오아 게이트(EX-OR1)의 출력은 제4a도의 (C)와 같이 로우 레벨이 된다. 이때, 수직동기신호(VS)가 제4b의 (A)와 같이 하이레벨이면 역시 외부에서 수직동기신호(VS)가 인가되지 않는 경우로서, 상기 적분회로(R1, C1)의 출력은 제4b도의 (B)와 같이 하이레벨이 되고 상기 익스클루시브 오아 게이트(EX-OR1)의 출력은 제4b도의 (C)와 같이 로우레벨이 된다.
그러나, 상기 수직동기신호(VS)가 제4c도의 (A)와 같이 부극성 펄스가 입력되면 상기 적분회로(R1, C1)의 출력은 상기 적분회로(R1, C1)의 충방전작용에 의하여 제4c도의 (B)와 같이 하이레벨이 되고 상기 익스클루시브 오아 게이트(EX-OR1)의 출력은 정극성이 된다.
그리고 상기 수직동기신호(VS)가 제4d도의 (A)와 같이 정극성 펄스가 입력되면 상기 적분회로(R1, C1)의 출력은 상기 적분회로(R1, C1)의 충방전작용에 의하여 제4d도의 (B)와 같이 로우레벨이 되고 상기 익스클루시브 오아 게이트(EX-OR1)의 출력은 정극성이 된다. 즉, 상기 익스클루시브 오아 게이트(EX-OR1)의 출력은 정극성이 된다. 즉, 상기 익스클루시브 오아 게이트(EX-OR1)가 하이레벨의 신호를 출력하면 외부에서 인가되는 수직동기신호가 없는 경우이고, 정극성 또는 부극성의 펄스가 상기 익스클루시브 오아 게이트(EX-OR1)로 입력되면 상기 익스클루시브 오아 게이트(EX-OR1)의 출력은 항상 정극성으로 동기화되어 출력한다.
그리고, 상기 익스클루시브 오아 게이트(EX-OR1)의 출력과 제4도 (D)와 같은 외부 전원(VDD)(이 발명에서는 5V(하이레벨)라고 가정함)이 입력단으로 제공되는 익스클루시브 오아 게이트(EX-OR2)는 상기 익스클루시브 오아 게이트(EX-OR1)의 출력이 로우레벨이면 제4a도, 제4b도의 (E)와 같이 하이레벨로 동기화시켜 출력하고, 상기 익스클루시브 오아 게이트(EX-OR1)의 출력이 정극성 펄스이면 제4c도, 제4d도의 (E)와 같이 부극성 펄스로 동기화시켜 출력한다.
그리고, 상기 익스클루시브 오아 게이트(EX-OR2)의 출력(제4도 (E))은 인버터(I1)에 의하여 반전되어 앤드게이트(A1)에 입력되고, 상기 앤드게이트(A1)의 출력이 플립플롭(FF1)에 입력된다. 여기서 상기 엔드게이트(A1)는 3입력으로 이루어지는데, 한 입력단으로 상기 인버터(I1)의 출력이 제공되고 나머지 입력단은 외부 전원(VDD)이 제공되므로 버퍼 역할을 한다. 이때, 상기 플립플롭(FF1)으로 부극성 펄스가 제4c도, 제4d도의 (E)와 같이 입력된다고 하면, 상기 플립플롭(FF1)의 외부에 연결된 저항(R2) 및 콘덴서(C2)의 시정수는 작은 상태이므로 상기 플립플롭(FF1)의 문지방전압(V) 상하로 발진되는 제5도 (F)와 같은 파형을 접점(X)에 출력하게 된다. 따라서 상기 플립플롭(FF1)의 출력단자(Q)는 상기 제5도 (F) 파형의 폴링(Falling)에지부분에서 로우레벨상태가 되는 제5도 (G)와 같은 파형을 출력한다.
그러므로, 상기 비례발진부(9)는 별도의 발진회로를 구성하여 발진하는 것이 아니라 입력되는 수직동기신호(VS)의 펄스에 의하여 트리거됨으로써 수직동기신호(VS)에 상응하는 주파수를 갖는 제5도 (G)와 같은 파형을 출력하게 되는 것이다. 상기 제5도 (G)파형이 입력되는 판별부(10)는 상기 제5도 (G)파형이 인버터(12)에 의하여 반전되어 앤드게이트(A2)에 입력되고 상기 앤드게이트(A2)의 출력이 플립플롭(FF2)에 입력되므로 상기 플립플롭(FF2)은 트리거된 신호를 발진하게되나 큰 시정값을 갖는 저항(R3) 및 콘덴서(C3)에 의하여 형성되는 제5도 (H)파형은 상기 플립플롭(FF2)에서 요구되는 문지방전압(V)을 넘지 못하여 상기 플립플롭(FF2)은 하이레벨인 제5도 (I)와 같은 파형을 출력한다.
따라서, 제5도 (I)파형이 입력되는 발진정지 제어부(11)의 트랜지스터(Q1)는 턴온상태가 되어 후단에 연결된 수직동기 신호발진부(1)의 구동을 정지시킨다.
이때 상기 플립플롭(FF1), (FF2)의 리세트단자에는 외부전원(VDD)전압이 인가되는 상태이므로 클럭에 따라 항상 동작한다. 그리고, 외부에서 수직동기신호(VS)가 입력되지 않을때는(제4a, 제4b도)상기 익스클루시브 오아 게이트(EX-OR1)는 부정상태가 되어 로우레벨의 신호를 출력하고, 따라서 상기 익스클루시브 오아 게이트(EX-OR1)의 로우레벨 출력과 하이레벨의 전원(VDD)을 제공받는 익스클루시브 오아 게이트(EX-OR2)는 제5도(J)와 같이 하이레벨을 출력하게 된다.
상기 하이레벨신호는 비례발진부(9)의 인버터(I1)에 의하여 로우레벨화 되므로 상기 플립플롭(FF1)에는 로우레벨이 입력되고 상기 저항(R2) 및 콘덴서(C2)의 접점(X)은 상기 플립플롭(FF1)이 트리거되지 못하는 상태이므로 저항(R2)에 의하여 제5도(K)와 같이 하이레벨화된다. 따라서 상기 플립플롭(FF1)의 단자(Q)는 파형(L)과 같은 하이레벨을 출력하게 된다.
그리고, 상기 플립플롭(FF1)의 단자(Q)에서 출력되는 하이레벨 신호는 판별부(10)의 인버터(I2)에 의하여 로우레벨화되어 엔드게이트(A2)에 입력됨으로써 상기 플립플롭(FF2)에는 항상 로우레벨이 인가된다.
이때, 상기 플립플롭(FF2)은 트리거되지 못하므로 접점(Y)는 저항(R3)에 의하여 제5도 (M)과 같은 하이레벨을 형성하고, 상기 플립플롭(FF2)은 제5도(N)과 같이 로우레벨을 출력하게 된다.
따라서, 상기 플립플롭(FF2)의 로우레벨을 제공받는 발진정지제어부(11)의 트랜지스터(Q1)는 상기 로우레벨신호에 의하여 턴오프상태가 되므로 후단의 수직동기 신호발진부(1)는 발진하게 된다. 그리고 상기 발진된 주파수신호는 램프발생부(5)에 의하여 파형정형된후 출력하게 되므로 외부의 수직동기신호(VS)가 입력이 되지 않을 때 화면이 횡일선이 되는 것을 방지할 수 있다.
이와같이 본 발명은 별도의 발진조절회로를 구성하지 않고 입력되는 수직동기신호를 펄스의 트리거로 사용함으로써 입력되는 수직동기신호의 주파수범위 및 외부온도의 변화에 영향을 받지않고 입력되는 수직동기신호의 주파수가 동일주파수의 수직동기신호를 발생하게 하여 넓은 범위의 수직 주파수에 대해서도 자동적으로 조절시키게 할 수 있는 효과가 있다.

Claims (5)

  1. 외부에서 인가되는 수직동기신호(VS)를 정극성으로 동기신호화하는 입력부(8)와, 상기 입력부(8)에 연결되고, 상기 입력부(8)의 수직동기신호(VS)에 따라 트리거된 신호를 출력하는 비례발진부(9)와, 상기 비례발진부(9)에 연결되어 상기 비례발진부(9)의 신호에 따라 수직동기신호(VS)의 입력 유무를 판별하는 판별부(10)와, 상기 판별부(10)에 연결되어 상기 판별부(10)의 신호에 따라 후단에 연결된 수직동기 신호발진부(1)를 제어하는 발진정지제어부(11)와, 상기 발진정지제어부(11)에 연결되어 상기 발진정지제어부(11)의 제어에 따라 발진하는 수직동기 신호발진부(1)와, 상기 수직동기 신호발진부(1)에 연결되어 상기 수직동기 신호발진부(1)의 출력파형을 정형하는 램프 발생부(5)로 구성되는 수직동기 신호 자동조정회로.
  2. 제1항에 있어서, 상기 입력부(8)는, 외부에서 입력되는 수직동기신호(VS)를 충방전하는 저항(R1) 및 콘덴서(C1)와 일단자에는 상기 저항(R1) 및 콘덴서(C1)의 출력 접점이 연결되고 타단자에는 외부 수직동기신호(VS)라인이 연결되어 상기 저항(R1) 및 콘덴서(C1)의 출력과 상기 수직동기신호(VS)를 조합하는 익스클루시브 오아 게이트(EX-OR1)로 구성되는 수직동기신호 자동조절회로.
  3. 제1항에 있어서, 상기 비례발진부(9)는, 일단자에는 상기 입력부(8)의 출력단이 연결되고 타단자에는 외부 전원(VDD) 라인이 연결되어 상기 입력부(8)의 출력과 전원(VDD)을 조합하는 익스클루시브 오아 게이트(EX-OR2)와, 상기 익스클루시브 오아 게이트(EX-OR2)의 출력단에 연결되어 상기 익스클루시브 오아 게이트(EX-OR2)의 출력신호를 반전하는 인버터(I1)와, 일단자에는 상기 인버터(I1)의 출력단이 연결되고 나머지단자에는 외부 전원(VDD) 라인이 연결되어 상기 인버터(I1)의 신호 및 외부전원(VDD)을 조합하는 3입력 앤드게이트(A1)와, 상기 앤드게이트(A1)의 출력단에 연결되어 상기 앤드게이트(A1)의 출력에 따라 트리거되어 발진하는 플립플롭(FF1)과, 상기 플립플롭(FF1)에 연결되어 상기 플립플롭(FF1)의 출력 파형폭을 제어하는 저항(R2) 및 콘덴서(C2)로 구성되는 수직동기신호 자동조절회로.
  4. 제1항에 있어서, 상기 판별부(10)는, 상기 비례발진부(10)에 연결되어 상기 비례발진부(10)의 출력을 반전하게 하는 인버터(I2)와 일단자에는 상기 인버터(I2)의 출력단이 연결되고, 나머지 단자에는 외부 전원(VDD)라인이 연결되어 상기 인버터(I2)의 출력신호 및 외부전원(VDD)의 신호를 조합하는 3입력 앤드게이트(A2)와, 상기 엔드게이트(A2)의 출력단에 연결되어 상기 앤드게이트(A2)의 출력에 따라 발진하는 플립플롭(FF2)과, 상기 플립플롭(FF2)에 연결되어 상기 플립플롭(FF2)의 출력파형폭을 제어하는 저항(R3) 및 콘덴서(C3)로 구성되는 수직동기신호 자동조절회로.
  5. 제1항에 있어서, 상기 발진정지제어부(11)는, 상기 판별부(10)에 연결되어 상기 판별부(10)의 신호에 따라 구동되는 트랜지스터(Q1)로 구성되는 수직동기신호 자동조절회로.
KR1019890018895A 1989-12-19 1989-12-19 수직동기신호 자동조절회로 KR920006946B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019890018895A KR920006946B1 (ko) 1989-12-19 1989-12-19 수직동기신호 자동조절회로
US07/552,790 US5065239A (en) 1989-12-19 1990-07-11 Automatic control circuit for vertical synchronizing signal
JP2181678A JPH03201776A (ja) 1989-12-19 1990-07-11 垂直同期信号用自動調節回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890018895A KR920006946B1 (ko) 1989-12-19 1989-12-19 수직동기신호 자동조절회로

Publications (2)

Publication Number Publication Date
KR910013856A KR910013856A (ko) 1991-08-08
KR920006946B1 true KR920006946B1 (ko) 1992-08-22

Family

ID=19293141

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890018895A KR920006946B1 (ko) 1989-12-19 1989-12-19 수직동기신호 자동조절회로

Country Status (3)

Country Link
US (1) US5065239A (ko)
JP (1) JPH03201776A (ko)
KR (1) KR920006946B1 (ko)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4621240A (en) * 1985-06-28 1986-11-04 Zenith Electronics Corporation Temperature compensated oscillator for raster scanned video display
US4709267A (en) * 1985-11-07 1987-11-24 Rca Corporation Synchronizing circuit with improved interlace arrangement
US4803552A (en) * 1986-12-03 1989-02-07 Xantech Corporation Vertical blanking interval standardizer circuit
JPS63278094A (ja) * 1987-05-08 1988-11-15 松下電器産業株式会社 信号変換装置

Also Published As

Publication number Publication date
US5065239A (en) 1991-11-12
KR910013856A (ko) 1991-08-08
JPH03201776A (ja) 1991-09-03

Similar Documents

Publication Publication Date Title
KR20010088276A (ko) 전압 제어 발진기 및 그것을 이용한 pll 회로
KR100333428B1 (ko) 입력 신호에 동기되는 신호를 발진하는 자기 동조 발진기
US5341113A (en) Voltage controlled oscillator having a 50% duty cycle
KR920006946B1 (ko) 수직동기신호 자동조절회로
KR100196618B1 (ko) 텔레비젼 신호 검출회로
KR0168079B1 (ko) 클럭발생장치
KR19980015875A (ko) 파우어 온 리세트 신호 발생 회로
KR100269715B1 (ko) 클럭신호발생회로
US6424379B1 (en) Vertical synchronization separation circuit
JP2690358B2 (ja) ディスプレイ
KR970001169B1 (ko) 수직 위상 조절회로
US5247266A (en) Oscillation inducing cicuit
KR930005610B1 (ko) 버스트게이트 펄스 발생회로
KR0152930B1 (ko) 동기신호 안정화 회로
JP2000287444A (ja) スイッチング電源回路
KR20090023220A (ko) 가변 주파수 발진 회로
KR100228284B1 (ko) 타이밍 시퀀스를 이용한 방전회로
US5889421A (en) Device for detecting the locking of an automatic gain control circuit
JPH09121142A (ja) 発振回路
KR0159813B1 (ko) 비디오 시스템의 동기 신호 처리 회로
SU1534685A1 (ru) Устройство управлени стабилизирующим преобразователем
JP2004187199A (ja) 位相同期回路
JPS6141192B2 (ko)
JP3128394B2 (ja) 発振回路
KR930006649B1 (ko) 발진기의 안정화 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030730

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee