KR0152930B1 - 동기신호 안정화 회로 - Google Patents

동기신호 안정화 회로

Info

Publication number
KR0152930B1
KR0152930B1 KR1019950031436A KR19950031436A KR0152930B1 KR 0152930 B1 KR0152930 B1 KR 0152930B1 KR 1019950031436 A KR1019950031436 A KR 1019950031436A KR 19950031436 A KR19950031436 A KR 19950031436A KR 0152930 B1 KR0152930 B1 KR 0152930B1
Authority
KR
South Korea
Prior art keywords
signal
mask
counter
output
synchronization signal
Prior art date
Application number
KR1019950031436A
Other languages
English (en)
Other versions
KR970019365A (ko
Inventor
최창원
Original Assignee
문정환
엘지반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체주식회사 filed Critical 문정환
Priority to KR1019950031436A priority Critical patent/KR0152930B1/ko
Publication of KR970019365A publication Critical patent/KR970019365A/ko
Application granted granted Critical
Publication of KR0152930B1 publication Critical patent/KR0152930B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 발명은 동기신호 안정화 회로에 관한 것으로, 종래에는 온스크린 동기신호가 입력되면 이를 슈미트인버터를 통해 일정레벨로 출력하고, 그 슈미트인버터에 출력된 신호를 다시 인버터를 통해 반전하여 출력 하였기 때문에 외부에서 입력되는 온스크린 동기신호의 주파수가 변하면 이를 제어할 수 없어 티브이 화면상에서 온스크린 글자가 떨리게 되는 문제점이 있었다. 본 발명은 이러한 종래의 문제점을 해결하기 위해 리셋트신호에 따라 마스크 시작신호 또는 마스크 정지신호 또는 기준동기신호 등을 출력하는 카운터와; 입력되는 동기신호에 따라 그에 따른 신호를 출력하는 디플립플롭과; 상기 플립플롭과 상기 카운터의 출력신호를 입력받아 이를 앤드조합하여 마스크 정지신호를 출력하는 앤드게이트와; 상기 앤드게이트와 상기 카운터와 시스템 리셋트신호에 따라 마스크 시작신호 또는 마스크 정지신호를 출력하는 래치와; 상기 래치와 상기 카운터로부터의 마스크 시작 신호 또는 마스크 정지신호에 따라 온/오프되어 입력되는 동기신호를 전달하거나 또는 상기 카운터로부터의 기준동기신호를 전달하는 씽크마스크윈도우와; 시스템 리셋트신호와 상기 씽크마스크윈도우의 출력신호를 입력받아 이를 논리합하여 상기 카운터에 리셋트신호로 출력하는 오아게이트와; 상기 씽크마스크윈도우의 동기신호를 입력받아 액티부부분의 폭을 일정하게 하여 출력하는 펄스폭제어부로 구성한 동기신호 안정화 회로를 창안한 것으로, 이의 작용을 통해 즉, 해당동기신호의 주기내에 입력되는 동기신호만을 전달하고, 해당주기내에 동기신호의 입력이 없으면 기준동기신호를 발생하여 전달하게 함으로써 항상 안정된 동기신호가 전달되도록 하여 티브이에 있어서 온스크린 글자가 안정되게 표시되는 효과가 있다.

Description

동기신호 안정화 회로
제1도는 종래 동기신호 전달회로도.
제2도는 본 발명 동기신호 안정화 회로의 구성 블럭도.
제3도는 제3도에 있어서, 씽크마스크윈도우의 상세 블럭도.
제4도의 (a) 내지 (k)는 제3도에 있어서, 각 부 출력 파형도.
* 도면의 주요부분에 대한 부호의 설명
100 : 카운터 200 : 씽크마스크윈도우
300 : 펄스폭제어부 DFF1 : 디플립플롭
AND1 : 앤드게이트 L1 : 래치
OR1 : 오아게이트
본 발명은 동기신호 안정화 회로에 관한 것으로 특히 동기신호를 해당 주기 동안만 입력 받도록 하고 입력받은 신호의 펄스폭을 일정하게 조절하여 출력하게 함으로써 안정된 동기신호를 전달하는데 적당 하도록 한 동기신호 안정화 회로에 관한 것이다.
종래 온스크린 동기신호 전달회로는 제1도에 도시한 바와같이 온스크린 동기 신호가 입력되면 이는 슈미트인버터(SI1)에 의해 일정레베로 출력되고, 그 슈미트인버터(SI1)에서 출력된 신호는 다시 인버터(I1)에 의해 반전되어 온스크린 동기신호(sync)로 출력된다.
그러나 상기와 같이 동작할 경우, 외부에서 입력되는 온스크린 동기신호의 주파수가 변하면 이를 제어할 수 없어 티브이 화면상에서 온스크린 글자가 떨리게 되는 문제점이 있었다.
본 발명의 목적은 이러한 종래의 문제점을 해결하기 위해 입력되는 동기신호의 펄스폭을 제어하여 안정된 온스크린 동기신호가 출력되도록 한 동기신호 안정화 회로를 제공하는데 있다.
상기 본 발명의 목적을 달성하기 위한 동기신호 안정화 회로는 제2도에 도시한 바와같이 리셋트신호에 따라 마스크 시작신호(MST) 또는 마스크 정지신호(MSP) 또는 기준동기신호(Rsync) 등을 출력하는 카운터(100)와; 입력되는 동기신호(Isync)에 따라 그에따른 신호를 출력하는 디플립플롭(DFF1)과; 상기 디플립플롭(DFF1)과 상기 카운터(100)의 출력신호를 입력받아 이를 앤드조합하여 마스크 정지신호(MSP)를 출력하는 앤드게이트(AND1)와; 상기 앤드게이트(AND1)와 상기 카운터(100) 및 시스템 리셋트신호에 따라 마스크 시작신호(MST) 또는 마스크 정지신호(MSP)를 출력하는 래치(L1)와; 상기 래치(L1)와 상기 카운터(100)로부터의 마스크 시작신호(MST) 또는 마스크 정지신호(MSP)에 따라 온/오프되어 입력되는 동기신호(Isync)를 전달하거나 또는 상기 카운터(100)로부터의 기준동기신호(Rsync)를 전달하는 씽크마스크윈도우(200)와; 시스템 리셋트신호와 상기 씽크마스크윈도우(200)의 출력신호를 입력받아 이를 논리합하여 상기 카운터(100)에 리셋트신호로 출력하는 오아게이트(OR1)와; 상기 씽크마스크윈도우(200)의 동기신호(sync1)를 입력받아 액티브부분의 폭을 일정하게 하여 출력하는 펄스폭제어부(300)로 구성한다.
이와같이 구성한 본 발명의 작용 및 효과에 관하여 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
먼저, 각 부의 출력파형도를 도시한 제4도를 참조하여 각 부의 동작을 개략적으로 살펴보면, 카운터(100)는 리셋트신호에 따라 카운트 동작을 하여 제4도의 (f)(g)(i)에 도시한 바와같은 마스크시작신호(MST), 마스크정지(MSP)신호 및 기준동기신호(Rsync) 등을 출력한다.
상기 카운터(100)에서 출력된 신호는 앤드게이트(AND1)와 래치(L1)를 통해 제4도의 (h)에 도시한 바와같이 씽크마스크윈도우(200)에 전달되는데, 씽크마스크윈도우(200)는 상기 마스크시작신호(MST)와 마스크정지신호(MSP) 사이의 구간에서만 동기신호(Isync)를 입력받아 전달한다.
그러면 펄스폭제어부(300)는 상기 씽크마스크윈도우(200)에서 출력된 동기신호(sync1)를 입력받아 펄스폭을 조절하여 출력한다.
그러면 이제 각 부의 상세한 동작을 설명한다.
제4도의 (b)에 도시한 바와같이 초기에 시스템을 리셋트하여 시스템리셋트 신호가 '하이'로 액티브되면, 그 액티브 신호는 래치(L1)내의 노아게이트(NR1)의 일측입력단자에 인가됨과 동시에 일측입력단자가 씽크마스크윈도우(200)에 연결되어 있는 오아게이트(OR1)의 타측입력단자에 인가되고 또한 디플립플롭(DFF1)의 리셋트단자에 인가된다.
이로인해 노아게이트(NR1)는 논리특성상 '로우'신호를 출력하는데, 이느 마스크시작신호(MST)로 씽크마스크윈도우(200)에 인가된다. 이에따라 씽크마스크윈도우(200)는 리셋트되어 동기신호(Isync) 입력이 1개 들어올때 까지 계속 열려있어서 입력되는 동기신호(Isync)에 동기된다.
그리고 오아게이트(OR1)도 역시 논리특성상 '하이'신호를 출력하여 카운터(100)의 리셋트단자(R)에 인가한다. 이에따라 카운터(100) 그리고 디플립플롭(DFF1)은 리셋트되어 카운터(100)는 제4도의 (e)에 도시한 바와같이 카운트를 시작하고, 디플립플롭(DFF1)은 동기신호(Isync)가 입력되기를 기다린다.
이후, 제4도의 (c)에 도시한 바와같이 동기신호(Isync) 1개가 입력되면 이는 씽크마스크윈도우(200)에 인가됨과 아울러 디플립플롭(DFF1)의 클럭단자(CK)에 인가된다.
상기 동기신호(Isync)를 클럭단자(CK)에 인가받은 디플립플롭(DFF1)은 제4도의 (d)에 도시한 바와같이 전원전압단(VDD)에 연결된 단자(D)의 신호('하이')를 출력단자(Q)를 통해 출력하여 앤드게이트(AND1)의 일측입력단자에 인가한다.
이로인해 상기 앤드게이트(AND1)는 상기 카운터(100)로부터의 마스크 정지신호(MSP)를 받아들일 수 있다.
그리고 상기 동기신호(Isync)를 입력받은 제3도에 도시한 바와같이 구성된 씽크마스크윈도우(200)는 이를 제4도의 (j)에 도시한 바와같은 파형으로 오아게이트(OR1)의 타측입력단자에 전달함과 동시에 펄스폭제어부(300)에 전달한다.
이로인해 오아게이트(OR1)는 '하이'신호를 출력하고, 이를 리셋트단자(R)에 입력받은 상기 카운터(100)는 카운트를 시작한다. 물론, 펄스폭제어부(300)는 입력된 펄스의 폭을 알맞게 조절하여 출력한다.
이와같은 과정을 좀더 자세히 설명하기 위해 주기가 16.67ms인 수직동기신호(Vsync)를 예를들어 설명한다.
상기 카운터(100)에서 출력하는 마스크시작신호(MST)와 마스크정지신호(MSP)는 동기입력을 받아들일 수 있는 윈도우를 결정해 주는 신호로서, 수직동기신호(Vsync)인 경우에는 15.57ms에 마스크 시작신호(MST)를 인에이블하고, 17.67ms에 마스크 정지신호(MSP)를 인에이블한다.
이에따라 씽크마스크윈도우(200)는 2ms내에 있는 수직동기신호(Vsync)만 받아들인다.
만약, 제4도의 (j)에 도시한 바와같이 수직동기신호(Vsync)가 15.57ms와 17.67ms사이보다 늦거나 또는 빠르거나 또는 아예 없는 경우에는 4도의 (i)에 도시한 바와같이 카운터(100)에서 16.67ms에 기준동기신호(Rsync)를 발생하여 강제적으로 수직동기신호(Vsync)를 만들어 준다.
이에따라, 씽크마스크윈도우(200) 출력은 동기입력에 동기되어 정확한 주기에 동기신호(sync1)를 출력하여 오아게이트(OR1)를 통해 카운터(100)를 리셋트시킨다.
그리고 펄스폭제어부(300)를 통해 동기출력이 된다. 이때, 펄스폭제어부(300)는 동기신호(sync1)의 액티브 부분의 폭을 일정하게 해준다.
이상에서 상세히 설명한 바와같이 본 발명은 해당동기신호의 주기내에 입력되는 동기신호만을 전달하고, 해당주기내에 동기신호의 입력이 없으면 기준동기신호를 발생하여 전달하게 함으로써 항상 안정된 동기신호가 전달되도록 하여 티브이에 있어서 온스크린 글자가 안정되게 표시되는 효과가 있다.

Claims (1)

  1. 리셋트신호에 따라 마스크 시작신호 또는 마스크 정지신호 또는 기준동기신호 등을 출력하는 카운터와; 입력되는 동기신호에 따라 그에따른 신호를 출력하는 디플립플롭과; 상기 디플립플롭과 상기 카운터의 출력신호를 입력받아 이를 앤드조합하여 마스크 정지신호를 출력하는 앤드게이트와; 상기 앤드게이트와 상기 카운터와 시스템 리셋트신호에 따라 마스크 시작신호 또는 마스크 정지신호를 출력하는 래치와; 상기 래치와 상기 카운터로부터의 마스크 시작신호 또는 마스크 정지신호에 따라 온/오프되어 입력되는 동기신호를 전달하거나 또는 상기 카운터로부터의 기준동기신호를 전달하는 씽크마스크윈도우와; 시스템 리셋트신호와 상기 씽크마스크윈도우의 출력신호를 입력받아 이를 논리합하여 상기 카운터에 리셋트신호로 출력하는 오아게이트와; 상기 씽크마스크윈도우의 동기신호를 입력받아 액티부부분의 폭을 일정하게 하여 출력하는 펄스폭제어부로 구성한 것을 특징으로 하는 동기신호 안정화 회로.
KR1019950031436A 1995-09-22 1995-09-22 동기신호 안정화 회로 KR0152930B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950031436A KR0152930B1 (ko) 1995-09-22 1995-09-22 동기신호 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950031436A KR0152930B1 (ko) 1995-09-22 1995-09-22 동기신호 안정화 회로

Publications (2)

Publication Number Publication Date
KR970019365A KR970019365A (ko) 1997-04-30
KR0152930B1 true KR0152930B1 (ko) 1998-10-15

Family

ID=19427618

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950031436A KR0152930B1 (ko) 1995-09-22 1995-09-22 동기신호 안정화 회로

Country Status (1)

Country Link
KR (1) KR0152930B1 (ko)

Also Published As

Publication number Publication date
KR970019365A (ko) 1997-04-30

Similar Documents

Publication Publication Date Title
KR960011562B1 (ko) 자동 동기 극성 제어 회로
JPS60204121A (ja) 位相同期回路
KR870006781A (ko) 비디오 디스플레이 장치
JPS581785B2 (ja) 陰極線管の表示装置
KR860003735A (ko) 텔레비젼 수상기
KR0152930B1 (ko) 동기신호 안정화 회로
JPS60217779A (ja) 表示装置
KR100201524B1 (ko) 문자 발생기
KR0170621B1 (ko) 라스터 조절 회로
JPH05252028A (ja) 位相ロックループ
KR930005604B1 (ko) 수평동기신호 일치화회로
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
JPH04154383A (ja) 水平同期信号保護回路
KR880001228B1 (ko) 다이나믹 램의 동기 클럭 발생방법
KR900005789A (ko) 클럭 신호 발생 장치 및 그 방법
JPH05315898A (ja) トリガ同期回路
KR900010964Y1 (ko) 문자 다중방송 수신기용 수직동기 조절회로
KR930003966B1 (ko) Ntsc/pal겸용 발진주파수 변환회로
KR970005112Y1 (ko) 위상동기장치
KR200173057Y1 (ko) 모니터의 동기신호 지연장치
JPH0139020Y2 (ko)
RU1780113C (ru) Устройство синхронизации информации, воспроизводимой с магнитного носител
JP3276797B2 (ja) 水平出力パルス発生回路
JPH02135875A (ja) 水平同期回路
JPH0541813A (ja) クロツク信号発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050524

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee