KR920005234B1 - 비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템 - Google Patents

비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템 Download PDF

Info

Publication number
KR920005234B1
KR920005234B1 KR1019890014795A KR890014795A KR920005234B1 KR 920005234 B1 KR920005234 B1 KR 920005234B1 KR 1019890014795 A KR1019890014795 A KR 1019890014795A KR 890014795 A KR890014795 A KR 890014795A KR 920005234 B1 KR920005234 B1 KR 920005234B1
Authority
KR
South Korea
Prior art keywords
asynchronous
central processing
data
processing unit
software
Prior art date
Application number
KR1019890014795A
Other languages
English (en)
Other versions
KR910008591A (ko
Inventor
김지홍
김성한
박단
Original Assignee
금성전선 주식회사
홍종선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성전선 주식회사, 홍종선 filed Critical 금성전선 주식회사
Priority to KR1019890014795A priority Critical patent/KR920005234B1/ko
Publication of KR910008591A publication Critical patent/KR910008591A/ko
Application granted granted Critical
Publication of KR920005234B1 publication Critical patent/KR920005234B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음.

Description

비동기 통신방식을 동기식 통신방식으로도 공용가능케한 SNA컨버터 시스템
제1도는 본 발명에 의한 SNA컨버터의 회로 블럭도
* 도면의 주요부분에 대한 부호의 설명
1 : 동축선 2 : 동축선 접속부
3 : 동축선 접속용 중앙처리부 4 : 동축선 전용 클럭부
5 : 프로그램 메모리 6 : 공유데이타 메모리
7 : 중앙처리부 8 : 시스템 클럭부
9 : 어드레스 디코더 10 : 디텍 생성부
11 : 인터럽트 핸들러 12 : 롬(ROM)
13 : 램(RAM) 14 : EEP-롬
15 : 시간 발생부 16,18 : 클럭 발생기
17 : 비동기 입,출력부 20 : 비동기 통신선 접속부.
본 발명은 동기식 통신수단으로 하는 동기식 컴퓨터의 콘트롤 유니트에 비동기식 통신수단으로 하는 비동기식 단말기 및 프린터등을 수용하여 동기식 통신수단으로도 공용 적합 가능하도록 한 SNA(SystemNetwork Architecture: 이하 SNA이라 칭함) 컨버터 시스템의 단말기 접속장치에 관한 것이다.
일반적으로 대개 대형의 본체에서 사용되는 일련의 단말장치(예컨대 IBM 3270단말기)는 컴퓨터의 중추신경에 해당하는 콘트롤러 유니트 시스템과, 분산기능 단말기(Distributed Function Terminal)프로토콜에 따른 동축선 접속방식에 의해 동기식 호스트 컴퓨터(예컨데 IBM호스트 컴퓨터)시스템과 동기식 시스템 네트워크 구조(SNA : System Network Architecture)프로토콜에 따른 통신 방식으로 통신하므로서 동기식호스트 컴퓨터 상에서 동작하는 적용 업무 프로그램으로부터 수신된 적용업무 메세지를 화면이나 프린터에 출력하거나 또는 키보드로부터 입력된 적용업무 메세지를 동기식 호스트 컴퓨터 시스템의 적용업무 프로그램에 송신하는 기능을 수행하여 왔던 것이다.
이것은 통상 동기식 퍼스날 컴퓨터(예컨데 IBM PC) 또는 동기식 대형 컴퓨터 시스템(예컨데 IBM 5550시스템)을 이용한 동기식 단말기(예컨데 IBM 3270)를 구현하는 겅우 콘트롤러 유니트 시스템과의 연결방식은 포인트-투-포인트방식을 원칙으로 하되, 만약 상기 방식에 의한 원거리의 시스템 접속시에는 리모트타입의 콘트롤러 유니트만을 사용해야 하는 사용제한이 뒤따르며, 극히 사용대수가 적을 경우에는 특히 비용이 많이 소요된다는 문제가 있다. 또한 동축선 접속방식에 의해 접속 최대 연장길이가 1.5km 정도로 제한되므로서 동기식 퍼스날 컴퓨터를 이용한 단말장치(예컨데 IBM 3270단말기) 역시 이거리 이상 동기식 콘트롤러 유니트와 떨어져서 배치할 수 없는 문제가 대두된다.
또한 비동기식 통신수단으로 구현하는 종래의 비동기 단말기의 경우 동기식 호스트 컴퓨터 시스템과의 연결 방식이 있으나, 이는 일단 비동기식 호스트 컴퓨터를 경유하여 연결하기 때문에 비동기 호스트 컴퓨터의 프로세싱을 많이 소요할뿐 아니라 처리속도가 매우 느리다는 단점이 내포되어 있다.
따라서 본 발명은 이러한 종래의 장치상 문제점을 감안하여 스텐드 아론 시스템의 형태로서 동기식 대형컴퓨터의 중추신경에 해당하는 콘트롤러 유니트 시스템과는 하나의 동축선으로 연결되어 동기식 분산기능(DFT)프로토콜에 따른 방식으로 통신하고, 동기식 호스트 컴퓨터와는 동기식 시스템 네트워크 구조(SNA)프로토콜에 따른 방식으로 통신함은 공지된 사실과 같으나, 상기 동기식 대형 컴퓨터의 콘트롤러 유니트 시스템과 비동기식 단말기 간에 접속된 이들 입출력장치들과는 비동기 통신방식으로 연결되게 하므로서 통상의 동기식 퍼스날 컴퓨터 또는 동기식 컴퓨터(예컨데 IBM 5550) 시스템에서의 동기식 단말기(예컨데 IBM3270 단말기) 기능을 모두 수용하며, 또한 통상의 비동기 단말기로 하여금 각각의 단말기 특성에 맞도록 한 기능을 부가하므로서 동기식 분산 기능체제 단말기의 기능으로 실현시키려 함에 그 목적이 있는 것이다.
본 발명의 다른 목적은 동기식 단말기(예컨데 IBM 3270단말기)로서 동작하는데 필요한 최소한의 단일 하드웨어의 자원만으로 구성되게 하여 상기 입,출력 장치들과는 비동기 통신방식으로 연결되게 하므로서 비동기 통신 시스템의 저렴하고 광범위한 용도 적용성을 충분히 활용할 수 있도록 하고, 일반적인 단말장치(예컨데 IBM 3270 단말기)와 같은 기능을 수행할 수 있는 저렴한 단말기를 제공하려 함이다.
이하 본 발명을 실형하기 위한 구체적인 구성을 첨부한 도면에 의거하여 상세히 설명하면 다음과 같다.
제1도는 본 발명 시스템장치의 상세 블럭도로서, 각각의 데이타/어드레스버스(DATA1/ADD1,DATA2/ADD2)에 의해 주변장치가 연결되지는 않지만 하나의 공유 데이타 메모리(6)를 통해 데이타 정보를 주고받으므로써 연결되는 두개의 마이크로 컴퓨터를 갖되, 콘트롤러 유니트와 동축선을 통해 접속하기 위한 주변장치 및 시스템 펌웨어(FIRMWARE)와 연결하여 콘트롤러 유니트와 통신하는데 필요한 동축선 신호 송수신 및 DFT통신 프로토콜을 수행하는 소프트웨어의 동작을 위한 모든 연산논리 기능을 제공하는 동축선접속용 중앙 처리부(3)와, 비동기 단말기에 대한 데이타 입출력 제어기능과 연관하여 호스트컴퓨터와 통신하기 위한 SNA프로토콜을 수행하는 소프트웨어와, 비동기 단말기의 입출력을 제어하는 소프트웨어가 동작하는데 필요한 모든 연산논리 기능을 제공하는 중앙 처리부(7)를 포함하며, 그 중 하나인 동축선 전용클럭부(4)로부터 클럭신호(CKLI)를 공급받아 동작하는 동축선 접속용 중앙 처리부(3)는 본 발명이 DFT통신프로토콜에 준하여 콘트롤러 유니트와 통신할 수 있도록 하는 소프트웨어를 기록한 프로그램 메모리(5)와 중앙 처리부(7)와도 상호 데이타/어드레스 버스(DATA1/ADD1)로 연결되어 지며, 상기 동축선 접속용 중앙 처리부(3)를 이용해 수행되는 소프트웨어와 중앙 처리부(7)를 이용해 수행되는 소프트웨어가 데이타를 교환하거나 두 소프트웨어를 연결하는데 필요한 모든 정보를 교환하는 창구 역활을 하는 공유 데이타 메모리(6)에 상호 데이타/어드레스 버스(DATA2/ADD2)로 연결되어지고, 상기 동축선(1)을 통해 콘트롤러유니트와 연결하는 전기적인 인터페이스를 제공하는 동축선 접속부(2)에도 상흐 동축선 데이타 버스(DATA3)로 연결되어 구성된다.
그리고 시스템 클럭부(8)로부터 클럭신호(CKL2)를 공급받아 동작하며 어드레스 디코더(9), 디택(DTACK) 생성부(10), 인터럽트 핸들러(11)와 연결되는 마이크로 컴퓨터인 중앙처리부(7)는 자신을 이용하여 동작하는 시스템 소프트웨어가 사용하는 모든 변수와 스택(STACK)을 위한 기억장소를 제공하는 램(13)과 시스템 관련 변수(Baudrate, Crt기종, Prt기종)등을 저장하기 위해 제공되는 이이피롬(EEPROM:Electrically Erasadle and Programmable Rom)(14)과, 클럭발생기(16)로부터 주기적인 인터럽트를 받는 시간 발생부(l5)와 호스트 컴퓨터 및 SNA통신 프로토콜에 준한 통신기능을 담당하는 소프트웨어와, 비동기 단말기의 입출력을 제한함으로써 비동기 단말기가 호스트 컴퓨터 본래의 단말기와 동작하도록 하는 소프트웨어와, 비동기 단말기와 본 발명이 비동기 방식의 통신을 하도록 하는 소프트웨어가 기억되어 있는 롬(ROM:Read only Memory)(12)과, 클럭 발생기(18)로부더 비동기 방식으로 문자단위의 데이타를 송수신하는 데 필요한 시간정보를 공급받아 비동기 통신을 위한 비동기 문자의 송수신과 이를 송수신 하는데 필요한 전기적인 신호의 송수신을 담당할 비동기 통신선 접속부(19,20)를 제공하는 비동기 입출력부(17)와 상기 동축선 접속용 중앙처리부(3)축의 데이타/어드레스 버스(DATA1/ADD1)와도 연결되는 공유데이타 메모리(6)와도 상호 데이타/어드레스 버스(DATA2/Add2)로 연결하여 구성된다.
이와 같이 구성된 본 발명의 작용효과를 보다 상세히 설명하면 다음과 같다.
본 발명상의 동축선부(1)는 단일 동축 케이블을 사용하여 본시스템과, 컴퓨터 본체에 단말장치를 접속시키는데 사용하는 집단제어기(예컨데 IBM 3174/3274)콘트롤 유니트 시스템(도면미도시)과, 양방향으로 신호의 전송이 가능하기는 하나 어느 순간에서는 반드시 한 방향으로만 전송이 이루어지는 반이중(Half Duplex)방식으로 통신할 수 있도록 선로를 제공하며, 상기 동축 케이블 선상에 나타나는 신호의 형태는 바이파스 코딩의 일종인 맨체스터(Phase Modalation)코딩방식으로 이용된다.
상기 동축선부(1)와 펄스 트랜스퍼머를 이용하여 연결되는 동축선 접속부(2)는 상기 동축선부(1)에서 수신된 데이타를 동축선 접속용 중앙처리부(3)에 전달하여 주며, 또한 동축선 접속용 중앙처리부(3)에서 송신된 데이타를 미도시된 드라이브를 통해 전달하게 되고, 콘크롤러유니트와 통신하기 위해 필요한 동축선 신호의 송수신 및 DFT통신 프트토콜을 수행하는 소프트웨어의 동작을 위한 모든 연산논리 기능을 제공하는동축선 접속용 중앙 처리부(3)는 프로그램 메모리(5)를 구동하여 프로그램을 불러들여 수행하며 데이타/어드레스 버스(DAT1/ADD1)를 통하여 직접 공유 데이타 메모리(6)를 사용한다.
이것은 자체적으로 16비트 인스트럭숀용 어드레스 라인과 데이타라인 및 16비트 데이타전용 어드레스 라인과 데이타 라인을 가진 고성능 칩으로서 16비트 인스트럭숀 어드레스와 16비트 인스트럭숀 데이타 버스를 통하여 프로그램 메모리(5)의 억세스한 프로그램을 페치하도록 지시하게 한다.
또한 동축선 전용 클럭부(4)는 중앙 처리부(7)의 클럭과는 별개의 클럭에 의해 동작하여 동축선 접속용 중앙처리부(3)의 동작 클럭(CKLI)신호 18.9메가헬쯔를 제공하는 한편, 이 클럭(CKLI)을 분주하여 동축케이블을 통한 집단 제어기의 콘트롤러 유니트 시스템과의 통신을 위한 데이타 클럭을 제공하고, 동축선 접속용 중앙처리부(3)의 동작용 인스트럭숀 코드 프로그램이 저장된 프로그램 메모리(5)는 시스템의 파워온시중앙처리부(7)에 의하여 인스트럭숀 코드를 다운 로딩하게 하며, 이러한 프로그램을 파워 오프되기 전까지 계속 저장유지되게 한다.
그리고 공유 데이타 메모리(6)는 동축선 접속용 중앙처리부(3)의 데이타 저장 영역 및 중앙 처리부(7)와의 데이타 공유 영역으로서 두개의 프로세서간의 통신을 위하여 사용되는 것이다.
다음 중앙 처리부(7)는 본 발명의 주된 마이크로 컴퓨터로서 시스템의 제반동작, 즉 동기식 호스트 컴퓨터와의 통신기능과 비동기 단말기에 대한 데이타 입출력 제어기능을 수행하기 위한 소프트웨어가 동작하는데 필요한 모든 연산논리 기능을 제공하는 것으로 24비트 어드레스 라인과, 16비트 데이타라인 및 콘트롤라인을 가지고 시스템의 제반동작을 관할하게 된다.
시스템 클럭부(8)는 동축선 접속용 중앙처리부(3) 이후의 동축선부(1)를 제외한 모든 시스템의 입출력 및 메모리는 시스템 클럭부(8)에 의해 동기되어 동작하되, 16메가 헬쯔의 시스템 클럭은 디렉 생성부(l0)의 회로를 동작시키며, 이를 다시 분주한 8메가 헬쯔의 클럭은 상기 중앙처리부(7)에 공급하고, 다시 분주시킨 4메가 헬쯔로 입출력 장치를 기본적으로 동작시킨다.
중앙처리부(7)의 24비트 어드레스중 하이 어드레스는 미도시된 프롬(PROM)을 통해 각각의 입출력 및 메모리에 대하여 실제의 어드레스를 지정하여 주고, 이를 프로그램에 의해 제어하게 되는 어드레스 디코더(9)가 제공되어지며, 디텍 생성부(10)내의 디텍 로직(DTACK LOGIC)에 의해 생성된 데이타 전달승인(DATA TRANSFER ACKNOWLEDGE)에 의해 리드(READ)/라이트(WRITE)동작 후 각각의 입출력장치 및 메모리에 대해 비동기 방식으로 동작하며, 베터드 인터럽트(VECTORED INTERRUP)방식과 자동벡터드 인터럽트(AUTOVECT0RED INTERRUP)방식을 사용하여 인터럽트 핸들러(11)에 의해 미리 지정된 상위 인터럽트를 처리한다.
그리고 롬(12)은 중앙 처리부(7)의 동작을 위한 명령코드를 저장하는 것으로 중앙 처리부(7)는 파워 '온'된 이후 계속 롬(12)내의 프로그램을 수행하게 되며, 램(13)은 중앙처리부(7)의 롬(12)내의 프로그램을 수행하기 위한 데이타 버퍼 및 스택영역을 저장하는 것으로, 동축선부(1)와 사용자측 비동기 입출력부(17)를 통한 데이타를 버퍼링(BUFFERING)하여 이를 동기식 시스템과 비동기 단말기 사용자 간에 송,수신할 수 있도록 한다.
상기 중앙처리부(7)의 프로그램 수행상 필요한 데이타를 전기적으로 리드/라이트 가능한 EEP-롬(14)은 일단 라이트된 내용은 파워오프 상태에서도 지워지지않기 때문에 시스템의 콘피규레이숀 파라메터(각 포트에 대한 보오레트, 파티형태, CRT/PRT기종 파라메터 등)을 저장하여 이를 수시로 수정할 수 있도록 하였다.
또한 클럭발생기(16)의 클럭을 제공받아 동작하는 시간발생부(15)는 중앙 처리부(7)에 주기적으로 인터럽트를 가함으로서 프로그램의 수행을 위한 시간제어를 가능케하며 클럭 발생기(18)의 클럭을 제공받아 동작하고, 비동기 입출력부(17)의 신호를 사용자 단말기에 맞는 신호로 송수신되게 하는 드라이버(DRIVER)/리시버(RECEIVER)인 비동기 통신선 접속부(19,20)를 연결하는 비동기 입출력부(17)는 사용자 4단말기와 본 발명을 연결하기 위한 장치로서 직렬통신방식(RS-232C)를 이용하여 데이타를 송신하며, 사용자 단말기의 기종 선택을 EEP롬(14)에 저장되어 있는 CRT/PRT패러메터에 의해 선택될 수 있다.
이상에서 설명한 바와 같이 본 발명은 본 발명을 작동하는데 필요한 최소한의 하드웨어와 소프트웨어로 구성되어 콘트롤러 유니트는 DFT통신방식에 준한 통신방식으로 호스트 컴퓨터와는 SNA통신방식에 준한 통신방식으로 통신함으로써 적용업부 데이타를 상호 교환하며, 특히 입출력장치와 비동기 통신방식으로 연결되게 하므로서 저렴하고 광범위한 적용 범위를 갖는 단말기를 소바자에게 제공할 수 있는 특징이 있는 발명인 것이다.

Claims (1)

  1. 공유 데이타 메모리(6)를 통해 데이타 정보를 주고 받을 수 있도록 상호 연결되는 두개의 마이크로 컴퓨터에 있어, CU와 동축선을 통해 접속하기 위한 주변장치 및 시스탬 펌웨어(FIRMWARE)와 연결하여 콘크롤러유니트와 통신하기 위해 필요한 동축선 신호 송수신 및 DFT통신 프로토콜을 수행하는 본 발명의 비동기 단말기에 대한 데이타 입출력 제어기능과 연관하여 호스트 컴퓨터와 통신하기 위한 SNA프로토콜을 수행하는 소프트웨어와 비동기 단말기의 입.출력을 제어하는 소프트웨어가 동작하는데 필요한 모든 연산논리기능을 제공하는 중앙 처리부(7)를 포함하며, 동축선 전용 클럭부(4)로부터 클럭신호(CKL1)를 공급받아 동작하는 동축선 접속용 중앙 처리부(3)는 DFT통신 프로토콜에 준하여 CU와 통신하기 위해 소프트웨어가 기록되어 있는 프로그램메모리(5)와 데이타/어드레스 버스(DATA1/ADD1)로 연결되고 있어 상기 동축선 접속용 중앙 처리부(3)를 이용해 수행되는 소프트웨어와 중앙 처리부(3)를 이용해 수행되는 소프트웨어와 중앙 처리부(7)를 이용해 수행되는 소프트웨어와 를 연결하는데 필요한 모든 정보를 교환하는 창구 역할을 하는 공유 데이타 메모리(6)에 데이타/어드레스버스(DATA2/ADD2)로 연결되며, 상기 등축선(1)을 통하여 CU와 연결하는 전기적인 인터페이스를 제공하는 동축선 접속부(2)에도 동축선 데이타버스(DATA3)로 연결되어지되 시스템 클럭부로부터 클럭신호(CKL2)를 공급받아 동작하며 어드레스 디코더(9), 드텍(DATACK)생성부(10), 인터럽트 핸들러(11)와 연결되는 상기 중앙 처리부(7)는 자신을 이용하여 동작하는 시스템 소프트웨어가 사용하는 모든 변수와 스택을 위한 기억장소를 제공하는 이이퍼롬(EEPROM)(14)과, 클럭 발생기(16)로부터 주기적인 인터럽트를 받는 시간 발생부(15)와, 호스트 컴퓨터 및 SNA통신 프로토콜에 준한 통신기능을 담당하는 소프트웨어와 비동기 단말기의 입출력을 제한함으로써 비동기 단말기가 호스트컴퓨터 본래의 단말기와 동일하게 동작하도록 하는 소프트웨어와 비동기 단말기와, 본 발명이 비동기 방식의 통신을 하도록 하는 소프트웨어가 기억되어 있는 롬(ROM)(12)과, 클럭 발생기(18)로부터 비동기 방식으로 문자 단위의 데이타를 송수신하는데 필요한 시간정보를 공급받아 비동기 통신을 위한 비동기 문자의 송수신과 이를 송수신하는데 필요한 전기적인 신호의 송수신을 담당할 비동기 통신선접속구(19,20)를 제공하는 비동기 입출력부(17)와, 상기 동축선 접속용 중앙 처리부(3)측의 데이타/어드레스 버스(DATA1/ADD1)와도 연결되는 공유 데이타 메모리(6)와도 상호 데이타/어드레스 버스(DATA2/ADD2)로 연결하여 구성되는 것을 특징으로 하는 비동기 통신방식을 동기식 통신 방식으로도 공용 가능케한 SNA컨버터 시스템.
KR1019890014795A 1989-10-13 1989-10-13 비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템 KR920005234B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890014795A KR920005234B1 (ko) 1989-10-13 1989-10-13 비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890014795A KR920005234B1 (ko) 1989-10-13 1989-10-13 비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템

Publications (2)

Publication Number Publication Date
KR910008591A KR910008591A (ko) 1991-05-31
KR920005234B1 true KR920005234B1 (ko) 1992-06-29

Family

ID=19290696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890014795A KR920005234B1 (ko) 1989-10-13 1989-10-13 비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템

Country Status (1)

Country Link
KR (1) KR920005234B1 (ko)

Also Published As

Publication number Publication date
KR910008591A (ko) 1991-05-31

Similar Documents

Publication Publication Date Title
US4807282A (en) Programmable P/C compatible communications card
US5063494A (en) Programmable data communications controller
KR880010365A (ko) 디지탈 데이타 프로세서용 버스 인터페이스 회로
US4779190A (en) Communication bus interface
US5958024A (en) System having a receive data register for storing at least nine data bits of frame and status bits indicating the status of asynchronous serial receiver
GB1494694A (en) Digital data processing apparatus
US5175820A (en) Apparatus for use with a computing device controlling communications with a plurality of peripheral devices including a feedback bus to indicate operational modes
US5475846A (en) Apparatus for processing PCMCIA interrupt requests
CN101359303A (zh) 一种在线调试微控制器及其外设器件的装置及调试方法
KR870011540A (ko) 멀티 프로세서 시스템의 시스템 관리장치
US4761735A (en) Data transfer circuit between a processor and a peripheral
KR920005234B1 (ko) 비동기 통신방식을 동기식 통신방식으로도 공용가능케한 sna컨버터 시스템
EP0473273A1 (en) System for communication between a computing device and peripheral devices
EP0473279B1 (en) Communication control apparatus for computing systems
US5369777A (en) Integrated digital processing apparatus having a single biodirectional data bus for accommodating a plurality of peripheral devices connected to a plurality of external buses
KR200167745Y1 (ko) Vme 버스를 통한 프로세서간 통신 시스템
KR970002412B1 (ko) 디엠에이(dma)가 가능한 통신코프러세서 보드
KR920010334B1 (ko) 은행터미널 루프 제어시스템
JPH09237248A (ja) データ転送装置
KR960005743B1 (ko) 이중화로 동작하는 프로세서 장치에서 데이타 전송확인 신호 발생 장치
KR100316738B1 (ko) 피씨에서리모트콘트롤러의사용자인터페이스장치
JP3396107B2 (ja) マイクロコンピュータ及びデバック装置
KR960025102A (ko) 퍼스널 컴퓨터 내장형 전전자 교환기 접속용 프로세서
KR940000181B1 (ko) 근거리 통신망 접속장치
Mazek et al. A PC-based operator and diagnostic panel for Simatic S7-200 programmable controllers

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19950926

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee