KR920002839B1 - 필드편향용 제어신호 발생용 회로 - Google Patents

필드편향용 제어신호 발생용 회로 Download PDF

Info

Publication number
KR920002839B1
KR920002839B1 KR1019840005952A KR840005952A KR920002839B1 KR 920002839 B1 KR920002839 B1 KR 920002839B1 KR 1019840005952 A KR1019840005952 A KR 1019840005952A KR 840005952 A KR840005952 A KR 840005952A KR 920002839 B1 KR920002839 B1 KR 920002839B1
Authority
KR
South Korea
Prior art keywords
signal
field
circuit
input
receiving
Prior art date
Application number
KR1019840005952A
Other languages
English (en)
Other versions
KR850002363A (ko
Inventor
로거 그랜탐-힐 티모티
Original Assignee
엔. 브이. 필립스 글로아이람 펜파브리켄
아이. 엠. 레르너
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔. 브이. 필립스 글로아이람 펜파브리켄, 아이. 엠. 레르너 filed Critical 엔. 브이. 필립스 글로아이람 펜파브리켄
Publication of KR850002363A publication Critical patent/KR850002363A/ko
Application granted granted Critical
Publication of KR920002839B1 publication Critical patent/KR920002839B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections

Abstract

내용 없음.

Description

필드편향용 제어신호 발생용 회로
제1도는 영상표시장치인 모니터 혹은 수상기의 부분을 형성하는 본 발명의 회로를 구체적으로 묘사하는 회로선도.
제2도는 제1도에서 보여준 회로내에서 일어나는 파형.
* 도면의 주요부분에 대한 부호의 설명
1 : 터미널 2, 6, 8, 19 : 멀티바이브레이터
4, 5, 7, 12 : 플립플롭 3, 10 : 반전기단
9 : NAND 게이트 11, 16 : 절환스위치
13, 14 : 저항(22(KΩ) 15 : 멀티플렉셔
17 : 버퍼단 18 : 톱니파생성기
본 발명은 영상표시장치내 자계편향에 대한 제어신호를 생성시키기 위한 한회로에 관한 것인바, 상기 회로는 비월영상의 표시를 위한 수입 동기신호원과, 제1자계를 받는 즉시 제1자계신호 및 다음의 제2자계를 받는 즉시 제2자계신호를 발생시키기 위한 동기신호에 연결된 자계식별회로를 구비하고, 상기 제2자계신호는 제1자계신호에서 이탈되며 제1 및 제2자계신호는 제어신호를 형성하고 있으며, 더욱이 상기 회로는 자계편향에 대한 제어신호의 전송을 제어하기 위한 어드레스발생기를 구비한다.
이러한 회로는 유럽 특허 출원 제 81,627호에서 발표되어 있다. 디지탈로 생성된 영상과 원문정보신호의 표시에 있어서 괴롭히는 지터현상을 감소시키기 위해서, 인터페이스는 종래회로의 보조물과 더불어 제거된다. 왜냐하면 하나의 자계가 다른 자계위에 겹쳐 놓은 표시스크린상에 수록되기 때문이다. 회로는 영상을 형성시키는 두 개의 자계사이를 구별시킬수 있는 보조물과 더불어 자계식별회로를 구비한다.
그러나 어떤 상황에서는 표시영상의 지터가 인터레이스의 제거에 의해서 감소되는 대신에 실제 증가된다. 본 발명의 목적은 이런 단점을 갖지 않는 회로를 마련하는데 있으며, 본 발명에 따라 회로가 제1자계 및 제2자계신호가 발생하는 순차를 세트하기 위해 어드레스발생기에 의해 제어되고 자계식별회로에 연결되는 신호선택회로를 구비한 것이 본 회로의 특성이 된다.
다른 자계에 관련해 변위되는 자계가 적당한 방법으로 선정된다면 모든 상황에서 지터가 실질적으로 제거된다는 인식에 본 발명의 기반을 둔다. 즉, 하나의 자계가 표시스크린 위쪽으로 혹은 아래쪽으로 변위되어야 하든지 간에 영상과 영상원천의 코딩에 본 발명에 관련된다. 상기 원천인 컴퓨터시스템은 사전에 알려져 있지않다. 이목적을 위해 본 발명은 재래식회로에서 이용될 수가 없는 세팅특성을 제공한다.
신호선택회로가 순차회로를 구비하는바, 순차회로는 제1자계신호를 수신하기 위한 제1입력, 제2자계신호를 수신하기 위한 제2입력, 어드레스발생기로부터 생기는 한 신호를 수신하기 위한 선택입력과, 자계편향에 대한 순차회로의 출력신호를 전달하기 위한 출력을 갖는 것이 구체적으로 본 회로의 특성이 된다.
제1자계신호가 자계주파수의 한 신호이며 상기 주파수위상이 실제로 수입동기신호에 관련 고정되는 반면에 제2자계신호는 제1자계신호에 관련한 주사선 기간의 반으로 자연된 자계주파수의 한 신호가 되고, 신호가 두 개 어드레스신호에 의해 형성이 되는 어드레스발생기로부터 생기고, 제1자계신호가 제1어드레스신호의 발생에서 전달되는 반면에 제2자계신호가 제2어드레스신호의 발생으로부터 전달되고, 제1과 제2어드레스신호의 발생순차는 마음대로 조절될 수가 있는 것이 유리하게 본 발명의 회로의 특성이 될 수가 있다.
출력신호가 영상주파수를 가지며 제1 및 제2어드레스신호인 이중안정소자의 셋팅입력 혹은 리셋팅입력에 각각 자계주파수의 한 신호를 마음대로 인가시키기 위한 제1 절환스위치가 신호선택회로에 의해 구비된 것이 유리하게 본 회로의 특성이 된다. 상기 본 회로내 어드레스발생기는 자계주파수신호가 인가되는 이중안전소자이다.
신호선택회로가 자계편향에 대한 순차회로의 제1자계신호 혹은 출력신호를 전달하기 위한 제2절환스위치를 구비한 것이 오히려 본 회로의 특성이 된다. 상기 방법의 결과 인터페이스를 제거하는 두 모우드사이에 선정을 하는 것이 가능할 뿐만아니라 또한, 인터페이스 혹은 비-인터페이스 사이에 선정을 할 수가 있다.
제1도에서, 참조번호(1)은 회로의 입력단자를 표시한다. 합성 동기신호가 단자(1)에 존재하며, 상기 신호는 도면에 없는 동기분리단내의 수입 비데오신호로부터 유도된다. 단자(1)상의 신호는 유럽 텔레비젼 표준과 일치한다. 이것은 표준에 서술된 바와같이 시간차이로 일어나며 한 존속기간을 가지는 주사선 동기형, 동등형 및 자계동기형펄스를 구비한다. 상기 신호는 표시되는 영상을 포함해서 한 자계의 골에서 그리고 다음 자계의 시초에서 보다 특이하게 주사선(310)에서 (320)까지에 대해 제2a도로 나타내고 있다. 다른 텔레비젼 표준에 따라서 동기신호는 제2a도에서 보여준 신호와 어느 정도 다르다.
만일 제1도의 회로가 부품을 형성한 영상표시장치내 수직편향이 단자(1)상의 수집신호와 동기상태에 있다면, 표시스크린상에 표시된 영상의 각 자계가 제1자계동기펄스의 입상구간에 관련 고정된 순간에서 시작한다. 회로는 3가지 가능성을 선정이 이루어질 수가 있는 구조로 되어 있다. 제1의 가능성은 상기 입상구간이 이전 자계의 일치입상구간 다음에 하나의 자계기간 즉 312½ 주사선기간에서 발생되며 비월영상을 일으키게 한다는 것이다. 주어진 자계주사선 즉, 주사선(7)은 다음의 자계의 두 개의 주자선인 주사선(319)과 (320)사이에 배치된다. 제2의 가능성은 이전 자계에 관련된 주사선기간의 반시간내 순방향이 자계로 변위된다는 것이다. 그 결과 한 자계의 주사선이 다음의 자계의 주사선과 일치한다. 예를들면 주사선(7)이 주사선(320)과 일치한다. 여기서 다음 자계의 일련번호는 313에 의해 차이가 있다. 제3의 가능성은 한 자계가 이전 자계에 관련 주사선기간의 반시간내 후방으로 변위되어서 주사선(7)이 주사선(319)과 일치하는 것을 마련해준다.
단자(1)에서와 신호는 재트리거할 수 없는 단일안정 멀티 바이브레이터(2)에, 반전기단에, 제1플립플롭(4)의 J-입력에, 제2플립플롭(5)의 J-입력에 그리고 단일안정 멀티 바이브레이터(6)에 인가된다. 단(3)의 출력은 플립플롭(4)의 K-입력에 그리고 플립플롭(5)의 K-입력에 연결된다. 멀티 바이브레이터(2)는 32μS보다 크고 64μS보다 작은 즉, 42μS시정수를 갖는다, 멀티 바이브레이터(2)의 Q-출력에서의 신호는 제2b도에서 볼 수 있으며, 플립플롭(4)의 클럭신호로써 인가된다. 멀티 바이브레이터(6)는 약 16μS의 시정수를 갖는다. 멀티 바이브레이터(6)의 Q-출력에서의 신호는 제2c도에서 볼수 있으며, 플립플롭(5), 제3플립플롭(7)의 클럭신호로써 인가된다. 플립플롭(5)의 Q-출력은 플립플롭(7)의 J-입력에 연결되고 플립플롭(5)의 Q-출력은 플립플롭(7)의 K-입력에 연결된다. 플립플롭(4),(5) 및 (7)의 셋팅과 리셋팅입력은 접지에 연결된다. 멀티 바이브레이터(2)의 Q-출력에서 신호는 재트리거할 수 있는 멀티 바이브레이터(8)에 인가되며, 상기 멀티 바이브레이터는 약 4.8μS의 시정수를 갖는다. 플립플롭(4)의 Q-출력에서의 신호(제2d도)는 NAND 게이트(9)에 인가되며 플립플롭(5)의 Q-출력에서 신호(제2e도)와 플립플롭(7)의 Q-출력에서 신호 (제2f도)가 NAND 게이트(9)에 인가된다.
제2b도에서 보여준 신호는 주사선 동기펄스와 동일한 반복비율로써 발생하는 펄스를 구비한다. 결론적으로, 멀티 바이브레이터(8)의 출력신호는 수상관내 수평편향을 위한 주사선 주파수의 국부신호를 공지방법으로 생성시키기 위해 주사선 동기회로에 인가되는 재생주사선 동기신호이다. 제2c도에 보여준 신호는 부진행구간이 제2a도에서 보여준 펄스의 입상구간과 일치하는 펄스를 구비한다. 그래서 제2c도에서 보여준 펄스는 자계톱니형펄스와 마찬가지로 주사선 동기펄스 및 동등펄스의 위치를 표시한다. 그리고 동등 및 자계동기펄스가 발생하는 간격에서 제2c도에서 보여준 펄스가 이중 주사선 주파수를 갖고 있다. 이런 상황에서 제2d도에서 보여준 신호는 제2b도의 클럭신호의 제1정-진행구간이 자계동기간격의 초기를 지나 발생하는 순간까지 하이(high)이고, 상기 순간에서 제2d도에서 보여준 신호는 로(low)가 된다. 로에서 하이까지의 후속 변이는 자계동기간격의 말기를 지나 제1정 진행구간과 일치한다. 동일한 방법으로 제2e도에서 보여준 신호는 자계공갭간격동안에 자계동기간격의 개별 초기 및 말기를 지나 제2c도의 클럭신호의 제1정-진행구간의 발생에서 변이를 갖는다.
플립플롭(7)에 대한 입력신호의 변이후에 플립플롭의 출력에서 제2f도의 신호는 제2c도에서 보여준 클럭신호의 후속 정-진행구간의 발생에서 변이를 감수한다. 제2e도와 비교하듯이 제2f도의 신호는 멀티 바이브레이터(6)에 의해 발생된 지연 2배 정도인 32μS에 의해 변위되는 반면에 제2e도 자체의 신호입상구간은 특히 멀티 바이브레이터(6) 때문에 제2a도의 제1자계동기펄스의 입상구간에 관련 16μS에 의하여 변위된다.
전술한 내용은 플립플롭(5)과 (7)이 변위레지스터를 형성시킨다. 게이트(9)의 3가지 입력신호가 동시에 하이상태에 있지않는 것을 제2도에서 알 수 있으며, 그 결과 게이트의 출력신호는 하이이다.
제2도의 선도는 제2a도에서 보여준 입력신호에 응용된다. 주사선(313)의 중앙에 제1동기펄스의 입상구간이 주사선(625)과 (1)사이의 제1자계동기펄스의 입상구간과 일치한다면 하나의 자계의 한주사선 동기펄스는 다른 자계의 한 주사선 기간의 중앙과 일치한다. 전체 주사선인 주사선(310)은 하나의 자계의 최후 주사선 펄스와 다음의 제1의 사전동등펄스사이에 배치되는 반면에 주사선(623)의 제1반은 후속 자계의 최후주사선 동기펄스와 다음 제1의 사전동등펄스사이에 배치된다. 자계동등간격에서 플립플롭(4)의 제1클럭펄스의 정-진행입상구간은 주사선(313)의 말기이전에 종래의 제1자계분리펄스를 혹은 주사선(1)의 말기이전에 종래의 제2자계분리펄스를 발생시킨다. 상기 간격의 말기에서, 동일한 입상구간은 주사선(316)의 말기 이전에 종래의 제3의 후-동등펄스 혹은 주사선(3)의 말기이전에 종래의 제2의 후-동등펄스를 각각 발생시킨다. 전술에서 플립플롭(4)의 출력에서 신호의 제1변이는 제2d도의 제1변이보다 늦고 주사선기간의 반정도인 32μS에 배치된 순간과 제2a도의 신호하나의 자계기간을 일치하는 것과 플립플롭(4)의 출력에서 신호의 제2변이가 제2d도내 제2변이 이전에 32μS에 배치된 순간과 제2a도에서 보여준 신호 다음 하나의 자계기간과 일치한다.
플립플롭(5)와 (7)의 클럭펄스가 동등 및 자계동기간격중 주사선 주파수를 이중으로 갖고 있기 때문에, 이 플립플롭의 추력에서의 펄스의 구간은 이전 자계내 똑같은 구간에 관련 변위되지 못한다. 제2g도에서 보여주고 있고 제2a도에서 보여준 신호의 경우에서 하이상태안에 있는 게이트(9)의 출력신호가 주사선(1)의 한 부위중에 늦어진 하나의 자계기간의 한 펄스를 갖는다. 점선에 의해 제2g도에서 볼 수 있는 상기 펄스는 영상주파수 25Hz에서 반복되고 제1주사선이 제1자계동기펄스와 더불어 시작하는 자계를 나타낸다. 미합중국표준에 따라서 수입 동기신호가 들어올 경우에는 영상주파수와 동일한 펄스 즉 30Hz의 주파수가 생성된다는 것이 발견되었다.
게이트(9)의 출력신호는 변환기단(10)을 걸쳐 절환스위치(11)의 주접촉부에 인가된다. 플립플롭(12)의 셋팅입력(S)은 절환스위치(11)의 제1선택접촉부에 연결되고 약 22KΩ의 값을 가지고 있는 저항에 연결되는 반면에, 플립플롭(12) 리셋팅입력(R)은 절환스위치(11)의 제2선택접촉부에 연결되고 약 22KΩ의 값을 가지고 있는 저항(14)에 연결된다. 저항(13)과 (14)의 다른 말미는 접지에 연결된다. 플립플롭(5)의 출력은 플립플롭(12)의 클럭입력(CL)에 연결된다. 플립플롭(5)의 Q-출력은 멀티플렉서(15)의 제1입력(A)에 연결되는 반면에 플립플롭(7)의 Q-출력이 멀티플렉서(15)의 제2입력(B)에 연결된다. 플립플롭(12)의 K-입력과 J-입력은 논리 1을 갖춘다. 플립플롭(12)의 Q-출력은 멀티플렉서(15)의 제1선택입력(SA)에 연결되는 반면에 플립플롭(12)의 Q-출력은 멀티플렉서(15)의 입력(SB)에 연결된다. 멀티플렉서(15)는 예정 순차내에서 입력신호를 전달하기 위한 회로이다. 만일 입력 SA에서 신호가 하이라면, 입력 A로부터 신호가 전달되는 반면에, 입력 SB에서 신호가 하이라면 입력 B로부터 신호가 전달된다.
플립플롭(12)는 멀티플렉서(15)에 대한 어드레스발생기로부터 사용된다. 만일 스위치(11)의 마스터접촉부가 제2선택접촉부가 연결된다면 플립플롭(12)는 게이트 (9)와 단(10)에 의해 공급된 제1자계식별펄스에 의해 리셋트된다. 이때 플립플롭(12)의 Q-출력은 로상태에 있는 반면에 Q-출력은 하이상태에 있다. 그래서 주사선(1)과 더불어 출발한 자계중에 멀티플렉서(15)는 입력 A에서 신호를 전송하고 바꾸어 말해서 제2e도에서 보여준 신호가 반전된 극성과 더불어 멀티플렉서의 출력(Z)에서 존재한다. 이것은 비-지연자계제어 펄스이다. 다음에 자계중에 자계식별펄스가 생성되지 못한다. 플립플롭(12)는 제2e도에서 보여준 신호의 입상구간의 발생에서 입력 SB가 하이상태로 조절되는 점에 반응하여 상태를 변화시킨다. 제2f도에서 보여준 지연자계제어펄스는 출력 Z에서 존재하게 된다. 출력 Z는 버퍼단(17)단에 연결된 마스터접촉부인 절환스위치(16)의 제1선택접촉부에 연결된다. 단(17)은 제어신호를 공지형태의 톱니파생성기 (18)에 전송시킨다. 생성기(18)는 수상관내 수직편향을 위한 자계편향회로에 응용하기가 적합한 톱니파형신호를 생성한다. 제어신호가 없을 경우에 생성기(18)는 고유주파수에서 발진한다. 만일 서술된 제어신호가 참으로 존재한다면, 생성기(18)는 자유로이 발진하지 못한다. 그것에 의하여 생성된 톱니파형은 제어신호에 의해 결정된 순간에서 각각 개시되고 종결된다. 이 경우에서 주사선(313)을 따라 도중에 출발한 자계는 한 주사선주기의 반쯤지연을 가지고 시작하는 반면에 다음의 자계는 지연이 안된다. 그래서 주사선(1)은 주사선(313)과 일치한다.
대조적으로 스위치(11)의 주접촉부가 제1선택접촉부에 연결된다면, 플립플롭 (12)는 제2g도의 다음 자계식별펄스에 의해 셋트된다. 이 경우에 플립플롭(12)의 출력신호의 위상이 상기 서술된 경우에 관련 반전되고, 멀티플렉서(15)의 출력에서 신호의 순차를 반전되게 한다. 이로 인해 생성기(18)에 대한 제어신호가 주사선(1)과 함께 출발하는 자계중에 주사선기간의 반의 지연과 더불어 시작되며 다음 자계중에 지연되지 못하는 효과를 갖게된다. 그래서 주사선(1)은 주사선(312)과 일치한다. 만일 스위치 (16)가 보여준 위치에 있다면, 인터레이스는 지연된 영상내에서 제거된다. 그리고 절환스위치(11)의 보조물과 더불어 한쌍으로 되는 반향에 대한 선정을 할 수가 있다. 절환스위치(16)의 제2선택접촉부는 플립플롭(5)의 Q-출력에 연결된다 절환스위치(16)의 주접촉부가 제2선택접촉부에 연결된다면 제2e도에서 보여준 신호는 제어신호로써 반전극성과 더불어 단(17)에 인가된다. 그래서 자계편향은 항상 지연없이 개시되어서 표시스크린상에 표시된 영상은 비월영상이다. 스위치(11)과 (16)은 수동적으로 작동하는 형태, 탄력성있게 셋팅하기 위한 기계적인 스위치가 될 수가 있다. 예를들어 스위치는 전기적인 회로의 형태로 될 수 있는 것은 분명한 일이다. 가장 단순한 형태로는 회로에 적당한 위치에서 제공될 수가 있는 전기선에 한 조각에 의해 각 스위치가 형성될 수도 있다.
제1도에서 보여준 회로는 또한 재트리거시킬 수 있는 멀티 바이브레이터(19)를 구비하고, 멀티 바이브레이터(5)로부터 수신된 제2e도의 신호가 상기 멀티 바이브레이터(19)에 인가된다. 멀티 바이브레이터(19)의 시정수는 미합중국 표준(60Hz)에 따라서 16.7ms의 자계기간과 유럽표준(50Hz)에 따라서 20ms자계기간 사이의 값을 갖는다. 멀티 바이브레이터(19)는 자계주파수에 대한 식별신호로써 톱니파생성기(18)에 인가되는 자계주파수의 신호를 생성시킨다. 생성기(18)는 생성기에 의해 생성된 톱니파신호가 50Hz와 똑같은 60Hz에 대한 진폭을 실제로 갖고 있는 공지방법으로써 배열된다.
상기 서술된 회로는 디지탈 절환소자의 보조물과 더불어 효력을 받을 수 있으며 특히 완전하고 신뢰할 수 있가 있다. 다음과 같은 필립스 형태의 소자가 이용된다.
멀티 바이브레이터(2)와 (8) : HEF 4528
멀티 바이브레이터(6)와 (19) : HEF 4528
플립플롭(4)와 (5) : HEF 4027
플립플롭(7)와 (12) : HEF 4027
게이트(3), (9)와 (10) : HEF 4023
멀티플렉서(15) : HEF 4019
회로의 모든 소자는 동일한 기능을 가지고 있는 다른 소자에 의해 교체될 수 있는 것은 기술자들에게 분명한 것이다. 그래서 예를들어 시정수가 몇 개의 클럭펄스를 카운트하는 카운터로서 RC-회로망에 의해서 세트되어야 하는 서로 다른 단일안정 멀티 바이브레이터를 교체시키는 것이 가능하다. 소자(12)는 멀티플렉서(15)가 하나의 어드레스신호에 의해 제어될 수 있는 구조로 될 수가 있다. 서술된 소자는 자계주파수를 얻기 위해 주사선 주파수가 분리되는 회로에 의해서 주파수-분할 회로와 결합하여 자계동기용 집적회로의 부분을 형성시킬 수가 있는 것은 명백한 일이다. 마지막으로, 회로는 영상표시장치인 모니터 혹은 텔레비젼 수상기의 어느형태로써 사용하는데 적합하다. 텔레비젼 수상기의 경우에 있어서, 텔레텍스신호가 표시될 때 인터레이스를 제거하는 것이 필요해질 수가 있다.

Claims (5)

  1. 제2필드를 수신하는 순간의 제2필드신호와 제1필드를 수신하는 순간의 제1필드신호를 발생하는 동기신호원에 연결된 필드확인회로(9,10) 및 비월영상표시용 동기신호원을 구비하며, 상기 제2 필드는 상기 제1필드신호와 위상이 서로 다르며, 제1 및 제2필드신호는 제어신호를 형성하고, 또한 필드편향을 위한 제어신호전달을 제어하는 어드레스발생기(12)를 구비하는 화상표시장치에서 필드편향을 위한 제어신호(V)를 발생하는 회로에 있어서, 제1 및 제2신호발생용 순차셋팅을 위해 어드레스발생기(12)에 의해 제어되며 필드확인회로(9,10)에 연결된 신호선택회로(15)를 구비하는 것을 특징으로 하는 필드편향용 제어신호(V) 발생용회로.
  2. 제1항에 있어서, 상기 신호선택회로(15)는 제1필드 신호수신용 제1 입력과, 제2필드신호수신용 제2입력을 갖는 순차회로를 구비하며, 어드레스발생기(12)로부터 나온 신호수신용 선택입력과, 필드편향을 위한 순차회로의 출력신호전달용 선택출력을 구비하는 것을 특징으로 하는 필드편향용 제어신호(V) 발생용회로.
  3. 제1항에 있어서, 상기 신호선택회로(15)는 제1필드신호수신용 제1입력을 갖는 순차회로를 구비하며, 상기 제1필드 신호는 위상이 거의 들어오는 동기신호에 적절히 고정된 필드주파수를 가지며, 상기 순차회로는 제2필드신호수신용 제2입력을 구비하며, 상기 제2필드신호는 제1필드신호에 대해 반라인 주기만큼 지연되는 필드주파수를 갖고, 상기 순차회로는 어드레스발생기(12)로부터 나온 신호수신용 선택입력과, 필드편향에 대한 순차회로의 출력신호전달을 위한 출력을 구비하며 상기 신호는 2개의 어드레스신호를 형성되며 상기 제1필드신호는 제1어드레스신호의 발생과 동시에 전달되며, 반면에 제2필드신호는 제2어드레스신호발생과 동시에 전달되고, 제1 및 제2어드레스신호 발생순차는 임의로 조절가능한 것을 특징으로 하는 필드편향용 제어신호(V) 발생용회로.
  4. 상기 어드레스발생기(12)는 필드주파수가 가해지는 쌍안정 소자인 제1항에 청구된 회로에 있어서, 상기 신호선택회로(15)는 제1필드 신호수신용 제1입력을 갖는 순차회로를 구비하며, 상기 제1필드신호는 필드주파수를 구비하고, 위상은 거의 들어오는 동기신호에 고정되었으며, 제2필드신호수신용 제2입력과, 상기 제2필드신호는 제1필드신호에 반라인 주기만큼 지연되는 동안 필드주파수를 갖고, 상기 순차회로는 어드레스발생기(12)로부터 나온 신호수신용 선택입력을 갖고, 상기 신호는 필드편향을 위한 순차회로의 출력신호전달용 출력을 구비하며 상기 신호는 2개의 어드레스신호로 형성되며, 상기 제1필드신호는 제1어드레스신호의 발생과 동시에 전달되며, 반면에 제2필드신호는 제2어드레스신호의 발생과 동시에 전달되며, 상기 제1 및 제2어드레스신호 발생순차는 임의로 조절가능하며 또한 신호선택회로(15)는 셋팅 또는 리셋팅입력에 필드주파수의 신호공급을 마음대로 하기 위한 제1절환스위치를 구비하며, 각각의 쌍안정 소자의 출력신호 화상주파수를 갖고 제1 및 제2어드레스신호인 것을 특징으로 하는 필드편향용 제어신호(V) 발생용회로.
  5. 제1항에 있어서, 상기 신호선택회로(15)는 제1필드신호수신용 제1입력을 갖는 순차회로룰 구비하며, 상기 제1필드신호는 필드주파수를 갖고 위상은 거의 들어오는 동기신호에 고정되어 있고, 제2필드신호수신용 제2입력과, 상기 제2필드신호는 제1필드신호에 반라인 주기만큼 지연되는 동안 필드주파수를 구비하며, 상기 순차회로는 또한 어드레스발생기(12)로부터 나온 신호수신용 선택입력을 포함하며, 상기 신호는 2개의 어드레스신호 및 필드편향을 위한 순차회로의 출력신호전달용 출력에 의해 형성되며, 상기 제1 필드신호는 제1어드레스신호발생과 동시에 전달되며, 반면에 제2필드신호는 제2어드레스신호발생과 동시에 전달되며 상기 제1 및 제2어드레스신호 발생순차는 임의로 조절가능하며 더구나 상기 신호선택회로(15)는 각각의 필드편향에 대해 순차회로의 출력신호 또는 제1필드신호를 임의로 전달하기 위한 절환스위치를 구비하는 것을 특징으로 하는 필드편향용 제어신호(V) 발생용회로.
KR1019840005952A 1983-09-30 1984-09-27 필드편향용 제어신호 발생용 회로 KR920002839B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8303347 1983-09-30
NL8303347A NL8303347A (nl) 1983-09-30 1983-09-30 Schakeling voor het opwekken van een stuursignaal voor de rasterafbuiging in een beeldweergeefinrichting.

Publications (2)

Publication Number Publication Date
KR850002363A KR850002363A (ko) 1985-05-10
KR920002839B1 true KR920002839B1 (ko) 1992-04-04

Family

ID=19842474

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840005952A KR920002839B1 (ko) 1983-09-30 1984-09-27 필드편향용 제어신호 발생용 회로

Country Status (6)

Country Link
US (1) US4608602A (ko)
EP (1) EP0136758B1 (ko)
JP (1) JPS6093483A (ko)
KR (1) KR920002839B1 (ko)
DE (1) DE3468298D1 (ko)
NL (1) NL8303347A (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3443925C1 (de) * 1984-12-01 1986-01-30 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung zum Unterscheiden der beiden Halbbilder in einem Fernsehsignal
JPS6219890A (ja) * 1985-07-19 1987-01-28 株式会社東芝 表示制御装置
US4792853A (en) * 1985-05-15 1988-12-20 Canon Kabushiki Kaisha Video signal processing devices
FR2592259B1 (fr) * 1985-12-24 1988-11-04 Thomson Csf Procede et circuits de fourniture d'un signal de balayage vertical pour televiseur
US4803476A (en) * 1986-10-24 1989-02-07 Visual Technology Incorporated Video terminal for use in graphics and alphanumeric applications
DE3744470A1 (de) * 1986-12-30 1988-07-14 Gold Star Co Modusdiskriminator fuer monitoren
US5025496A (en) * 1990-05-07 1991-06-18 Rca Licensing Corporation Odd/even field detector for video signals
JPH0453365A (ja) * 1990-06-21 1992-02-20 Matsushita Electric Ind Co Ltd フィールド判定補正装置
JP2977104B2 (ja) * 1991-07-26 1999-11-10 ソニー株式会社 動画像データエンコード方法および装置、並びに動画像データデコード方法および装置
US5502501A (en) * 1994-03-31 1996-03-26 Thomson Consumer Electronics, Inc. Field type detector for video signal
EP1176810A1 (en) * 2000-07-28 2002-01-30 THOMSON multimedia Display device, synchronisation circuit and process for generating a synchronisation signal in a display device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1044873A (en) * 1964-01-31 1966-10-05 Rank Bush Murphy Ltd Circuit arrangement for field recognition in television systems
NL8002410A (nl) * 1979-10-15 1981-04-21 Philips Nv Beeldweergeefinrichting ingericht voor het als een geinterlinieerd televisie-beeld weergeven van een gemengd beeldsignaal.
DE2949020C2 (de) * 1979-12-06 1986-10-23 Loewe Opta Gmbh, 8640 Kronach Verfahren zur Beseitigung des Zwischenzeilenflimmerns bei der Darstellung von alphanumerischen Zeichen und graphischen Symbolen auf einem Monitor im Halbbildverfahren durch Vertikalversatz und Schaltungsanordnung zur Durchführung des Verfahrens
JPS56156872A (en) * 1980-05-08 1981-12-03 Hitachi Ltd Character display unit

Also Published As

Publication number Publication date
EP0136758A1 (en) 1985-04-10
EP0136758B1 (en) 1987-12-23
JPS6093483A (ja) 1985-05-25
DE3468298D1 (en) 1988-02-04
KR850002363A (ko) 1985-05-10
JPH051943B2 (ko) 1993-01-11
US4608602A (en) 1986-08-26
NL8303347A (nl) 1985-04-16

Similar Documents

Publication Publication Date Title
KR920002839B1 (ko) 필드편향용 제어신호 발생용 회로
US5335014A (en) Method and apparatus for remote synchronous switching of video transmitters
KR870000050B1 (ko) 샘플링펄스 생성회로
US5012339A (en) Field discrimination circuit
WO1996014119A1 (en) Method and apparatus for loosely synchronizing closed free-running raster displays
JPH031760A (ja) 受信テレビジョン信号再生装置
US4661798A (en) Video field decoder
US6108043A (en) Horizontal sync pulse minimum width logic
KR100256160B1 (ko) 다중 주사 비율 동작을 위한 수평 블랭킹 신호 발생 장치
US4390899A (en) Television signal processing system
RU1788598C (ru) Синхрогенератор
KR0128857B1 (ko) 윈도우 신호 발생장치
JPS6153880A (ja) 文字画像表示制御装置
JPH0354781Y2 (ko)
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
JP2584689B2 (ja) 端末機の制御装置
SU1202075A1 (ru) Телевизионный синхрогенератор
US5844626A (en) HDTV compatible vertical sync separator
JP3675050B2 (ja) 同期判定回路及びテレビジョン受像機
JP3253451B2 (ja) コンポジット同期信号の遅延回路
JPH0552110B2 (ko)
JPH1066030A (ja) テレビ信号のフィールド周波数を変更する方法及び装置
JPH02257776A (ja) 画像重畳方法
JPS6131674B2 (ko)
JPS62230112A (ja) デジタル同期回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19960402

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee