KR920000032A - 캐시 메모리를 구비한 프로세서 - Google Patents
캐시 메모리를 구비한 프로세서 Download PDFInfo
- Publication number
- KR920000032A KR920000032A KR1019910002886A KR910002886A KR920000032A KR 920000032 A KR920000032 A KR 920000032A KR 1019910002886 A KR1019910002886 A KR 1019910002886A KR 910002886 A KR910002886 A KR 910002886A KR 920000032 A KR920000032 A KR 920000032A
- Authority
- KR
- South Korea
- Prior art keywords
- information
- cache memory
- read out
- command
- processor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3648—Software debugging using additional hardware
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0875—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with dedicated cache, e.g. instruction or stack
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Debugging And Monitoring (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Multi Processors (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예를 나타낸 구성도,
제2도는 제1도에 나타낸 실시예의 동작설명도,
제3도는 캐시 메모리에 있어서 치환동작의 액세스정보단위를 나타낸 도면이다.
Claims (1)
- 캐시 메모리에 기억되는 정보에 부가되는 지정정보를 격납하고 격납된 정보가 캐시 메모리로부터 독출되는 때에 대응된 지정정보를 독출하는 기억수단(3)과, 외부 메모리로부터 펫치되어 캐시 메모리에 격납되는 정보에 부가되는 상기 지정정보를 결정하여 지령하는 지령수단(6), 상기 지령수단(6)으로부터 출력되는 지령에 따라 지정정보를 상기 기억수단(3)에 기입되는 기입수단(4), 캐시 메모리로부터 정보가 독출되는 때에 독출된 정보와 더불어 상기 기억수단(3)으로부터 독출되는 지정정보에 의해 지정된 정보가 캐시 메모리로부터 독출되는 것을 통지하는 통지수단(5)을 구비하여 구성된 것을 특징으로 하는 캐시 메모리를 구비한 프로세서.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2-44555 | 1990-02-27 | ||
JP2044555A JPH03248244A (ja) | 1990-02-27 | 1990-02-27 | キャッシュメモリを備えたプロセッサ |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920000032A true KR920000032A (ko) | 1992-01-10 |
KR940003318B1 KR940003318B1 (ko) | 1994-04-20 |
Family
ID=12694748
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910002886A KR940003318B1 (ko) | 1990-02-27 | 1991-02-22 | 캐시 메모리를 구비한 프로세서 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5313608A (ko) |
JP (1) | JPH03248244A (ko) |
KR (1) | KR940003318B1 (ko) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2734468B2 (ja) * | 1992-01-24 | 1998-03-30 | 三菱電機株式会社 | プロセッサ |
US5704034A (en) * | 1995-08-30 | 1997-12-30 | Motorola, Inc. | Method and circuit for initializing a data processing system |
US5964893A (en) * | 1995-08-30 | 1999-10-12 | Motorola, Inc. | Data processing system for performing a trace function and method therefor |
US5737516A (en) * | 1995-08-30 | 1998-04-07 | Motorola, Inc. | Data processing system for performing a debug function and method therefor |
JP3846939B2 (ja) * | 1995-08-30 | 2006-11-15 | フリースケール セミコンダクター インコーポレイテッド | データプロセッサ |
US7137105B2 (en) * | 1999-05-12 | 2006-11-14 | Wind River Systems, Inc. | Dynamic software code instrumentation method and system |
US6397382B1 (en) | 1999-05-12 | 2002-05-28 | Wind River Systems, Inc. | Dynamic software code instrumentation with cache disabling feature |
US7555605B2 (en) * | 2006-09-28 | 2009-06-30 | Freescale Semiconductor, Inc. | Data processing system having cache memory debugging support and method therefor |
US8495287B2 (en) * | 2010-06-24 | 2013-07-23 | International Business Machines Corporation | Clock-based debugging for embedded dynamic random access memory element in a processor core |
JP5843801B2 (ja) * | 2013-03-19 | 2016-01-13 | 株式会社東芝 | 情報処理装置およびデバッグ方法 |
US10824635B2 (en) | 2019-01-30 | 2020-11-03 | Bank Of America Corporation | System for dynamic intelligent code change implementation |
US10768907B2 (en) | 2019-01-30 | 2020-09-08 | Bank Of America Corporation | System for transformation prediction with code change analyzer and implementer |
US10853198B2 (en) | 2019-01-30 | 2020-12-01 | Bank Of America Corporation | System to restore a transformation state using blockchain technology |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4527236A (en) * | 1980-04-04 | 1985-07-02 | Digital Equipment Corporation | Communications device for data processing system |
US4635193A (en) * | 1984-06-27 | 1987-01-06 | Motorola, Inc. | Data processor having selective breakpoint capability with minimal overhead |
US4791550A (en) * | 1985-02-13 | 1988-12-13 | Rational | Higher order language-directed computer |
JPS62144246A (ja) * | 1985-12-18 | 1987-06-27 | Mitsubishi Electric Corp | 計算機 |
US4860195A (en) * | 1986-01-24 | 1989-08-22 | Intel Corporation | Microprocessor breakpoint apparatus |
US4802085A (en) * | 1987-01-22 | 1989-01-31 | National Semiconductor Corporation | Apparatus and method for detecting and handling memory-mapped I/O by a pipelined microprocessor |
US5053949A (en) * | 1989-04-03 | 1991-10-01 | Motorola, Inc. | No-chip debug peripheral which uses externally provided instructions to control a core processing unit |
-
1990
- 1990-02-27 JP JP2044555A patent/JPH03248244A/ja active Pending
-
1991
- 1991-02-22 KR KR1019910002886A patent/KR940003318B1/ko not_active IP Right Cessation
- 1991-02-27 US US07/661,314 patent/US5313608A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5313608A (en) | 1994-05-17 |
KR940003318B1 (ko) | 1994-04-20 |
JPH03248244A (ja) | 1991-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920000032A (ko) | 캐시 메모리를 구비한 프로세서 | |
KR860002049A (ko) | 캐쉬 메모리 제어회로 | |
KR910008581A (ko) | 마이크로 콘트롤러 | |
KR950704748A (ko) | 데이터 베이스의 메모리 공간을 최적화하는 방법(a method for optimizing memory space in a data base) | |
KR920701981A (ko) | 디지틀 음원장치 및 그에 이용되는 외부메모리 카트리지 | |
KR910017293A (ko) | 마아크로 콘트롤러 | |
KR920022104A (ko) | 전자 장치 | |
KR880008171A (ko) | 레지스터장치 | |
KR860003551A (ko) | 기 억 회 로 | |
KR900005795A (ko) | 화상독해장치 | |
KR900013621A (ko) | 반도체장치 | |
KR960005564A (ko) | 정보 기억 장치 및 이 정보 기억 장치에 접근하는 방법 | |
DE69232253D1 (de) | Rechner für digitale Daten mit Seitenaustausch | |
KR970071332A (ko) | 정보 처리 시스템 및 정보 처리 장치 | |
KR910020742A (ko) | 반도체기억 시스템 | |
KR880008237A (ko) | 디지탈 신호의 시간축 보정장치 | |
KR890017711A (ko) | 정보 기억 제어 시스템 | |
KR910014824A (ko) | 프로세서 및 정보 처리 장치 | |
KR920016931A (ko) | 프로그래머블 콘트롤러 | |
KR920018577A (ko) | 원칩 마이크로컴퓨터 | |
KR910003660A (ko) | 벡터 또는 직접입력의 기록마스크를 갖춘 비데오 메모리 | |
KR890015146A (ko) | 버퍼기억장치 | |
KR900013514A (ko) | 프로세서용 프로그램 메모리 버퍼 | |
KR920008732A (ko) | 테이프 레코더의 과거모드 리뷰방법 | |
KR920015203A (ko) | 캐쉬메모리(cash memory) 제어방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030401 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |