KR910009812B1 - Pwm신호를 이용한 아날로그신호 세기 표시방법 - Google Patents

Pwm신호를 이용한 아날로그신호 세기 표시방법 Download PDF

Info

Publication number
KR910009812B1
KR910009812B1 KR1019890007338A KR890007338A KR910009812B1 KR 910009812 B1 KR910009812 B1 KR 910009812B1 KR 1019890007338 A KR1019890007338 A KR 1019890007338A KR 890007338 A KR890007338 A KR 890007338A KR 910009812 B1 KR910009812 B1 KR 910009812B1
Authority
KR
South Korea
Prior art keywords
signal
pulse width
pwm
microcomputer
width control
Prior art date
Application number
KR1019890007338A
Other languages
English (en)
Other versions
KR900019393A (ko
Inventor
김영선
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019890007338A priority Critical patent/KR910009812B1/ko
Publication of KR900019393A publication Critical patent/KR900019393A/ko
Application granted granted Critical
Publication of KR910009812B1 publication Critical patent/KR910009812B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/60Analogue/digital converters with intermediate conversion to frequency of pulses

Abstract

내용 없음.

Description

PWM신호를 이용한 아날로그신호 세기 표시방법
제1도는 본 발명에 따른 회로도.
제2도는 본 발명에 따른 각 부의 동작 파형도.
제3도는 본 발명에 따른 흐름도.
* 도면의 주요부분에 대한 부호의 설명
10 : 펄스폭 제어 전압발생부 20 : 비교기
30 : 마이컴 40 : LED드라이버
50 : 스위칭부 R1 : 저항
D1 : 다이오드 C1 : 캐패시터
본 발명은 아날로그신호의 세기를 LED에 표시하는 방법에 관한 것으로서 특히 아날로그 신호입력을 디지털화하여 마이컴의 메모리에 기억하여 LED에 표시하는 방법에 관한 것이다.
일반적으로 튜너의 출력인 아날로그신호의 세기를 나타내기 위해서 튜너의 AGC신호를 이용하는 방법이 있었다. 따라서 아날로그신호를 디지털화된 데이터를 마이콤으로 전송하기 위해서 최상위 비트에서 최하위 비트(MSB-LSB)에 해당되는 포트가 필요하게 되어 포트의 수를 많이 사용하여야 하며 별도의 A/D변환기를 사용하여야 하는 문제점이 있었다.
따라서 본 발명의 목적은 포트수를 최대한 줄이고 마이컴 내부에서 A/D변환을 실행하게 하여 프로그램이 추가되어도 A/D변환을 위한 주변회로를 간소화시켜 펄스폭변조(Pulse Width modulation)을 이용한 아날로그신호의 세기를 표시하는 방법을 제공함에 있다.
이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.
제1도는 본 발명에 따른 회로도로서, 전원전압(Vcc)와 접지사이에 저항(R1)과 캐패시터(C1)가 직렬 접속되고 그 접속노드에 다이오드(D1)의 애노드가 접속되어 상기 다이오드(D1)의 캐소드로 펄스폭 제어신호를 입력하여 펄스폭 제어전압(Vp)을 출력하는 펄스폭 제어 전압발생부(10)와, 비반전단자로 아날로그 신호를 입력하고 반전단자로 상기 펄스폭 제어 전압발생부(10)의 출력전압을 입력하여 비교 출력하는 비교기(20)와, 포트 B로 펄스폭 제어신호를 출력하고 상기 비교기(20)의 출력신호를 입력하여 제1논리값(포트 A=0)일 경우에는 카운트 값을 메모리에 저장하고 카운터를 클리어 시키고 LED를 구동하고 제2논리값(포트 A=1)일 경우에는 카운터를 증가시키는 마이콤(30)와, 상기 비교기(20)의 출력신호가 마이콤(30)을 통해 입력되여 LED를 구동시키고 위한 LED 드라이버(40)와, 상기 펄스폭 제어 전압발생부(10)와 마이콤(30)사이에 접속되어 상기 마이콤(30)에서 출력되는 펄스폭 제어신호를 입력하여 스위칭 반전 출력하는 스위칭부(50)로 구성된다.
제2도는 본 발명에 따른 각부의 동작 파형도로서, 상술한 구성에 의거 제1,2도를 참조하여 상세히 설명한다. 마이콤(30)의 출력포트 B로 제2a도와 같은 진폭이 5V인 주기적인 펄스가 출력되면 스위칭부(50)를 통해 제2b도와 같이 위상반전되어 출력한다. 한편 다이오드(D1)의 캐소드에 로우신호가 입력될때 저항(R1)과 캐패시터(C1)에 의한 충전전압이 상기 다이오드(D1)를 통해 제2c도와 같이 “0”로 하강되면서 순간 방전하게 된다. 이로인해 다시 다이오드(D1)의 캐소드에 걸리는 전압(Vs)이 전원전압(Vcc)으로 상승됨과 동시에 상기 다이오드(D1)는 차단되고 전원전압(Vcc)가 저항 (R1)을 통해 캐패시터(C1)에 충전된다. 이때 아날로그신호의 입력이 전원전압(Vcc) 범위내에 있게하여 비반전단자로 제3d도와 같은 아날로그신호와 반전단자로 펄스폭 제어전압(Vp)을 입력하는 비교기(20)는 상기 두전압을 비교하여 상기 펄스폭 제어전압(Vp)이 아날로그신호 보다 커지는 지점에서 로우신호가 되므로 제3e도와 같은 펄스폭 변조신호로 변환 출력하게 된다. 그러므로 제3e도와 같이 상기 비교기(20)에서 출력된 PWM신호는 제3a도와 같이 마이컴(30)에서 출력된 신호의 주기로 발생하게 된다. 상기 비교기(20)에서 출력된 PWM데이타는 마이콤(20)의 내부 카운터 프로그램을 통해 메모리에 저장되고 LED 드라이버(40)를 구동시켜 LED에 신호의 세기차 나타나게 된다.
제3도는 본 발명에 따른 흐름도로서, A/D 변환 루틴이 실행되면 마이콤(30)의 포트 B로 펄스폭 제어용 제1펄스를 발생하는 제1과정과, 상기 마이콤(30)의 포트 B가 “0”인 기간에 포트 A를 읽어 제2펄스를 검사하는 제2과정과, 상기 제2과정에서 포트 A가 “1”일 경우에 카운터를 증가시켜 제2과정으로 리턴되는 제3과정과, 상기 제2과정에서 포트 A가 “0”일 경우에는 카운팅 값을 메모리에 저장하고 카운터를 클리어시켜 LED루틴 및 메인루틴을 실행하는 제4과정으로 이루어진다.
상술한 구성에 의거 제3도를 설명하면 하기와 같다. A/D 변환루틴이 실행되면 마이콤(30)의 포트 B←1을 실행하고 펄스기간을 조정하게 되는데 포트 B←1의 실행기간이 1㎲이면 캐패시터(C1)를 통해 다이오드(D1)로 방전되는 시상수=Y C가 되며 T1펄스폭을 조정하고 1㎲보다 3배이상 작으면 펄스기간을 조정할 필요가 없게된다. 3a에서 포트 B←1기간을 실행할 때 3b에서 펄스기간은 조정한다. 상기 3a에서 포트 B←1 기간 실행이 완료된면 3c에서 포트 B←0 실행되며 상기 포트 B←0기간을 실행할 때 3d에서 포트 A를 읽어 3e에서 포트 A가 “0”펄스 기간인가를 검사한다.
상기 3e에서 포트 A가 “0”펄스기간이 아니면 3b에서 카운터를 증가시키고 다시 포트 A를 읽는다. 상기 3e에서 포트 A가 “0”펄스기간이면 3f에서 카운터값을 메모리에 저장하고 3g에서 카운터를 클리어 시키고 LED 구동 루틴 달는 메인루틴을 실행한다.
상술한 바와같이 아날로그신호의 세기는 AGC값에 비례하고 펄스크기에 따라 LED 개수를 맞추어 구동시킬 수 있으며 데이터를 마이컴에 보내기 위한 포트수를 줄이고 마이컴 내부에서 A/D변환을 실행하여 주변회로를 간소화 시킬 수 있는 잇점이 있다.

Claims (2)

  1. 펄스폭 제어신호를 입력하여 아날로그신호는 PWM신호로 변환 출력하는 PWM변환부(100)와, 펄스폭 제어신호를 출력하고 상기 PWM변환부(100)에서 출력된 PWM신호를 입력하여 제1논리값일 경우에는 카운트 값을 메모리에 저장하고 카운터를 클리어 시키며 제2논리값일 경우에는 카운터를 증가시키는 마이콤(30)과, 상기 PWM변환부(100)의 출력신호를 마이컴(30)을 통해 LED를 구동시키기 위한 LED드라이버(40)와, 상기 마이컴(30)에서 출력되는 펄스폭 제어신호를 입력하여 스위칭 반전시키기 위한 스위칭부(50)를 구비하여 PWM신호를 이용한 아날로그신호 세기 표시방법에 있어서, A/D변환 루틴이 실행되면 마이콤(30)의 포트 B로 펄스폭 제어용 제1펄스를 발생하는 제1과정과, 상기 마이콤(30)의 포트 B가 “0”일 기간에 포트 A를 읽어 제2펄스를 검사하는 제2과정과, 상기 제2과정에서 포트 A가 “1”일 경우에 카운터를 증가시켜 제2과정으로 리턴되는 제3과정과, 상기 제2과정에서 포트 A가 “0”일 경우에는 카운팅 값을 메모리에 저장하고 카운터를 클리어시켜 LED루틴 및 메인루틴을 실행하는 제4과정으로 이루어짐을 특징으로 하는 방법.
  2. 제1항에 있어서, PWM변환부(100)가, 전원전압(Vcc)와 접지 사이에 저항(R1)과 캐패시터(C1)가 직렬 접속되고 그 접속 노드에 다이오드(D1)의 애노드가 접속되어 상기 다이오드(D1)의 캐소드로 펄스폭 제어신호를 입력하여 펄스폭 제어전압을 (Vp)을 출력하는 펄스폭 제어 전압발생부(10)와, 비반전단자로 아날로그신호를 입력하고 반전단자로 상기 펄스폭 제어 전압발생부(10)의 출력전압을 입력하여 비교하므로서 PWM신호로 변환 출력하는 비교기(20)로 이루어짐을 특징으로 하는 방법.
KR1019890007338A 1989-05-31 1989-05-31 Pwm신호를 이용한 아날로그신호 세기 표시방법 KR910009812B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890007338A KR910009812B1 (ko) 1989-05-31 1989-05-31 Pwm신호를 이용한 아날로그신호 세기 표시방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890007338A KR910009812B1 (ko) 1989-05-31 1989-05-31 Pwm신호를 이용한 아날로그신호 세기 표시방법

Publications (2)

Publication Number Publication Date
KR900019393A KR900019393A (ko) 1990-12-24
KR910009812B1 true KR910009812B1 (ko) 1991-11-30

Family

ID=19286629

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890007338A KR910009812B1 (ko) 1989-05-31 1989-05-31 Pwm신호를 이용한 아날로그신호 세기 표시방법

Country Status (1)

Country Link
KR (1) KR910009812B1 (ko)

Also Published As

Publication number Publication date
KR900019393A (ko) 1990-12-24

Similar Documents

Publication Publication Date Title
US5177373A (en) Pulse width modulation signal generating circuit providing N-bit resolution
JP5708605B2 (ja) Pwmデューティ変換装置
US8085227B2 (en) Control device, illumination device, and display device
KR910009812B1 (ko) Pwm신호를 이용한 아날로그신호 세기 표시방법
US5371498A (en) Circuit for recognizing key inputs
KR920018640A (ko) Lcd 구동회로
US20200187326A1 (en) Led dimming control circuit, dimming control method and led power system thereof
JPH0668518B2 (ja) デジタル・ピ−ク保持回路
JPS59222889A (ja) 液晶駆動回路
KR0168082B1 (ko) 디지탈 펄스폭변조신호 발생장치
CN110572140B (zh) 一种产生脉冲信号的电路和方法
GB2073917A (en) Electronic timepiece
KR930006656B1 (ko) 비대칭 출력 아날로그 클럭 ic의 시간 측정장치
KR19980068428U (ko) 펄스입력상태 표시회로
KR940002879B1 (ko) Led프린터의 스트로브 펄스제어회로
SU1621149A1 (ru) Генератор треугольного напр жени
KR100275684B1 (ko) 디지탈필터
KR100310645B1 (ko) 역포화를 이용한 전력 모듈의 과전류 보호회로
KR910004826Y1 (ko) 레이저 거리측정기의 디스플레이 스캔닝회로
KR100247218B1 (ko) 신호 발생 회로
KR890001413B1 (ko) 케이블 라인 자동 검사회로
JP3116706B2 (ja) トリガ入力回路
RU28299U1 (ru) Преобразователь напряжения в частоту
JP3010708B2 (ja) パルス発生器
SU1446647A1 (ru) Устройство дл индикации аналоговых сигналов

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021031

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee