KR910006121B1 - 멀티레벨 진폭 변.복조 통신 시스템 - Google Patents

멀티레벨 진폭 변.복조 통신 시스템 Download PDF

Info

Publication number
KR910006121B1
KR910006121B1 KR1019880001738A KR880001738A KR910006121B1 KR 910006121 B1 KR910006121 B1 KR 910006121B1 KR 1019880001738 A KR1019880001738 A KR 1019880001738A KR 880001738 A KR880001738 A KR 880001738A KR 910006121 B1 KR910006121 B1 KR 910006121B1
Authority
KR
South Korea
Prior art keywords
data
signal
quadrature
multiplier
phase
Prior art date
Application number
KR1019880001738A
Other languages
English (en)
Other versions
KR880010589A (ko
Inventor
사다오 다께나까
요시히또 아오노
이와마쓰 다까노리
모리히꼬 미노와
요시마사 다이도
히로시 나까무라
Original Assignee
후지쓰 가부시기가이샤
야마모도 다꾸마
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쓰 가부시기가이샤, 야마모도 다꾸마 filed Critical 후지쓰 가부시기가이샤
Publication of KR880010589A publication Critical patent/KR880010589A/ko
Application granted granted Critical
Publication of KR910006121B1 publication Critical patent/KR910006121B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/3405Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
    • H04L27/3411Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power reducing the peak to average power ratio or the mean power of the constellation; Arrangements for increasing the shape gain of a signal set
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/02Channels characterised by the type of signal
    • H04L5/12Channels characterised by the type of signal the signals being represented by different phase modulations of a single carrier

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

내용 없음.

Description

멀티레벨 진폭 변,복조 통신 시스템
제1도는 종래의 멀티레벨 QAM변조기의 블록도.
제2도는 64QAM신호 성좌의 그래프.
제3도는 S/N증가를 나타낸 그래프.
제4도는 등가 C/N열화를 나타낸 그래프
제5도는 본 발명이 적용되는 벌집형 성좌의 그래프.
제6도는 본 발명에 따른 변조기의 일실시예의 블록도.
제7도 및 제8도는 제6도의 변조기의 동작을 설명한 그래프.
제9도는 제6도의 변조기의 C/N 특성을 나타낸 그래프.
제10도는 본 랍명에 따른 복조기의 일실시예의 블록도.
제11도는 제10도의 복조기의 동작을 설명하는 그래프.
제12도 및 제13도는 본 발명에 따른 변조기의 다른 실시예들의 블록도.
제14도는 제13도의 변조기 동작을 설명하는 그래프.
제15도 내지 제17도는 본 발명에 따른 복조기의 다른 실시예들의 블록도.
제18도는 본 발명에 따른 디지털 통신의 블록도.
본 발명은 디지털 통신 시스템에 관한 것으로서, 특히 멀티레벨 퀘드래쳐(quadrature)진폭신호들을 벌집형 멀티레벨 진폭신호들로 변조시키는 변조기를 갖는 전송기와 수신한 벌집형 멀티레벨 진폭신호들을 멀티레벨 퀘드래쳐 진폭신호들로 복조시키는 복조기를 갖는 수신기를 포함하는 멀티레벨 진폭 변, 복조 통신 시스템에 관한 것이다.
디지털 통신 시스템, 특히 디지털 라디오 통신 시스템에서, 주파수 이용효율을 개선하기 위하여, 멀티레벨 변조가 효과적인 수단이 된다는 것이 알려져 있고, 퀘드래쳐 진폭변조(QAM)는 간단한 회로 구성으로 멀티레벨을 실현시키는 공지방법이다. QAM변조기에서 동상 데이타(I) 및 퀘드래쳐 - 위상(Q)데이타를 각각 D/A변환하여 변조하고, 이를 다시 QAM복조기에서 수신된 이들 신호들을 A/D변환하여 복조한다.
주파수 이용효율을 더 개선하기 위하여 QAM의 변조레벨을 16,64 및 256으로 증가시켜 왔다. 그러나 고 변조레벨은 큰 전송 전력을 요하여 충분한 "백-오프(back -off)"를 갖는 부피가 큰 전송 전력 증폭기를 필요로 한다. 또한 이 큰 전송 전력은 다른 통신 시스템에 노이즈원으로서 악영향을 준다. 이것은 특예로서 상세히 서술할 것이다.
본 발명의 목적은 고 전송 전력 소모 효율 및 일정한 고 전송 특성으로 변조레벨을 높혀주는 변조기를 제공하는 것이다.
본 발명의 다른 목적은 경제적이고 실용적으로 구성될 수 있는 변조기를 제공하는 것이다.
본 발명의 또다른 목적은 상기 변조기에 적합한 복조기를 제공하는 것이다.
본 발명의 다른 목적은 상기 변, 복조기를 사용한 멀티레벨 진폭 변, 복조 통신 시스템을 제공하는 것이다.
본 발명에 따라, 퀘드래쳐 격자 성좌에 배열된 동상 데이터 및 퀘드래쳐 - 위상 데이터를 수신하여 그 데이터를 벌집형 성좌에 배열된 다른 좌표로 신호위치를 변환시키는 장치와, 신호위치 변환장치에 연결되어 있고 좌표 변환된 데이터를 진폭 변조시키는 장치 및 진폭변조장치에 연결되어 있고 변조장치로부터 변조된 데이터를 주파수 변환시키는 장치를 포함하는 변조기를 제공한다.
신호점 변환장치는 입력 동상 데이터 및 입력 퀘드래쳐 - 위상 데이터를 수신하여 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여 수신한 데이터중에서 특정 데이터를 재배열시키는 위치 재배열장치, 위치 재배열장치에 연결되어 있고 재배열된 동상 데이터 및 퀘드래쳐 - 위상 데이터를 받아 디지털 변환된 데이터를 출력하기 위하여 병렬로 연결된 두 개의 D/A 변환기 및 D/A변환기들에 연결되어 있고 두 개의 디지털 변환된 데이터를 수신하여 퀘드래쳐 격자 성좌를 갖는 수신된 데이터를 벌집형 성좌를 갖는 두 데이터로 변환시키는 좌표 변환장치를 포함할 수 있다. 소정의 퀘드래쳐 격자 성좌는 위치 재배열장치로 입력된 데이터의 멀티레벨의 수에 의하여 한정되고 죄표를 벌집형 성좌로 변환시키는데 적합하게 될 수 있.다
위치 재배열장치는 동상 데이터 및 퀘드래쳐 - 위상 데이터를 둘다 수신하는 두 개의 판독전용 기억장치(ROM)를 포함하는데 그중에서 하나는 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여 입력 동상 데이터중에서 특정 동상 데이터를 재배열하고, 다른 하나는 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여 입력 퀘드래쳐 - 위상 데이터중에서 특정 퀘드래쳐 - 위상 데이터를 재배열한다.
좌표 변환장치는 아날로그 감산기, 승산계수가
Figure kpo00001
인 제 1아날로그 승산기, 그리고 승산계수가
Figure kpo00002
인 제2아날로그 승산기로 이루어져 있다. 감산기는 좌표 변환된 한 데이타를 공급하기 위하여 정입력 단에서의 한 D/A변환기를 거쳐서 재배열된 동상 데이타와, 부입력단에서의 승산기에서 그의 승산계수에 의해 재배열한 퀘드래쳐 - 위상 데이타와 승산된 데이타를 수신한다. 제1승산기는 좌표 변환된 다른 데이타를 공급하기 위하여 입력한 재배열된 퀘드래쳐 - 위상 데이타와 그의 승산계수와 승산한다.
진폭 변조장치는 한 좌표 변환된 데이타를 수신하는 제1롤 -오프(roll-off)필터, 롤 -오프 필터에 연결된 제1승산기, 가산기, 다른 변환된 데이터를 수신하는 제2롤 - 오프 필터, 제2롤 -오프 필터에 연결된 제2승산기, 반송파를 제2승산기에 공급하는 반송파 발진기, 반송파 발진기로부터 반송파를 수신하여 90°위상 천이시켜 만든 다른 반송파를 제 1승산기로 공급하는 90°위상 쉬프터(천이기), 제1 및 제2승산기로부터 출력들을 수신하여 진폭 변조된 데이타를 출력하는 가산기를 포함한다.
신호 점 변환장치는 입력 동상 데이터 및 입력 퀘드래쳐 - 위상 데이타를 수신하여 소정의 퀘드래쳐 격자성좌를 형성하기 위하여 그 수신한 데이타중에서 특정 데이타를 재배열하고 나서 그 데이타를 벌집형 성좌를 갖는 두 데이터로 변환시키는 장치를 포함할 수 있다. 소정의 퀘드래쳐 격자 성좌는 입력 데이터의 멀티레벨의 수에 의하여 한정되고 좌표를 벌집형 성좌로 변환시키는데 적합하다. 신호 점 변환장치는 또한 재배열 변환장치에 연결되어 있고 재배열하여 좌표 변환된 두 개의 데이타를 수신하기 위하여 병렬로 연결되어 있고 두 개의 디지털 데이타를 출력하는 두 개의 D/A변환기를 포함한다.
재배열 변환장치는 동상 데이터 및 퀘드래쳐 -위상 데이터를 수신하는 두 개의 판독전용 기억장치(ROM)를 포함할 수 있는데, 그중에서 한 ROM은 한 재배열 변환된 데이터를 출력하고 다른 ROM은 다른 재배열된 데이터를 출력한다.
신호위치 변환장치는 입력 동상 데이터 및 퀘드래쳐 - 위상데이타를 수신하여서 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여 그 수신한 데이타중에서 특정 데이타를 재배열시키는 위치 재배열장치와 위치 재배열장치에 연결되어 있고 재배열한 동상 데이타 및 퀘드래쳐 -위상 데이터를 수신하기 위하여 병렬로 있으며 디지털 변환한 데이타를 출력하는 두 개의 D/A변환기를 포함할 수 있다. 진폭 변조장치는 한 좌표 변환 데이터를 수신하는 제 1롤 - 오프 필터, 롤 - 오프 필터에 연결된 제 1승산기, 변환된 다른 데이타를 수신하는 제2롤 -오프 필터, 제 2롤 -오프 필터에 연결되어 있는 제2승산기, 반송파를 제2승산기에 공급하는 반송파 발진기 및 반송파 발진기로부터 반송파를 수신하여 그 반송파를 120°또는 60°로 천이시킨 반송파를 제1승산기에 공급하는 위상 쉬프터, 제1 및 제2승산기로부터 출력을 받아서 진폭 변조된 데이터를 출력시키는 가산기를 포함한다.
주파수 변환장치는 승산기 및 발진기를 포함하고 승산기는 진폭 변조된 신호와 발진기로부터 오는 신호를 승산한다.
본 발명에 의하면, 퀘드래쳐 진폭 변조법에서 벌집형 성좌를 지닌 두 신호성분을 피변조한 한 신호를 수신하여서 퀘드래쳐 검출한 두 개의 신호 성분들을 공급하기 위하여 그 수신한 신호를 동기 검출하는 장치, 동기 검출장치에 연결되어 있고 퀘드래쳐 검출한 두 개의 신호 성분을 인접축들 사이에서 60° 간격을 가지는 세축으로 한정하는 평면에 배열된 세 개의 신호 성분들로 변환시키는 장치, 좌표 변환장치에 연결되어 있고 세 신호 성분을 수신하여서 복조신호를 출력하기 위하여 상기 신호 성분들에 의거하여 복조신호를 판단하는 장치로 구성되어 있는 복조기를 제공한다.
동기 검출장치는 제1승산기, 제1승산기에 연결되어 있는 제1저역 통과필터, 제2승산기, 제2승산기에 연결되어 있는 제2저역 통과 필터, 재생 반송자를 출력하는 발진기, 발진기와 제1승산기와의 사이에 연결되어 있는 90°위상 쉬프터로 이루어져 있다. 제1승산기는 제1저역 통과 필터를 거쳐서 퀘드래쳐 검출된 한 신호성분을 제공하기 위하여 수신된 피변조 신호와 위상 쉬프터에 의하여 발생되는 90° 위상 천이된 재생 반송파를 승산한다. 제2저역 통과 필터를 통하여 퀘드래쳐 검출한 다른 신호 성분을 제공하기 위하여 수신된 피변조 신호와 발진기로부터 오는 재생 반송자를 승산한다.
좌표 변환장치는 아날로그회로로 구성되어 있고 퀘드래쳐 검출된 두 개의 신호 성분을 수신하여 세 아날로그 신호 성분으로 변환시키는 좌표 변환회로와, 세 개의 변별한 신호를 공급하는 세 아날로그 성분을 판별하는 변별회로등을 포함한다.
좌표 변환회로는 하나의 선로, 승산계수가
Figure kpo00003
인 제1승산기, 가산기, 승산계수가
Figure kpo00004
인 제 2승산기, 감산기로 구성되어 있다. 선로는 수신한 하나의 퀘드래쳐 검출한 신호 성분을 수신해서 제 1전송신호와 같은 신호를 출력한다. 제1승산기는 수신한 하나의 퀘드래쳐 검출한 신호 성분과 그의 승산계수를 승산하여서 그것을 가산기의 정입력단자 및 감산기의 정입력단자에 출렬한다. 제2승산기는 수신한 다른 퀘드래쳐 검출한 신호 성분과 그의 승산계수를 승산하여서 그것을 가산기의 다른 정입력단자와 감산기의 부입력단자에 출력한다. 결과적으로, 제2변환 신호는 가산기로부터 출력되고 제3변환신호는 감산기로부터 출력된다.
변별회로는 세 개의 변환신호 성분을 수신하여 세 디지탈 변환신호를 출력하는 병렬 연결된 세 개의 A/D 변환기를 포함한다.
좌표 변환장치는 두 개의 퀘드래쳐 검출한 신호 성분을 수신하여 두 개의 변별한 신호를 출력하는 변별회로와, 상기 변별한 두 신호들을 수신하기 위하여 연결되어 있고 수신한 두 변별신호를 세 개의 디지털 신호로 변환하는 좌표 변환회로등을 포함한다.
변별회로는 병렬 연결된 두 개의 A/D변환기를 포함하는데 이들은 각자 독자적으로 두 개의 퀘드래쳐 검출한 신호성분을 수신하여 두 개의 디지털 변환된 신호를 출력한다.
좌표 변환회로는 디지털회로로 구성되어 있고, 하나의 선로, 승산계수가
Figure kpo00005
인 제1승산기, 가산기, 승산계수가
Figure kpo00006
인 제2승산기, 감산기 등을 포함한다. 선로는 수신한 하나의 변별신호 성분을 받아서 그것을 제1변환신호로서 출력한다. 제1승산기는 수신한 하나의 변별신호 성분과 그의 승산계수를 승산하여 그것을 가산기의 정입력단자와 감산기의 부입력단자에 출력한다. 제2승산기는 수신한 다른 하나의 변별신호 성분과 그의 승산계수를 승산하여 그것을 가산기의 다른 정입력단자와 감산기의 부입력단자에 출력한다. 결과적으로 제2변환신호는 가산기로부터 출력되고 제3변환신호는 감산기로부터 출력된다.
판단장치는 어드레스로서 세 개의 신호 성분을 받아서 그 세 어드레스에 의하여 한정되는 변별 데이터로서 미리 결정된 데이터중에서 해당하는 데이터를 출력하는 ROM을 포함한다.
복조기는 동기 검출장치와 좌표 변환장치와의 사이에 연결되어 있고 검출한 신호 성분을 등화하기 위한 장치를 더 포함한다.
본 발명에 의하면, 변조기들중 어느 하나를 포함한 전송기, 전송선로, 복조기들중 어느 하나를 포함한 수신기등으로 구성되어 있는 멀티레벨 진폭 변, 복조 통신 시스템을 제공한다.
본 발명의 바람직한 실시예를 서술하기에 앞서 제1도 내지 제4도를 참조하여 종래의 변조기의 일예를 설명한다.
제1도는 종래의 멀티레벨 QAM형 변조기의 블록도이다. 변조기는 D/A변환기(DAC)11 및 12, QAM회로 2, 주파수 승산기 31과 국부 발진기 32로 이루어진 주파수 변환기 및 전송 전력 증폭기 3으로 구성되어 있다. 롤-오프 필터 21 및 22, 승산기 23 및 24, 가산기 25, 반송파 발진기 26 및 90°위상 쉬프터 27등이 QAM회로를 이룬다. 변조기는 각각 서로 독립된 동상 입력 디지털 데이터 D(i) 및 퀘드래쳐 -위상 천이된 입력 디지털 데이터 D(q)를 수신한다. 이들 입력 디지털 데이터 D(i) 및 D(q)는 DAC 11 및 12에서 각각 아날로그 데이터로 변환된다. 변환된 아날로그 데이터는 롤 -오프 필터 21 및 22를 거쳐서 승산기 23 및 24에 공급한다. 동상 아날로그 데이터는 90°위상 쉬프터 27로부터 공급되고 발진기 26으로부터 반송파 fc를 90°위상 천이한 반송파 f'c에 의하여 승산기 23에서 변조된다. 퀘드래쳐 -위상 천이된 아날로그 데이터는 발진기 26으로부터 오는 반송파fc에의하여 승산기 24에서 변조된다. 변조된 두 신호는 가산기 25에서 가산된다. QAM회로 2로부터 가산된 신호는 국부 발진기 32에서 오는 주파수 신호를 사용하여 주파수 변환기 31에서 주파수 변환되어 전송전력 증폭기 32에서 공급된다. 변조기가 있는 전송기(도시되어 있지 않음)는 제2도에 도시한 바와 같은 신호 성좌를 지닌 QAM신호를 전송한다. 제2도는 퀘드래쳐 격좌 성좌를 갖는 64개의 QAM신호 성좌를 보인 것이다. 제2도에서 가로 좌표는 동상 성분 I를, 세로좌표는 퀘드래쳐 - 위상 성분 Q를 나타낸다.
제3도는 QAM방법과 페이즈- 쉬프트 키잉(phase-shift keying ; PSK)방법 사이의 S/N증가를 비교 설명한 그래프이다. 제3도에서 가로축은 멀티레벨의 수 n을, 세로축은 S/N증가(dB)를 나타낸다. PSK방법과 비교하면, 오차비가 같을때에 QAM방법이 S/N이 더 작다. 그러나 멀티레벨의 수가 증가될 때에 QMA은 큰 S/N을 요하여서 큰 전송 전력이 필요하다. 다시 제2도로 돌아가 언급하면, 네 개의 코너신호(1)내지(4)는 최대 전송 전력을 한정한다. 최대 전송 전력과 그 평균 전력과의 비는 멀티레벨의 수가 증가하면 증가한다. 상기 이유로 인해 동일 전송 전력 증폭기를 사용할 때에 증폭기는 큰 “백 - 오프 ”가 필요하다. 제4도는 이 문제를 보인 것이다. 제4도에서, 가로축은 출력 백 - 오프를, 세로축은 등가 C/N열화를 나타낸다. 제4도에 나타낸 바와 같이, 동일 등가C/N 열화를 일으키는 16-레벨 QAM방법의 출력 백 - 오프는 4-레벨 QAM와 등가인 4 -위상 PSK의 출력 백-오프보다 크다.
상술한 바와 같이 멀티레벨 변조기를 사용한 전송기에서, 주파수 이용 효율을 개선하기 위하여 멀티레벨의 수를 증가시킬 때에 전송전력이 더 크게 증가된다. 256- 레벨 QAM에서 그것의 전송 전력은 4-레벨변조 즉, 4-위상 PSK의 전송 전력의 80배이다. 이것은 고전력 증폭기를 요하고 큰 전력소모가 있다. 또한 충분한 백 -오프를 지닌 고전력 증폭기를 필요로 한다. 더우기, 고전송 전력은 서로 다른 통신 시스템에 간섭을 일으키게 되서 결국에 통신 문제를 야기시킨다.
멀티레벨의 수가 증가되더라도 최대 전송 전력과 평균 전송 전력과 비 및 전송 증폭기의 백 - 오프를 감소할 수 있는 벌집형 신호 성좌는 공지이다. 제5도는 64레벨의 벌집형 신호 성좌를 보인 것이다. 그러나 순수 벌집형 신호 성좌를 사용하여 전송하는 것은 매우 복잡한 회로 구성을 요하며, 경제적이고 실용적인 벌집형 신호 성좌 변조기들은 공지가 아니다.
제6도를 설명하면 , 본 발명의 전송기에 제공된 변조기의 일실시예를 서술한다. 변조기는 64레벨신호를 변조한다. 제6도에서, 참조번호 51 및 52는 맵핑(mapping) ROM을, 11 및 12는 D/A변환기(DAC)를 나타내고, 4는 좌표 변환회로, 2는 퀘드래쳐 진폭 변조(QAM)회로, 31은 주파수 변환기, 32는 국부 발진기, 3은 전송 전력 증폭기이다. 좌표 변환회로 4는 승산기 41 및 42와 가산기 43으로 이루어져 있다. 롤- 오프 필터 21 및 22, 승산기 23 및 24, 가산기 25, 반송파 발진기 26 및 90°위상 쉬프터 27등은 QAM회로 2를 구성한다. ROM 51 및 52는 제2도에 도시한 바와 같이 퀘드래쳐 격자 성좌에 배열된 동상 데이터 D(i) 및 퀘드래쳐 -위상 데이터 D(q)를 받아서 제7도에 도시한 바와 같은 성좌로 재배열시킨다. 즉, ROM 51 및 52는 영역 I 및 II에 있는 신호점들을 영역 III의 신호점들로 이동시킨다. 제7도에서, 신호원(circle)으로 나타낸 64개의 QAM 신호 성좌의 신호점들은 8X8신호점들의 면적의 퀘드래쳐 격자 성좌에 배열한다.
ROM 51 및 52에 의하여 재배열되는 신호점 성좌는 타원과 유사하다. ROM 51 및 52에서 신호점들로부터 재배열된 데이터 xa 및 ya는 DAC 11 및 12에서 좌표 데이터 Ia 및 Qa로 변환된다. 좌표 변환회로 4는 입력 데이터 Ia 및 Qa를 다음 공식에 따라 좌표 변환된 신호들 Ia' 및 Qa'로 변환시킨다.
Ia' = Ia - βa ·Qa ...............................................(1)
Qa'= αa ·Qa .........................................................(2)
여기에서, αa=
Figure kpo00007
이고, βa=
Figure kpo00008
이다
제8도는 좌표 변환된 신호 Ia' 및 Qa'의 신호점 성좌, 즉 벌집형 신호점 성좌를 나타낸 것이다. 제8도에서 영역 I', II', IV에서의 신호점들은 영역 I 및 II에서의 신호점들을 함유하는 단일원에 의하여 표시되는 신호점들에 해당한다. 그러나 제7도에서 영역 I 및 II 에서의 신호점들의 영역 III에서의 신호점들이도록 실제로 재배열되기 때문에, 제8도에 도시한 영역 I' 및 II'에서의 신호점들에 해당한다. 제8도에서, 영역 IV는 64개의 신호점들을 포함한다. 즉 중신신호점 C0, 6개의 신호점 C11내지 C16으로 이루어진 첫 번째 내부 육각형 -링, 12개의 신호점 C201내지 C212으로 이루어진 두 번째 내부 육각형 - 링, 18개의 신호들로 이루어진 세 번째 내부 육각형 링, 23개의 신호점들로 이루어진 네 번째 내부 육각형 -링 및 네 개의 외부점들을 함유한다. 인접신호들, 예를들면 C0, C14및 C15는 삼각형을 형성한다. 삼각형의 각 측면의 길이는 제7도에서의 인접한 네 개의 점들의 사각형의 각면의 길이와 같다. 그리하여 전송 에러는 제7도의 전송 에러보다 크지 아니할 것이다. 영역 IV의 신호점 성좌의 외부 윤곽은 육각형과 비슷하다. 따라서 평균전송 전력과 최대 전송 전력과의 비, 즉 영역 IV에서의 신호점들 중에서 최대 거리에 의하여 한정되는 비는 제7도의 비보다 더작게 되어서, 전송 전력 증폭기의 배백-오프를 감소시킬 수 있다. 제8도는 백-오프와 C/N과의 사이의 특성을 보인 것이다. 실선곡선은 256레벨을 지닌 벌집형 성좌의 특성을 보인 것이며, 점선곡선은 퀘드래쳐 격자 성좌의 특성을 보인 것이다.
제6도는 언급하면, QAM회로 2는 벌집형 성좌신호 Ia' 및 Qa'를 변조시키고, 주파수 승산기 31은 발진기 32로부터의 주파수 신호로 피변조 신호의 주파수를 변환시키고, 전력 증폭기 3은 주파수 변환된 신호를 증폭하고, 증폭된 신호는 제6도에 도시한 변조기를 함유하고 있는 전송기에 의하여 수신기 (도시되어 있지않음)로 전송된다.
ROM 51 및 52와 좌표 변환회로 4를 제1도에 도시한 변조기에 덧붙임으로써 제6도에 도시한 변조기는 벌집형 신호점 성좌를 제공하여 최대 전송 전력을 감소시킬 수 있어서, 전송 성질을 저하시키지 아니하고 전력 증폭기 3의 백-오프를 감소시킨다.
제10도는 수신기 (도시되어 있지 않음)안에 있는 복조기의 블록도를 도시한 것이고, 그 복조기는 변조기로부터 수신한 멀티레벨 QAM 신호를 복조한다. 복조기는 동기 검출회로 7, 좌표 변환회로 8, 변별회로 9 및 신호 판단회로 10등으로 구성되어 있다. 승산기 71 및 72, 저역통과 필터 73 및 74, 재생 반송파 발진기 75 및 90°위상 쉬프터 76 등이 동기 검출회로 7을 형성한다. 좌표 변환회로 8은 승산계수가 αb인 승산기 81, 승산계수가 βb인 승산기 82, 가산기 83 및 감산기 84로 이루어져 있다. 변별회로 9는 세 개의 A/D변환기 (ADC)91 내지 93을 함유한다.
동기 검출회로 7은 수신한 멀티레벨 QAM신호를 받아서 동기 검출을 행하여 기저대 (baseband)주파수의 동상신호 xb와 기저대 주파수의 퀘드래쳐-위상신호 yb를 출력한다. 좌표 변환회로 8은 다음 공식에 의거하여 좌표상에 입력 신호들 xb 및 yb를 변환해서 세 개의 좌표 변환된 신호 x,u 및 v를 발생한다.
x=xb ...........................................................(3)
u=αb·xb + βb· yb .................................(4)
v= -αb ·xb + β·byb ..............................(5)
여기에서 αb =
Figure kpo00009
이고, βb =
Figure kpo00010
이다.
제11도는 좌표 변환신호점 성좌의 개념을 보인 것이다. 좌표 변환신호점들은 인접축 사이에서 서로 60°간격으로 있는 세축 x,u 및 v의 평면상에 위치되어 있다. ADC 91 내지 93은 좌표 변환 아날로그 신호들 x,u 및 v를 받아 디지털 변환신호 x',u' 및 v'를 출력한다. 멀티레벨의 수가 64일때에 각 디지털 변환신호의 비트길이는 4이다. 판단회로 10은 ROM에 의하여 형성되고, ROM에 대한 어드레스들로 디지털 변환신호 .x',u' 및 v'를 읽어 판단 출력신호를 출력한다. 제11도에 의거하여 판단동작을 서술한다. x-,u- 및 v- 축상에 세 개의 디지털 변환신호 x',u' 및 v' 가 주어질 때, 판단회로 10은 x',u' 및 v'에 의하여 한정되는 신호점에 상응하는 신호를 출력한다.
제11도에서, 인접 신호점들 사이의 거리, 예를 들면 x'는 각 축상에서 최대가 되기 때문에, 판단의 임계치가 최대치일 수가 있어 노이즈 마아진 등이 최대가 된다.
제10도를 다시 언급하면, 복조기는 QAM신호에 대한 종래의 복조기에다 좌표 변환회로 8, ADC 91내지 93중의 하나를 더 구성시키고 판단회로 10을 수정한 것이다, 따라서, 경제적이고 실용적인 복조기를 쉽게 실현할 수 있다.
상술한 바와 같이, 제6도에 도시한 변조기와 전송선로를 통하여 변조기에 연결되어 있는 제10도에 도시한 복조기를 포함하는 멀티레벨 진폭 변, 복조 통신 시스템은 주파수 이용효율을 개선하기 위하여 멀티레벨의 수를 증가시킬 수 있고 그동안에 전송 전력효율 뿐만 아니라 전송 전력 증폭기의 백-오프를 일정하게 유지시킨다. 멀티레벨 진폭 변, 복조 통신 시스템을 경제적이고 실용적으로 구성할 수 있다.
제12도는 본 발명의 두 번째 실시예의 다른 하나의 변조기를 보인 것이다. 제6도에 도시한 변조기를 비교하면, 제6도에 도시한 변조기는 DAC11 및 12와 QAM회로 2와의 사이에 있는 좌표 변환회로 4를 삭제한다. ROM61 및 62는 맵핑 ROM51 및 52의 기능과 좌표 변환회로 4를 합한 기능을 한다. ROM 61 및 62는 동상 데이터 D(i) 및 퀘드래쳐 -위상 데이터 D(q)를 받아서 제8도에 도시한 바와 같은 벌집형 성좌의 신호들을 직접 출력한다. 제12도의 변조기로부터 오는 피변조 전송신호는 제6도의 변조기의 피변조 전송신호와 거의 같다. 따라서 제10도에 도시한 복조기는 제12도의 변조기를 사용하는 전송기의 수신기에서 사용할 수 있다 제12도에 도시한 변조기는 제6도에 도시한 변조기 보다 간단하다.
제13도는 본 발명의 세번째 실시예의 또다른 변조기를 보인 것이다. 제6도에 도시한 변조기와 비교하면, 제13도에 도시한 변조기는 좌표 변환회로 4를 삭제하고 QAM회로 2를 진폭 변조회로 2a로 수정했다. 제6도에 도시한 QAM회로 2와 비교하면 진폭 변조회로 2a는 90°위상 쉬프터 27대신 120°위상 쉬프터 28이 있다. 제6도에서, 좌표 변환회로 4는 DAC 11 및 12에서 오는 퀘드래쳐 데이터 Ia 및 Qa를 제8도에 도시한 바와 같은 벌집형 성좌에 배열된 신호 Ia' 및 Qa'로 변환 시키고 QAM 2는 90° 위상 쉬프터 27를 사용하여 신호 Ia' 및 Qa'를 더 변조시킨다. 좌표 변환회로 4와 QAM회로 2의 조합으로 신호 성좌의 각을 제14도에 도시한 바와 같이 I축을 기준으로 하여 반시계 방향으로 120°, 시계방향으로 60°로 좌표 변환시키므로 진폭 변조회로 2a는 벌집형 성좌에서 신호들의 좌표를 직접 변환시키고, 이들 신호들을 진폭 변조시킨다. 제13도에 도시한 변조기는 매우 간단하다.
진폭 변조회로 2a에서 120°위상 쉬프터 28을 60°위산 쉬프터로 대치시킬 수 있다.
제15도 내지 제17도를 참조하여 다른 복조기들을 서술한다.
제15도에 도시한 복조기는 변별기 9'와 좌표 변환회로 8'와의 배열에 있어서 제10도 도시한 복조기와 다르다. 다시 말하면, 제10도에서 좌표 변환회로 8의 위치와 변별회로 9의 위치는 제15도에 도시한 복조기의 것과는 반대이다. 좌표 변환회로 8'가 변별회로 9'뒤에 있기 때문에, 죄표 변환회로 8'가 디지털 좌표 변환회로로서 형성된다. 제15도에서, 변별회로 9'는 동기 검출회로 7 바로 뒤에 있기 때문에 ADC의 수를 하나 줄인다. 제15도에 도시한 복조기의 기능은 제10도의 복조기의 기능과 거의 같아서 제15도에 도시한 복조기를 제6, 12, 13도에 도시한 변조기 중의 하나와 함께 복조기로서 사용할수 있고 그것은 제10도에 도시한 복조기와 비슷하다.
제16도에 도시한 복조기에는 제10도에 도시한 변조기의 동기 검출회로 7과 좌표 변환회로 8과의 사이에 아날로그 아퀼라이저 15가 있다. 제16도의 복조기에 있어서 변별회로 9"는 네 개의 ADC 93 내지 95를 포함하고 디지털 감산기 16 및 18이 있다. 더욱이 판단회로 10'는 x 및 y의 기대치를 감산기 16 및 18에 출력한다. 이퀼라이저 15는 동기 검출회로 7로부터 동기 검출한 퀘드래쳐 신호 xb 및 yb를 수신하고, 이퀄라이저된 신호xbe 및 ybe를 출력한다. 이퀄라이저 15는 또한 제어신호들, 즉 x-에러신호 εx, x- 극성신호 Px,y -에러신호 εy 및 y -극성신호 -Py등을 수신한다. x -에러신호 εx 및 y-에러신호εy 는 다음 공식에 의거하여 디지털 감산기 16 및 18에서 얻어진다.
Figure kpo00011
.......................................................(6)
여기에서,
Figure kpo00012
는 기대치이고, x'는 변별치이며,
Figure kpo00013
........................................................(7)
여기에서,
Figure kpo00014
는 기대치이고, y'는 변별치이다.
x-극성신호 Px는 ADC 91로부터 변별치 x'의 최상위 비트(또는 최고 의미 비트(MSB))이다. y-극성신호 Py 는 ADC 95로부터 오는 변별치 y'의 최상위 비트이다. 이퀄라이저 그 자차의 기능은 공지이다. 판단회로 10'는 판단 회로를 형성하는 ROM의 어드레스로서 변별치 x',u' 및 v'를 수신하고 제11도에 관련하여 상술한 바와 같은 판단 데이터를 출력한다. 거기에다가 판단회로 10'는 미리 결정한 기대치
Figure kpo00015
Figure kpo00016
를 발생한다.
이퀼라이저 및 그에 대한 회로를 덧붙임으로써 제16도에 도시한 복조기는 예를들면 주파수 선택 페이딩에 인한 전송 선로 특성의 시간 변환에 따라서 발생된 내부 심벌간섭을 제거할 수 있고 복조특성을 개선시킬 수 있다.
제17도에 도시한 복조기에는 제15도에 도시한 변별회로 9'와 디지털 변환회로 8'와의 사이에 디지털 이퀄라이저 15'가 있다. 제15도에 도시한 변별회로 9'에서 ADC 91 및 94는 64레벨에 대한 4비트를 가지지만 ADC 91' 및 94'는 10비트를 가진다. 또한, 디지털 감산기 16' 및 18'에다 10트 에러 신호 ε'x 및 ε' y를 공급한다. 좌표 변환회로 8"는 10비트신호들을 출력하기 위하여 좌표상에서 이퀄라이저된 신호들을 변별된 신호들로 변환시킨다. 비트 길이 감소회로 14는 10비트 신호를 4비트신호 x',y',u' 및 v'로 변환하기 위하여 좌표 변환회로 8"와 디지털 판단회로와의 사이에 있다.
비트 길이 감소회로 14를 제공함으로써 제16도의 판단회로 10'는 출력 데이터를 판단하고 기대치
Figure kpo00017
Figure kpo00018
를 발생하는데 쓰일 수 있다. 그러나, 판단회로 10"는 4 비트 기대치
Figure kpo00019
Figure kpo00020
를 감산기들 16' 및 18'에 공급된 비트 기대치
Figure kpo00021
Figure kpo00022
로 더 변환시킨다. 이퀄라이저 15'는 감산기 16' 및 18'로부터 오는 에러신호 ε'x 및 ε'y를 수신하고 x- 및 y-극성 신호들로 ε'x 및 ε'y의 최상치 비트를 사용한다.
제17도에 있어서, 감산기16' 및 18'에서 에러신호 ε'x 및 ε'y를 발생하기 위하여 ADC 91' 및 94' 로부터 변별출력을 이퀄라이저 15'로부터 오는 출력들을 대신하여 사용할 수 있다.
제17도에서 단일 ROM을 사용함으로써 회로 16',18' 및 8", 회로 8" 및 14,회로 16',18',18", 및 14, 회로 14 및 10″, 회로 8″,14 및 10″, 회로 16',18',8″,14 및 10″의 회로 조합들 중에서 어느 한 조합을 채택할 수 있다.
이퀄라이저 15'를 제공함으로써 제16도에서 이퀄라이저 15를 제공하는 것과 같은 이점을 얻는다.
본 발명의 멀티레벨 진폭 변, 복조 통신 시스템을 형성하기 위하여서는, 제6,12및 13도의 변조기와, 제10, 15, 16 및 17도의 복조기를 임의적으로 사용할 수 있다.
상기 실시예들에서, 64-레벨 변,복조를 논의 했지만 본 발명을 어느 멀티레벨 변,복조, 예를 들면 256레벨 변, 복조에도 적용할 수 있다.
제18도는 본 발명에 따른 멀티레벨 진폭 변,복조 통신 시스템의 개요도이다. 통신 시스템은 변조기 100a를 함유한 전송기 100, 전송선로 300 및 복조기 200a가 있는 수신기 200를 포함한다. 변조기 100a는 동상데이타 D(i)와 퀘드래쳐-위상 데이타 D(q)를 수신하고, QAM방법에 적합하며, 벌집형 성좌를 재배열하기 위하여 좌표 성좌에 있는 그 데이타를 변환시키는 신호점 변환부 101과, QAM신호를 출력시키기 위한 진폭변조부 102로 이루어져 있다. 복조기 200a는 전송된 QAM신호를 수신하여 검출한 퀘드래쳐 신호 xb 및 yb를 제공하기 위해 그 신호를 동기 검출하는 동기 검출부 201과, 60°간격으로 있는 세축x-, u- 및 v-축상에 세개의 데이타 x,u 및 v를 공급하기 위하여 검출한 퀘드래쳐 신호들의 좌표를 변환하는 좌표 변환부 202 및 복조된 신호를 출력하는 신호판단회로 203으로 구성되어 있다. 선택적으로, 이퀼라이징부 204를 제공할 수도 있다.
본 발명의 실시예들을 본 발명의 취지 및 범위내에서 다양하게 구성할 수가 있다.
첨부된 청구범위에 서술한 것을 제외하고는 어느 특정한 실시예로 본 발명을 제한하지 아니한다는 것을 알아야 한다.

Claims (22)

  1. 퀘드래쳐 격자 성좌에 배열되어 있는 동상 데이타D(i) 및 퀘드래쳐-위상 데이타D(q)를 수신하고, 상기 수신한 데이타의 제1신호점을 벌집형 성좌에 배열되어 있는 제2신호점으로 변환시키는 신호점 변환수단(101)이, 입력 동상 데이타 D(i)와 입력 퀘드래쳐-위상 데이타D(q)를 수신하고, 소정의 퀘드래쳐 격자 성좌를 형성하기 위해 수신한 데이타중에 소정의 수신된 신호점을 재배열하는 위치 재배열수단(51, 52)과 상기 위치 재배열수단에 접속되고, 재배열된 동상 데이타 및 퀘드래쳐-위상 데이타 신호를 수신하고 디지탈 변환된 데이타 신호를 출력하도록 병렬로 제공되는 제1및 제2D/A변환기(11, 12)및, 상기 D/A변환기에 접속되고, 두개의 디지탈 변환된 데이타 신호를 수신하고 퀘드래쳐 격자 성좌의 상기 수신된 데이타 신호를 벌집형 성좌의 신호의 두개의 데이타 신호로 변환하는 좌표 변환수단(4)으로 이루어져 있는 변조기에 있어서, 상기 위치 재배열 수단에 입력된 데이타의 멀티레벨의 수에 의해 한정되고, 벌집형 성좌로 변환하기에 적합한 소정의 퀘드래쳐격좌 성좌; 상기 좌표 변환된 데이타를 진폭 변조시키는 상기 신호점 변화수단에 접속되어 있는 수단(102); 및 변조수단으로부터 변조된 데이타를 주파수 변환하는 상기 진폭 변조수단에 접속되어 있는 수단(31, 32)를 포함하는 변조기.
  2. 제1항에 있어서, 상기 위치 재배열수단이 동상 데이타(D(i)) 및 퀘드래쳐-위상 데이타(D(q))를 수신하는 제1및 제2판독 전용 기억장치(ROM)(51,52) 를 포함하며, 제1ROM은 상기 소정의 퀘드래쳐 격자 성좌를 형성하기 위해 입력 동상 데이타중에서 특정 동상 데이타를 재배열하고, 제2ROM은 상기 소정의 퀘드래쳐 격자 성좌를 형성하기 위해 입력 퀘드래쳐-위상 데이타중에서 특정 퀘드래쳐-위상 데이타를 재배열하는 변조기.
  3. 제2항에 있어서, 상기 좌표 변환수단(4)이 아날로그 감산기(43), 승산계수(αa)가
    Figure kpo00023
    인 제 1 아날로그 승산기(41) 및 승산계수(βa)가
    Figure kpo00024
    인 제 2 아날로그 승산기(42)로 이루어져 있고, 상기 감산기는 제1좌표 변환된 데이타(Ia')를 제공하기 위해서, 정입력단자에서 제1D/A변환기를 거쳐서 동상 재배열된 데이타와 부입력단자에서 제2승산기(42)의 제2승산계수에 의해 승산된 재배열된 퀘드래쳐-위상 데이타를 수신하고, 상기 제1승산기(41)는 제2좌표 변환된 데이타(Q'a)를 제공하기 위해서 제1계수에 의해 입력 재배열된 퀘드래쳐-위상 데이타를 승산하는 변조기.
  4. 제 1 항에 있어서, 상기 좌표 변환수단(4)이 아날로그 감산기(43) 승산계수( αa)가
    Figure kpo00025
    인 제 1 아날로그 승산기(41) 및 승산계수(βa)가
    Figure kpo00026
    인 제2아날로그 승산기(42)로 이루어져 있고, 상기 감산기는 제1좌표 변환된 데이타(I'a)를 제공하기 위해서, 정입력단자에서 제1D/A변환기(11)를 거쳐 동상 재배열된 데이타와 부입력단자에서 제2승산기(42)의 제2승간계수에 의해 승산된 재배열된 퀘드래쳐-위상 데이타를 수신하고, 상기 제1승산기(41)는 제2좌표 변환된 데이타(Q'a)를 제공하기 위해서 제1계수에 의해 입력 재배열된 퀘드래쳐-위상 데이타를 승산하는 변조기.
  5. 제 1 항에 있어서, 상기 진폭 변조수단(102)이 제1좌표 변환된 데이타를 받는 롤-오프 필터(21), 롤-오프 필터에 연결된 제1승산기(23), 제1및 2승산기로부터의 출력을 수신하고 진폭 변조된 데이타를 출력하는 가산기(25), 제2롤-오프 필터(22), 제1반송파를 제2승산기에 제공하는 반송파 발진기(26), 및 반송파 발진기로부터 반송파를 수신하여 제1반송파의 90° 위상 천이된 제2반송파를 제1승산기에 공급하는 90°위상 쉬프터(27)로 이루어진 변조기.
  6. 퀘드래쳐 격자 성좌에 배열되어 있는 동상 데이타(D(i)) 및 퀘드래쳐-위상 데이타(D(q))를 수신하고 상기 수신된 데이타의 제1신호점을 벌집형 성좌에 배열된 제2신호점으로 변환하는 신호점 변환수단(101)이, 입력 동상데이타 및 입력 퀘드래쳐-위상 데이타를 수신하고, 소정의 퀘드래쳐 격자 성좌를 형성하기 위해 수신한 데이타중에 특정 수신된 데이타를 재배열하는 위치 재배열 수단(51, 52)과, 상기 위치 재배열수단에 접속되고, 재배열된 동상 데이타(xa) 및 퀘드래쳐-위상 데이타(ya)를 수신하고 디지탈 변환된 데이타(1a, Qa)를 출력하도록 병렬로 연결된 제1 및 제2D/A변환기(11,12)로 이루어져 있는 변조기에 있어서, 상기 좌표 변환된 데이타를 진폭 변조하는 상기 신호점 변환수단에 연결되면, 상기 진폭 변조수단(102)은 제1좌표 변환된 데이타를 수신하는 제1롤-오프 필터(21), 제1롤-오프 필터에 연결된 제1승산기(23), 제1및 2승산기로부터 출력을 받고 진폭 변조된 데이타를 출력하는 가산기(25), 제2좌표 변환된 데이타를 받는 제2롤-오프 필터(22), 제2롤-오프필터에 연결된 제2승산기(24), 제1반송파를 제2승산기에 제공하는 반송파 발진기(26)및 반송파 발진기로부터 제1반송파를 받아서 제1반송파의 120°또는 60°로 천이된 제2반송파를 제1승산기로 공급하는 위상 쉬프터(26)를 포함하는 수단(102) ; 및 변조수단으로부터 변조된 데이타를 주파수 변환하는 상기 진폭 변조수단에 접속되어 있는 수단(31, 32)를 포함하는 변조기.
  7. 제6항에 있어서, 상기 위치 재배열수단이 동상 데이타(D(i)) 및 퀘드래쳐-위상 데이타(D(q))를 수신하는 제1 및 2ROM으로 이루어지며, 제1ROM은 상기 소정의 퀘드래쳐 격자 성좌를 형성하기 위해 입력 동상 데이타중 특정 동상 데이타를 재배열하고, 제2ROM은 상기 소정의 퀘드래쳐 격자 성좌중에 입력 퀘드래쳐-위상 데이타를 재배열하며, 소정의 퀘드래쳐 격자 성좌는 상기 위치 재배열 수단에 입력된 데이타의 멀티레벨의 수에 의해 한정되고, 벌집형 성좌로 변환하기에 적합한 변조기.
  8. 제1항에 있어서, 상기 주파수 변환수단이 진폭변조된 신호와 발진기로부터 오는 신호를 승산하는 승산기(31)와, 발진기(32)로 구성되어 있는 변조기.
  9. 복조기에 있어서, 퀘드래쳐 진폭 변조방법에서 벌집형 성좌를 갖는 두신호 성분을 피변조한 하나의 신호를 수신하여서, 퀘드래쳐 검출한 두개의 신호 성분들(xb, yb)를 공급하기 위하여 그 수신한 신호를 동기 검출하는 수단(201) ; 동기 검출수단에 연결되어 있고 퀘드래쳐 두신호 성분을 인접축들 사이에 서로 60°간격을 가지는 세축(x,u,v)에 의해 한정된 평면에 배열된 세개의 신호 성분들(x,u,v)로 변환시키는 수단(202) ; 및 상기 좌표 변환수단에 연결되어 있고, 상기 세 신호 성분들을 수신하고, 복조된 신호를 출력하기 위하여 상기 신호성분들에 의거하여 복조신호를 판단하는 수단(203)으로 구성되어 있는 복조기.
  10. 제9항에 있어서, 상기 동기 검출수단(201)이 제1승산기(71), 제1승산기에 연결되어 있는 제1저역통과필터(73), 제2승산기(72), 제2승산기에 연결되어 있는 제2저역 통과필터(74), 재생 반송파를 출력하는 발진기(75) 및 발진기와 제1승산기의 사이에 연결되어 있는 90°위상 쉬프터(76)로 이루어지고, 제1승산기는 제1저역 통과필터를 통하여 퀘드래쳐 검출한 신호 성분(xb)를 제공하기 위하여, 수신한 피변조 신호와 위상 쉬프터에 의하여 발생되는 90°위상 천이된 재생 반송파를 승산하고, 제2승산기는 제2저역 통과필터를 통하여 퀘드래쳐 검출한 다른 신호 성분(yb)를 제공하기 위하여, 수신한 피변조 신호와 발진기로부터 오는 재생 반송파를 승산하는 복조기.
  11. 제10항에 있어서, 상기 좌표 변환수단(202)이 아날로그회로로 형성되어 있고 퀘드래쳐 검출한 두 신호 성분 (xb, yb)을 수신하여 상기 세 아날로그 신호 성분(x,u,v)으로 변환시키는 좌표 변환회로(8)와, 상기 회로에 연결되어 있고 세개의 변별한 신호(x',u',v')를 공급하기 위하여 세 아날로그 성분을 판별하는 변별회로(9)로 구성되어 있는 복조기.
  12. 제11항에 있어서, 상기 좌표 변환회로(8)가 하나의 선로, 승산계수가
    Figure kpo00027
    (αb)인 제1승산기(81), 가산기(83), 승산계수가
    Figure kpo00028
    (βb)인 제2승산기(82) 및 감산기(84)로 이루어져 있고, 상기 선로는 퀘드래쳐 검출한 신호 성분(xb)을 수신하고, 제1변환된 신호(x')와 같은 신호를 출력하고, 상기 제1승산기는 수신한 하나의 퀘드래쳐 검출한 신호 성분(xb)과 제1계수(αb)를 승산하여서 그것을 상기 가산기의 정입력단자 및 상기 감산기의 부입력단자에 출력하면, 상기 제2승산기는 수신한 다른 퀘드래쳐 검출한 신호 성분(yb)과 제2계수(βb)를 승산하여서 그것을 상기 가산기의 다른 정입력단자와 상기 감산기의 부입력단자에 출력해서, 제2변환된 신호(u')가 상기 가산기로부터 출력되고 제2변환신호(u')가 상기 가산기로부터 출력되고 제2변환신호(v)가 상기 감산기로부터 출력되는 복조기.
  13. 제11항에 있어서, 상기 변별회로(9)가 세개의 변환된 신호 성분(x,u,v)을 수신하여 세 디지탈 변환된 신호(x',u',v')를 출력하는 병렬로 연결된 세개의 A/D변환기(91,92,93)를 포함하는 복조기.
  14. 제10항에 있어서, 상기 좌표 변환수단(202)은 두개의 퀘드래쳐 검출한 신호 성분을 수신하여 두개의 변별한 신호를 출력하는 변별회로(9'), 상기 변별한 신호들을 수신하기 위하여 연결되어 있고 수신한 두개의 변별한 신호를 세개의 디지탈 신호로 변환하는 좌표 변환회로(8')로 이루어져 있는 복조기.
  15. 제14항에 있어서, 상기 변별회로 (9')가 병렬 연결된 두개의 A/D변환기(91,94)를 포함하는데, 이들은 각자 독자적으로 두 퀘드래쳐 검출한 신호성분(x,u,v)을 수신하여 두 디지탈 변환된 신호를 출력하는 복조기.
  16. 제15항에 있어서, 상기 좌표 변환회로(8')가 디지탈회로로 형성되어 있으며, 하나의 선로, 승산계수(αb)가
    Figure kpo00029
    인 제 1 승산기(81), 가산기(83), 승산계수가
    Figure kpo00030
    (αb)인 제2승산기(82) 및 감산기(84)로 이루어져 있고, 상기 선로는 수신한 하나의 변별한 신호성분(xb)을 받아서 그것을 제1변환된 신호(x')와 같은 신호를 출력하고, 제1승산기는 수신한 하나의 변별한 신호 성분(xb)과 그의 승산계수(αb)을 승산하여 그것을 상기 가산기의 정입력단자와 상기 감산기의 부입력단자에 출력하고, 제2승산기는 수신한 다른 하나의 변별한 신호 성분과 그의 승산계수(βb)를 승산하여 그것을 상기 가산기의 다른 정입력단자와 상기 감산기의 부입력단자에 공급하여서, 상기 결과로 제2변환된 신호(u')는 가산기로부터 출력되고 제3변환된 신호(v')는 상기 감산기로부터 출력되는 복조기.
  17. 제10항에 있어서, 상기 판단수단(203)이 어드레스로서 세 신호 성분을 입력해서 상기 세 어드레스에 의하여 한정되는 변별한 데이타로서 미리 결정된 데이타중에서 해당하는 데이타를 출력하는 ROM을 포함하는 복조기.
  18. 제9항에 있어서, 상기 동기 검출수단(201)과 상기 좌표 변환수단(202) 사이에 연결되어 있고, 상기 검출한 신호 성분들을 등화하는 수단(204)를 더 포함하는 복조기.
  19. 청구범위 제1항 내지 제8항중의 어느 한항에 따른 변조기를 포함하는 전송기; 전송 선로; 및 청구범위 제13항 내지 제22항중의 어느 한항에 따른 복조기를 포함하는 수신기로 이루어져 있는 멀티레벨 진폭 변,복조 통신 시스템.
  20. 퀘드래쳐 격자 성좌에 배열되어 있는 동상 데이타(D(i)) 및 퀘드래쳐-위상 데이타(D(q))를 수신하고, 상기 수신한 데이타의 제1신호점을 벌집형 성좌에 제2신호점으로 변환시키는 신호점 변환수단(101)이, 입력 동상 데이타 및 입력 퀘드래쳐-위상 데이타를 수신하고, 소정의 퀘드래쳐 격자 성좌를 형성하기 위해 수신한 데이타중에 소정의 신호점을 재배열하고, 벌집형 성좌에 제2신호점의 좌표로 제1신호점의 좌표를 변환하는 수단(51,52)과, 입력 데이타의 멀티레벨의 수에 의해 한정되고, 벌집형 성좌로 변환하기에 적합한 소정의 퀘드래쳐 격자 성좌, 및 재배열 및 변환수단에 연결되고, 제1및 제2배열되고 좌표 변환된 데이타신호를 수신하여 제1 및 2디지탈 데이타 신호를 출력하기 위해 병렬로 연결된 제1 및 2D/A변환기(11,12)로 이루어져 있는 변조기에 있어서, 상기 신호점 변환수단에 연결되고, 상기 변환된 데이타를 진폭변조하는 수단(102); 및 상기 진폭 변조수단에 연결되고, 변조수단으로부터 변조된 데이타를 주파수 변환하는 수단(31,32)을 포함하는 변조기.
  21. 제20항에 있어서, 상기 재배열 및 변환수단이 동상 데이타 및 퀘드래쳐-위상 데이타를 수신하는 제1 및 2ROM으로 이루어지며, 제1 ROM은 제1재배열 및 변환된 데이타를 출력하고, 제2ROM은 제2재배열 및 변환된 데이타를 출력하는 변조기.
  22. 제20항에 있어서, 상기 진폭 변조수단(102)이 제1좌표 변환된 데이타를 받는 제1롤-오프 필터(21), 제1롤-오프 필터에 연결된 제1승산기(23), 제1및 2승산기로부터의 출력을 받아 진폭 변조된 데이터를 출력하는 가산기(25), 제2변환된 데이타를 받는 제2롤-오프 필터(22), 제2롤-오프 필터에 연결된 제2승산기(24), 제1반송파를 제2승산기에 제공하는 반송파 발진기(26) 및 반송파 발진기로부터 제1반송파를 수신하여, 제1반송파를 90°위상 천이된 제2반송파로 제1승산기에 공급하는 90°위상 쉬프터(27)로 이루어진 변조기.
KR1019880001738A 1987-02-19 1988-02-19 멀티레벨 진폭 변.복조 통신 시스템 KR910006121B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP3466387 1987-02-19
JP62-34663 1987-02-19
JP?62-34663 1987-02-19
JP?62-39284 1987-02-24
JP62-39284 1987-02-24
JP3928487 1987-02-24

Publications (2)

Publication Number Publication Date
KR880010589A KR880010589A (ko) 1988-10-10
KR910006121B1 true KR910006121B1 (ko) 1991-08-13

Family

ID=26373495

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880001738A KR910006121B1 (ko) 1987-02-19 1988-02-19 멀티레벨 진폭 변.복조 통신 시스템

Country Status (5)

Country Link
US (1) US4860316A (ko)
EP (1) EP0283725B1 (ko)
KR (1) KR910006121B1 (ko)
CA (1) CA1301864C (ko)
DE (1) DE3855264T2 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910009674B1 (ko) * 1987-03-20 1991-11-25 후지쓰 가부시끼가이샤 디지탈 복조장치
JPH02217045A (ja) * 1989-02-17 1990-08-29 Fujitsu Ltd 信号点配置方式
JP2887987B2 (ja) * 1991-10-23 1999-05-10 日本電気株式会社 ディジタル変調回路
EP0642245A1 (en) * 1993-08-31 1995-03-08 Koninklijke Philips Electronics N.V. Digital transmission system and method
US5528195A (en) * 1995-05-09 1996-06-18 Panasonic Technologies, Inc. Selective type quadrature demodulator
US5621762A (en) * 1995-06-12 1997-04-15 Motorola, Inc. Radio with peak power and bandwidth efficient modulation
AUPN455695A0 (en) * 1995-08-01 1995-08-24 Canon Kabushiki Kaisha Qam spread spectrum demodulation system
JP3140974B2 (ja) * 1996-03-31 2001-03-05 富士通株式会社 判定方法及びプリコーダ装置
US20010028630A1 (en) * 1998-11-09 2001-10-11 Doron Burshtein Methods and apparatus for robust and low-complexity QAM modulation
KR100795226B1 (ko) * 2006-06-20 2008-01-17 강릉대학교산학협력단 삼각 형태의 성상도를 이용하는 디지털 신호 변조 방법 및장치
JP5251984B2 (ja) * 2008-09-09 2013-07-31 富士通株式会社 送信機及び送信方法並びに受信機及び受信方法
US10516563B2 (en) 2015-09-25 2019-12-24 Intel IP Corporation Apparatus and a method for generating a radio frequency signal
US10454748B2 (en) 2015-09-25 2019-10-22 Intel IP Corporation Apparatus and a method for generating a radio frequency signal
US11736320B2 (en) * 2022-02-14 2023-08-22 Ultralogic 6G, Llc Multiplexed amplitude-phase modulation for 5G/6G noise mitigation

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3887768A (en) * 1971-09-14 1975-06-03 Codex Corp Signal structures for double side band-quadrature carrier modulation
US3955141A (en) * 1974-10-18 1976-05-04 Intertel, Inc. Synchronizing circuit for modems in a data communications network
US4247944A (en) * 1978-11-15 1981-01-27 Ricoh Co., Ltd. V.29 Constellation detection method and apparatus
EP0062435A1 (en) * 1981-03-25 1982-10-13 Motorola Information Systems Ltd. Means providing novel signal structures for QCM modulation
GB2118003B (en) * 1982-02-02 1985-07-31 Racal Milgo Ltd Differential encoder and decoder for transmitting binary data
US4630287A (en) * 1983-12-28 1986-12-16 Paradyne Corporation Secondary channel signalling in a QAM data point constellation
US4675880A (en) * 1985-05-02 1987-06-23 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Antimultipath communication by injecting tone into null in signal spectrum
CA1257664A (en) * 1985-11-21 1989-07-18 Yasuharu Yoshida MULTILEVEL MODULATOR CAPABLE OF PRODUCING A MULTILEVEL QUADRATURE AMPLITUDE MODULATED SIGNAL HAVING (2.SUP.N .alpha.) OUTPUT SIGNAL POINTS
US4730345A (en) * 1986-04-04 1988-03-08 American Telephone And Telegraph Company Vestigial sideband signal decoder

Also Published As

Publication number Publication date
DE3855264D1 (de) 1996-06-13
EP0283725A3 (en) 1990-04-25
DE3855264T2 (de) 1996-10-02
EP0283725A2 (en) 1988-09-28
CA1301864C (en) 1992-05-26
EP0283725B1 (en) 1996-05-08
KR880010589A (ko) 1988-10-10
US4860316A (en) 1989-08-22

Similar Documents

Publication Publication Date Title
KR910006121B1 (ko) 멀티레벨 진폭 변.복조 통신 시스템
US6487261B2 (en) Distortion compensating device
CA1268828A (en) Multilevel modulator capable of producing a composite modulated signal comprising a quadrature amplitude modulated component and a phase modulated component
US5646935A (en) Hierarchical quadrature frequency multiplex signal format and apparatus for transmission and reception thereof
JP3455934B2 (ja) 変調器
EP0135377A2 (en) Modulator and demodulator for operation with amplitude and phase keyed modulation signals
US4574246A (en) Demodulator with AGC circuit for multi-level quadrature amplitude-modulated carrier wave
JPH05219021A (ja) 直交周波数分割多重ディジタル信号伝送方式およびそれに用いる送信装置並びに受信装置
JPS5825745A (ja) 搬送波再生回路
CA1278610C (en) Stepped square-qam demodulator utilizing all signal points to generate control signals
US6373903B1 (en) Apparatus and method for increasing the effective data rate in communication systems utilizing phase modulation
EP0235300B1 (en) Radio data transmission system
JPH0621992A (ja) 復調器
US5515400A (en) Method for arranging signal points in a quadrature amplitude modulation/demodulation system
US6707863B1 (en) Baseband signal carrier recovery of a suppressed carrier modulation signal
CN113709073B (zh) 一种正交相移键控调制信号的解调方法
JPH07112208B2 (ja) 多値振幅変復調方式通信システム
JPH01845A (ja) 多値振幅変復調方式通信システム
US5500877A (en) Receiver for a superpose modulated signal
JP3490666B2 (ja) 階層的直交周波数多重伝送方式および送受信装置
US6700928B1 (en) Tetrahedron modem
US20060008019A1 (en) Communications method
JP2655453B2 (ja) 自動干渉除去装置
KR20020057593A (ko) 이동통신 시스템에서 디지털 변복조 방식의 가변적 적용방법
JPH0630072A (ja) 直交振幅変調波の搬送波再生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19950809

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee