KR880010589A - 멀티 레벨 진폭 변ㆍ복조 통신방식 - Google Patents
멀티 레벨 진폭 변ㆍ복조 통신방식 Download PDFInfo
- Publication number
- KR880010589A KR880010589A KR1019880001738A KR880001738A KR880010589A KR 880010589 A KR880010589 A KR 880010589A KR 1019880001738 A KR1019880001738 A KR 1019880001738A KR 880001738 A KR880001738 A KR 880001738A KR 880010589 A KR880010589 A KR 880010589A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- multiplier
- quadrature
- signal
- phase
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims 8
- 230000008707 rearrangement Effects 0.000 claims 10
- 238000006243 chemical reaction Methods 0.000 claims 7
- 230000015654 memory Effects 0.000 claims 4
- 230000010363 phase shift Effects 0.000 claims 2
- 230000005540 biological transmission Effects 0.000 claims 1
- 238000001514 detection method Methods 0.000 claims 1
- 230000001360 synchronised effect Effects 0.000 claims 1
- 230000001131 transforming effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/3405—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power
- H04L27/3411—Modifications of the signal space to increase the efficiency of transmission, e.g. reduction of the bit error rate, bandwidth, or average power reducing the peak to average power ratio or the mean power of the constellation; Arrangements for increasing the shape gain of a signal set
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/02—Channels characterised by the type of signal
- H04L5/12—Channels characterised by the type of signal the signals being represented by different phase modulations of a single carrier
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명에 따른 변조기의 일실시예의 블록도.
Claims (23)
- 변조기에 있어서, 퀘드래쳐 격자 성좌에 배열되어 있는 동상 데이터(D(i)) 및 퀘드래쳐-위상 데이터(D(q))를 수신하여 그 신호의 신호 위치를 벌집형 성좌에 배열되어 있는 다른 좌표로 변환시키는 수단(101)과, 상기 좌표 변환된 데이터를 진폭 변조시키는 상기 신호 위치변환 수단에 연결되어 있는 수단(102)과, 상기 진폭 변조수단(102)에 연결되어 있고 변조수단으로부터 오는 피변조 데이터를 주파수 변환시키는 수단(31 및 32)과로 구성되어 있는 변조기.
- 제1항에 있어서, 상기 신호점 변환수단(101)이 입력단 동상 데이터(D(i)) 및 퀘드래쳐-위상 데이터(D(q))를 받아서 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여 그 데이터 중에서 특정 데이터를 재배열 시키는 위치 재배열 수단(51,52)과, 상기 위치 재배열 수단에 연결되어 있고 재배열한 동상 데이터(Xa) 및 퀘드래쳐-위상 데이터(ya)를 수신하기 위하여 병렬로 있으며 디지털 변환된 데이터(Ia, Qa)를 출력하는 두 개의 D/A 변환기와, 상기 D/A를 변환기들에 연결되어 있고 디지털 변환된 두 데이터를 받아들여 퀘드래쳐 격자 성좌를 지닌 상기 수신 데이터를 벌집형 성좌를 지닌 두 데이터를 변환시키는 좌표변환 수단(4)과로 이루어졌고, 소정의 퀘드래쳐 격자 성좌가 상기위치 재배열 수단에 입력한 데이터의 멀티레벨의 수에 의하여 한정되고 좌표를 벌집형 성좌로 변환시키는데 알맞을 수 있는 변조기.
- 제2항에 있어서, 상기 위치 재배열 수단이 동상 데이터(D(i)) 및 퀘드래쳐-위상 데이터(D(q))를 수신하는 두 개의 판독 전용기억 장치(ROM)(51 및 52)를 포함하는데, 상기 소정의 퀘드래쳐 격자를 형성하기 위하여, 상기 ROM 중에서 하나의 ROM은 입력한 동상 데이터 중에서 특정 동상 데이터를 재배열하고, 다른 하나는 입력한 퀘드래쳐-위상 데이터 중에서 특정 퀘드래쳐-위상 데이터를 재배열하는 변조기.
- 제3항에 있어서, 상기 좌표 변환수단(4)이 아날로그 감산기(43)와, 승간계수가 αa, 즉 인 첫 번째 아날로그 승산기(41)와, 승산계수가 βa즉 1/2인 두 번째 아날로그 승산기(42)와 이루어져 있고, 좌표 변환된 하나의 데이터(Ia′)를 공급하기 위하여 상기 감산기는 D/A 변환기를 통하여 재배열 한 동상 데이타를 부의 입력 단자에서, 그리고 두 번째 승산기(42)에서 그의 계수와 재배열한 퀘드래쳐-위상 데이터와 승산한 결과의 데이터를 양의입력 단자에서 수신하고, 상기 첫 번째 승산기(41)는 좌표 변환된 다른 데이타(Q′a)를 제공하기 위하여 입력단 재배열된 퀘드래쳐-위상 데이터와 그의 승산계수와를 승산하는 변조기.
- 제2항에 있어서, 상기 좌표 변환수단(4)이 아날로그 감산기(43)와, 승산계수가 αa, 즉 인 첫 번째 아날로그 승산기(41)와, 승산계수가 βa즉 1/2인 두 번째 아날로그 승산기(42)와 이루어져 있고, 좌표 변환된 하나의 데이터(Ia′)를 공급하기 위하여 상기 감산기는 D/A 변환기(11)를 통하여 재배열 한 동상 데이터를 양의 입력 단자에서, 그리고 두 번째 승산기(42)에서 그의 계수와 재배열한 퀘드래쳐-위상 데이타와 승산한 결과의 데이터를 부의 입력 단자에서 수신하고, 상기 첫 번째 승산기(41)는 좌표 변환된 다른 데이타(Q′a)를 제공하기 위하여 입력한 재배열된 퀘드래쳐-위상 데이터와 그의 승산계수와를 승산하는 변조기.
- 제2항에 있어서, 상기 진폭 변조수단(102)이 좌표변환된 한 데이터를 수신하는 롤-오프 필터(21)와, 롤-오프 필터에 연결되어 있는 첫번째 승산기(23)와, 가산기(25)와 다른 변환 데이터를 수신하는 두 번째 롤-오프 필터(22)와, 상기 두 번째 롤-오프 필터에 연결되어 잇는 두 번째 승산기(24)와, 두 번째 승산기에 반송자를 공급하는 반송자 발진기(26)와, 반송자 발진기로부터 반송자를 수신하여 90° 위상 천이하여 만든 반송자를 첫 번째 승산기에 공급하는 90° 위상 쉬프터(27)와로 구성되어 있고, 상기 가산기(25)가 첫 번째 및 두 번째 승산기로부터 출력들을 수신하여 진폭 변조된 데이터를 출력하는 변조기.
- 제1항에 있어서, 상기 신호 점 변한 수단(101)이 입력한 동상 데이터(D(i)) 및 퀘드래쳐-위상 데이터(D(q))를 받아서 일정한 퀘드래쳐 격자 성좌를 형성하기 위하여 수신한 데이터 중에서 특정 데이터를 재배열 하고나서 그 데이터를 벌집형 성좌를 지닌 데이터로 변환시키는 수단(61,62)과, 소정의 퀘드래쳐 격자 성좌는 입력 데이터의 멀티레벨의 수에 의하여 한정되고 좌표를 벌집형 성좌로 변환시키는데는 적합하며, 재배열 변환장치에 연결되어있고, 재배열한 좌표 변환된 두 개의 데이터를 수신하기 위하여 병렬로 있으며 두 개의 디지털 데이터를 출력하는 두 개의 D/A 변환기로 구성되어 있는 변조기.
- 제7항에 있어서, 상기 재배열 변환장치는 입력한 동상 데이터 및 퀘드래쳐-위상 데이터를 수신하는 두 개의 판독 전용기억장치(ROM)를 포함하는데, 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여, 상기 ROM들 중에서 한 ROM은 재배열하고, 변환한 데이터를 출력하고 다른 하나는 재배열하고 변환한 다른 데이터를 출력하는 변조기.
- 제7항에 있어서, 상기 진폭 변조수단(102)이 좌표 변환된 한 데이터를 수신하는 첫 번째 롤-오프 필터(21), 상기 롤로-오프 필터에 연결되어 있는 첫번째 승산기(23)와, 가산기(25), 좌표 변환된 다른 데이터를 수신하는 두 번째 롤-오프 필터(22)와, 두 번째 롤-오프 필터에 연결되어 있는 두 번째 승산기(24)와, 반송자를 두 번째 승산기에 공급하는 반송자 발진기(26)와, 반송자 발진기로부터 반송자를 받아들여 그 반송자를 90°로 천이시킨 반송자를 첫 번째 승산기에 공급하는 90° 위상 쉬프터(27)와로 구성되어 있으며, 가산기(25)는 첫 번째 및 두 번째 승산기로부터 출력들을 받아서 진폭 변조된 데이터를 출력시키는 변조기.
- 제1항에 있어서, 상기 위치 변환수단(101)이 동상 데이터(D(i)) 및 퀘드래쳐-위상 데이터(D(q))를 받아들여 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여 그 수신한 데이터 중에서 특정 데이터를 재배열시키는 위치배열 장치(101)와 위치 재배열 장치에 연결되어 있고 재배열한 동상 데이터(Xa) 및 퀘드래쳐-위상 데이터(ya)를 수신하여 디지털 변환된 데이터(Ia, Qa)를 출력시키기 위하여 병렬로 있는 두 개의 D/A 변환기(11,12)와로 이루어지고, 상기 진폭 변조장치가 좌표 변환된 데이터를 수신하는 첫 번째 롤-오프 필터(21), 롤-오프 필터에 연결되어 있는 첫번째 승산기(23)와, 가산기(25)와 좌표 변환된 다른 데이터를 수신하는 두 번째 롤-오프 필터(22), 두 번째 롤-오프 필터에 연결되어 있는 두 번째 승산기(24), 반송자를 두 번째 승산기에 공급하는 반송자 발진기(26), 반송자 발진기로부터 반송자를 수신하여 그 반송자를 120° 또는 60°로 천이시킨 반송자를 첫 번째 승산기에 공급하는 위상 쉬프터(26)등으로 이루어지고, 가산기(25)가첫 번째 및 두 번째 승산기로부터 출력을 받아들여 진폭 변조된 데이터를 출력시키는 변조기.
- 제10항에 있어서, 상기 위치 재배열 수단이 입력한 동상 데이터(D(i))및 퀘드래쳐 -위상 데이타(D(q))를 수신하는 두 개의 판독전용 기억장치(ROM)를 함유하는데, 소정의 퀘드래쳐 격자 성좌를 형성하기 위하여, 상기 ROM들 중에서 한 ROM은 입력한 동상 데이터 중에서 특정 데이터를 재배열하고 다른 하나는 입력한 퀘드래쳐-위상 데이터 중에서 특정 데이터를 재배열하고, 소정의 퀘드래쳐 격자 성좌가 위치 재배열 장치로 입력하는 데이터의 멀티레벨의 수에 의하여 한정되고 좌표를 벌집형 성좌로 변환시키는데 적합한 변조기.
- 제1항에 있어서, 주파수 변환수단이 승산기(31) 및 발진기(32)로 구성되어 있고, 승산기는 진폭변조된 신호와 발진기로부터 오는 신호와를 승산하는 변조기.
- 복조기에 있어서, 퀘드래쳐 진폭 변조 방법에서 벌집형 성좌를 지닌 두 신호 성분을 피변조한 하나의 신호를 수신하여서 퀘드래쳐 검출한 두 개의 신호 성분들(Xb, yb)을 공급하기 위하여 그 수신한 신호를 동기 검출하는 수단(201)과, 동기 검출 수단에 연결되어 있고 퀘드래쳐 검출한 두 신호 성분을, 입접축들 사이에서 서로 60° 간격을 가지는 세 축(X,U.V)으로 한정하는 평면에 배열된 세 개의 신호 성분들(X,U,V)로 변환시키는 수단(202)과, 상기 좌표 변환 수단에 연결되어 있고, 세신호 성분들을 수신하여서 복조된 신호를 출력하기 위하여 상기 신호 성분들에 의거하여 복조신호를 판단하는 수단(203)과로 구성되어 있는 복조기.
- 제13항에 있어서, 상기 동기 검출수단(201)이 첫 번째 승산기(71), 첫 번째 승산기에 연결되어 있는 첫 번째 저역 통과필터(73), 두 번째 승산기(72), 두 번째 승산기에 연결되어 있는 두 번째 저역 통과필터(74), 재생 반송자를 출력하는 발진기(75), 발진기와 첫 번째 승산기와의 사이에 연결되어 있는 90° 위상 쉬프트(76)로 이루어지고, 첫 번째 승산기는 첫 번째 저역 통과필터를 통하여 퀘드래쳐 검출한 신호성분(Xb)을 제공하기 위하여 수신한 피변조 신호와 위상 쉬프터에 의하여 발생되는 90°위상 천이된 재생 반송자와를 승산하고, 두 번째 승산기는 두 번째 저역 통과필터를 통하여 퀘드래쳐 검출한 다른 신호성분(yb)를 제공하기 위하여 수신하는 피변조 신호와 발진기로부터 오는 재생반송자와를 승산하는 복조기.
- 제14항에 있어서, 좌표 변환수단(202)이 아날로그 회로로 형성되어 있고 퀘드래쳐 검출한 두 신호 성분(Xb, yb)을 수신하여 세 아날로그 성분(X,U,V)으로 변환시키는 좌표 변환회로(8)와, 상기 회로에 연결되어 있고 게개의 변별한 신호(X′,U′,V′)를 공급하기 위하여 세 아날로그 성분을 판별하는 변별회로(9)와로 구성되어 있는 복조기.
- 제15항에 있어서, 상기 좌표 변환회로(8)가 하나의 선로, 승산계수가 3/2(αb)인 첫 번째 승산기(81), 가산기(83), 승산계수가(βb)인 두 번째 승산기(82), 감산기(84)로 이루어져 있고, 상기 선로는 퀘드래쳐 검출한 신호성분(Xb)을 수신하고 첫 번째 변환된 신호(X′)와 같은 것을 출력하고, 상기 첫 번째 승산기는 수신한 하나의 퀘드래쳐 검출한 신호성분(Xb)과 그의 승산계수와를 승산하여서 그것을 가산기의 양의 입력단자 및 감산기의 부의 입력단자에 공급하고 두 번째 승산기는 수신한 다른 퀘드래쳐 검출한 신호성분(yb)과 그의 승산계수와를 승산하여서 그것을 가산기의 다른 양의 입력단자와 감산기의 양의 입력단자에 공급하는 변조기.
- 제15항에 있어서, 상기 변별회로(9)가 세 개의 변환된 신호성분(X,U,V)을 수신하여 세 디지털 변환된 신호(X′,U′,V′)를 출력하는 병렬 연결된 세 개의 A/D변환기(91,92,93)를 포함하는 복조기.
- 제14항에 있어서, 상기 좌표 변환수단(9)은 두 개의 퀘드래쳐 검출한 신호성분을 수신하여 두 개의 변별한 신호를 출력하는 변별회로(9′), 상기 변별한 신호들을 수신하기 위하여 연결되어 있고 수신한 두 개의 변별회로를 세 개의 디지털 신호로 변환하는 좌표 변환회로(8′)등으로 이루어져 있는 복조기.
- 제18항에 있어서, 상기 변별회로(9′)가 병렬 연결된 두 개의 A/D 변환기(91,94)를 포함하는데, 이들은 각자 독자적으로 두 개의 퀘드래쳐 검출한 신호성분(X,U,V)을 수신하여 두 개의 디지털 변환된 신호를 출력하는 복조기.
- 제19항에 있어서, 상기 좌표 변환회로(8′)가 디지털회로로 구성되어 있고, 하나의 선로, 승산계수가 3/2(αb)인 첫 번째 승산기(81), 가산기(83), 승산계수가 1/2(βb)인 두 번째 승산기(82), 감산기(84)등으로 이루어져 있고, 상기 선로는 수신한 하나의 변별한 신호 성분(Xb)을 받아서 그것을 첫 번째 변환신호(X′)와 같은 것으로 출력하고, 첫 번째 승산기는 수신한 하나의 변별한 신호성분(Xb)과 그의 승산 계수와를 승산하여 그것을 가산기의 양의 입력단자와 감산기의 부의 입력단자에 공급하고, 두 번째 승산기는 수신한 다른 하나의 변별한 신호 성분과 그의 승산계수와를 승산하여 그것을 가산기의 다른 양의 입력단자와 감산기의 양의 입력단자에 공급하고, 상기결과로 두 번째 변환된 신호(U′)는 가산기로부터 공급받고 세 번째 변환된 신호(V′)는 감산기로부터 공급받는 변조기.
- 제14항에 있어서, 상기 판단수단(203)이 어드레스로서 세 개의 신호성분을 받아서 그 세 어드레스에 의하여 한정되는 변별한 데이터로서 미리 결정한 데이터중에서 관련 데이터를 출력하는 판독 전용 기억장치(ROM)를 함유하는 복조기.
- 제13항에 있어서, 동기 검출수단(201)과 좌표 변환수단(202)에 연결되어 있고, 상기 검출한 신호 성분들을 이팖라이지하는 수단(204)을 더 포함하는 복조기.
- 청구범위 제1항 내지 제12항 중의 어느 한 항에 따른 변조기를 포함하는 전송기와, 전송 선로와 청구범위 제13항 내지 제22항중의 어느 한 항에 따른 복조기를 포함하는 수신기와로 이루어져 있는 멀티레벨 진폭 변·복조 통신방식.※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3466387 | 1987-02-19 | ||
JP?62-34663 | 1987-02-19 | ||
JP62-34663 | 1987-02-19 | ||
JP62-39284 | 1987-02-24 | ||
JP3928487 | 1987-02-24 | ||
JP?62-39284 | 1987-02-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880010589A true KR880010589A (ko) | 1988-10-10 |
KR910006121B1 KR910006121B1 (ko) | 1991-08-13 |
Family
ID=26373495
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880001738A KR910006121B1 (ko) | 1987-02-19 | 1988-02-19 | 멀티레벨 진폭 변.복조 통신 시스템 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4860316A (ko) |
EP (1) | EP0283725B1 (ko) |
KR (1) | KR910006121B1 (ko) |
CA (1) | CA1301864C (ko) |
DE (1) | DE3855264T2 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1988007302A1 (en) * | 1987-03-20 | 1988-09-22 | Fujitsu Limited | Digital demodulator apparatus |
JPH02217045A (ja) * | 1989-02-17 | 1990-08-29 | Fujitsu Ltd | 信号点配置方式 |
JP2887987B2 (ja) * | 1991-10-23 | 1999-05-10 | 日本電気株式会社 | ディジタル変調回路 |
EP0642245A1 (en) * | 1993-08-31 | 1995-03-08 | Koninklijke Philips Electronics N.V. | Digital transmission system and method |
US5528195A (en) * | 1995-05-09 | 1996-06-18 | Panasonic Technologies, Inc. | Selective type quadrature demodulator |
US5621762A (en) * | 1995-06-12 | 1997-04-15 | Motorola, Inc. | Radio with peak power and bandwidth efficient modulation |
AUPN455695A0 (en) * | 1995-08-01 | 1995-08-24 | Canon Kabushiki Kaisha | Qam spread spectrum demodulation system |
JP3140974B2 (ja) * | 1996-03-31 | 2001-03-05 | 富士通株式会社 | 判定方法及びプリコーダ装置 |
US20010028630A1 (en) * | 1998-11-09 | 2001-10-11 | Doron Burshtein | Methods and apparatus for robust and low-complexity QAM modulation |
KR100795226B1 (ko) * | 2006-06-20 | 2008-01-17 | 강릉대학교산학협력단 | 삼각 형태의 성상도를 이용하는 디지털 신호 변조 방법 및장치 |
EP2326055A4 (en) * | 2008-09-09 | 2014-08-06 | Fujitsu Ltd | TRANSMITTERS, TRANSMISSION PROCEDURES, RECEIVERS AND RECEIVER PROCEDURES |
EP3353975A1 (en) * | 2015-09-25 | 2018-08-01 | Intel IP Corporation | An apparatus and a method for generating a radio frequency signal |
EP3353974A1 (en) | 2015-09-25 | 2018-08-01 | Intel IP Corporation | An apparatus and a method for generating a radio frequency signal |
US11736320B2 (en) * | 2022-02-14 | 2023-08-22 | Ultralogic 6G, Llc | Multiplexed amplitude-phase modulation for 5G/6G noise mitigation |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3887768A (en) * | 1971-09-14 | 1975-06-03 | Codex Corp | Signal structures for double side band-quadrature carrier modulation |
US3955141A (en) * | 1974-10-18 | 1976-05-04 | Intertel, Inc. | Synchronizing circuit for modems in a data communications network |
US4247944A (en) * | 1978-11-15 | 1981-01-27 | Ricoh Co., Ltd. | V.29 Constellation detection method and apparatus |
EP0062435A1 (en) * | 1981-03-25 | 1982-10-13 | Motorola Information Systems Ltd. | Means providing novel signal structures for QCM modulation |
GB2118003B (en) * | 1982-02-02 | 1985-07-31 | Racal Milgo Ltd | Differential encoder and decoder for transmitting binary data |
US4630287A (en) * | 1983-12-28 | 1986-12-16 | Paradyne Corporation | Secondary channel signalling in a QAM data point constellation |
US4675880A (en) * | 1985-05-02 | 1987-06-23 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Antimultipath communication by injecting tone into null in signal spectrum |
US4721928A (en) * | 1985-11-21 | 1988-01-26 | Nec Corporation | Multilevel modulator capable of producing a multilevel quadrature amplitude modulated signal having (2n +α) output signal points |
US4730345A (en) * | 1986-04-04 | 1988-03-08 | American Telephone And Telegraph Company | Vestigial sideband signal decoder |
-
1988
- 1988-02-16 CA CA000559027A patent/CA1301864C/en not_active Expired - Lifetime
- 1988-02-18 US US07/156,755 patent/US4860316A/en not_active Expired - Lifetime
- 1988-02-19 KR KR1019880001738A patent/KR910006121B1/ko not_active IP Right Cessation
- 1988-02-19 EP EP88102449A patent/EP0283725B1/en not_active Expired - Lifetime
- 1988-02-19 DE DE3855264T patent/DE3855264T2/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR910006121B1 (ko) | 1991-08-13 |
EP0283725B1 (en) | 1996-05-08 |
CA1301864C (en) | 1992-05-26 |
DE3855264T2 (de) | 1996-10-02 |
EP0283725A3 (en) | 1990-04-25 |
EP0283725A2 (en) | 1988-09-28 |
DE3855264D1 (de) | 1996-06-13 |
US4860316A (en) | 1989-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880010589A (ko) | 멀티 레벨 진폭 변ㆍ복조 통신방식 | |
KR950704875A (ko) | 코드 분할 다중 접속 송신기 및 수신기 | |
US5157693A (en) | Digital modulation circuit | |
US5268647A (en) | Method and arrangement of coherently demodulating PSK signals using a feedback loop including a filter bank | |
EP1848170A2 (en) | Method of transmitting orthogonal frequency division multiplexing signal and receiver thereof | |
US5936997A (en) | Spread spectrum communication method | |
EP0828366A3 (en) | Carrier recovery in a QAM receiver | |
US5225795A (en) | Digital quadrature modulator | |
EP0415406A2 (en) | Multilevel quadrature amplitude demodulator capable of compensating for a quadrature phase deviation of a carrier signal pair | |
US4674105A (en) | Digital signal processor | |
US5661757A (en) | Radio-card communication system | |
US5363410A (en) | Modulation circuit for a digital radio communications apparatus using a phase shifted DQPSK modulation system | |
AU2830100A (en) | Transmitting device and method, and providing medium | |
USRE38932E1 (en) | Digital demodulator | |
JP2003198648A (ja) | 位相偏移変調方式の変調器 | |
KR100207594B1 (ko) | 자동부호화 4분 위상천이 변조방법 및 장치 | |
EP0151394B1 (en) | Demodulator for ditital fm signals | |
GB1594320A (en) | Method and device for measuring the difference in envelope delay at the extreme frequences of channel passband in a data transmission system | |
US6239666B1 (en) | Uniform amplitude modulator | |
US5666386A (en) | Digital demodulating apparatus capable of selecting proper sampling clock for data transmission speed | |
US6100755A (en) | Phase decision circuit | |
JPH0368586B2 (ko) | ||
JPS64845A (en) | Communication system for multilevel amplitude modulating and demodulating system | |
EP0801495A3 (en) | Data transmission apparatus | |
US4777453A (en) | Quadrature amplitude modulator using switched capacitor filter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19950809 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |