KR910005484Y1 - 평판 표시장치의 화면 스크롤 회로 - Google Patents

평판 표시장치의 화면 스크롤 회로 Download PDF

Info

Publication number
KR910005484Y1
KR910005484Y1 KR2019880020487U KR880020487U KR910005484Y1 KR 910005484 Y1 KR910005484 Y1 KR 910005484Y1 KR 2019880020487 U KR2019880020487 U KR 2019880020487U KR 880020487 U KR880020487 U KR 880020487U KR 910005484 Y1 KR910005484 Y1 KR 910005484Y1
Authority
KR
South Korea
Prior art keywords
shift
shift register
screen
demultiplexer
flat panel
Prior art date
Application number
KR2019880020487U
Other languages
English (en)
Other versions
KR900012995U (ko
Inventor
최종찬
Original Assignee
삼성전관 주식회사
김정배
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전관 주식회사, 김정배 filed Critical 삼성전관 주식회사
Priority to KR2019880020487U priority Critical patent/KR910005484Y1/ko
Publication of KR900012995U publication Critical patent/KR900012995U/ko
Application granted granted Critical
Publication of KR910005484Y1 publication Critical patent/KR910005484Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/34Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators for rolling or scrolling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

내용 없음.

Description

평판 표시장치의 화면 스크롤 회로
제 1 도는 일반 커먼 드라이브의 블럭도.
제 2 도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 쉬프트레지스터 11 : 디멀티플렉서
20 : 레벨쉬프터 30 : 레벨드라이버
a1-a2m : 오아게이트 b1-b2m : 쉬프트레지스터
본 고안은 LCD(Liquid Crystal Display) 평판 표시장치에서 모듈(Module) 자체로 화면 스크롤(Scroll)을 구현하기 위한 집적회로에 관한 것으로, 상세하게는 대형 그래픽 모드를 소형 그래픽 모드에서 사용할 때 화면의 위치선정을 실현하기 위한 평판 표시장치의 화면 스크롤 회로에 관한 것이다.
LCD 평판 표시장치에서 화면 스크롤을 구현하기 위한 커먼드라이버(Common Driver)는 제 1 도에 도시한 바와 같이 그 기능상 크게 3가지의 블럭으로 구성된다.
상기 세기능 블럭은 클럭 펄스(CP)와 스타트 펄스(Start Pulse)를 받아 동작하는 K 비트(Bit) 양방향 쉬프트 레지스터(10)와, 상기 레지스터(10)의 출력 신호를 받아 수평 및 수직레벨을 조절해주는 K 비트 레벨쉬프터(20)와, 상기 쉬프터(20)의 출력신호를 받아 출력채널의 포지션을 결정해주는 K 비트 4레벨 드라이버(30)로 구성되며, 특히 상기 쉬프트 레지스터(10)는 K 레벨의 출력을 순차적으로 쉬프트(Shift) 시켜주는 기능을 수행한다.
여기서 커먼 드라이버란, 평판 표시장치의 수평(X)와 수직(Y) 라인의 행렬 조합으로 전극 구성이 되어 있으며 이때 수평라인 드라이버를 커먼용, 수직라인 드라이버를 세그먼트용 드라이버라고 한다.
이와 같은 커먼 드라이버의 종래 구성에서는 화면 스크롤을 시스템의 컨트롤 파트에서 수행하여 왔는데, 여기에서 대형 그래픽 모듈을 소형 그래픽 모드에서 사용할 때 이를 제어하기 위한 컨트롤 파트를 포함한 부가회로를 덧붙여 사용하였으므로 소형 LCD 표시장치에서는 적합하지 못한점이 있었다.
따라서 본 고안은 소형 LCD 평판 표시장치에 알맞는 커먼드라이버 집적회로를 구현함에 그 목적이 있는 것으로, 대형 그래픽 모듈을 소형 그래픽 모드로 사용하고자 할 때 모듈내에서의 간단한 조작이나 신호 제어로써 가능케 하며, 화면 스크롤시에도 부가적인 회로없이 이를 수행할 수 있도록 함에 주된 목적이 있는 것이다.
상기한 목적을 실현하기 위한 수단으로 본 고안은 K 비트 양방향성 쉬프트 레지스터 내에 1×2m의 디멀티플렉서와, 2m개의 양방향성 쉬프트 레지스터를 구성하여 그 출력을 K 비트 레벨 쉬프터로 인가되도록 함을 특징으로 한 것이다.
이하 첨부된 제 2 도에 의하여 본 고안을 설명하면 다음과 같다.
제 2 도에서 스타트 펄스(SP)는 1×2m디멀티플렉서(11)에 인가됨과 동시에 양방향성 쉬프트 레지스터(b1-b2m)에 리세트(Reset) 신호로 인가되도록 연결하고, 상기 디멀티플렉서(11)는 출력채널의 포지션을 조절하는 신호(A1-Am)를 제어신호로 입력받도록 하고, 동시에 스타트 포인트 컨트롤 출력신호(Q1-Q2m)를 오아게이트(a1-a2m)의 일측에 연결하되 상기 오아게이트의 타측에는 전(前)쉬프트 레지스터[b1-(b2n-1)]의 출력을 연결하며, 오아게이트의 출력은 상기 쉬프트 레지스터(b1-b2m)의 입력단(I1-I2m)에 연결하며, 상기 쉬프트 레지스터(b1-b2m)의 출력은 레벨쉬프터(20)에 연결하여 구성한다.
이하 이들의 동작 및 작용효과를 설명한다.
제 2 도에서 스타트 펄스(SP)가 디멀티 플렉서(11)와 쉬프트 레지스터(b1-b2m)에 인가되면 상기 쉬프트 레지스터는 모두 리세트되어 초기화된다.
그리고 상기 디멀티 플렉서(11)는 출력(Q1-Q2m)채널의 포지션을 결정하는 제어신호(A1-Am)에 의하여 출력단이 결정되며 이 출력단에 의해 선택된 신호가 오아게이트(a1-a2m)를 통하여 K 비트의 양방향성 쉬프트 레지스터(b1-b2m)에 인가된다.
이와 같은 입력신호가 가해진 이후부터 상기 레지스터는 정상적인 기능을 수행하게 된다.
즉, 최초의 레지스터(b1)는 출력(Q1)을 상기 오아게이트(a1)를 통하여 레지스터(b2)의 입력(I2)에 인가하고, 상기 레지스터(b2)의 출력(Q2)은 오아게이트(a2)를 통하여 레지스터(b3)의 입력(I3)에 인가되는 동작으로 쉬프트 기능을 수행하여 레지스터(b2m-1)의 출력은 오아게이트(a2m)를 통하여 마지막 레지스터(b2m)의 입력에 인가되어 쉬프트 동작을 행한다.
이러한 쉬프팅 동작에 의하여 상기 레지스터(b1-b2m)의 출력은 K 비트 레벨쉬프트(20)와 4레벨 드라이버(30)를 통하여 LCD 평판 표시장치의 화면에 입력되며, 이때 하면은 하단부로 다운(Down)되면서 스크롤 디스플레이된다.
여기서 화면의 스크롤의 폭이나 화면의 위치를 좀 더 세밀한 표지션에 설정하고자 하면 상기 1×2m디멀티플렉서(11)의 제어출력단자(Q1-Q2m)의 수를 증가시킴으로써 쉬프트 블럭을 더 많은수로 쪼갤 수 있으므로 화면의 화질이 향상될 수 있는 것이다.
이상에서 설명한 바와 같이 본 고안에 의하면 LCD 평판 표시장치의 디스플레이 모드를 다양하게 설정할 수 있으며 디멀티 플렉서의 제어 출력단자를 조정함으로써 쉬프트 블럭을 많은 수로 쪼개어 사용이 가능하므로 용량에 따른 상호 호환성을 기할 수 있는 효과가 있는 것이다.

Claims (1)

  1. K 비트의 쉬프트레지스터(10)와 레벨쉬프트(20) 및 레벨드라이버(30)로 구성된 평판표시장치의 커먼용 집적회로에 있어서, 상기 쉬프트레지스터(10)내에 스타트펄스와 출력채널의 포지션을 조절하는 제어신호(A1-Am)를 받아서 다수의 쉬프트 블럭을 위한 출력 제어신호(Q1-Q2m)를 발생하는 디멀티플렉서(11)와, 상기 디멀티플렉서(11)와 전(前)쉬프트레지스터의 출력신호를 받아 쉬프트레지스터(b2-b2m)에 인가하는 오아게이트(a1-a2m)와, 상기 쉬프트레지스터(b1-b2m)로 구성하여 화면의 스크롤 폭이나 화면의 위치를 세밀한 포지션에 설정할 수 있도록 한 것을 특징으로 하는 평판 표시장치의 화면 스크롤 회로.
KR2019880020487U 1988-12-12 1988-12-12 평판 표시장치의 화면 스크롤 회로 KR910005484Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880020487U KR910005484Y1 (ko) 1988-12-12 1988-12-12 평판 표시장치의 화면 스크롤 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880020487U KR910005484Y1 (ko) 1988-12-12 1988-12-12 평판 표시장치의 화면 스크롤 회로

Publications (2)

Publication Number Publication Date
KR900012995U KR900012995U (ko) 1990-07-04
KR910005484Y1 true KR910005484Y1 (ko) 1991-07-27

Family

ID=19282066

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880020487U KR910005484Y1 (ko) 1988-12-12 1988-12-12 평판 표시장치의 화면 스크롤 회로

Country Status (1)

Country Link
KR (1) KR910005484Y1 (ko)

Also Published As

Publication number Publication date
KR900012995U (ko) 1990-07-04

Similar Documents

Publication Publication Date Title
JP4191408B2 (ja) 液晶表示装置
US5748175A (en) LCD driving apparatus allowing for multiple aspect resolution
KR100301545B1 (ko) 액티브 매트릭스형 액정 표시 장치용 구동 회로
KR920008662A (ko) 액정 표시 장치
US5657041A (en) Method for driving a matrix liquid crystal display panel with reduced cross-talk and improved brightness ratio
KR870009250A (ko) 디스플레이 패널용 인터페이스
US4812837A (en) LC display device with both positive and negative image display modes
KR910005484Y1 (ko) 평판 표시장치의 화면 스크롤 회로
JPH05303362A (ja) 表示装置
JP3290494B2 (ja) 相転移型液晶書込み装置
KR100862122B1 (ko) 주사 신호선 구동 장치, 액정 표시 장치, 및 액정 표시방법
JP2000137459A (ja) 集積回路装置およびそれを用いた液晶表示装置
KR880006638A (ko) 평면표시장치
KR960014486B1 (ko) 액정 프로젝터
JP3163404B2 (ja) スクロール機能付液晶表示装置
KR100223804B1 (ko) 액정 표시 소자의 구동 장치
KR890006223Y1 (ko) 시프트 레지스터를 이용한 정역 표시회로
JP2663882B2 (ja) アクティブマトリクス型液晶用の画像データライン駆動回路
KR970007421A (ko) 액정표시소자의 드라이버 아이씨(ic) 구조
KR920006742B1 (ko) 전자기기용 액정표시기 구동 시스템
KR920003728B1 (ko) 삼각배열 및 모자이크 배열의 칼라필터 선택방법 및 회로
KR100698241B1 (ko) 액정표시장치의 구동방법
KR100198667B1 (ko) 액정 표시 소자의 구동 장치
KR930002471Y1 (ko) 패널행 구동장치
KR0169363B1 (ko) 2포트 소스 드라이버 집적회로 구동을 위한 주파수 2분주 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000701

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee