KR100198667B1 - 액정 표시 소자의 구동 장치 - Google Patents

액정 표시 소자의 구동 장치 Download PDF

Info

Publication number
KR100198667B1
KR100198667B1 KR1019960061911A KR19960061911A KR100198667B1 KR 100198667 B1 KR100198667 B1 KR 100198667B1 KR 1019960061911 A KR1019960061911 A KR 1019960061911A KR 19960061911 A KR19960061911 A KR 19960061911A KR 100198667 B1 KR100198667 B1 KR 100198667B1
Authority
KR
South Korea
Prior art keywords
signal
output
signals
shift register
unit
Prior art date
Application number
KR1019960061911A
Other languages
English (en)
Other versions
KR19980043930A (ko
Inventor
김언영
Original Assignee
구본준
엘지반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 엘지반도체주식회사 filed Critical 구본준
Priority to KR1019960061911A priority Critical patent/KR100198667B1/ko
Publication of KR19980043930A publication Critical patent/KR19980043930A/ko
Application granted granted Critical
Publication of KR100198667B1 publication Critical patent/KR100198667B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시 장치에 관한 것으로, 특히 소오스 드라이버 IC의 구조를 달리하여 회로의 구성을 단수화한 액정 표시 소자의 구동장치에 관한것이다.
이와 같은 본 발명의 구동장치는 인에이블 신호(Q1, Q2) 및 데이터의 시프트 방향에 관한 신호(UP, UPB)를 입력으로 하여 시프트 신호를 출력하는 제 1,2 시프트 레지스터부와, 상기 인에이블 신호를 받아 리셋 신호를 발생하는 리셋 신호 발생부와, 상기 리셋 발생부의 반전된 리셋 신호를 입력으로 하여 카운트 클럭 신호를 발생하는 클럭 신호 발생부와, 상기 클럭 신호 발생부의 카운트 클릭에 동기되어 상기 제 1 시프트 레지스터부와 제 2 시프트 레지스터부가 한 번씩 인에이블 되어 동작할 때마다 카운트 동작을 하는 카운터와, 상기 제 1,2 시프트 레지스터부에서 출력되는 시프트 신호(LD1-1, LD1-2) 및 상기의 카운터에서 출력되는 6비트의 카운트 신호를 제어 신호로 하여 데이터 래치 신호들을 출력하는 MUX부와, 상기의 데이터 래치 신호 및 인에이블 신호(LD2, LD2B)에 의해 R,G,B 의 영상 데이터를 래치하여 출력하는 데이터 래치 출력부를 포함하여 소오스 드라이버 IC가 구성된다.

Description

액정 표시 소자의 구동 장치
본 발명은 액정 표시 장치에 관한 것으로, 특히 소오스 드라이버 IC의 구조를 달리하여 회로의 구성을 단순화한 액정 표시 소자의 구동 장치에 관한 것이다.
일반적으로 LCD 모듈은 직접 영상을 디스플레이하는 액정 패널과, 상기의 액정 패널에 영상 신호를 인가하기 위한 구동부로 크게 구성된다.
구동부는 영상 데이터 및 컨트롤 신호를 입력받아 상기 액정 패널에 구동신호를 인가하는 동작에서 시스템을 제어하는 제어 수단과, 상기 제어 수단의 제어에 의해 액정 패널의 각화소를 라인 단위로 구동하는 복수개의 게이트 드라이버와, 그리고 제어 수단의 데이터 신호를 인가받아 액정 패널의 각 화소를 칼럼 단위로 구동하는 복수개의 소오스 드라이버 등을 포함하여 구성된다.
이하, 첨부된 도면을 참고하여 종래 기술의 액정 표시 소자의 구동 장치에 관하여 설명하면 다음과 같다.
제1도는 종래 기술의 액정 표시 소자의 구동 장치의 구성 블록도이다.
제1도는 소오스 드라이버 IC의 내부의 구성을 나타낸 것으로 영상 데이터를 좌우로 시프트하여 액정 패널의 각화소를 구동하는 블록을 나타낸 것이다.
먼저, 제 1 인에이블 신호 발생부(3)의 인에이블 신호(Q1, Q2)에 의해 영상 데이터를 시프트 출력하는 80개(소오스 드라이버 IC의 채널이 240개인 경우)의 시프트 레지스터 블록(1)과, 상기 시프트 레지스터 블록(1)의 시프트 신호(LD1, LD1B)및 제 2 인에이블 신호 발생부(4)의 인에이블 신호(LD2, LD2B)에 의해 R,G,B의 영상 데이터를 두번 래치하여 출력하는 복수개의 데이터 래치 출력부(2)로 크게 구성된다.
상기의 데이터 래치 출력부(2)는 상기의 시프트 레지스터 블록(1)에 대응하여 구성된다.
그리고 소오스 드라이버 IC를 포함하는 액정 표시 장치의 구동부의 제어 수단에서 입력되는 데이터를 어느 방향(좌↔우)으로 시프트 할 것인가를 선택하는 신호(UP, UPB)와 클럭신호(C, CB)가 상기의 시프트 레지스터 블록(1)으로 입력된다.
상기와 같은 구성을 갖는 종래 기술의 소오스 드라이버 IC는 내부에서 데이터를 시프트시키는 시프트 레지스터 블록(1)이 240채널일 경우에 80개가 구성되고, 각각의 시프트 레지스터에 의해 구동되는 80개의 데이터 래치 출력부(2)가 그에 대응하여 구성된다.
이때, 영상 데이터(R,G,B)는 각각 7비트[6:0]로 구성되고 데이터 래치 출력부(2)는 R[6:0],G[6:0],B[6:0]의 영상 데이터를 받아 대응되는 시프트 레지스터에서 출력되는 LD1, LD1B의 신호에 의해 데이터를 래치한다.
이와 같은 종래 기술의 액정 표시 장치의 구동 장치는 그 구성에 있어서 시프트 레지스터와 데이터 래치 출력부가 각각 1:1로 대응하여 구성되어 회로의 구성이 복잡하다.
그러므로 회로 설계, 제조 공정 등의 측면에서 매우 불리한다.
본 발명은 상기와 같은 종래 기술의 액정 표시 장치의 문제점을 해결하기 위하여 안출한 것으로, 소오스 드라이버 IC의 구조를 달리하여 회로의 구성을 단순화한 액정 표시 소자의 구동 장치를 제공하는데 그 목적이 있다.
제1도는 종래 기술의 액정 표시 소자의 구동 장치의 구성 블록도.
제2도는 본 발명에 따른 액정 표시 소자의 구동 장치의 구성 블록도.
제3도는 본 발명에 따른 카운터의 상세 구성도.
제4도는 본 발명에 따른 카운터의 동작 파형도.
제5도는 본 발명에 따른 MUX의 상세 구성도.
* 도면의 주요부분에 대한 부호의 설명
21 : 데이터 래치 출력부 22 : MUX 부
23 : 리셋 신호 발생부 24 : 제 1 시프트 레지스터부
25 : 제 2 시프트 레지스터부 26 : 클럭 신호 발생부
27 : 카운터 28 : F/F 부
29 : Up-Down 결정부 30 : Up신호 논리 연산부
31 : Down신호 논리 연산부 32 : 카운트 신호 출력부
33 : Up-Down 신호 선택 출력부 34 : 트랜스미션 게이트 어레이
회로의 구성을 단순화하는데 적당하도록 한 본 발명의 액정 표시 장치의 구동 장치는 인에이블 신호(Q1, Q2) 및 데이터의 시프트 방향에 관한 신호(UP, UPB)를 입력으로 하여 시프트 신호(LD1-1)를 출력하는 제 1 시프트 레지스터부와, 상기 제 1 시프트 레지스터부에서 출력되는 인에이블 신호 및 데이터의 시프트 방향에 관한 신호(UP, UPB)를 입력으로 하여 시프트 신호(LD1-2)를 출력하는 제 2 시프트 레지스터부와, 상기 인에이블 신호를 받아 리셋 신호를 발생하는 리셋 신호 발생부와, 상기 리셋 신호 발생부의 반전된 리셋 신호를 입력으로 하여 카운트 클럭 신호를 발생하는 클럭 신호 발생부의 카운트 클럭에 동기되어 상기 제 1 시프트 레지스터부와 제 2 시프트 레지스터부가 한 번씩 인에이블되어 동작할 때마다 카운트 동작을 하는 카운터와, 상기 제 1,2 시프트 레지스터부에서 출력되는 시프트 신호(LD1-1, LD1-2) 및 상기의 카운터에서 출력되는 6비트의 카운트 신호를 제어 신호로 하여 데이터 레치 신호들을 출력하는 MUX부와, 상기의 데이터 래치신호 및 인에이블 신호(LD2, LD2B)에 의해 R,G,B의 의 영상 데이터를 래치하여 출력하는 데이터 래치 출력부를 포함하여 소오스 드라이버 IC가 구성되는 것을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명의 액정 표시 장치의 구동 장치에 관하여 상세히 설명하면 다음과 같다.
제2도는 본 발명에 따른 액정 표시 소자의 구동 장치의 구성 블록도이다.
본 발명의 액정 표시 소자의 구동 장치는 R,G,B의 영상 데이터를 시프트 출력하는 시프트 레지스터 블록의 수를 줄인 것으로 그 구성은 다음과 같다.
본 발명의 소오스 드라이버 IC의 데이터 시프트 블록은 크게 2개의 시프트 레지스터 블록, 카운터 블록, MUX블록으로 구성된다.
그리고 상기의 카운터 블록을 구동하기 위한 클럭 신호 발생부 그리고 리셋 신호 발생부 등으로 구성된다.
그 상세 구성은 다음과 같다.
인에이블 신호(Q1, Q2)에 의해 구동부의 제어 수단에 서 출력되는 클럭 신호(C, CB) 및 데이터의 시프트 방향(좌↔우)에 관한 신호(UP, UPB)를 입력으로 하여 시프트 신호(LD1-1)를 출력하는 제 1 시프트 레지스터부(24)와, 인에이블 신호(Q1, Q2)에 의해 구동부의 제어 수단에서 출력되는 클럭 신호(C, CB) 및 데이터의 시프트 방향(좌↔우)에 관한 신호(UP, UPB)를 입력으로 하여 시프트 신호(LD1-2)를 출력하는 제 2 시프트 레지스터부(25)와, 상기 인에이블 신호에 의해 리셋되고 상기의 클럭 신호에 의해 리셋 신호를 발생하는 리셋 신호 발생부(23)와, 상기 리렐 신호 발생부(23)의 반전된 리셋 신호와 상기의 클럭 신호를 입력으로 하여 카운트에 사용되는 클럭 신호를 발생한는 클럭 신호 발생부(26)와, 상기 클럭 신호 발생부(26)의 클럭을 시스템 클럭으로 하여 상기 제 1 시프트 레지스터부(24)와 제 2 시프트 레지스터부(25)가 한 번씩 인에이블 되어 동작할 때마다 카운트 동작을 하는 카운터(27)와, 상기 제 1,2 시프트 레지스터부(24)(25)에서 출력되는 시프트 신호(LD1-1, LD1-2) 및 상기의 카운터(27)에서 출력되는 6비트의 카운트 신호를 제어 신호로 하여 복수개의 (본 발명의 실시예에서는 64개의 출력 포트를 갖는 MUX를 사용하여 회로를 구성하였으나 실제로 40개의 출력 포트만을 사용한다.) 데이터 래치 신호를 출력하는 MUX부(22)와, 구동부의 제어수단에서 출력되는 데이터[6:0]를 각각의 입력으로 하여 상기의 데이터 래치 신호 및 인에이블 신호(LD2, LD2B)에 의해 R,G,B의 영상 데이터를 두 번 래치하여 출력하는 데이터 래치 출력부(21)를 포함하여 구성된다.
상기와 같이 구성된 소오스 드라이버 IC에서 카운터 블록의 구성은 다음과 같다.
제3도는 본 발명에 따른 카운터의 상세 구성도이다.
상기의 제 1 시프트 레지스터부(24)와 제 2 시프트 레지스터부(25)가 인에이블되어 한번씩 동작할 때마다 카운트를 하는 카운터는 리셋 신호 발생부(23)의 리셋 신호와 클럭 신호 발생부(26)의 클럭 신호 그리고 구동부 제어 수단에서 출력되는 좌↔우 시프트에 관한 신호(Up-Down)들에 의해 상기의 제 1,2 시프트 레지스터(24,25)가 한 번씩 인에이블되어 동작 할 때마다 카운트를 하는 F/F부(플립 플롭부)(28)와, 상기의 Up-Down신호 그리고 상기 F/F부(28)의 카운트 신호에 의해 영상 데이터를 Up 또는 Down시킬 것인가를 결정하는 Up-Down 결정부(29)와, 상기 Up-Down 결정부(29)에서 결정되어 출력되는 Down신호를 논리 연산하여 출력하는 Up신호 논리 연산부(30)와, 상기 Up-Down 결정부(29)에서 결정되어 출력되는 Down신호를 논리 연산하여 출력하는 Down신호 논리 연산부(31),와 트랜스미션 게이트들로 이루어져 Up-Down결정부(29)에서 출력되는 Up신호 Down신호를 입력으로 하여 카운트 신호(S1-1, S2-1, S3-1, S4-1, S5-1, S6-1)를 출력하는 카운트 신호 출력부(32)와, 상기의 Up신호 논리 연산부(30)와 Down신호 논리 연산부(31)의 Up신호와 Down신호의 어느 하나를 구동부의 제어 수단에서 입력되는 Up신호와 반전된 Up신호에 의해 상기의 F/F부(28)로 출력하는 Up-Down신호 선택 출력부(33)로 구성된다.
상기와 같이 구성된 카운터(27)의 동작 파형은 제4도에서와 같다.
그리고 본 발명의 구동장치에서 MUX부(22)의 구성은 다음과 같다.
제5도는 본 발명에 따른 MUX의 상세 구성도 이다.
MUX부(22)는 각각의 신호를 선택적으로 출력하는 복수개의 트랜스미션 게이트들로 구성된다.
먼저, 상기의 카운터(27)에서 출력되는 S1-1와 반전된 S1-1에 의해 제 1 시프트 레지스터부(24)의 출력신호(LD1-1) 또는 제 2 시프트 레지스터부(25)의 출력 신호(LD1-2)를 선택적으로 출력하는 두 개의 트랜스미션 게이트로 이루어진 제 1 트랜스미션 게이트 어레이(34a)와, 상기 제 1 트랜스미션 게이트 어레이(34a)에서 출력되는 신호들을 카운터(27)에서 출력되는 S2-1와 반전된 S2-1에 의해 선택적으로 출력하는 4개의 트랜스미션 게이트들로 이루어진 제 2 트랜스미션 게이트 어레이(34b)와, 상기 제 2 트랜스미션 게이트 어레이(34b)에서 출력되는 신호들을 카운터(27)에서 출력되는 S3-1와 반전된 S3-1에 의해 선택적으로 출력하는 8개의 트랜스미션 게이트들로 이루어진 제 3 트랜스미션 게이트 어레이(34c)와, 상기 제 3 트랜스미션 게이트 어레이(34c)에서 출력되는 신호들을 카운터(27)에서 출력되는 S4-1와 반전된 S4-1에 의해 선택적으로 출력하는 16개의 트랜스미션 게이트들로 이루어진 제 4 트랜스미션 게이트 어레이(34d)와, 상기 제 4 트랜스미션 게이트 어레이(34d)에서 출력되는 신호들을 카운터(27)에서 출력되는 S5-1와 반전된 S5-1에 의해 선택적으로 출력하는 32개의 트랜스미션 게이트들로 이루어진 제 5 트랜스미션 게이트 어레이(34e)와, 상기 제 5 트랜스미션 게이트 어레이(34e)에서 출력되는 신호들을 S6-1와 반전된 S6-1에 의해 선택적으로 출력하는 64개의 트랜스미션 게이트들로 이루어진 제 6 트랜스미션 게이트 어레이(34f)로 구성된다.
상기와 같이 구성된 본 발명의 소오스 드라이버 IC는 구동부의 제어 수단에서 출력되는 Up신호가 제 1 시프트 레지스터부(24)와 제 2 시프트 레지스터부(25)에 입력되는 인에이블 신호를 Q1으로 사용할 것인가 또는 Q2로 사용할 것인지를 결정하게 된다.
예를 들어 Up신호가 1일 경우에는 Q1신호가 제 1 시프트 레지스터부(24)를 거쳐 제 2 시프트 레지스터부(25)로 입력된다.
그리고 제 2 시프트 레지스터부(25)에서 발생되는 Q신호는 카운터(27)에서 출력되는 피드백 신호(Feedback signal)와 두 개의 OR게이트를 거쳐 다시 제 1 시프트 레지스터부(24)로 입력된다.
이때, 카운터(27)는 제 1 시프트 레지스터부(24)에서 제 2 시프트 레지스터부(25)까지 Q1신호가 한 번 피드백될때마다 1을 증가시켜 카운트하게 된다.
그리고 상기의 리셋 신호 발생부(23)는 인에이블 신호가 입력된 후에 리셋 신호를 출력하여 상기의 제 1,2 시프트 레지스터부(24)(25)의 시프트 신호(LD1-1, LD1-2)의 출력 시점을 조정할 수 있다.
이와 같은 본 발명의 액정 포시 소자의 구동 장치는 시프트 레지스터 블록과 데이터 래치 출력부를 대응하여 구성하지 않고 카운터 및 MUX 등을 사용하여 상기의 데이터 래치 출력부를 구동하는 시프트 신호를 출력하는 회로를 구성하여 시프트 레지스터부의 개수를 줄여 회로 구성을 단순화하는 효과가 있다.
그리고 소오스 드라이버 IC의 부피를 줄일 수 있으므로 초경량화의 추세에 있는 노트북 등의 액정 표시 소자를 사용하는 장체에의 적용성을 높이는 효과가 있다.

Claims (8)

  1. 인에이블 신호(Q1, Q2) 및 데이터의 시프트 방향에 관한 신호(UP, UPB)를 입력으로 하여 시프트 신호(LD1-1)(LD1-2)를 각각 출력하는 제 1,2 시프트 레지스터부와, 상기 인에이블 신호를 받아 리셋 신호를 발생하는 리셋 신호 발생부와, 상기 리셋 신호 발생부의 반전된 리셋 신호를 입력으로 하여 카운트 클럭 신호를 발생하는 클럭 신호 발생부와, 상기 클럭 신호 발생부의 카운트 클럭에 동기되어 상기 제 1 시프트 레지스터부와 제 2 시프트 레지스터부가 한 번씩 인에이블 되어 동작할 때 마다 카운트 동작을 하는 카운터와, 상기 시프트 신호(LD1-1, LD1-2) 및 상기의 카운터에서 출력되는 카운트 신호를 제어 신호로 하여 데이터 래치 신호들을 출력하는 MUX부와, 상기의 데이터 래치 신호 및 인에이블 신호(LD2, LD2B)에 의해 R,G,B의 영상 데이터를 래치하여 출력하는 데이터 래치 출력부를 포함하여 소오스 드라이버 IC가 구성되는 것을 특징으로 하는 액정 표시 소자의 구동장치.
  2. 제1항에 있어서, 제 2 시프트 레지스터부는 데이터의 시프트 방향에 관한 신호(UP, UPB) 그리고 제 1 시프트 레지스터부에서 출력되는 Q신호를 입력으로 하여 시프트 신호를 출력하는 것을 특징으로 하는 액정 표시 소자의 구동장치.
  3. 제1항에 있어서, 카운터는 소오스 드라이버 IC의 채널이 240개일 경우에는 6비트의 카운트 신호를 출력하는 것을 특징으로 하는 액정 표시 소자의 구동 장치.
  4. 제1항에 있어서, 카운터는 제 1,2 시프트 레지스터가 한 번씩 인에이블 되어 동작 할 때마다 카운트를 하는 F/F부(플립 플롭부)와, 상기 F/F부의 카운트 신호에 의해 영상 데이트를 Up 또는 Down 시킬 것인가를 결정하는 Up-Down 결정부와, 상기 Up-Down 결정부에서 결정되어 출력되는 Down신호를 논리 연산하여 출력하는 Down신호 논리 연산부와, 상기 Up-Down 결정부에서 결정되어 출력되는 Down신호를 논리 연산하여 출력하는 Down신호 논리 연산부와, 트랜스미션 게이트들로 이루어져 Down신호결정부에서 출력되는 Up신호, Down신호를 입력으로 하여 카운트 신호(S1-1, S2-1, S3-1, S4-1, S5-1, S6-1)를 출력하는 카운트 신호 출력부와, 상기의 Up신호 논리 연산부와 Down 신호 논리 연산부의 Up신호와 Down신호의 어느 하나를 상기의 F/F부로 출력하는 Up-Down신호 선택 출력부로 구성되는 것을 특징으로 하는 액정 표시 소자의 구동 장치.
  5. 제4항에 있어서, F/F부는 리셋 신호 발생부의 리셋 신호와 클럭 신호 발생부의 클럭 신호 그리고 구동부 제어 수단에서 출력되는 좌↔우 시프트에 관한 신호(Up-Down)들 또는 그들 신호가 논리 연산되어진 신호들에 의해 제 1,2 시프트 레지스터가 한 번씩 인에이블되어 동작 할 때마다 카운트를 하는 것을 특징으로 하는 액정 표시 소자의 구동 장치.
  6. 제1항에 있어서, MUX부는 카운터에서 출력되는 카운트 신호와 반전된 카운트 신호에 의해 제 1 시프트 레지스터부의 출력 신호(LD1-1) 또는 제 2 시프트 레지스터부의 출력 신호(LD1-2)를 선택적으로 출력하는 복수개의 트랜스미션 게이트로 이루어진 트랜스미션 게이트 어레이들이 연속되어 구성되는 것을 특징으로 하는 액정 표시 소자의 구동장치.
  7. 제6항에 있어서, MUX부는 카운터에서 출력되는 S1-1와 반전된 반전된 S1-1에 의해 제 1 시프트 레지스터부의 출력 신호(LD1-1) 또는 제 2 시프트 레지스터부의 출력 신호(LD1-2)를 선택적으로 출력하는 2개의 트랜스미션 게이트로 이루어진 제 1 트랜스미션 게이트 어레이와, 상기 제 1 트랜스미션 게이트 어레이에서 출력되는 신호들을 카운터에서 출력되는 S2-1와 반전된 S2-1에 의해 선택적으로 출력하는 4개의 트랜스미션 게이트들로 이루어진 제 2 트랜스미션 게이트 어레이와, 상기 제 2 트랜스미션 게이트 어레이에서 출력되는 신호들을 카운터에서 출력되는 S3-1와 반전된 S3-1에 의해 선택적으로 출력하는 8개의 트랜스미션 게이트들로 이루어진 제 3 트랜스미션 게이트 어레이와, 상기 제 3 트랜스미션 게이트 어레이에서 출력되는 신호들을 카운터에서 출력되는 S4-1와 반전된 S4-1에 의해 선택적으로 출력하는 16개의 트랜스미션 게이트들로 이루어진 제 4 트랜스미션 게이트 어레이와, 상기 제 4 트랜스미션 게이트 어레이에서 출력되는 신호들을 카운터에서 출력되는 S5-1와 반전된 S5-1에 의해 선택적으로 출력하는 32개의 트랜스미션 게이트들로 이루어진 제 5 트랜스미션 게이트 어레이와, 상기 제 5 트랜스미션 게이트 어레이에서 출력되는 신호들을 카운터에서 출력되는 S6-1와 반전된 S6-1에 의해 선택적으로 출력하는 64개의 트랜스미션 게이트들로 이루어진 제 6 트랜스미션 게이트 어레이를 포함하여 구성되는 것을 특징으로 하는 액정 표시 소자의 구동 장치.
  8. 제7항에 있어서, 소오스 드라이버 IC가 240채널일 경우에는 MUX의 전체 출력 포트에서 40개만을 사용하여 하나의 출력 포트에서 출력되는 데이터 래치 신호에 의해 두 개의 데이터 래치 출력부를 구동하는 것을 특징으로 하는 액정 표시 소자의 구동 장치.
KR1019960061911A 1996-12-05 1996-12-05 액정 표시 소자의 구동 장치 KR100198667B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960061911A KR100198667B1 (ko) 1996-12-05 1996-12-05 액정 표시 소자의 구동 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960061911A KR100198667B1 (ko) 1996-12-05 1996-12-05 액정 표시 소자의 구동 장치

Publications (2)

Publication Number Publication Date
KR19980043930A KR19980043930A (ko) 1998-09-05
KR100198667B1 true KR100198667B1 (ko) 1999-06-15

Family

ID=19485882

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960061911A KR100198667B1 (ko) 1996-12-05 1996-12-05 액정 표시 소자의 구동 장치

Country Status (1)

Country Link
KR (1) KR100198667B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102286944B1 (ko) 2015-03-24 2021-08-09 삼성디스플레이 주식회사 표시 패널 구동 장치 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
KR19980043930A (ko) 1998-09-05

Similar Documents

Publication Publication Date Title
US5886679A (en) Driver circuit for driving liquid-crystal display
KR100470758B1 (ko) 입력 화소 데이터 재배열 회로를 구비한 액정 표시 유닛
US20050195141A1 (en) Liquid crystal display device and method for driving the same
KR100666896B1 (ko) 전기 광학 장치 및 전자 기기
KR100195276B1 (ko) 구동회로를 내장한 액정 표시장치 및 그 구동방법
KR950010752B1 (ko) 표시 구동 제어용 집적회로 및 표시 시스템
US6980187B2 (en) Display driver circuit and display panel including the same
US6177920B1 (en) Active matrix display with synchronous up/down counter and address decoder used to change the forward or backward direction of selecting the signal or scanning lines
KR100538295B1 (ko) 폴리 실리콘 액정표시장치 구동장치
US5132678A (en) Display device with time-multiplexed addressing of groups of rows of pixels
US5166670A (en) Column electrode driving circuit for a display apparatus
US20040164941A1 (en) LCD source driving circuit having reduced structure including multiplexing-latch circuits
TWI428877B (zh) 多模式源極驅動器及其適用之顯示裝置
KR100198667B1 (ko) 액정 표시 소자의 구동 장치
US5786800A (en) Display device
US7903102B2 (en) Display driving integrated circuit and method
US7583246B2 (en) Display driver, electro-optical device and drive method
EP0484164B1 (en) A row electrode driving circuit for a display apparatus
KR100551738B1 (ko) 액정표시장치의 구동회로
KR100239445B1 (ko) 디스플레이 소자의 데이터 구동 회로
KR101055193B1 (ko) 액정표시장치 및 이의 구동방법
US7643022B2 (en) Panel source driver circuits having common data demultiplexing and methods of controlling operations of the same
KR100433222B1 (ko) 데이터 전송장치 및 이를 이용한 액정표시장치
KR970050042A (ko) 박막 트랜지스터 액정 디스플레이 구동 회로
KR20060135385A (ko) 게이트 드라이버 및 이를 이용한 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130225

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20140218

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20150223

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20160219

Year of fee payment: 18

EXPY Expiration of term