KR910000797B1 - 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치 - Google Patents

내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치 Download PDF

Info

Publication number
KR910000797B1
KR910000797B1 KR1019860700597A KR860700597A KR910000797B1 KR 910000797 B1 KR910000797 B1 KR 910000797B1 KR 1019860700597 A KR1019860700597 A KR 1019860700597A KR 860700597 A KR860700597 A KR 860700597A KR 910000797 B1 KR910000797 B1 KR 910000797B1
Authority
KR
South Korea
Prior art keywords
radio
register
processor
control
communicating
Prior art date
Application number
KR1019860700597A
Other languages
English (en)
Other versions
KR880700555A (ko
Inventor
마크 버크 티모시
필딩 스미스 폴
리드 스코오맨 에릭
Original Assignee
모토로라 인코포레이티드
빈센트 죠셉 로너
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=24748872&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR910000797(B1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 모토로라 인코포레이티드, 빈센트 죠셉 로너 filed Critical 모토로라 인코포레이티드
Publication of KR880700555A publication Critical patent/KR880700555A/ko
Application granted granted Critical
Publication of KR910000797B1 publication Critical patent/KR910000797B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)
  • Toys (AREA)
  • Error Detection And Correction (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

내용 없음.

Description

[발명의 명칭]
내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치
[도면의 간단한 설명]
본 발명에 따른 부가적 목적, 특징 및 잇점은 기술되지 않은 실시예 대신에 첨부된 도면과 함께 아래 상세한 기술로부터 더욱 명백하게 이해될 수 있다.
제1도는 본 발명의 양호한 실시예에 의해 논리적 인간 공학 제어 및 연산자 유효 피드백에 따른 확실한 내부 레지스터 모델형, 어드레스 가능한 직력 버스된 이동식 라디오 구조를 설명한 블록도이다.
제2도는 각 보조 시스템 마이크로 컴퓨터를 나타내는 일반적인 내부 레지스터 모델형 구조를 설명한 블록도이다.
제3도는 본 발명에 따른 직렬 링크 통신 프로토콜을 도시한 것이다.
제4도는 본 발명의 양호한 실시예에 따른 레지스터 모델형 합성 라디오를 도시한 것이다.
제5도는 제4도의 합성 라디오에 대한 구동기의 루틴을 실시한 흐름도이다.
제6도는 본 발명의 양호한 실시예에 의한 다른 레지스터 모델형 합성 라디오를 도시한 것이다.
제7도는 제6도의 합성 라디오에 대한 구동기의 루틴을 실시한 흐름도이다.
제8도는 본 발명의 양호한 실시예에 따른 레지스터 모델 채널형 라디오를 도시한 것이다.
제9도는 제8도의 채널형 라디오에 대한 구동기의 루틴을 실시한 흐름도이다.
제10도는 본 발명에 따른 직렬 링크 플링 도표이다.
제11도는 완전히 구성되지 않은 종래 제어 헤드를 도시한 것이다.
제12도는 본 발명의 양호한 실시예에 따른 완성된 인간 공학 제어 헤드를 도시한 것이다.
[발명의 상세한 설명]
[관련 출원에 대한 크로스 레퍼렌스]
본 특허 출원은 동일자로 출원된 다음 특허출원과 연관이 되며, 본원에 참고로 포함되며, 그중 일부는 완전히 설명되어 있다 : 1984년 12월 21일자로 출원된 미합중국 특허출원 제684,641호의 직렬 링크 통신 프로토콜, 1984년 12월 21일자로 출원된 미합중국 특허출원 제684,999호의 레지스터 모델형 라디오 장치 사이의 통신방법, 1984년 12월 21일자로 출원된 미합중국 특허출원 제684,658호의 인간 공학 라디오 제어 유니트.
[발명의 분야]
본 발명은 라디오 설계 구조에 관한 것이다.
특히, 본 발명은 2웨이, 이동식 라디오 설계 구조에 관한 것이다.
[발명의 배경]
본 발명은, 매우 확고하게 설계된 라디오 구조의 문제점, 라디오 주변 소자 사이에서 복잡하고 불확실한 케이블링 상호 연결 및, 인간공학 설계에 대한 부족한 점으로부터 소용된다.
현행 이동식 라디오 제품은 각 선택물(option)이 기능상 서로 무관하지만, 명령(command) 및 제어를 위한 다른 것과 상호 의존하는 보조 시스템 제어 선택물 주변에서 설계된다. 따라서, 높은 상호 의존도에 따라, 전체 라디오 시스템은 소정의 각 보조 시스템을 설계하기에 앞서 계획되어야 한다. 통상적으로, 하나 또는 둘의 주 시스템 소자는 다른 보조 시스템에 대한 모든 명령 및 제어 오버헤드(overhead)를 오케스트레이팅(orchestrating)해야 한다. 라디오 시스템을 처음 설계할 시에 계획된 하드웨어, 명령 및 제어 구조로 라디오 구조는 한정된다. 후에 라디오 보조 시스템은 기본 구조가 이미 형성되었기 때문에 조절하기 어렵다. 따라서, 한번 설계된 라디오 시스템은 신규 보조 시스템, 특징 및 개량에 대해 편리하게 조정할 수 없었다.
더욱이, 현행 이동식 라디오는 종종 제어 헤드 패키지내에 배타적으로 위치되는 선택물 보조 시스템 중에서 아주 복잡한 상호 게이블링을 필요로 한다. 헤드 케이블링을 제어할 라디오는 또한 복잡하고, 비용이 많이 들며, 불확실하다. 각 스위치, 제어 또는 표시기는 이것이 제어할 보조 시스템 또는 선택물에 제각기 견고하게 배설된다. 완전히 구성된 이동식 라디오는 통상적으로 케이블링의 망대(birds-nest)를 포함한다. 예를 들면, 35개의 도체 케이블은 통상적으로 선택물을 전부 수용할 수 있다. 그래서, 이동식 라디오에 따른 각종 분야의 문제점은 케이블링의 결함 및 그에 결합된 제어 헤드 시스템의 연결자로 인해 발생되어 왔다.
다른 문제점은 제어 헤드 및 기본 라디오 사이의 종래의 병렬 링크에서 발생되어 왔으며, 또다른 문제점은 R. F. 링크에 관한 전체 이동식 라디오 시스템을 레지스터 모델한 것이다(미합중국 특허 제4481670호 및 미합중국 특허권 제402,682호, 미합중국 특허 제4590,473호). 그러나, 어느것도 모든 보조 시스템을 상호 연결한 링크를 내부적으로 직렬-버스하지 않았으며, 또한 신규 라디오 구조를 완성할 모든 장치를 내부적으로 레지스터-모델하지 않았다.
현행 제어 헤드 패킷은 하나 또는 그 이상의 보조 시스템 선택물이 구성될 시에 물리적으로 크게 되어, 전력 공급 및 일반적인 인터페이싱을 위한 여분 회로를 필요로 한다.
일반적으로 은밀히 식별된 다수의 스위치, 절력 소모, 은밀히 식별된 표시기 및, 잘못되었거나 실제하지 않는 연산자의 피드백 및 검색등으로 인해 인간 인터페이스는 불가능하다.
라디오가 다양한 통신 환경과 복잡한 데이터 제어 시스템내에서 작동하는 모드 선택 시스템은 상기 전류가 불변하고, 혼란스러우며, 복잡하기 때문에 기능상의 수용량에서 상당히 제한된다.
여기에 제안된 구조는 상기 다수 문제점을 해소하여, 구조화된 보조 시스템 인터페이스로 신장시키기 위한 방법을 제공한다. 더욱이, 제공될 개념(concept)은 대시 마운트(dash-monnt), 트렁크 마운트 및 원격 제어된 이동식 라디오 시스템등에 적용된다.
본 발명은 고유의 가용성 및 신장력을 갖도록 어드레스 가능한 "스마트(smart)"주변 라디오 보조 시스템을 구비한 기본 라디오 구조를 내부에서 레지스터 모델하고 직렬 버스 시킴으로써 문제점을 해소시킨다.
본 발명은 논리적 인간 공학 제어 및 연산자 유효 피드백을 확실한 내부 레지스터 모델형, 어드레스 가능한 직렬 버스된 이동식 라디오 구조에 제공함으로써 종래 기술 및 상기 기술 분야를 상당히 개량한 것이다.
[본 발명의 간단한 요약]
본 발명의 목적은 논리적 인간 공학 제어 및 연산자 유효 피드백을 확실한 내부 레지스터 모델형, 어드레스 가능한 직렬 버스된 이동식 라디오 구조에 제공하는 것이다. 본 발명의 다른 목적은 매우 유연하게 설계된 라디오 구조를 제공하는 것이다.
본 발명의 다른 목적은 각종 라디오 보조 시스템중의 명령 및 제어 프로세싱을 분배하여, 상당한 가용성 및 자율성을 상기 보조 시스템에 제공하는 것이다.
본 발명의 다른 목적은 라디오 주변 소자간의 케이블링 상호 연결을 간단하고 확실하게 하는 것이다.
본 발명의 또다른 목적은 각 기능적 보조 시스템과 다중 송신되는 "스마트" 제어 헤드를 이용하여, 각 보조시스템의 명령 및 제어에 필요한 연산자 입력, 출력 및 피드백을 용이하게 하는 데에 있다.
본 발명의 목적은 불필요한 잔여물의 제어 헤드 및 기능적 보조 시스템을 구비하지 않은 단일 이동식 시스템에 있어서의 각종 라디오, 기능, 특징 및 개량도를 가질 수 있는 라디오 시스템을 제공하는 것이다.
본 발명의 최종 목적은 논리적 인간 공학 시스템에 제어 및 연산자 유효 피드백을 제공하는 것이다.
본 발명의 궁극적인 목적은 논리적 인간 공학 제어 및 연산자 유효 피드백을 확실한 내부 레지스터 모델형, 어드레스 가능한 직렬 버스된 이동식 라디오 구조에 제공하는 것이다.
본 발명에 따르면, 프로세서의 가상적 상태를 모델하기 위해 어드레스 가능한 레지스터를 갖는 복수개의 레지스터 모델형 프로세서 어드레스 가능한 레지스터간에서 통신하기 위한 레지스터 모델형 프로세서를 상호 연결하는 직렬 버스 및, 정보를 상기 어드레스 가능한 레지스터로 패스하고 그로부터 패스하기 위한 통신 프로토콜을 포함한 레지스터 모델형 라디오 시스템이 제공되는데, 이러한 것에 의해, 라디오부의 가상적 상태는 제각기 어드레스 레지스터로부터나 그로 정보를 통신함으로써 결정되거나 변경된다. 상기 통신 프로토콜은 또한 순환 여분 검사 패킷과 같은, 어드레스, 동작코드, 선택 데이터 및, 에러 검출장치를 갖는 정보 패킷을 구비한다. 상기 동작코드는 원시적 동작코드의 그룹으로부터 리세트, 판독, 기록, 비트 세트, 비트 삭제, 긍정 응답 및, 네가티브 응답을 선택한다.
따라서, 논리적 인간 공학 제어 및 연산자 유효 피드백이 확실한 내부 레지스터 모델형, 어드레스 가능한 직렬 버스된 이동식 라디오 구조에 제공되어 있다.
이하, 첨부된 도면을 참조로 하여 본원 명세서를 더욱 상세히 설명하기로 한다.
[양호한 실시예의 설명]
제1도는 본 발명의 양호한 실시예에 의해 논리적 인간 공학 제어 및 연산자 유효 피드백에 따른 확실한 내부 레지스터 모델형, 어드레스 가능한 직렬 버스된 이동식 라디오 구조를 설명한 블록도이다.
제2도는 각 보조 시스템을 나타내는 일반적 내부 레지스터 모델형 구조를 설명한 블록도이다. 이러한 기본 구조는 불필요한 제어 헤드 및 기능적 보조 시스템을 구비하지 않은 단일 이동식 시스템에 있어서의 각종 라디오, 기능, 특징 및 개량의 다중도를 갖는 라디오 시스템 용량을 제공한다.
[일반적인 레지스터 모델]
제2도에 도시된 바와 같이, 라디오 시스템을 설계하는 일반적인 방법에는 라디오 주변부(즉, 코어 프로세서)(200)를 한세트의 한정되고 어드레스 가능한 레지스터(210)를 포함한 디지털 머신으로 간주하여 제공된다. 레지스터(210) 세트의 내용은 그때 라디오 장치(220)가 시간에 맞는 어떤 포인트에서도 장치(220), 주변부 또는 보조 시스템(200)의 가상 상태를 실행시키는 동작을 한정하는 데에 이용된다.
장치(220)를 제어하는 레지스터(210)의 내용을 조작하기 위하여, 소수 세트의 일반적인 원시적 명령어는 한정되어 있다. 대부분의 원시적 명령어는 어드레스된 레지스터(210)의 내용을 판독하거나 기록(개조)할 수 있다. 상기 원시적 명령어는 버스(230)를 통해 전송되어, 데이터가 주변부(200)내의 어드레스된 소정의 레지스터(240)로 기록되고, 그로부터 판독되며, 그에 관해 수정되거나 검사되게 한다. 장치(220), 주변부(200) 또는, 미래(future) 시스템(제1도)을 포함한 서로다른 주변부(200)의 각종 조합부에 가산되는 미래 기능적 개량부와는 무관하게, 원시적 명령어 세트 및 전송 포맷은 모든 주변부(200)에 대해 동일한 상태다.
각종 주변부(200)의 기능이 그의 레지스터 세트(210)의 내용에 의해 제어되고, 각 레지스터 내용(240)이 단일 명령어에 의해 어드레스될 수 있으므로, 유사한 원시적 기능(매크로)의 조합은 병렬인 신규 주요 주변부(200) 또는 장치(220) 기능을 실행시킬 수 있다. 이러한 특징은 주변부(200)내에 신규 명령어 동작 코드를 실제로 구현하지 않고 신규 "명령"에 응답하도록 주변부(200)에 능력을 제공한다. 원시적 명령어 세트는 주변부(200)의 호환성을 더욱 안정하게 촉진시킬 수 있다.
통상의 연결에 따른 형행 및 미래 시스템 선택물 및 명령/제어 보조 시스템을 구조화된 단일형 2웨이 이동식 라디오 시스템내로 집적하기 위한 개념적 구조는 또한 제1도에 기술되어 도시된다.
[일반적 설명]
제1도에 기술된 것은 파라미트식 데이터 전송 및 시스템 제어를 위한 통상의 직렬 연결(230)을 이용한 멀티 프로세서 시스템이다. 각 주요 시스템 선택물이나 기능은 "로컬(local)" 프로세서(110)(즉, 주변부(200))에 의해 제각기 실행되고, 직렬 데이터 링크(230)상의 시스템 인터페이스 된다.
복수개의 한정적 항목은 시스템의 4개의 기본소자, 특, 코어 프로세서(120), (140) 및 (200), 제어 프로세서(150), 로컬 프로세서(110) 및 연결 버스(230)를 기술하는 데에 이용된다. 최소 시스템은 코어 프로세서(200), 제어 프로세서(150) 및 버스(230)를 포함한다.
코어 프로세서(200)는 라디오(220)(제2도)에 직접 인터페이스하여, 특정 라디오와 연결된 많은 저 레벨 타스크(250)(제2도)를 수행한다. 상기 타스크는 합성기/소자 제어(130), 전송 전력 레벨 제어, 음성 무팅, 채널 주사 논리, 수신/전송 및 전송/수신 리퀀스 타이밍(260)(제2도), 보조 음성 신호표시 발생 및 검출, 하드웨어 진단등(250)(제2도)을 포함한다.
코어 프로세서(200)는 또한 관련된 각 타스크가 버스(230)상의 제어 프로세서(200) 또는 다른 로컬 프로세서(110)에 이용 가능할 경우 직렬 버스(230)에 인터페이스(270)(제2도)를 제공한다.
코어 프로세서(200)는 라디오 인터페이스를 명확히 한정하는 각종"구동기"(210/280)(제2도)를 간단히 조합한다. 이런 구동기는 제어 프로세서(150) 또는 로컬 프로세서(110)에 의해 제어되거나 계획된다. 이 구동기에 대한 인터페이스는 구동기(280)의 기능을 실행하는 데에 필요한 진입(entry) 및 유출 파라미터(240)를 한정하는 구조화된 맵(210)으로 구성된다.
일례로서, 라디오(200)의 주파수를 변화시키는 구동기를 고려해 보면, 한 라디오(200)는 24비트의 정보, 제어 및 타이밍 신호와, 갱생(refresh)을 필요로하는 주파수 합성기(130)를 포함하며, 다른 라디오(120)는 간단한 소자 선택 논리를 필요로하는 채널 소자를 포함한다.
제1라디오(200)용 구동기는 유일한 것이며, 다른 라디오(120)용 구동기보다 더 복잡하다. 하지만, 두 구동기는 시스템에 대한 인터페이스를 위한 "공통" 표준치를 갖고 있다. 즉, 구동기 파라미터(240)(제2도)는 시스템(100)내의 다른 프로세서에 의해 구동기(280)(제2도)를 이용할 수 있기에 충분한 표준치이다.
코어 프로세서(200)는 통합된 작동 시스템을 갖지 않고 라디오 하드웨어(220)(제2도)에 대해 인터페이스 가능할 만큼 간단하다. 제어 프로세서(150) 또는 로컬 프로세서(110)는 시스템(100) 제어에 필요한 논리를 제공한다.
제어 프로세서(150)(즉, 제어 헤드)는 인간 인터페이스를 시스템(100)에 제공하며, 모든 라디오 부품(120),(140) 및 (200)에 공동 이용된다. 이의 최초 기능은 데이터 및 제어 정보의 디스플레이(160) 및 키보드(170)진입을 제어하며, 또한 상태 정보를 사용자에게 제공하는 시스템 모니터 역할을 한다.
상기 제어 프로세서(150)는 또한 표준 형식의 시스템(100)내의 다른 프로세서(110)에 구동기(280)의 억세스를 제공하는 직렬 버스(230)에 인터페이스 한다. 제어 소자로서, 작동 시스템 논리를 코어 프로세서(120),(140) 및 (200)와 로컬 프로세서(110)에 제공한다.
주파수 정보와 같은 시스템(100)의 어느 및 모든 유일한 파라미터(280), 유니트 ID코드(290)(제2도), PL/DPL코드, 모드연결, 주사표등은 제어 프로세서(150)에 의해 모든 시스템 주변부(200), (110)등에 제공된다. 이는 시스템(100)의 "데이타 베이스"(280)를 제공하며, 버스(230)를 통해 정보를 전송한다. 이것은 영속성 코드 정보(290)(제2도)가 반드시 제어 프로세서(150)내에 존재한다는 것을 의미하지 않으며, 또한 모든 관련된 코드 정보가 상기 정보(290)(제2도)에 포함되거나 제어 프로세서(150)에 의해 수정된다는 것을 의미하지 않는다.
실시예는 코어 프로세서(200)내의 PL/DPL 구동기(280)에 의해 제공된다. PL 및 DPL에 대한 가능 시드(SEED)코드의 총 세트는 코드 프로세서 메모리(290)내에서 하드 프로그램될 수 있다. 이러한 데이터 베이스(210),(280) 및 (290)는 코드를 필요로 하는 다른 로컬 프로세서(110)로 버스(230)를 분배하기 위한 제어 프로세서(150)로 억세스 가능하며, 상기 로컬 프로세서(110)는 코드를 입수하도록 제어 프로세서(150)를 "통과"해야 한다. 제어 프로세서(150)는 또한 파라미트식 정보의 자체 데이터 베이스(280)를 포함한다.
제어 프로세서(150)의 키보드 시스템(170)은 일반적으로 간단한 모드 제어 시스템 및 정교한 데이터 진입 시스템을 조절하기에 충분하다. 여러 레벨의 진입모드는 키보드(170) 및 디스플레이(160)의 사용을 멀티플렉스할 수 있다. 간단한 모드 제어된 시스템은 모드 선택을 위한 키보드 키(170)의 1대 1맵핑(즉, 소위 "소프트"키)을 이용할 수 있다.
볼륨 및 스퀄치(squelch)은 아나로그 제어 기능은 디지털 형태로 키보드(170)로부터 제어되며, 코어 프로세서(120), (140) 및 (200)에 의해 아나로그 형태로 변환된다.
디스플레이 시스템(160)은 연산자 피드백에 따른 에러 제어 논리 및 사용자 프롬트(즉, 소위 메뉴) 논리를 갖는 영숫자 그래픽스를 포함한다. 디스플레이 시스템(160)은 제어 프로세서(150)에 의해 제어되며, 키보드(160) 진입 피드백과, 상태 및 모니터링 목적을 위한 시스템(100)의 다른 로컬 프로세서(110)로 버스(230)를 엑세스 가능하다.
로컬 프로세서(110)는 시스템(100)의 확장부 및 선택물(180)을 제공한다. 디지털 음성 저장, 전화 신호 표시, 다중 주파수 및 단일 주파수 트렁킹등과 같은 주요 통신 기능은 모든 로컬 프로세서 시스템(110)에서 수행된다.
로컬 프로세서(110)는 내부(190) 또는 외부(180)에 결합된 직렬 버스(230)을 통해 라디오 패키지(200)에 결합된다. 오디오, 검출기 및 변조기 회로(190)에 대한 인터페이스를 필요로하는 로컬 프로세서는 라디오 패키지(200)내에 위치된다. 그러나, 모든 제어 및 데이터는 직렬 버스(230)상에 통신된다.
모든 로컬 프로세서(110)는 모든 라디오 부품(110),(120),(140) 및 (200)과, 선택 보조 시스템(180 및 190)과 함께 이용되고 공통 구조화된 인터페이스를 갖고 있다. 이러한 접근법(approach)은 각 특정 라디오 구성을 위한 상기 주요 시스템의 재설계를 방지하며, 이것은 오늘날 이용되는 일반적인 접근법이다. 이는 시스템(100) "I/O 독립"을 형성한다.
직렬 버스(230)는 시스템(100)내의 모든 프로세서(110),(120),(140),(150),(180),(190) 및 (200)의 물리적 인터페이스를 제공한다. 이는 2-와이어 링크9신호 및 접지)로 구성되며 외부(180)뿐만 아니라 내부(190)를 라디오를 버스된다. 외부적으로 이용될 시에, 케이블은 트위스트된-페어, 시일드된-오디오 또는 광섬유이다. 링크는 또한 적외선, 초음파 또는 RF를 통해 원격된다.
제3도에 도시된 통신 프로토콜에는 발신 및 종착 어드렝싱, 제어, 데이터 및 에러 검출 코드를 포함한 동기 데이터 패킷에 대한 간단하 작동법이 명시되어 있다.
제어 프로세서(150), 코어프로세서(120),(140) 및 (200)와, 로컬 프로세서(110)는 시스템(100)의 비용을 줄이기 위하여 버스(230) 인처페이스에 필요한 모든 요구된 신호 표시를 실행한다.
[코어 프로세서]
제2도를 참고로 하면, 코어 프로세서(200)는 라디오 하드웨어 시스템(220) 및 직렬 버스(230)에 인터페이스를 제공한다. 이는 하드 웨어 구성에 일반적인 각종 구동기(280)를 구현함으로써 그렇게 할 수 있다.
[제어 구동기]
구동기(280)는 제어 프로세서(150) 및 로컬 프로세서(110)에 의해 발생된 명령의 "구동"에 필요한 필수적인 제어 소자를 정리한다. 이점에서, 구동기(280)는 둥글며, 버스(230)상의 모든 다른 소자로 억세스 가능하다.
각 구동기(280)는 구동기가 코어 프로세서(120),(140) 및 (200)중에서의 표준을 수행하는 기능에 유일한버스(230) 인터페이스 명세서를 포함한다. 실시예에는 이러한 접근법을 설명하고 있다.
라디오의 전류 수신 주파수 선택에 이용되는 구동기를 생각해 보면, 실시예는 유일한 세 개의 라디오 부품 및 그에 관련된 코어 프로세서(120),(140) 및 (200)에 의해 주파수 선택의 세 방법을 이용한다.
제4도를 참조하면, 제1라디오(200)는 주파수 선택을 위한 24비트의 원(Raw),데이타를 필요로 하는 합성기(130)를 포함한다. 데이터는 4비트의 양 방향성 데이터 버스(410) 및 3비트의 어드레스 버스(420)를 통해 병렬 방식으로 코어 프로세서(400)에 의해 제공된다. 코어 프로세서(400)는, 합성 시스템내에 포함된 6개의 어드레스 가능한 레지스터(210)(제1도)중의 하나를 선택하여 적절한 데이터롤 스트로빙(strobing)함으로써 합성기의 데이터를 판독하거나 기록한다.
새로운 데이터가 합성기(130)내에 기록된 후에, 코어 프로세서(400)는 상기 기록된 것을 검색하도록 레지스터 내용(210)을 판독할 수 있다. 기록 동작이 성공적인 경우, 명령은 완료한 것으로 간주된다. 기록이 성공적이 아닐 경우, 에러 상태는(230)을 통해 명령 발신기로 보고된다. 이러한 시스템은 코어 프로세서(400)에 의해 "갱생" 동작을 필요로하지 않는다.
제2도를 참조로 하면, 제1라디오(200)의 전류 수신 주파수를 선택할 구동기(280)는 두 진입 파라미터 및 한 유출 파라미터를 필요로하며, 진입 파라미터(240)는 수신 주파수 명칭(name)(예를 들어, RF-1, RF-2, RF-5등) 및, 명령을 발신하는 장치의 어드레스이다. 유출 파라미터는 (230)을 통해 명령을 발신하는 장치로 복귀되는 에러 제어 코드이다. 에러-0은 성공 동작을 표시하고, 에러-1은 고장 기록 동작을 표시하며, 에러2는 적당한 진입 파라미터 선택을 표시한다.
진입과 동시에, 구동기(280)는 주파수 명칭을 취해 주파수 코드 플러그(290)내에 저장된 이용 가능한 수신 주파수로 주파수 명칭을 크로스체크한다. 명칭이 유효할 경우, 구동기(280)는 코드플러그(290)로부터 24비트의 원 데이터를 수납하여, 수신 주파수를 변화시킨다. 명칭이 무효할 경우, 구동기(280)는 (230)을 통해 에러-2 파라미터(240)도 발신장치를 신호화 한다.
구동기(280)는 그때 수신 주파수 데이터를 합성기(130)에 기록할 과정을 통한다. 기록된 데이터는 그때 검색을 위해 판독한다. 기록이 성공적일 경우(적절히 적재된 데이터 및 로크된 합성기), 구동기 에러-0 파라미터로 발신기를 신호화 한다. 기록이 고장일 경우, 에러-1 파라미트는 신호화 된다.
어느 시기에, 합성기(130)가 로크에서 풀릴 경우, 코어 프로세서(400)는 (230)을 통해 에러-1 파라미터로 최종 발신 장치를 신호화 할 수 있다.
제1라디오(200)용 수신 주파수 구동기의 흐름도는 제5도에 도시된다.
제6도에 도시된 제2라디오(140)는 또한 주파수 선택을 위한 합성 시스템(130)을 포함한다. 제1라디오(200)와는 달리, 제2라디오(140)의 합성기(130)는 20비트의 원 데이터에 따라 연속 적재 작동을 필요로 하며, 코어 프로세서(400)가 합성기 레지스터 내용(210)을 판독치 못하게 한다. 확실한 목적을 위하여 코어 프로세서(400)는 합성기(130)를 주기적으로 갱생해야 한다.
제2라디오(140)의 코어 프로세서(400)는 표시된 바와 같은 표준 진입 및 유출 인터페이스를 제1라디오(200)에 제공하며, 또한 합성기(130)에 필요한 적당한 타이 및 및 제어를 제공한다. 이것은 직렬 클럭(620)과 개시/정지 비트등을 발생시키는 적당한 직렬 포맷내로의 데이터(610)의 어셈블리를 포함할 수 있다.
제2라디오(140)의 전류 수신 주파수를 선택 구동기(280)는 제1라디오(200)와 동일한 진입 및 유출 파라미터(210)(즉, 진입을 위한 주파수 명칭 및 발신 장치 어드레스와 유출을 위한 에러 제어 코드)를 필요로 한다. 따라서, 버스 통신 프로토콜내에서 전송될 명령어 시퀀스 및 동작 코드는 모든 라디오(120),(140) 및 (200)에 대해 동일하다.
특히, 진입과 동시에 제2라디오(140)내에서, 구동기(400)는 주파수 코드프러그(290)로 주파수 명칭을 크로스테크하여, 명칭이 무효할 경우에 에러를 보고한다. 구동기(400)는 그때 코드플러(290)로부터 20비트의 원데이타를 수신하여, 연속 데이터(610)를 적당히 포맷시켜, 적당한 타이밍 신호(620)를 발생시킴으로써 수신 주파수를 변화시킨다.
제2라디오(140)의 적재된 데이터(610)가 코어 프로세서(400)에 의해 판독되지 않으므로, 갱생 동작은 주기적으로 실행되며, 에러-1 유출 파라미터는 합성기(130)의 로크(630)가 성취되지 않을 경우에만(230)을 통해 발신 장치로 신호화되며, 에러-0 코드도 (230)을 통해 신호화 된다.
제2라디오용 수신 주파수 구동기의 흐름도는 제7도에서 도신된다.
제8도에는 합성기를 포함하지 않는 제3라디오(120)가 도시된다. 주파수는 채널 소자(810)를 통해 발생된다. 전류 수신 주파수는 N소자(810)중의 하나에 간단히 게이팅함으로써 선택된다. 제9도는 제3라디오(120)내의 주파수를 변화시키기 위한 흐름도이다.
제1라디오(200), 제2라디오(140) 및 제3라디오(120)의 구동기를 비교해보면, 버스 인터페이스 명세서가 모든 세 라디오내에서 동일하다는 것을 알 수 있다. 이러한 접근법으로, 시스템(100)내의 제어 프로세서(150) 및 로컬 프로세서(120),(140) 및 (200)에 대해 필요한 것만이 존재하는 선택물(110),(150),(180) 및 (190)과 결합할 각 신규 라디오 부품을 위해 설계된다.
단일 제어 구동기의 총 세트는 라디오 간에 변하며, 제어 기능을 제공하도록 제한될 필요가 없다. 예를 들면, 제1라디오(200)는 5개의 구동기, 즉 선택 전송/수신 주파수, 선택PL/DPL시드 코드, 선택 오디오 무팅 모드, 선택 전송 모드 및 선택 수신 모드를 포함한다.
제2라디오(140)는 제1라디오(200)의 모든 구동기 포함한 10개의 구동기, 예를 들어, 선택 채널 주사 모드, 갱신 주파표, 주사용 선택 우선 순위 채널, 선택 고장 주사 전송 주파수 및 선택 주사 인터럽트 논리를 포함한다. 제2라디오(140)는 제1라디오(200)의 수퍼세트이다.
제어(150) 및 로컬(110)프로세서는 모든 코어 프로세서 구동기를 조절하도록 설계되어 있으며, 코어 프로세서가 시스템(100)내에 상주하는 가를 식별할 능력을 갖고 있다. 더욱이, 배향 호환성에 대해, 소정의 신규 코어 프로세서 설계는 구동기(도는 그와 동등한것)의 앞선 설계 제공을 가능케 한다.
코어 프로세서내에 구현되는 한 가능한 단일 구동기 세트는 아래와 같다.
선택 수신 주파수
선택 전송 주파수
선택 PL/DPL 수신 코드
선택 PL/DPL 전송 코드
선택 오디오 무트 모드
인에이블/디스에이블 PL/DPL 전송/수신
선택 오디오 볼륨 레벨
선택 캐리어 스팖치 검출 레벨
선택 전송 전력 레벨
인에이블/디스에이블 전송 회로
인에이블/디스에이블 예비 전력 모드
선택 전송 타임아웃 시간
선택 변조 채널
인에이블/디스에이블 진단 모드
갱신 채널 주사표
선택 주사 우선 순위 샘플 주파수
인에이블/디스에이블 주사 모드
인에이블/디스에이블 주사 인터럽트 논리
인에이블/디스에이블 주사 상태 보고서
선택 주사 서비스 논리
갱신 코드플러그 프로그램표
프로그램 코드플러그
판독 코드플러그 내용
초기 시스템
인에이블/디스에이블 수신/전송 상태 보고서
인에이블/디스에이블 공공 어드레스 모드
매크로 명령 프로세서
매크로 제어 구동기
상기 제공된 각종 구동기는 발신 장치로/에서 전송하는 파라미터식 데이터를 필요로 한다. 구조화된 버스(230)는 각 구동기를 어드레스 시키고 실행시킨다. 그러나, 구동기를 어드레스하기 위하여, 상당량의 데이터 전송은 시간에 맞게 이루어져야 한다.
어떤 프로세스는 발생할 일련의 사건(event)을 필요로 한다(즉, 일련의 구동기는 장치가 실행하도록'명령되는 프로세스를 완료하도록 실행되어야 한다). 일예로서, 푸쉬(Push) 대토크(Talk) 스위치를 가압하는 연산자에 의해 유발되는 수신 모드로부터 전송 모드로 라디오를 스위칭한다고 생각하면, 요구된 구동기는 다음과 같은 기능을 수행한다.
(1)전송 주파수를 선택하고, (2)전송 PL/DPL 코드를 선택하며, (3)변조 채널을 선택하며, (4)전송 타임아웃 시간을 선택하며, (5) 수신 모드를 디스에이블하며, (6)전력 출력 레벨을 선택하며, (7) 전송 제어회로를 인에이블하며, 그리고 (8)PL/DPL 엔코더를 인에이블한다.
제어 프로세서(150)(또는 로컬 프로세서(110))는 각 사건에 대한 코어 프로세서를(230)를 통해 신호 표시함으로써 상기 일련의 사건을 실행한다. 그러나, 이것은 너무 많은 시간이 소모되어, 제어 프로세서(150)를 부담시킬 수 있다. 더욱이, 일련의 사건은 한 코어 프로세서와 다음 코어 프로세서에서 차이가 생기며, 이것은 I/O 독립에 문제를 일으킨다.
이러한 문제점을 해소하고, 프로세스를 가속시키기 위하여, 매크로 제어 구동기가 이용된다. 매크로 구동기는 프로세스를 형성하도록 각 구동기의 수행을 간단히 링크시킨다. 버스(230) 속도보다는 오히려 마이크로 프로세서(400) 기계속도에서 연결이 이루어진다.
매크로 구동기는 두 모드, 즉 설치와 수행으로 분리된다. 설치 모드는(230)을 통과하여, 매크로 수행에 요구되는 모든 파라미터 데이터에 대한(210)을 보유한다. 수행모드는 각 구동기(280)를 링크한다. 빠른 응답시간을 필요로 하는 프로세스는 시스템 개시에서의 매크로 설치를 필요로 한다.
(전송, 주파수, PL/DPL코드 등과 같음)각 파리미터(210)는 제어 프로세서(150)로 상태가 보고되지 않고 코드 프로세스는 수신 모드로부터 전송 모드로 또는 그 역으로 스위칭 할 수 있다. 코어 프로세서의 다른 매크로 제어 구동기는 다음과 같다 : 즉,
채널 주사 프로세스
PL/DPL 검출
상태 보고서
시스템 진단
진단 구동기
코어 프로세서를 포함한 시스템(100)의 각 소자는 시스템의 완전함을 검사할 진단 구동기를 포함한다. 진단 보고는 독특한 검사 장비를 통해 "오프-라인"의 제어 프로세서(150)을 통해 유지된다.
나쁘고 좋은 진단 피드백의 두가지 형태가 연산자에게 제공된다. 나쁜 보고는 코어 프로세서(400)나 제어 프로세서(150)가 (230)을 신호 표시하는 명령을 긍정 응답할 수 없거나, 한 주요 하드웨어 소자가(220)을 불능하게한 경우에 유발한다. 좋은 보고는 한 로컬 프로세서(110)가 제어 프로세서(150)의 질의를 불능하게 할 경우거나, 라디오 하드웨어의 소수 소자가 불능인 경우에 유발한다.
[코어 프로세서 어드레싱]
제3도를 참고로 하면, 라디오 시스템(100)의 각 소자는 처음에 인에이블 논리로서 이용되는 유일한 어드레스를 포함한다. 4비트의 데이터(310)는 종착 프로세서(400) 선택에 이용된다. 이것은 15개까지의 주요 주변부가 단일버스(230)상에 제공되어 있게 한다. 3개의 최하위 어드레스(OH 내지 2H)는 코어 프로세서(120),(140) 및 (200)어드레스로 예정된다.
따라서, 단일 버스(230)상에 세 개까지의 코어 프로세서(120),(140) 및 (200)가 제공되어 있다. 이것은 제1도에 도시된 바와 같이 다수 라디오를 설치케 한다. 한 제어 프로세서(150)만이 고대역, VHF-450 및 UHF-800과 같이 세 라디오의 작동을 제어할 필요가 있다.
로컬 프로세서(110)은 세 라디오(120),(140) 및 (200)중에서 공유된다.
[코어 프로세서 상태 보고 구동기]
구동기(280)는 채널활동, PL/DPL 검출, 합성기 로크, 대기 모드, 전송전력 등과 같은 각종 제어신호의 상태를 보고할 시스템의 코어 프로세서(400)내에 포함된다.
상기 구동기는 제어 프로세서(150)(또는 로컬 프로세서(110)에 의해 정상적으로 질의되거나 연속 모니터를 위한 매크로 구동기와 결합된다.
[코드 플러그 프로그래밍]
코드플러그(290)내에 정상적으로 기억되는 코어 프로세서(400)(또는 나머지 시스템)의 영속성 파라미터(290)는 버스(230)를 통해 프로그램될 수 있는 것이 바람직하다. 제어소자는 제어 프로세서(400)나 외부 장비이다.
이것은 각 시스템(100)의 개인화가 공장(factory)컴퓨터를 통해 동적이고 자동적으로 구성되게 한다. 시스템(100)은 필드내에 쉽게 재구성되며, 선택적인 코드 플러그(290) 스토킹을 할 필요가 없다.
[아나로그 제어]
오디오 볼륨 레벨 및 캐리어 스팖치 회로는 아나로그 전위차계를 통해 제어헤드(150)내에서 제어되어, 정상적으로 사용자 제어하에 이루어진다. 4비트 워드는 코어 프로세서(400)에 의해 출력되어, 오디오 볼륨의 16레벨과 스팖치 동작개시(attack)의 16레벨을 제공한다. 코어 프로세서(400)에 뒤따르는 D/A변화기는 볼륨 및 스팖치 회로(220)에 DC레벨을 제공한다. 볼륨 D/A 변환기는 대수적이고 스팖치는 선형적이다.
볼륨 및 스팖치에 대한 구동기(280)는 제어 프로세서(150) 및 프로세서(110)로 억세스 가능하다. 사용자는 제어 프로세서(150)의 키보드(170)를 통해 정확한 레벨을 세트시키거나 바람직한 레벨로 간단히 램프업(ramp-up) 또는 램프다운 시킬 수 있다.
로컬 프로세서(110)는 제각기 선택호출 및 전송 억제 논리에 대한 고정된 볼류 및 스팖치 레벨을 세트시킬 수 있다.
[변조 채널]
디지털 음성 기억장치ㆍ트렁킹, 디지털 음성 피라이버시(privacy), 대기 행렬된(Queued)통신 리피터 등과 같은 각종 로컬 프로세서 시스템(110)은 변조 회로로 억세스시키는 R. F. 신호 표시 시스템이다. 상기 시스템은 라디오 패키지(200) 내부 기능에 4개의 채널을 제공한다. 이 채널은 코어 프로세서(400)를 통해 제어되며, 제어 프로세서(200) 내부 기능에 4개의 채널을 제공한다. 이 채널은 코어 프로세서(400)를 통해 제어되며, 제어 프로세서(150)에 의해 지정(assignmet)된다. 로컬 프로세서(110)는 이러한 지정을 무시한다.
4개의 채널중 3개의 라디오 회로에 의해 처리되어, AGC, 프리엠파시스 및 스플래터 필터링을 제공한다. 잔여 채널은 변조기에 직접 루트되어, 트렁킹 및 디지털 음성 프라이버시와 같은 기저대 데이터 시스템에 정상적으로 이용된다.
[전송 전력 레벨]
상기 시스템(100)은 송 전력의 4개 이하의 불연속 레벨을 허용하는 2비트의 전송 전력 레벨 제어를 제공한다. 코어 프로세서(400)는 인터페이스를 제어하면, 제어 프로세서(150)나 로컬 프로세서(110)로부터 지정된다.
[전력 대기 모드]
구동기(280)는 시스템 전력 소모를 줄이기 위하여 대기 모드내에 라디오 하드웨어를 위치시킬 코어 프로세서(400)내에 제공된다. 구동기(280)는 시스템(100)의 모든 전류 파라미터(210)를 보유하여, 전체 전력으로부터 대기로 타임된 전이를 허용한다. 코어 프로세서(400)는 대기시에 전력을 보유하며, 라디오 패키지 내의 로컬 프로세서(190)는 대기 제어의 선택을 갖는다. 제어 프로세서(400)(또는 로컬 프로세서(110))는 또한 대기모드를 제어한다.
[채널 주사]
채널 주사 시스템은 라디오 하드웨어(220)에 직접 인터페이스함을 필요로 한다. 코어 프로세서(400)는 주사 논리를 수행하도록 필요한 구동기(280)를 제공한다.
그러나, 주사 파라미터(210)는 제어 프로세서(150) 또는 분리 주사 로컬 프로세서(110)에 의해 제공된다.
파라미터(210)는 우선 순위가 아닌 주사표, 우선 순위 주사표, 전송 고장 주파수 등을 포함한다. 주사 상태는 PL/DPL 주사 또는 신호 표시 제어 주사와 같이 제어를 위한 제어소자에 이용 가능하다.
[공급 어드레스 모드]
코어 프로세서(400)는 4개의 변조 채널(250)중의 하나를 수신 회로를 바이패스시키는 오디오 제어 회로에 직접 패치(patch)시킬 수 있다. 이것은 디지털 음성 기억 장치를 포함한 어떤 시스템에 필요한 공공 어드레스 모드를 허용할 수 있다.
[제어 프로세서]
제어 프로세서(150)는 시스템에 인간 인터페이스를 제공한다. 이는 키보드 시스템(170) 및 디스플레이 시스템(160)의 대신으로 그렇게 한다. 150/280은 또한 시스템(100)의 구성을 한정한다.
[키보드 시스템]
키보드 시스템(170)은 버스(230)와 (400)을 인터페이스한 매트릭스 키보드 및 각종 구동기(280)로 구성된다. 구동기(280)는 제어 프로세서(150/400)에 의해 로컬적으로 제어되며, 로컬 프로세서(110)에 의해 원격 제어된다.
사용자가 이용할 수 있는 두 개의 기본 키보드 구성이 있으며, 정상적으로 종속된 시스템이 있다. 이 동적인 구성은 소위 "소프트"키이 식별을 통해 전 데이터 진입 및 선택물의 선택을 허용한다. 정적(static)모드는 한정된 모드를 코드 플러그하도록 키이의 1대 1맵핑(즉, 소위 "메뉴"맵핑)을 허용한다.
정적 구성에 따라, 연산자는 라디오 보조 시스템의 전류 작동 모드를 한정하도록 하나 또는 두 키이를 단지 가압할 수 필요가 있다. 선택된 모드는 전송 및 수신 주파수, 주사표 및 논리, 전송 타임아웃 시간, PL/DPL 전송 및 수신 코드 동을 한정하며, 또한 소정의 로컬 프로세서(110)를 그의 "고장"가동 모드내에 위치 시킨다.
라디오 작동에 사용하는 정적 모드 구성의 제어 파라미터는 코어 프로세서(400) 및 제어 프로세서(150) 양자내에 제공되어 있으며, 시스템 동작에서 개시된다.
동적 모드는 정적 모드 플러스 연장된 제어 및 데이터 진입을 위한 모든 가능 능력을 허용한다. 예를 들면, 연산자는 채널 주사를 위한 자체 우선 순위 및 비우선 순위를 입력시키고, 선택 호출 로컬 프로세서(110(A))로 유니트 및 그룹 IDS을 선택하며, 소망의 무팅 모드와 전화 패치(110(B))등을 선택할 수 있다.
키보드 진입 피드백은 톤 및 디스플레이 기술에 제공된다. 복잡한 진입은 디스플레이상에서(prompting)(즉, 메누스)을 통해 에러 제어 논리로 조절된다.
3개의 구동기, 즉 단일 키이, 다중 키이 및 명령 파싱(parsing)은 키보드 및 디스플레이의 멀티플레스된 억세스에 이용된다. 제어 프로세서(150)는 3개의 구동기를 모두 이용하여, 로컬 프로세서(110)로 억세스시킨다. 단일 키이 및 다중 키이 구동기는 데이터 진입을 위한 로컬 프로세서(110)에 이용되어, 제어 프로세서(150)를 바이패스시킨다. 명령 파싱은 제어 프로세서(400)에 의해 배타적으로 실행된다.
[디스플레이 시스템]
디스플레이 시스템(160)은 두 개의 주요 기능, 즉 촉진에 따른 키보드(170) 진입 피드백과 시스템 상태 보고를 제공한다. 디스플레이(160)는 제어 프로세서(150)의 직접 제어하에 그래픽스 가능 능력에 따른 문자 도트 매트릭스로 된다.
디스플레이 구동기(280)는 제어 프로세서(150) 및 로컬 프로세서(110)에 의해 이용되어, 시스템의 진입 피드백 및 상태 모니터링을 제공한다.
[시스템 제어]
제어 프로세서(150)는 코어 프로세서(400/120), (140 또는 200)의 최초 인터페이스 및 동작 시스템이며, 최소 시스템을 한정하며, 또한, 시스템(100)내의 로컬 프로세서(110)의 인터페이스를 제어한다. 초기에, 제어프로세서(150)는 모든 가능 기판(board) 어드레스를 질의하여, 관련된 어드레스만을 인식하도록 시스템(100)을 구성한다.
제어 프로세서(150)는 버스(230)의 동기와 및 타이밍을 제공한다.
[로컬 프로세서]
로컬 프로세서(110)는 시스템(100)의 선택물 및 확장부를 제공하여, 직렬 버스(230)의 내부(190) 및 외부(180)를 통해 라디오 패키지(200)에 결합된다.
각 로컬 프로세서 기판(110)은 각 주요 기능에 대해 프로그램 가능한 어드레스를 포함한다. 로컬 프로세서 시스템(110)은 동일한 어드레스와 단일 기판상에서 결합되어, 동일한 버스 인터페이스(230)를 활용한다.
로컬 프로세서(110)는 통합된 시스템으로서 제어 프로세서(150) 및 코어 프로세서(400)와 통신한다. 버스 인터페이스는 모든 로컬 프로세서(110)에 표준으로 구조화되고, 상기 프로세서(110)는 모든 라디오 부품(120),(140) 및 (200)과 선택 시스템(180 및 190)과 함께 이용할 수 있게 한다.
로컬 프로세서(110)가 자립(stand-alone)시스템이 아닐시에, 시스템 라디오는 하드웨어 또는 소프는 웨어 변형없이 시스템(100)으로부터 로컬 프로세서(110)를 가산하거나 삭제시킬 수 있다. 제어 프로세서(150)는 변화를 인식한다. 따라서 라디오 시스템(100)은 통신 시스템(100)에 대한 신뢰성을 높이기 위하여 설치 및 I/O가 독립된다.
로컬 프로세서 고장 파라미터(210)는 항상 로컬 프로세서 하드웨어(400)에 제공되며, 제어 프로세서(150)에는 제공되어 있지 않다. 그러나, 제어 프로세서(150)는 로컬 프로세서(110)의 제어하에 로컬 프로세서(110)의 각종 파리미터(210)를 변경시킬 수 있다. 예를 들면, 선택 호출(110(A))을 위한 로컬 프로세서를 고려하자.
선택 호출 시스템(110(A))은 유니트, 그룹 및 플리트(fleet)식별 코드, 무팅 모드 및 시스템 구성을 포함하여 제공되도록 코드플러그(290)를 필요로 한다. 제어 프로세서(150) 대신에, 연산자는 유니트 및 그룹 ID 코드를 변화시키지만 플리트 코드 또는 구성을 변화시킬 수 없다. 유니트 코드 변화는 하드-프로그램된 유니트 코드(290)를 대신할 순 없지만, 라디오가 어드레스되는 "임시" 210 유니트 코드를 간단히 제공한다.
각 로컬 프로세서(110)가 그의 파라미터의 비영속성상에서 결정한다.
트렁킹(110(C)) 및 대기 행렬 통신 리피터와 같이, 시스템 제어를 요구하는 로컬 프로세서(110)는 제어 프로세서(150)의 제어를 바이패스시켜, 로컬 프로세서(110)에 "종속(slave)" 되게 한다. 이런 모드에서, 제어 프로세서(150)는 버스 타이밍 및 동기 및 연산자 인터페이스를 계속 제공하지만, 시스템(100)을 제어하진 않는다.
제어 프로세서(150)는 시스템 또는 재구성의 고장에 의해 로컬 프로세서(110)를 온라인 또는 오프라인시킬 수 있다. 예를 들면, 연산자는 채널이 트렁크되거나, 종래대로 되는 선택부(170)를 모드한다.
아래에는 가능 로컬 프로세서 시스템의 표를 나타낸 것이다.
선택 호출
디지털 음성 기억 장치
빠른 호출Ⅱ
전화 패치
다주파 트렁킹
대기 행렬 리피터
단일 톤 엔코더/디코드
디지털 음성 프라이버시
아나로그 음성 스크램블러
콘솔 시스템
데이터 단말기
주사
LORAN-C 위치 시스템
ZVEI/CCIR 신호 표시
[직렬 버스]
직렬버스(230)는 시스템내의 모든 프로세서(400)의 물리적 인터페이스를 제공한다. 이는 2-와이어 링크(신호 및 접지)로 구성되어, 라디오에 대한 외부(180) 및 내부(190)로 버스된다.
[동기 데이터]
시스템 버스(230)는 초당 2400비트로 기저대 데이터를 이용하여 완전히 동기화된다. 클럭 복원이 각 시스템 프로세서에 의해 실행되므로 어떤 클럭 신호도 욕두되지 않는다(시스템의 속도 요건과, 각종 멸영에 필요한 응답 시간에 의하여, 프리프로세서는 소수의 로컬 프로세서(110)에 요구된다. 프리프로세서는 직렬 버스(230)와 인터페이스하도록 필요한 모든 신호를 표시하는 모든 신호를 표시하는 간단한 4비트 머신이다. 이것은 선택 호출(110(A)) 및 트렁킹(110(C))과 같은 신호 세기 시스템을 포함한다).
[제어 프로세서 폴링]
제3도를 참조하면, 시스템(100)내의 프로세서(400)중에서의 신호 표시는 가변 크기 데이터 패킷을 통해 성취된다. 데이터 패킷은 버스상에서 비동기식으로 단언(assert)되거나, 제어 프로세서(150)에 의해 발생된 플링 포맷에 의해 단언된다.
각 데이터 패킷은 12비트 동기 코드, 4비트 소스 어드레스, 4비트 종착 어드레스, 4비트 바이트 계수, 8비트 동작 코드, 0 내지 15의 데이터 바이트 및 8비트 순환 여유도 검사(CRC)코드로 구성된다.
등기 코드 및 소스 어드레스는 제10도에 도시된 폴(Poll) 포맷으로 제어 프로세서에 의해 발생된다. 비사용 주기는 길이가 4비트이고, 단언된 프로세서(400)가 종착 어드레스를 위치시킬 구역이다. 비사용 구역내의 유효 어드레스를 인식함과 동시에, 제어 프로세서(150)는 버스(230)의 제어를 종료하여, 폴이 계속되는 경우에 데이터 패킷 CRC 코드의 단부에서 제어를 시작한다.
[제어 프로세서 우선 순위]
제어 프로세서(150)가 폴 어드레싱(또는 순차)을 제어하므로, 소정의 시간에 제어를 단언하여, 시스템(100)내의 다른 프로세서를 통해 우선 순위를 설정한다. 이러한 것의 특징은 푸쉬 대 토크(Push-To-Talk) 및 모드 선택 등과 같이 연산자 입력에 대한 빠른 응답 시간을 허용한다.
[명령 긍정 응답]
제어 프로세서(150)나 로컬 프로세서(110)에 의해 발생된 모든 명령은 상기 시스템(100)내에서 긍정 응답된다. 긍정 응답 패킷은 다음 폴 사이클내에서 발생하거나 재전송이 유발된다. 재전송수는 제한되며, 연산자는 종착 프로세서(400)가 응답 불능인 경우 고장이 통보된다.
[동적 어드레싱]
각 로컬 프로세서(110) 및 코어 프로세서(150)는 폴 순차시에 선택 논리내에 이용되는 하드 프로그램된 기판 어드레스를 포함한다. 가동시에, 제어 프로세서(150)는 폴 순차를 결정하도록 모든 가능 어드레스 값을 질의한다. 제어 프로세서(150)는 순차 폴에 순응하도록 기핀 어드레스를 동적으로 바꾼다. 기판은 폴로부터 어드레스를 제거함으로써 시스템으로부터 디시렉트(deselect)가 된다.
[하드웨어]
시스템에 대한 하드 웨어 요건이 약간 주어지는 것으로 사료된다. 이동식 환경부내에 이용될 멀티 프로세서(400) 시스템을 구비하므로, 저 전력 마이크로프로세서(400)가 이용되고, 내부 "버스"방향 시스템은 피하는 것이 바람직하다. 이것은 오늘날의 기술에 따른 단일 칩 CMOS 프로세서로 설계를 제한한다.
버스 인터페이스 회로(400)는 불능 소프트로 설계되며, 로컬 불능이 발생할 경우에 버스(230)를 적재하지 않는다. 시스템은 예를 들어 한 로컬 프로세서(110)가 불능인 경우에 계속 동작한다.
볼륨 및 스퀄치( 및 전력 레벨)기능에 이용된 D/A 인터페이스는 동일한 데이터 워드가 동일한 출력 레벨을 유발하도록 라디오 간에서 표준이다.
제어 프로세서(150)의 디스플레이(160) 및 키보드(170)기능은 제어 프로세서(150)가 디스플레이 갱생 또는 키보드 주사 등에 의해 부담되지 않도록 자립 시스템이 되어야 한다.
라디오 패키지(120),(140) 및 (200)는 대기 기능이 이용될 경우에 전력 스위칭 가동능력을 제공한다.
버스 수신기 인터페이스 회로(400)는 전압 오프셋을 보상하기에 충분한 이득을 제공하지만, 신호가 제공되지 않을시에 노이즈를 유발할 정도의 너무 많은 이득을 제공하진 않는다. 이것은 시스템 내의 불필요한 오류를 유발한다.
프로세서 시스템의 어느 외부 제어 소자는 최초 타스크가 데이터에 대한 직렬 버스(230)를 모니터하도록 "래치"된다. 긍정 응답 기능은 소정의 타스크가 폴 어드레스를 미스(miss)하게 한다. 그러나 재전송수는 제한 되어, 설계상에서 고려된다.
모든 프로세서의 버스 수신기 논리는 데이터의 중간 비트 샘플링을 제공하도록 PLL 클럭 복원 기술을 이용한다. 상기 클럭은 또한 버스상에 데이터를 단언하는데에 이용되며, "고장(glitches)"없이 "원활한(smooth)"비트 전이를 제공하는 것에 주의를 요한다. 또한, 버스데이타는 수신기의 적절한 페이싱을 필요로 하는 기저대이다.
[머신]
제어 프로세서 시스템(150)의 머신(즉, 제어 헤드)은 전자 공학에 밀접하게 관련되어 있다. 패키지는 디스플레이(160) 및 키보드(170)를 조절하기에 충분한 룸(room)으로 가능한 작다. 버스(230) 상호 연결 기법으로, 라디오(120), (140) 및 (200)에 대한 외부 (180)인 로컬 프로세서(110)를 확장할 수 있다. 상당량의 자형(styling)이 요구된다.
따라서, 논리적 인간 공학 제어 및 연산자 유효 피드백이 확실한 내부 레지스터 모델형, 어드레스 가능한 직렬 버스된 이동식 라디오 구조에 제공되어 왔다.
더욱이, 상기 라디오 구조는, 매우 유연하게 설계된 라디오를 구성하며, 각종 라디오 보조 시스템중에서 명령 및 제어 프로세싱을 분해하여, 상기 보조 시스템에 상당량의 유연성 및 자율성을 제공하며, 라디오 주변 소자간에서 간단하고 확실한 케이블링을 상호 연결하면, 각 보조 시스템의 명령 및 제어에 필요한 연산자 입력, 출력 및 피드백을 돕도록 각 기능 보조 시스템과 멀티플랙스되는 "스마트"제어 헤드를 사용하며, 제어 헤드 및 기능 보조 시스템에 대한 불필요한 여분없이 단일 이동식 시스템내의 각종 라디오, 기능, 특징 및 개량의 다중도를 가질 수 있는 라디오 시스템을 제공하며, 논리적 인간 공학 시스템 제어 및 연산자 유효 피드백을 제공한다.
본 발명의 분야에 숙련된 사람은, 상술한 여러 실시예의 기술은 단지 예로서 나타내었으며 제한되지 않는 실시예로 명확하게 나타내기 위해 주어진 것임을 이해할 수 있다. 그러나, 본 발명의 정신 및 범주로부터 벗어나지 않은 모든 변화 및 변형을 포함한다.

Claims (9)

  1. 레지스터로 간주되는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치(제1도)에 있어서, 라디오 장치(제1도)내에 포함되어, 상기 장치로 패스된 파리미트릭 데이터에 따라 일부의 라디오의 가상 상태를 결정하거나 변경하는 레지스터 수단(210 또는 280) 및, 상기 제리스터 수단에 결합되어, 일부의 라디오의 가상 상태가 제각기 상기 레지스터 수단으로부터 파라미트릭 데이터를 통신하거나 그로 통신함으로써 결정되거나 변경되도록 파라미트릭 데이터를 상기 레지스터 수단으로 통신하거나 그로부터 통신하는(제3도)라디오 제어 수단(150,230)을 포함하여 이루어지는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  2. 레지스터로 간주되는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치(제1도)에 있어서, 라디오 장치(제1도)내에 포함되어, 상기 장치로 패스된 파라미트릭 데이터에 따라 프로세서의 동작의 가상상태를 결정하거나 변경하는 하나의 레지스터 모델형 프로세서 수단(120,140 또는 200), 레지스터 모델형 프로세서 수단에 결합되어, 파라미트릭 데이터를 상기 레지스터 모델형 프로세서 수단으로 통신하거나 그로부터 통신하는(제3도)라디오 제어 수단(150,230) 및, 상기 라디오 제어 수단에 결합되어, 라디오 프로세서 수단의 가상 상태가 파라미트릭 데이터를 제각기 상기 레지스터 모델형 프로세서 수단으로부터 통신하거나 그로 통신함으로써 한정되거나 변경될 수 있도록 상기 레지스터 모델형 프로세서와 통신하는 다른 라디오 프로세서 수단(110)를 포함하는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  3. 레지스터로 간주되는 재부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치(제1도)에 있어서, 라디오 장치(제1도)내에 포함되어, 상기 장치로 패스된 파리미트릭 데이터에 따라 일부의 라디오의 가상 상태를 결정하거나 변경하는 다수의 레지스터 모델형 프로세서 수단(120,140 또는 200) 및, 상기 레지스터 모델형 프로세서 수단에 결합되어, 일부의 라디오의 가상 상태가 파리미트릭 데이터를 제각기 상기 레지스터 모델형 프로세서 수단으로부터 통신하거나 그로 통신함으로써 결정되거나 변경될 수 있도록 파라미트릭 데이터를 상기 레지스터 모델형 프로세서 수단으로 통신하거나 그로부터 통신하는(제3도) 라디오 제어 수단(150,230)을 포함하는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  4. 제3항에 있어서, 상기 다수의 레지스터 모델형 프로세서 수단은 다중 이동식 라디오를 포함하는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  5. 제1항에 있어서, 상기 라디오 제어 수단은 직렬 통신 버스를 포함하는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  6. 제2항에 있어서, 상기 라디오 제어 수단은 직렬 통신 버스를 포함하는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  7. 제1항에 있어서, 상기 레지스터는 어드레스 가능한 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  8. 레지스터로 간주되는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치(제1도)에 있어서, 라디오 장치(제1도)내에 포함되어, 상기 장치로 패스된 파리미트릭 데이터에 따라 프로세서의 가상 상태를 결정하거나 변경하는 다수의 레지스터 모델형 어드레스 가능한 프로세서 수단(120,140 또는 200)과, 직렬 버스를 포함하고, 상기 레지스터 모델형 프로세서 수단을 상호 연결하여, 상기 어드레스 가능한 레지스터 모델형 프로세서 수단 사이에서 통신하는 라디오 제어 수단(150,230)을 포함하며, 상기 파라미트릭 데이터를 상기 어드레스 가능한 레지스터 모델형 프로세서 수단으로 패스시키거나 그로부터 패스하는 통신 프로토콜(제3도)은 정보 패킷을 포함하며, 상기 정보 패킷은, 어드레스, 원시적 동작 코드의 그룹, 즉 리세트, 판독, 기록, 비트 세트, 비트 삭제, 긍정 응답 및, 부정 응답으로부터 선택된 원시적 동작 코드를 포함한 동작 코드, 선택적 데이터와, 순환 여분 검사 패킷을 포함한 에러 검출 데이터를 포함함으로써, 상기 프로세서의 가상 상태는 파라미트릭 데이터를 제각기 상기 어드레스 가능한 레지스터 모델형 프로세서 수단으로부터 통신하거나 그로 통신함으로써 결정되거나 변경될 수 있는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
  9. 제3항에 있어서, 상기 라디오 제어 수단은 직렬 통신 버스를 포함하는 것을 특징으로 하는 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치.
KR1019860700597A 1984-12-21 1985-11-01 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치 KR910000797B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US684631 1984-12-21
US06/684,631 US4637022A (en) 1984-12-21 1984-12-21 Internally register-modelled, serially-bussed radio system
PCT/US1985/002170 WO1986003913A1 (en) 1984-12-21 1985-11-01 Internally register-modelled, serially-bussed radio system
US684,631 1991-04-12

Publications (2)

Publication Number Publication Date
KR880700555A KR880700555A (ko) 1988-03-15
KR910000797B1 true KR910000797B1 (ko) 1991-02-08

Family

ID=24748872

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860700597A KR910000797B1 (ko) 1984-12-21 1985-11-01 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치

Country Status (11)

Country Link
US (1) US4637022A (ko)
EP (1) EP0207948B1 (ko)
JP (1) JPS62501252A (ko)
KR (1) KR910000797B1 (ko)
AT (1) ATE67357T1 (ko)
AU (1) AU575447B2 (ko)
CA (1) CA1251517A (ko)
DE (1) DE3584095D1 (ko)
HK (1) HK11894A (ko)
SG (1) SG136893G (ko)
WO (1) WO1986003913A1 (ko)

Families Citing this family (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE37141E1 (en) 1984-09-10 2001-04-17 Spectrum Information Technologies, Inc. Cellular telephone data communication system and method
US4697281A (en) * 1986-03-14 1987-09-29 Spectrum Cellular Communications Corporation, Inc. Cellular telephone data communication system and method
USRE34034E (en) * 1985-10-11 1992-08-18 Spectrum Information Technologies, Inc. Cellular telephone data communication system and method
US4637022A (en) * 1984-12-21 1987-01-13 Motorola, Inc. Internally register-modelled, serially-bussed radio system
US5007050A (en) * 1987-03-27 1991-04-09 Teletec Corporation Bidirectional digital serial interface for communication digital signals including digitized audio between microprocessor-based control and transceiver units of two-way radio communications equipment
US5020135A (en) * 1987-03-27 1991-05-28 Teletec Corporation Computerized multistandard, field-convertible, multiregional/multiservice, remote controllable, remote programmable mobile two-way radio system with digital serial bus link, built-in programmer and autodiagnostics
US4835731A (en) * 1987-08-14 1989-05-30 General Electric Company Processor-to-processor communications protocol for a public service trunking system
US4903262A (en) * 1987-08-14 1990-02-20 General Electric Company Hardware interface and protocol for a mobile radio transceiver
US5128930A (en) * 1987-08-14 1992-07-07 General Electric Company Processor-to-processor communications protocol for a public service trunking system
US5206863A (en) * 1987-08-14 1993-04-27 General Electric Company Processor-to-processor communications protocol for a public service trunking system
US5265093A (en) * 1987-08-14 1993-11-23 Ericsson Ge Mobile Communications Inc. Hardware interface and protocol for a mobile radio transceiver
US5109543A (en) * 1987-08-14 1992-04-28 General Electric Company Hardware interface and protocol for a mobile radio transceiver
AU629605B2 (en) * 1987-09-28 1992-10-08 Spectrum Information Technologies, Inc. Cellular telephone data communication system and method
GB2212030A (en) * 1987-11-02 1989-07-12 Philips Nv Cellular telephone apparatus
US4947484A (en) * 1987-11-10 1990-08-07 Echelon Systems Corporation Protocol for network having a plurality of intelligent cells
US4875230A (en) * 1988-07-25 1989-10-17 Gte Mobilnet Incorporated Cellular telephone unit having multiple memory location command language
US5175926A (en) * 1988-12-22 1993-01-05 Ford Motor Company Method of manufacturing an automotive sound system
US5127057A (en) * 1988-12-22 1992-06-30 Ford Motor Company Integral sound system having interchangeable modules with separate microcontrollers
USRE38645E1 (en) 1989-01-19 2004-11-02 Mlr, Llc Portable hybrid communication system and methods
GB2238682A (en) * 1989-11-29 1991-06-05 Storno As Radio with error logging function
US5127041A (en) * 1990-06-01 1992-06-30 Spectrum Information Technologies, Inc. System and method for interfacing computers to diverse telephone networks
US5296851A (en) * 1990-06-08 1994-03-22 Mita Industrial Co., Ltd. Signal communication system
US5257410A (en) * 1991-03-22 1993-10-26 Motorola, Inc. Communication device with ISDN interface
JPH04326898A (ja) * 1991-04-26 1992-11-16 Pioneer Electron Corp 車載用データ通信システム
US5311570A (en) * 1991-05-10 1994-05-10 At&T Bell Laboratories Integration of wireless paging in a communication system
US5455830A (en) * 1992-02-20 1995-10-03 Gregg; Thomas A. Error detection and recovery in parallel/serial buses
JP2935307B2 (ja) * 1992-02-20 1999-08-16 株式会社日立製作所 ディスプレイ
TW234228B (ko) * 1992-05-28 1994-11-11 Motorola Inc
US5363315A (en) * 1992-06-30 1994-11-08 Motorola, Inc. Method of communications between and within virtual radio interface standard layers
US5381346A (en) * 1992-06-30 1995-01-10 Motorola, Inc. Virtual data source for a radio transceiver
TW278291B (ko) * 1992-06-30 1996-06-11 Motorola Inc
US5325360A (en) * 1992-12-09 1994-06-28 National Semiconductor Corporation Controllable PCM state machine user interface
US5625890A (en) * 1993-06-29 1997-04-29 Swift Computers, Inc. Logging recorder system for trunking radio
US5710978A (en) * 1993-06-29 1998-01-20 Swift Computers, Inc. Logging recorder system for trunking radio
US5526370A (en) * 1994-04-04 1996-06-11 Bell Communications Research, Inc. Weighted sum codes for error detection
US6724833B1 (en) 1996-06-10 2004-04-20 Infineon Technologies Ag Method and apparatus for communicating information
US6064660A (en) * 1996-12-12 2000-05-16 Optimay Corporation GSM transceiver with portable protocol stack
US6324592B1 (en) * 1997-02-25 2001-11-27 Keystone Aerospace Apparatus and method for a mobile computer architecture and input/output management system
US6173429B1 (en) * 1997-03-14 2001-01-09 Harris Corporation Apparatus for providing error correction data in a digital data transfer system
US6603986B1 (en) * 1999-02-01 2003-08-05 Sony Corporation Method and system for controlling cellular telephone accessory functions
US6320501B1 (en) 1999-05-25 2001-11-20 Pittway Corporation Multiple sensor system for alarm determination with device-to-device communications
TW569574B (en) * 2002-07-01 2004-01-01 Via Tech Inc Ethernet switch controller with console command logic unit and application apparatus thereof
US20050193246A1 (en) * 2004-02-19 2005-09-01 Marconi Communications, Inc. Method, apparatus and software for preventing switch failures in the presence of faults
US8401219B2 (en) 2007-01-05 2013-03-19 Apple Inc. Headset connector
JP3917633B1 (ja) * 2005-11-21 2007-05-23 シャープ株式会社 デジタル復調装置、その制御方法、デジタル復調装置用プログラム、デジタル復調装置用プログラムを記録した記録媒体及びデジタル受信装置
JP4245602B2 (ja) * 2005-11-25 2009-03-25 シャープ株式会社 デジタル復調装置、デジタル受信装置、デジタル復調装置の制御方法、デジタル復調装置の制御プログラム、及び、この制御プログラムを記録した記録媒体
EP2104967B1 (en) 2007-01-06 2012-04-18 Apple Inc. Headset connector for selectively routing signals depending on determined orientation of engaging connector
EP2426825B1 (en) * 2007-01-06 2017-12-20 Apple Inc. Wireless headset comprising a housing and an earbud electrically coupled to the housing by a flexible circuit board
US20100061207A1 (en) 2008-09-09 2010-03-11 Seagate Technology Llc Data storage device including self-test features
US9262958B2 (en) 2008-11-06 2016-02-16 E.F. Johnson Company Control head with electroluminescent panel in land mobile radio
JP5101544B2 (ja) * 2009-02-13 2012-12-19 富士通株式会社 撮影装置、撮影方法、撮影プログラム及び携帯端末装置
FR2948785B1 (fr) * 2009-07-28 2011-08-26 St Ericsson Grenoble Sas Terminateur de transaction
US10255422B1 (en) 2014-09-15 2019-04-09 Apple Inc. Identity proxy for access control systems
US10582284B2 (en) 2015-09-30 2020-03-03 Apple Inc. In-ear headphone
US10285081B1 (en) * 2018-07-30 2019-05-07 Motorola Solutions, Inc. Method and apparatus for rapidly and dynamically adjusting current limiting in a portable communication device
US10816603B1 (en) 2019-04-15 2020-10-27 Motorola Solutions, Inc. Determining available battery current in a portable electronic device
US10901479B1 (en) 2019-04-23 2021-01-26 Motorola Solutions, Inc. Method and apparatus for managing power-up of a portable communication device

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55109042A (en) * 1979-02-14 1980-08-21 Nec Corp Selective individual calling system
JPS5627543A (en) * 1979-08-15 1981-03-17 Ee Ranzeru Edowaado Computer for controlling communication system
US4486624A (en) * 1980-09-15 1984-12-04 Motorola, Inc. Microprocessor controlled radiotelephone transceiver
US4430755A (en) * 1981-05-14 1984-02-07 Motorola, Inc. Portable radio telephone
US4414661A (en) * 1981-07-02 1983-11-08 Trancom Ab Apparatus for communicating with a fleet of vehicles
GB2110056B (en) * 1981-10-28 1985-06-05 Marconi Avionics A communication system interconnecting radios and operators located at different positions
US4594591A (en) * 1982-07-28 1986-06-10 Motorola, Inc. General purpose data control terminal
US4590473A (en) * 1982-07-28 1986-05-20 Motorola, Inc. Data signalling system
US4481670A (en) * 1982-11-12 1984-11-06 Motorola, Inc. Method and apparatus for dynamically selecting transmitters for communications between a primary station and remote stations of a data communications system
US4637022A (en) * 1984-12-21 1987-01-13 Motorola, Inc. Internally register-modelled, serially-bussed radio system

Also Published As

Publication number Publication date
EP0207948A4 (en) 1987-05-13
DE3584095D1 (de) 1991-10-17
ATE67357T1 (de) 1991-09-15
US4637022A (en) 1987-01-13
AU575447B2 (en) 1988-07-28
EP0207948A1 (en) 1987-01-14
HK11894A (en) 1994-02-18
JPS62501252A (ja) 1987-05-14
SG136893G (en) 1994-07-08
AU5013885A (en) 1986-07-22
WO1986003913A1 (en) 1986-07-03
KR880700555A (ko) 1988-03-15
CA1251517A (en) 1989-03-21
EP0207948B1 (en) 1991-09-11

Similar Documents

Publication Publication Date Title
KR910000797B1 (ko) 내부 레지스터 모델형 라디오 보조 시스템을 가진 라디오 장치
KR930000730B1 (ko) 레지스터 모델형 라디오 장치간의 통신 방법
US7424312B2 (en) Interface system for an accessory and a communication device
US4972183A (en) Method for transmitting terminal-specifying program parameter data from a communications installaton to communications terminal equipment
US5043884A (en) Communications installation with communications terminal equipment provided with prescribed functions defined and controlled by a communications installation with information transmission
US4156931A (en) Digital data communications device with standard option connection
WO2002006942A2 (en) System and method for establishing wireless connection
US4160124A (en) Multiple dial adapter
EP0078180B1 (en) A communication system interconnecting radios and operators located at different positions
US20020087749A1 (en) Computer system, CPU and memory installed apparatus, and input/output control apparatus
GB2053533A (en) Digital data communications device with standard option connection
JPS5992653A (ja) デ−タ伝送装置
SU1406599A2 (ru) Устройство дл сопр жени каналов ввода-вывода с абонентами
KR100251697B1 (ko) 전자교환기내 대국간 신호처리부의 채널 확장장치
JP2623521B2 (ja) 分散処理形電子交換機
JPS5870339A (ja) 多重デ−タバスにおける機能的アドレツシングの方法
KR100202993B1 (ko) 통신포트와 백보드상의 코넥터간 정합장치
JPH06252916A (ja) 無線lan装置
JPH0196725A (ja) マルチウインドウ制御装置
JPS61105999A (ja) 音響装置
Mills Preprocessors in a data communication computer environment
JPH0775345B2 (ja) シリアルインターフェイス
JPH066862A (ja) マスタスレーブネットワークシステム
JPH0759183A (ja) 時分割時間スイッチの制御方式
JPH073994B2 (ja) デ−タ送受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050107

Year of fee payment: 15

EXPY Expiration of term