KR900018986A - 도트 매트릭스에 의한 문자형을 영상 신호에 적층하기 위한 장치 - Google Patents

도트 매트릭스에 의한 문자형을 영상 신호에 적층하기 위한 장치 Download PDF

Info

Publication number
KR900018986A
KR900018986A KR1019900007683A KR900007683A KR900018986A KR 900018986 A KR900018986 A KR 900018986A KR 1019900007683 A KR1019900007683 A KR 1019900007683A KR 900007683 A KR900007683 A KR 900007683A KR 900018986 A KR900018986 A KR 900018986A
Authority
KR
South Korea
Prior art keywords
signal
value
information
video signal
predetermined
Prior art date
Application number
KR1019900007683A
Other languages
English (en)
Other versions
KR930002859B1 (ko
Inventor
아끼오 오따
미찌하루 니시하라
Original Assignee
쯔지 하루오
샤프 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=15205817&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR900018986(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 쯔지 하루오, 샤프 가부시끼가이샤 filed Critical 쯔지 하루오
Publication of KR900018986A publication Critical patent/KR900018986A/ko
Application granted granted Critical
Publication of KR930002859B1 publication Critical patent/KR930002859B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/278Subtitling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns
    • G09G5/26Generation of individual character patterns for modifying the character dimensions, e.g. double width, double height
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns
    • G09G5/28Generation of individual character patterns for enhancement of character form, e.g. smoothing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Processing (AREA)

Abstract

내용 없음

Description

도트 매트릭스에 의한 문자형을 영상 신호에 적층하기 위한 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 1실시예의 적층 장치의 블록도.
제3도는 타이틀 문자의 배각 변환을 도시하는 모식 도면.
제4도는 본 발명의 다른 실시예의 적층 장치의 블록도.

Claims (17)

  1. 영상 신호에 소정의 화상을 적층하기 위한 적층 장치에 있어서, 미리 정하는 차례로 순서 지어진 미리 정하는 제1의 복수개의 비트 정보를 포함하는 2값 신호를 입력하기 위한 입력 수단(38)과, 적어도 상기 제1의 복수개의 기억 영역(102)의 배열을 가지는 기억 수단(24)와, 각 상기 기억 영역(102)는 각각이 1비트를 기억하기 위한 제2의 복수개의 단위 기억셀(104)의 배열을 포함하며, 입력되는 각 상기 비트 정보에 응답하여, 상기 미리 정하는 차례에 기준해서 상기 기억 영역(102)의 하나를 선택하고, 상기 입력된 비트 정보를 상기 선택된 기억 영역(102)내의 상기 단위 기억셀(104)의 모두에 격납하기 위한 기억 영역 선택 수단(40, 44)와 상기 단위 기억셀(104)에 격납된 비트 정보를 미리 정하는 순서로 상기 영상 신호와 동기해서 차례로 판독해서 상기 판독된 비트 정보에 응답해서 상기 영상 신호와 상기 미리 정하는 중첩용 영상 신호의 한쪽을 선택적으로 절환해서 출력하기 위한 신호 절환 수단(32)를 포함하는 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  2. 제1항에 있어서, 각 상기 기억 영역(102)는 미리 정하는 매트릭스를 논리적으로 형성하도록 배열된 상기 제2의 복수개의 단위 기억셀(104)를 포함하는 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  3. 제2항에 있어서, 각 상기 매트릭스는 미리 정하는 제1의 방향에 배열된 제3의 복수개의 행에 분할되고 있으며, 각 상기 행운 상기 제1의 방향과 교차하는 제2의 방향에 배열된 제4의 복수개의 상기 단위 기억셀(104)를 포함하는 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  4. 제3항에 있어서, 상기 제3의 복수가 상기 제4의 복수와의 적은 상기 제2의 복수에 동등한 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  5. 제4항에 있어서, 상기 제3의 복수는 상기 제4의 복수와 동등한 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  6. 제4항에 있어서, 상기 제3의 복수는 2인 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  7. 제4항에 있어서, 각 상기 제1의 방향을 따라 인접하며, 또한 서로의 격납 정보가 다른 2개의 상기 단위 기억셀(104)는 상기 제2의 방향을 따라서 경계를 형성하며, 상기 적층 장치는 각 상기 행마다 전기 경계를 검출하기 위한 경계 검출 수단(42, 46, 48)과, 상기 검출된 경계를 전기 제1의 방향을 따라서 이동시키기 위한 경계 이동 수단(52)를 포함하는 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  8. 제7항에 있어서, 상기 경계 검출 수단(46, 48, 50)이 상기 경계에 상기 제1의 방향에 관해서 상류측으로부터 인접하는 상기 단위 기억셀(104)의 격납 비트 정보가 미리 정하는 제1의 값일때만 상기 경계를 검출하는 영상신호에 소정의 화상을 적층하기 위한 적층 장치.
  9. 제8항에 있어서, 상기 절환 수단(32)는 상기 판독된 비트 정보가 상기 제1의 값일때 상기 중첩용 영상 신호를 출력하며 또한, 상기 판독된 비트 정보가 상기 제1의 값과 다른 제2의 값일때 상기 영상 신호를 출력하는 영상 신호에 소정의 화상을 적층하기 위한 적층 장치.
  10. 영상 신호에 소요의 화상을 적층하기 위한 적층 장치에 있어서, 제1의 정보량을 포함하는 제1의 2값 신호를 입력하기 위한 입력 수단(38)과, 상기 제1의 2값 신호로부터 상기 제1의 정보 보다 큰 제2의 정보량을 가지는 제2의 2값 신호를 출력하기 위한 정보량 확대 수단(40, 44)와, 상기 제2의 2값 신호에 포함되는 정보를 기억하기 위한 적어도 전기 제2의 정보량을 기억하는 것이 가능한 기억 수단(24)와, 상기 영상 신호에 동기해서 상기 기억수단(24)에 격납된 상기 정보를 차례로 판독해서, 상기 판독된 정보에 응답하고, 상기 영상 신호와, 미리 정하는 중첩용 영상 신호를 절환해서 출력하기 위한 신호 절환 수단(32)를 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  11. 제10항에 있어서, 상기 정보량 확대 수단(40, 44)는 상기 제1의 2값 신호의 정보를 복제하기 위한 정보 복제 수단을 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  12. 제11항에 있어서, 상기 정보 복제 수단은 상기 정보의 위치를 입력되고 상기 입력된 정보와 동일의 값을 가지는 정보를 복수개 연속해서 출력하기 위한 정보 연속 복제 수단을 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  13. 제12항에 있어서, 상기 제1의 2값 신호는 상기 영상 신호의 1수평 주사 시간에 상당하는 미리 정하는 제3의 정보량을 가지는 신호 단위를 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  14. 제13항에 있어서, 상기 정보 복제 수단은 각 상기 신호 단위가 입력되며, 상기 입력된 신호 단위의 복수의 복제를 상기 제2의 2값 신호로서 출력하기 위한 신호 단위 복제 수단을 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  15. 제14항에 있어서, 상기 정보량 확대 수단(40, 44)는 다시, 미리 정하는 제1의 수의 상기 신호 단위의 복제를 출력할때마다, 상기 제2의 2값 신호에 미리 정하는 제1의 값을 갖는 신호를 삽입하는 일정 신호 삽입 수단을 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  16. 제15항에 있어서, 상기 신호 절환 수단(32)는 상기 기억 수단(24)로 부터 판독된 정보가 미리 정하는 제1의 값일 때는 상기 영상 신호를 출력하며, 상기 제1의 값과 다른 제2의 값일때는 상기 중첩용 영상 신호를 출력하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
  17. 제16항에 있어서, 상기 정보 복제 수단은 상기 제2의 2값 정보 신호가 입력되며, 상기 제2의 2값 신호의 값이 상기 제2의 값으로부터 제1의 값으로 변화한 것을 검출하고, 적어도 상기 제1의 값의 직후에 계속하는 상기 제2의 신호의 값을 상기 제2의 값으로 변경하기 위한 신호값 변경 수단을 또한 포함하는 영상 신호에 소요의 환상을 적층하기 위한 적층 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900007683A 1989-05-30 1990-05-28 도트 매트릭스에 의한 문자형을 영상 신호에 적층하기 위한 장치 KR930002859B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP137744 1984-09-10
JP1-137744 1989-05-30
JP1137744A JP2637821B2 (ja) 1989-05-30 1989-05-30 スーパーインポーズ装置

Publications (2)

Publication Number Publication Date
KR900018986A true KR900018986A (ko) 1990-12-22
KR930002859B1 KR930002859B1 (ko) 1993-04-12

Family

ID=15205817

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900007683A KR930002859B1 (ko) 1989-05-30 1990-05-28 도트 매트릭스에 의한 문자형을 영상 신호에 적층하기 위한 장치

Country Status (6)

Country Link
US (1) US5313302A (ko)
EP (1) EP0400990B2 (ko)
JP (1) JP2637821B2 (ko)
KR (1) KR930002859B1 (ko)
CA (1) CA2017600C (ko)
DE (1) DE69021448T3 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2670982A1 (fr) * 1990-12-21 1992-06-26 Thomson Consumer Electronics Procede de synchronisation de fonctions de commande avec des signaux video dans un recepteur de television et dispositif de mise en óoeuvre.
GB9201837D0 (en) * 1992-01-27 1992-03-11 Philips Electronic Associated Television receiver
US5903317A (en) 1993-02-14 1999-05-11 Orad Hi-Tech Systems Ltd. Apparatus and method for detecting, identifying and incorporating advertisements in a video
GB2290430B (en) * 1994-06-09 1998-08-05 Screen Subtitling Systems Ltd Subtitling video data
JPH08147479A (ja) * 1994-11-17 1996-06-07 Hitachi Ltd 画像出力装置並びに画像復号化装置
US8873890B2 (en) * 2004-04-02 2014-10-28 K-Nfb Reading Technology, Inc. Image resizing for optical character recognition in portable reading machine
CN102244739B (zh) * 2010-05-10 2016-07-06 联想(北京)有限公司 图像处理装置、图像处理方法以及图像处理系统

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4207596A (en) * 1978-05-15 1980-06-10 Crosspoint Latch Corp. Video special effects with cascaded control logic
US4498098A (en) * 1982-06-02 1985-02-05 Digital Equipment Corporation Apparatus for combining a video signal with graphics and text from a computer
JPS596675A (ja) * 1982-07-02 1984-01-13 Takashi Nishikawa 汎用ビデオ画像編集装置
JPS59100673A (ja) * 1982-11-30 1984-06-09 Sony Corp テレビ受像機
US4625231A (en) * 1984-04-27 1986-11-25 Ultimatte Corporation Comprehensive electronic compositing system
US4644401A (en) * 1984-10-29 1987-02-17 Morris K. Mirkin Apparatus for combining graphics and video images in multiple display formats
JPS62142476A (ja) * 1985-12-17 1987-06-25 Matsushita Electric Ind Co Ltd テレビジョン受像機
NL8801802A (nl) * 1988-07-15 1990-02-01 Philips Nv Videosignaalverwerkingsschakeling.

Also Published As

Publication number Publication date
DE69021448T3 (de) 2003-06-26
JPH031777A (ja) 1991-01-08
EP0400990A3 (en) 1991-04-10
DE69021448D1 (de) 1995-09-14
CA2017600C (en) 1995-05-30
US5313302A (en) 1994-05-17
EP0400990A2 (en) 1990-12-05
EP0400990B1 (en) 1995-08-09
DE69021448T2 (de) 1996-03-07
JP2637821B2 (ja) 1997-08-06
EP0400990B2 (en) 2002-07-24
CA2017600A1 (en) 1990-11-30
KR930002859B1 (ko) 1993-04-12

Similar Documents

Publication Publication Date Title
KR960008833A (ko) 반도체 기억 장치
US4554638A (en) Display device including apparatus for rotating the image to be displayed
US5029112A (en) Image information display system for displaying a plurality of image information pieces with a directed display state
KR850007898A (ko) 라스터 주사 표시장치
KR900018986A (ko) 도트 매트릭스에 의한 문자형을 영상 신호에 적층하기 위한 장치
GB1563165A (en) Character display system
KR940008488A (ko) 병렬 구조를 갖는 기억 장치
KR940008307A (ko) 디지탈전송데이타의 디인터리빙방법 및 장치
KR970056684A (ko) 선택 호출 수신기
KR890702153A (ko) 2x2 윈도우 구조를 가진 병렬파이프라인 영상처리기
JP3423806B2 (ja) オーバーヘッドプロジェクタおよびその制御方法
KR930015842A (ko) 멀티페이지 텔레텍스트 디코더
KR890702164A (ko) 동적인 표시비를 구비한 수신기의 스크롤비 제어방법 및 그 표시장치
JPS60164794A (ja) 画像変倍処理方式
JP3157956B2 (ja) 書式設定の一覧表示機能付き文書処理装置
JP2506714B2 (ja) 手書き風日本語文書出力装置
KR960036534A (ko) 영상처리용 고속데이타 전송장치
JP2906869B2 (ja) データ並べ換え装置
JPS58151683A (ja) 画像記憶装置
CN1266255A (zh) 图像显示设备和方法
JPS6011887A (ja) 文字パタン読出方法
SU1111151A1 (ru) Устройство дл преобразовани информации в видеосигнал
JPH06178267A (ja) デジタル信号処理回路
JPH10254430A (ja) スプライト画像表示制御装置
JPH02123870A (ja) 画像ファイル装置の画像格納方法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100412

Year of fee payment: 18

EXPY Expiration of term