KR960036534A - 영상처리용 고속데이타 전송장치 - Google Patents

영상처리용 고속데이타 전송장치 Download PDF

Info

Publication number
KR960036534A
KR960036534A KR1019950005345A KR19950005345A KR960036534A KR 960036534 A KR960036534 A KR 960036534A KR 1019950005345 A KR1019950005345 A KR 1019950005345A KR 19950005345 A KR19950005345 A KR 19950005345A KR 960036534 A KR960036534 A KR 960036534A
Authority
KR
South Korea
Prior art keywords
image processing
data
bus
image
video
Prior art date
Application number
KR1019950005345A
Other languages
English (en)
Other versions
KR0146090B1 (ko
Inventor
최영환
Original Assignee
이희종
엘지산전 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이희종, 엘지산전 주식회사 filed Critical 이희종
Priority to KR1019950005345A priority Critical patent/KR0146090B1/ko
Publication of KR960036534A publication Critical patent/KR960036534A/ko
Application granted granted Critical
Publication of KR0146090B1 publication Critical patent/KR0146090B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Image Processing (AREA)

Abstract

본 발명은 영상처리용 고속데이타 처리장치에 관한 것으로 종래에는 비디오버스라는 독립된 버스를 이용하여 영상데이타를 호스트버스를 이용하지 않고 전송하여 호스트버스에 과도한 부하를 주지 않는다는데는 일익을 행하였으나 비디오버스의 사용이 순차적이어서 동시에 여러모듈이 고속을 한꺼번에 데이타를 전송하지 못함에 따라 비디오버스상의 효율성이 떨어지며 모듈마다의 처리시간에 의한 전체시스템의 성능이 저하될 수 있는 등의 문제점이 있다. 따라서, 본 발명은 비디오버스 외에 선형구조의 버스를 추가하여 비디오버스가 다른 모듈에 의해 사용되고 있을 경우 선형구조의 버스를 이용하여 데이타송신을 할 수 있도록 하여 고속처리가 가능하도록 함과 아울러 간단히 구성할 수 있어 인쇄회로 기판상의 면적을 최소화할 수 있도록 하여 가격의 낮출 수 있도록 한다.

Description

영상처리용 고속데이타 전송장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 영상처리용 고속데이타 전송장치 구성도.

Claims (2)

  1. 카메라 또는 그에 상응하는 센서로 부터의 아날로그 영상신호를 디지탈 영상데이타로 변환하여 비디오버스(8)상에 전송하는 입력 및 변환수단과, 내부에 로컬메모리를 갖고 있어 임시데이타를 보관토록 함과 아울러 입력된 영상처리기능을 수행하는 복수개의 영상처리수단과, 상기 복수개의 영상처리수단을 통해 처리된 결과 또는 중간데이타를 저장하는 저장수단과 상기 저장수단 및 복수개의 처리모듈을 통해 처리된 디지탈 영상데이타를 아날로그 영상신호로 변환하여 출력토록 하는 출력 및 변환수단과 상기의 각 수단에 병렬로 연결하여 데이타를 송수신이 가능하도록 한 비디오버스와 상기 복수개의 영상처리수단에 점유권을 부여하는 호스트시스템과 상기 호스트시스템과 병렬로 연결하여 상기 각 수단에 점유권 명령을 보낼 수 있도록 하는 호스트버스와 상기 저장수단과 복수개의 영상처리수단 및 출력수단을 선형적으로 연결하여 비디오버스가 어떤 영상처리수단에 의해 사용되고 있을때 다른 영상처리수단에 데이타를 전송시킬 수 있도록 한 선형 데이타버스로 구성 것을 특징으로 하는 영상처리용 고속데이타 처리장치.
  2. 제1항과 있어서, 영상처리수단은 비디오버스상의 데이타를 읽어들여 원하는 기능을 처리하기 위한 제1제어로직수단과 비디오버스상의 행과 열을 미리 지정되어 있는 행과 열을 비교하여 그 결과를 상기 제1제어로직수단으로 전달하는 행, 열 비교수단과 상기 행, 열 비교수단의 비교결과 행과 열이 같으면 버퍼를 통해 입력된 영상데이타를 저장하도록 하는 저장수단과 하나의 영상처리수단이 비디오버스를 점유하면 이전에 처리된 결과를 영상버퍼에 저장할 수 있도록 하는 제2제어로직수단과 상기 제2제어로직수단의 제어에 따라 상기 저장수단에 저장된 데이타를 선택하여 버퍼를 통한 후 선형 데이타버스를 거쳐 영상버퍼를 전송가능하도록 하는 제1, 2선택수단으로 구성된 것을 특징으로 하는 영상처리용 고속데이타 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950005345A 1995-03-15 1995-03-15 영상처리용 고속데이타 전송장치 KR0146090B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950005345A KR0146090B1 (ko) 1995-03-15 1995-03-15 영상처리용 고속데이타 전송장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950005345A KR0146090B1 (ko) 1995-03-15 1995-03-15 영상처리용 고속데이타 전송장치

Publications (2)

Publication Number Publication Date
KR960036534A true KR960036534A (ko) 1996-10-28
KR0146090B1 KR0146090B1 (ko) 1998-09-15

Family

ID=19409828

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950005345A KR0146090B1 (ko) 1995-03-15 1995-03-15 영상처리용 고속데이타 전송장치

Country Status (1)

Country Link
KR (1) KR0146090B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000011791A (ko) * 1998-07-17 2000-02-25 이데이 노부유끼 신호처리장치,신호처리장치제어방법,영상화장치,및기록/재생장치
KR100339726B1 (ko) * 1998-09-30 2002-06-05 다카노 야스아키 화상기록방법 및 촬상장치
KR100456903B1 (ko) * 2001-06-22 2004-11-10 아주하이텍(주) 연속된 패턴을 초고속으로 검사하기 위한 영상처리방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000011791A (ko) * 1998-07-17 2000-02-25 이데이 노부유끼 신호처리장치,신호처리장치제어방법,영상화장치,및기록/재생장치
KR100339726B1 (ko) * 1998-09-30 2002-06-05 다카노 야스아키 화상기록방법 및 촬상장치
KR100456903B1 (ko) * 2001-06-22 2004-11-10 아주하이텍(주) 연속된 패턴을 초고속으로 검사하기 위한 영상처리방법

Also Published As

Publication number Publication date
KR0146090B1 (ko) 1998-09-15

Similar Documents

Publication Publication Date Title
US4644502A (en) Semiconductor memory device typically used as a video ram
EP0458926B1 (en) Dual port, dual speed image memory access arrangement
MX9206693A (es) Memoria de acceso multiple en serie para utilizarse en sistemas de retroalimentacion, tal como television de movimiento compensado
KR930024500A (ko) 디지탈 데이타 변환 장치 및 방법
KR930001222A (ko) 2-가/n-가 변환 유니트를 포함하는 기억장치
US5689347A (en) Signal processing apparatus
GB2180378A (en) Image processing
KR940006148A (ko) 테스트 기능을 가진 메모리장치
US5675826A (en) Image data storage
US4800535A (en) Interleaved memory addressing system and method using a parity signal
KR930020459A (ko) 간단화된 제어하에서 필요한 데이터를 융통성좋게 출력할 수 있는 반도체 메모리장치 및 동작방법
KR960036534A (ko) 영상처리용 고속데이타 전송장치
KR890702153A (ko) 2x2 윈도우 구조를 가진 병렬파이프라인 영상처리기
KR930006722A (ko) 반도체 기억장치 및 그 출력제어 방법
JPS62265855A (ja) イメ−ジスキヤナ制御装置
US5428801A (en) Data array conversion control system for controlling conversion of data arrays being transferred between two processing systems
JPS60162287A (ja) 画像メモリのアクセス処理装置
JPS61163726A (ja) デ−タ並直列変換装置
JPH04360425A (ja) 半導体記憶装置
JPS60117286A (ja) 映像表示制御装置
KR850005638A (ko) 디지탈 컴퓨터
SU1714612A1 (ru) Устройство дл обмена информацией
SU1702381A1 (ru) Устройство дл межмашинного обмена информацией
JPS60128489A (ja) デ−タ変換回路
JP2788250B2 (ja) ディジタル信号交換器及びディジタル信号交換器の選択モジュール

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120327

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20120711

Year of fee payment: 17

EXPY Expiration of term