KR900009573Y1 - 모니터의 수직편향 회로 - Google Patents

모니터의 수직편향 회로 Download PDF

Info

Publication number
KR900009573Y1
KR900009573Y1 KR2019860019209U KR860019209U KR900009573Y1 KR 900009573 Y1 KR900009573 Y1 KR 900009573Y1 KR 2019860019209 U KR2019860019209 U KR 2019860019209U KR 860019209 U KR860019209 U KR 860019209U KR 900009573 Y1 KR900009573 Y1 KR 900009573Y1
Authority
KR
South Korea
Prior art keywords
transistor
vertical deflection
resistor
circuit
capacitor
Prior art date
Application number
KR2019860019209U
Other languages
English (en)
Other versions
KR880014013U (ko
Inventor
김동환
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860019209U priority Critical patent/KR900009573Y1/ko
Publication of KR880014013U publication Critical patent/KR880014013U/ko
Application granted granted Critical
Publication of KR900009573Y1 publication Critical patent/KR900009573Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

모니터의 수직편향 회로
제 1 도는 본 고안의 수직편향 회로도.
제 2 도는 (a) 내지 (b)는 고안에서의 수직편향 회로의 각부에 나타난 파형도로서 A는 수직편향 계철의 입력측에 나타나는 파형도, B는 귀선시간에 수직편향 계철 입력측에 나타나는 파형도, C는 트랜지스터(TR4)의 베이스에 입력되는 파형도, D는 트랜지스터의 에미터에 나타나는 파형도.
* 도면의 주요부분에 대한 부호의 설명
가 : 수직편향 회로 TR1∼TR4: 트랜지스터
D1∼D3: 다이오드 C1∼C5: 콘덴서
R1-R7: 저항 V-DY : 수직편향 계철
본 고안은 모니터의 수직편향 회로에 관한 것으로 특히, 수직편향 회로의 출력측에 트랜지스터 회로를 연결하여 수직귀선시간을 임의 조정할 수 있게 하는 동시에 수직 귀선시간을 짧게하여 동일화면에 많은 정보를 디스플레이 할 수 있게 한 모니터의 수직편향 회로에 관한 것이다.
종래의 수직편향 회로에 있어서는 수직귀선시간이 길어 편향코일의 인덕턴스를 설정하는데 한계가 있었다.
따라서 편향코일 수직권선 방법을 병렬형으로만 사용해야 하는 문제점이 있어 출력회로의 소모전력을 증가시키게 되고 이로 인하여 제품의 전력소모를 증가시키게 되는 결점이 있었다.
본 고안은 이러한 결점을 해결하기 위하여 수직편향 회로의 출력측에 트랜지스터를 이용한 회로를 부가하여 수직귀선 시간을 임의로 조정 및 짧게 하는 동시에 전력소모도 줄일 수 있게한 것으로 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
모니터에 전자비임을 세로 방향으로 편향시킬 수 있도록 트랜지스터(TR1), (TR2), (TR3), 다이오드(D2), (D3), 저항(R4∼R7), 콘덴서(C4), (C5), 수직편향 계철(V-DY)로 구성된 수직편향 회로(가)에 있어서 상기 수직편향 회로(가)의 수직편향 계철(V-DY)의 입력측은 저항(R1), 콘덴서(C1) 및 저항(R2)을 통하여 트랜지스터(TR4)의 베이스 단자에 연결하고 트랜지스터(TR4)의 콜렉터단자는 직류전원 단자(DC)와 연결함과 아울러 콘덴서(C3) 및 다이오드(D1)를 통하여 상기 수직편향 회로(가)내의 트랜지스터(TR2)의 콜렉터 단자에 연결하며 트랜지스터(TR4)의 에미터 단자는 저항(R3) 및 콘덴서(C2)를 통하여 상기 트랜지스터(TR2)의 콜렉터 단자에 연결하여 구성한 것이다.
상기와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
수직편향 회로(가)내의 수직편향 계철(V-DY)입력측 즉, 접점(A)에는 제 2 도의 (a)에 도시한 바와같은 파형 전압이 나타나게 되고 이 파형전압은 저항(R1), 콘덴서(C2)에 의하여 제 2도의 (C)에 도시한 바와같은 파형 전압으로 되어 저항(R2)을 통하여 트랜지스터(TR4)의 베이스측에 입력되는데 이때 트랜지스터(TR4)는 수직편향 계철(V-DY)에서 입력된 파형전압에 의하여 도통되고 따라서 트랜지스터(TR4)의 에미터에는 제2도의 (D)에 도시한 바와같은 파형전압이 나타나 콘덴서(C2)를 통하여 수직편향 회로(가)내의 트랜지스터(TR2)의 콜렉터 단자에 가해지게 된다.
트랜지스터(TR2)의 콜렉터 단자에 하이전압이 발생하는 동안 화면은 귀선시간이 되므로 수직편향 계철(V-DY)의 입력측에는 제 2 도의 (b)에 도시한 바와같은 파형이 나타나게 되는 것이다.
이때 귀선시간을 트랜지스터(TR4)의 콘덴서(C1), 저항(R1), (R2)의 적절한 조정에 의하여 임의로 조정할 수 있게 된다.
이상에서 설명한 바와같이 본 고안은 수직편향 회로의 출력측에 트랜지스터를 이용한 회로를 연결하여 수직 귀선시간을 종전보다 반정도로 줄일 수 있어 동일 화면에 많은 정보를 디스플레이 할 수 있을 뿐만 아니라 고해상도 모니터로서 사용이 가능하고 귀선시간을 임의로 조정 및 짧게 할 수 있어 편향코일의 권선방법을 직렬형으로 변경이 가능하며 이로 인하여 저전력을 편향을 할 수 있어 소모전력을 대폭으로 줄일 수 있는 이점을 제공할 수 있는 것이다.

Claims (1)

  1. 입력신호 단자에 트랜지스터(TR1)의 베이스측이 연결된 그의 콜렉터측은 트랜지스터(TR3) 베이스측과 다이오드(D3), (D2)를 통하여 트랜지스터(TR2)의 베이스측에 연결하고, 상기 트랜지스터(TR2)의 콜렉터측은 저항(R4), (R5)과 콘덴서(C4)를 통하여 수직편향 계철(V-DY)의 입력측에 연결하고 상기 수직편향 계철(V-DY)의 출력측에는 콘덴서(C5)를 통하여 저항(R7)을 연결하며 상기 트랜지스터(TR2)와 (TR3)의 에미터측 사이에 저항(R6)을 연결하여서된 모니터의 수직편향 회로 (가)에 있어서, 상기 수직편향 계철(V-DY)의 입력측은 저항(R1), 콘덴서(C1) 및 저항(R2)을 통하여 트랜지스터(TR4)의 베이스측에 연결하고 상기 트랜지.스터(TR4)의 콜렉터측은 직류전원 단자(DC)와 연결함과 아울러 콘덴서(C3), 다이오드(D1)를 통하여 상기 트랜지스터(TR2)의 콜렉터 측에 연결하며 트랜지스터(TR4)의 에미터 단자는 저항(R3), 콘덴서(C2)를 통하여 상기 트랜지스터(TR2)의 콜렉터 측에 연결하여서 구성함을 특징으로 하는 모니터의 수직편향 회로.
KR2019860019209U 1986-12-02 1986-12-02 모니터의 수직편향 회로 KR900009573Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860019209U KR900009573Y1 (ko) 1986-12-02 1986-12-02 모니터의 수직편향 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860019209U KR900009573Y1 (ko) 1986-12-02 1986-12-02 모니터의 수직편향 회로

Publications (2)

Publication Number Publication Date
KR880014013U KR880014013U (ko) 1988-08-31
KR900009573Y1 true KR900009573Y1 (ko) 1990-10-15

Family

ID=19257621

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860019209U KR900009573Y1 (ko) 1986-12-02 1986-12-02 모니터의 수직편향 회로

Country Status (1)

Country Link
KR (1) KR900009573Y1 (ko)

Also Published As

Publication number Publication date
KR880014013U (ko) 1988-08-31

Similar Documents

Publication Publication Date Title
US3934173A (en) Circuit arrangement for generating a deflection current through a coil for vertical deflection in a display tube
US3781589A (en) Field deflection circuit
US5663615A (en) Reciprocal deflection type CRT displaying apparatus
KR900009573Y1 (ko) 모니터의 수직편향 회로
US3980927A (en) Deflection circuit
JP3732901B2 (ja) ビデオ表示装置の水平走査回路
CN1063003C (zh) 用于扫描束速度调制的放大器
US4884012A (en) Vertical deflection current generator
KR930004816Y1 (ko) 블랭킹 기간 가변회로
CN1037799C (zh) 光栅畸变校正电路
US4870331A (en) Circuit arrangement for a picture display device for the stabilization of the size of the picture displayed
US4296360A (en) Switched-mode frame-scan control circuit for a videofrequency receiver
US4241265A (en) Television vertical ramp generator
US4771217A (en) Vertical deflection circuit for a cathode-ray tube having a vertical image-position adjustment circuit
KR880001875Y1 (ko) 수평 출력회로의 파형 보정회로
EP0314461A2 (en) Vertical deflection apparatus
KR910003671Y1 (ko) 라스터 보정회로
KR930002666Y1 (ko) 모니터의 수직 출력회로
KR890001339Y1 (ko) 모니터용 수평편향 입력회로
JPH0417501B2 (ko)
US4419608A (en) Horizontal deflection circuit
KR900010810Y1 (ko) 모니터의 듀얼 모드 자동 변환 회로
US4864196A (en) Line scanning and accelerating voltage generating circuit
JPS5838684Y2 (ja) 垂直帰線消去回路
KR910003669Y1 (ko) 수직크기 보상회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980925

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee