KR900002007B1 - 반도체 기억장치 - Google Patents

반도체 기억장치 Download PDF

Info

Publication number
KR900002007B1
KR900002007B1 KR1019840005399A KR840005399A KR900002007B1 KR 900002007 B1 KR900002007 B1 KR 900002007B1 KR 1019840005399 A KR1019840005399 A KR 1019840005399A KR 840005399 A KR840005399 A KR 840005399A KR 900002007 B1 KR900002007 B1 KR 900002007B1
Authority
KR
South Korea
Prior art keywords
mis transistor
layer
memory device
semiconductor
semiconductor memory
Prior art date
Application number
KR1019840005399A
Other languages
English (en)
Other versions
KR850002639A (ko
Inventor
노부오 사사끼
야스오 스즈끼
Original Assignee
후지쓰 가부시끼가이샤
야마모도 다꾸마
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쓰 가부시끼가이샤, 야마모도 다꾸마 filed Critical 후지쓰 가부시끼가이샤
Publication of KR850002639A publication Critical patent/KR850002639A/ko
Application granted granted Critical
Publication of KR900002007B1 publication Critical patent/KR900002007B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8221Three dimensional integrated circuits stacked in different levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Abstract

내용 없음.

Description

반도체 기억장치
제1도는 본 발명의 실시예를 따른 반도체 기억장치의 셀(cell)트랜지스터의 단면도.
제2a도 내지 제2f도는 제1도의 셀 트랜지스터의 생산을 위한 처리와 단면도.
제3도는 본 발명의 실시예의 따른 반도체 기억장치의 단위셀의 등가회로도.
제4도는 다수의 단위셀의 배열의 개략 평면도.
제5도는 본 발명의 실시예에 따른 반도체 기억장치의 등가회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 기판 2 : 필드산화층
5, 15 : 게이트전극 6, 13 : 소오스영역
7, 14 : 드레인영역 8a, 8b, 16 : 개구
11 : 산화물층 15 : 이식층
17 : 저항층 18 : 알루미늄층
본 발명은 반도체 기억장치, 특히 정보를 마스크(mask)를 통하여 쓸수 있는 리드 온리 메모리(ROM)장치 즉 마스크 ROM에 관한 것이다.
반도체 집적회로(IC'S)의 데이터 처리능력을 개선하기 위하여 그에 사용되는 ROM의 집적도를 증가시키는것은 중요하다. 그러나 2진논리구조인 롬(ROM)에 있어서 복합트랜지스터를 최소화 하는데는 한계에 도달했다. 그러므로 롬(ROM)의 밀도를 증가시키기 위해 소위 다가(多價)논리롬 즉 3 또는 그이상의 치(値)논리 구조의 롬이 현재 이용되고 있다.
다기 논리롬은 3이상의 상이한 드레시호올드(thres-hold)전압을 가진 트랜지스터에 의해 형성된다. 3가 논리롬의 경우 트랜지스터는 고드레시 호올드전압, 중 드리시호올전압을 가지고 있다. 소오스(source)전압에 의해 부과되는 제한으로 인하여 롬의 드레시호올드 전압 사이에 큰 차이를 가질 수는 없다. 채널길이, 게이트산화물막의 두께, 채널영역으로 들어가는 불순물의 도우즈(dose), 열처리조건, 소오스 및 드레인(drain)영역의 깊이등으로 인하여 상이한 롬의 드레시호울드 전압 사이에 필연적 변동이 존재한다. 이것은 그러한 롬에 제공되는 반도체 IC의 저생산 및 고정 데이터의 신뢰성의 손실을 초래한다.
본 발명의 목적은 상기 문제점을 제거하는데 있다.
본 발명의 다른목적은 소형화된 구조에서 정확한 쓰기와 읽기를 할 수 있는 반도체 기억소자를 제공하는데 있다.
본 발명의 또다른 목적은 개선된 데이터 처리능력 및 증가된 생산량을 특징으로 하는 반도체 기억장치를 제공하는데 있다.
상기 목적을 얻기위해, 본 발명에 따르면 기판(substrate)내에 형성된 소오스 및 드레인영역과 절연층을 통해서 기판위에 제조되는 게이트전극을 가진 제1MIS 트랜지스터 : 절연층을 통해 제1MIS 트랜지스터위에 제조되며 제1MIS 트랜지스터의 소오스 및 드레인영역과 첩촉되는 반도체층; 반도체층 내에 형성되는 소오스 및 드레인영역을 가지며 제1MIS 트랜지스터 소오스 및 드레인과 접하고 절연층을 통해 반도체층 위에 제조되는 게이트 전극을 가진 제2MIS 트랜지스터; 제2MIS 트랜지스터의 드레인 영역에 접하면 제2MIS 트랜지스터 위에 연장된 비트선; 각각의 상이한 워드선(word line)에 접하는 제1 및 제2MIS 트랜지스터의 각 게이트 전극을 포함하며, 소망량이상의 양을 가진 불순물은 기판과 제1MIS 트랜지스터의 게이트 전극 아래의 반도체층 중 적어도 하나와 반도체에 도우프(dope)되는 반도체 기억장치가 제공된다.
본 발명의 특징은 첨부된 도면을 참조해서 행해지는 바람직한 실시예에 대한 다음 기술로부터 더욱 명백해질 것이다.
제1도는 본 발명의 실시예에 따른 반도체 기억장치의 셀(cell)트랜지스터의 단면도이다.
제1도에 도시된 셀 트랜지스터는 제1 산화물 금속반도체(MOS)트랜지스터와 제2셀 MOS 트랜지스터로 구성되어 있다.
제1셀 MOS 트랜지스터는 p형 실리콘 기판(1)위에 위치하고 있으며 단위셀 영역(3)내의 필드 산화물층(2)에 의해 고립되었으며, 제1게이트 산화물층(4), 제1n+형 다결정 실리콘 게이트 전극(5), 제1n+형 소오스영역(6) 및 제1n+형 드레인 영역(7)으로 구성되었다. 제1셀 트랜지스터는 2 산화물 실리콘 절연층(9)으로 덮혀 있으며, 층(9)은 제1소오스 영역(6)과 제1드레인 영역(7)의 일부에 노출되어 있는 제1개구(opening)(8a 및8b)로서 제공되어 있다. 2 산화물 실리콘 절연층(9)은 그 선단에 제1소오스 영역(6)과 제1드레인 영역(7)이 제1개구(8a 및8b)를 통하여 접속되는 고립된 p형 단결성 실로콘층(10)을 가지고 있다.
제2셀 MOS트랜지스터는 p형 단결정층(10) 위에 형성되었다. 상기 트랜지스터는 제2게이트 산화층(11), 제2n+형 다결정실리콘 게이트전극(12), 제2n+형 소오스영역(13) 및 제2n+형 드레인영역(14)으로 구성되었다. 영역 (13,14)은 개구(8a,8b)를 통하여 각각 영역(6,7)과 접속된다. 제1 또는 제2MOS 셀 트랜지스터는 Si-SiO2인터페이스에 이온이식(implant)에 의하여 정보가 씌여진다. 만약 보론(boron)등의 p형의 불순물이 인터페이스에 이식된다면 MOS 트랜지스터와 드레시 호울드 전압이 증가한다. 제1또는 제2MOS 셀 트랜지스터로 선택적 이식은 가속에너지를 변화시킴으로써 실행된다. 영역(15)은 제1MOS 셀 트랜지스터의 쓰기동작에서 Si-SiO2인터페이스의 실리콘 기판내에 있는 이식층을 보인다.
셀트랜지스터는 예컨대 인규화물 유리로 구성되어 있으며 제2n+형 드레인영역(14)의 일부분에 노출되어 있는 개구(16)를 갖는 절연층(17)으로서 덮여 있다. 절연층(17)위에 비트선(BL)으로 동작하는 알루미늄 배선(18)이 갖추어져 있으며, 알루미늄 배선(8)은 제2n+형 드레인영역(14)을 통해서 제1n+드레인영역(7)에 연결된다.
제1 및 제2n+다결정실콘게이트전극(5,12)은 상이한 워드선(WL1,WL2)으로 동작한다. 제1n+형 소오스영역(6)과 제1n+형 소오스영역(6)에 접속되는 제2n+형 소오스영역(13)은 전기적으로 공통 접지 도체(Vss1)에 연결된다.
본 발명의 상기 실시예에 따른 반도체 기억장치의 셀 트랜지스터 제조과정을 설명하겠다. 제2a도 내지 제2f도는 과정의 단면도이다.
제2a도에 도시한 바와 같이 6000Å의 두께를 갖는 필드 산화물층(2)은 보통 선택적 산화처리에 의하여 약 10ohm-cm의 특정저항을 가진 p형 실리콘기판(1)위에 형성된다. 상기 고정된 p형 실리콘기판(1)위에 예컨대 300Å의 두께를 가진 제1게이트 산화물충(4)은 보통 열적산화처리에 의해 형성된다. 예컨대 4000Å의 두께를 가진 다결정실리콘층을 보통 화학증기증착(CVD)처리에 의해 p형 실리콘기판(1)위에 놓인다. 다결정실리콘층은 제1다결정실리콘게이트전극(5)을 형성하기 위해 사진석판술에 의하여 패턴된다. 마스크로서 제1다결정실리콘게이트전극(5)을 사용하여 n형 불순물(예컨대 비소이온)이 100keV의 에너지에서 2×101=/㎠의 투여율(dosage)로 p형 실리콘기판(1)속으로 선택적으로 들어간다. 소망어닐링 처리는 1020원자/㎤또는 그이상의 고불순물 농도를 가진 제1n+형 소오스 영역 및 제1n+형 드레인 영역(7)을 형성하도록 실행되며, 그에 의해서 제1다결정실리콘게이트전극(5)은 동시에 1020원자/㎤또는 그 이상의 고불순물 농도를 갖는 n+형 전극이 된다. 다음에 제1셀 MOS 트랜지스터가 형성된다.
제2b도에 도시한 바와 같이, 두께(예컨대 4000Å)를 가진 2산화물 실리콘 절연층은 획득된 기판위에 형성된다. 2산화물 실리콘층은 2산화물 실리콘 절연층을 형성하고, 개구(8a,8b)를 통하여 제1소오스영 및 드레인영역(6,7)부분이 노출되도록 사진 석판술에 의해여 패턴된다, 절연층(9)은 다결정 실리콘층위의 평평함(flatness)을 개선하기 위하여 하층의 인규화물화 유리와 상층의 2산화물 실리콘으로 구성된 2중층 구조로써 형성되었다.
제2c도에 도시한 바와 같이, 소망의 불순물농도와 두께(예컨대 4000Å)를 가진 p형 다결정실리콘층은 CVD처리에 의해 획득된 기판위에 형성된다. 다결정실리콘층은 예컨대 레이저전력(4W), 30㎛의 레이저 빔 스포트(spot)반경, 3cm/sec 의 스캐닝(scanning)속도 및 450℃의 기판온도에서 아르곤(argon)레이저빔의 스캐닝에 의하여 재결정화 된다. 다결정실리콘층이 재결정화 된후에 재결정화된 실리콘층은 실리콘 아일랜드(island)(10)를 형성하기 위해 석판인쇄술(photolithography)에 의해 패턴된다. 아일랜드(10)는 제1개구(8a,8b)에서 n+형 소오스 및 드레인영역(6,7)에 연결된다.
제2d도에 도시한 바와 같이 예컨대 300Å의 두께를 가진 제2게이트산화물층(11)은 보통의 열산화처리에 의해서 제결정화된 실리콘 아일랜드(10)의 표면위에 형성된다. 두께(4000Å)을 가진 다결정실리콘층은 CVD처리에 의하여 증착된다. 다음에 다결정실리콘층은 제2다결정실리콘 게이트전극(12)을 형성하기 위하여 석판인쇄술에 의해 패턴된다. 마스크로서 제2다결정실리콘게이트를 사용하여 n형 불순물(예컨대 인이온)이 100keV의 에너지에서 2×101=/㎠의 투여율로 다결정실리콘아일랜드(10)속으로 선택적으로 이식된다. 어닐링 처리가 1020원자/㎤ 또는 그이상의 고불순물농도를 가진 제2n+형 소오스영역(13)과 제2n+형 드레인영역(14)을 형성하기 위해 실행되며, 그에 의해 제2다결정실리콘게이트전극(12)은 동시에 1020원자/㎤이상의 고불순물농도를 가진n+형 전극이 된다. 따라서 제2셀 MOS 트랜지스터가 형성된다.
제2e도에 도시한 바와 같이 저항층(R)은 획득한 기판위에 형성된다. 저항층(R)은 정보가 쓰여지게 되는 셀트랜지스터를 노출시키는 개구(H)를 형성하도록 패턴된다. 그다음에 예를 들어 보론이온이 800keV에너지에서 약 2×1013원자/㎠의 투여율로 제2MOS 셀 트랜지스터를 통하여 제1셀 트랜지스터속으로 개구(H)를 통해 이식된다. 다음에 어닐링처리가 이식된 종(種)을 활성화 하도록 실행되어, 그에 의하여 이식층(15)은 제1MOS 트랜지스터의 드레시호울드전압을 상승시킨다. 상기 이온 이식처리에서 보론이온의 이식깊이의 투사법위(Rp)는 1.5㎛이다. 이식이온의 표준편차는 대략 0.1㎛이다. 층의 전체두께는 대략 1.66㎛이다. 다음에 제2MOS 셀 트랜지스터의 전기적 특성은 변화되지 않으며 드레시 호울드 전압을 증가하는데 충분한 보론이온의 양이 제1다결정게이트전극(5) 아래부분으로 이식된다. 만약 B++이온이 사용된다면 400kV의 가속전압에서 800keV의 보론이온이 얻어질 수 있다는 것을 주목해야 한다.
제2MOS 셀 트랜지스터의 드레시호울드전압은 약 150keV의 에너지에서 보론이온 이식처리에 의하여 상승된다. 제1 및 제2MOS 셀 트랜지스터의 채널영역이 거리(4000Å)에서 깊이방향으로 2산화실리콘 절연층(9)에 의해 간격을 갖고 떨어져 있으므로, 제1MOS 셀 트랜지스터내의 선택적으로 쓰여질 수 있다. 상기 이식단계에서 보론이온 또한 제1 및 제2n+소오스와 드레인영역으로 이식되며, 더욱이 보론이온의 투여율이 적으므로 n형을 p형으로 변환하는데 문제는 없다. 제2f도에 도시한 바와 같이 예컨대 인산화유리의 절연층(17)은 CVD처리에 의해 6000Å의 두께로 증착된다.
제2n+형 드레인영역(14)에 노출되는 개구(16)는 사진석판술에 의해 절연층(17)내에 형성된다. 알루미늄층(18)은 보통의 증기종착처리 또는 분사(sputtering)처리에 의해 증착된다. 알루미늄층은 개구(16)에서 제2n+드레인영역(14)을 접속하는 비트선으로서 동작하는 알루미늄배선을 형성하기 위하여 패턴된다. 다음에 패시베이션(passivation)층(보이지않음)은 획득한 구조에 형성된다.
제3도는 본 발명에 따른 단위셀의 등가회로도이다, 제3도에서 Tr1은 제1MOS 셀 트랜지스터를 나타내며, 제2MOS 셀 트랜지스터를 통하여 이온이식에 의해 그안에 정보가 쓰여진다. 한편, Tr2는 제2MOS 트랜지스터를 가르키는데, 그 안에 정보가 또한 이온이식에 의해 쓰여지며; 제2MOS 셀 트랜지스터는 본기억장치구조의 상측위에 형성되며 제2n+형 다결정실리콘게이트전극(12), 제2n+형 소오스영역(13) 및 제2n+형 드레인영역(14)으로 구성되었다.
BL은 비트선을 가르키며, 하위 워드선(WL1)은 제1MOS 셀 트랜지스터의 게이트전극에 의해 구성되었으며, 상위 워드선(WL2)은 제2MOS 셀 트랜지스터의 게이트전극에 의해 구성되었다.
상기에서 볼 수 있는 바와 같이 본기억장치의 단위셀내에 2진정보가 제1 및 제2MOS 트랜지스터의 각각에 저장될수 있다.
제4도는 다수의 단위셀 배열에 대한 개략적 평면도이다, 제4도에 선(L)으로 둘러싸인 영역은 상기 단위셀중 하나를 표시한다. 상기 셀 영역에 저장된 정보량은 종래기술에서 동일면적의 영역에 저장되는 정보량의 2배가 된다, 즉 집접도가 배증된다. 제4도에서 WL1내지 WL6은 워드선을 가르키며, BL1내지 BL2는 비트선을, 그리고 Vss및 D는 접지선과 제1 및 제2드레인영역을 각각 가르킨다. 참조번호(2)는 필드산화물층을 가르킨다.
제5도는 본 발명에 따른 동가회로도이다, 제5도에서 예컨대 WL1과WL2는 동일선내에 배열되었으나 WL1은 전기적으로 제1MOS 셀 트랜지스터에 WL2는 제2MOS 셀 트랜지스터에 각각 연결되었다. WL3와 WL4도 또한 상기선 다음의 동일선내에 연결되어 있으나, WL3는 전기적으로 제1MOS 셀 트랜지스터에 WL4는 제2MOS 셀 트랜지스터에 연결되었다. 더욱이. DEC1과 DEC2는 각각 워드와 비트선택을 위한 데코더(decoder)를 나타낸다.

Claims (6)

  1. 반도체 기억장치에 있어서, 기판(1)내에 형성된 소오스(6) 및 드레인(7)영역과 절연층을 통해 기판 위에 제공되는 게이트 전극(5)을 가진 제1MIS 트랜지스터 : 절연층을 통해 제1MIS 트랜지스터위에 제공되며 제1MIS 트랜지스터 위에 제공되며 제1MIS 트랜지스터의 소오스(6) 및 드레인(7) 영역에 접속되는 반도체층 : 반도체층내에 형성된 소오스(13) 및 드레인(14)영역을 가지며 제1MIS 트랜지스터의 소오스(6) 및 드레인(7)영역에 접속되고 절연층(9)을 통해 반도체층 위에 제공되는 게이트 전극(12)을 가진 제2MIS 트랜지스터 : 및 제2MIS 트랜지스터의 드레인 영역(14)에 접속되며 제2MIS 트랜지스터 위에 연장된 비트선(18)으로 구성되어 있으며, 제1 및 제2MIS 트랜지스터의 각 전극은 각각 상이한 워드선에 접속되어 있고, 소망치(所望値)이상의 양을 가진 불순물이 기판 및 제1MIS 트랜지스터 게이트 전극아래 반도체층중 적어도 어느 하나와 반도체에 도우푸(dope)되어 있는 것을 특징으로 하는 반도체 기억장치.
  2. 제1항에 있어서, 상기 주어진 전도형 반도체 기판은 p형 반도체 기판(1)인 것을 특징으로 하는 반도체 기억장치.
  3. 제1항에 있어서, 고농도 불순물은 상기 반도체 기판(1)에 이식되는 것을 특징으로 하는 반도체 기억장치.
  4. 제3항에 있어서, 고농도 불순물의 상기 이식은 약 800keV의 에너지 2×1013원자/㎠의 투여율(dosage)의 보론(boron)이온을 사용함으로써 실행되는 것을 특징으로 하는 반도체 기억장치.
  5. 제1항에 있어서, 저농도 불순물은 상기 게이트 전극 아래 상기 반도체층(10)에 이식되는 것을 특징으로 하는 반도체 기억장치.
  6. 제5항에 있어서, 저농도 불순물의 상기 이식은 약 150keV 에너지로 약 2×1013원자/㎠ 의 투여율의 보론이온을 사용함으로써 실행되는 것을 특징으로 하는 반도체 기억장치.
KR1019840005399A 1983-09-27 1984-09-03 반도체 기억장치 KR900002007B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP58178473A JPS6070760A (ja) 1983-09-27 1983-09-27 半導体記憶装置
JP58-178473 1983-09-27

Publications (2)

Publication Number Publication Date
KR850002639A KR850002639A (ko) 1985-05-15
KR900002007B1 true KR900002007B1 (ko) 1990-03-31

Family

ID=16049113

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840005399A KR900002007B1 (ko) 1983-09-27 1984-09-03 반도체 기억장치

Country Status (5)

Country Link
US (1) US4630089A (ko)
EP (1) EP0135824B1 (ko)
JP (1) JPS6070760A (ko)
KR (1) KR900002007B1 (ko)
DE (1) DE3471550D1 (ko)

Families Citing this family (77)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4679299A (en) * 1986-08-11 1987-07-14 Ncr Corporation Formation of self-aligned stacked CMOS structures by lift-off
JPH0388321A (ja) * 1989-08-31 1991-04-12 Tonen Corp 多結晶シリコン薄膜
JP2959066B2 (ja) * 1990-07-11 1999-10-06 日本電気株式会社 不揮発性半導体記憶装置およびその駆動方法
US5291440A (en) * 1990-07-30 1994-03-01 Nec Corporation Non-volatile programmable read only memory device having a plurality of memory cells each implemented by a memory transistor and a switching transistor stacked thereon
US5057888A (en) * 1991-01-28 1991-10-15 Micron Technology, Inc. Double DRAM cell
US5166091A (en) * 1991-05-31 1992-11-24 At&T Bell Laboratories Fabrication method in vertical integration
JP2722890B2 (ja) * 1991-10-01 1998-03-09 日本電気株式会社 薄膜トランジスタおよびその製造方法
US5321286A (en) * 1991-11-26 1994-06-14 Nec Corporation Non-volatile semiconductor memory device having thin film memory transistors stacked over associated selecting transistors
US5291435A (en) * 1993-01-07 1994-03-01 Yu Shih Chiang Read-only memory cell
US5358887A (en) * 1993-11-26 1994-10-25 United Microelectronics Corporation Ulsi mask ROM structure and method of manufacture
US5612552A (en) * 1994-03-31 1997-03-18 Lsi Logic Corporation Multilevel gate array integrated circuit structure with perpendicular access to all active device regions
US5872029A (en) * 1996-11-07 1999-02-16 Advanced Micro Devices, Inc. Method for forming an ultra high density inverter using a stacked transistor arrangement
US6642574B2 (en) * 1997-10-07 2003-11-04 Hitachi, Ltd. Semiconductor memory device and manufacturing method thereof
JP3554666B2 (ja) * 1997-10-07 2004-08-18 株式会社日立製作所 半導体メモリ装置
US6169308B1 (en) 1996-11-15 2001-01-02 Hitachi, Ltd. Semiconductor memory device and manufacturing method thereof
US6372592B1 (en) 1996-12-18 2002-04-16 United States Of America As Represented By The Secretary Of The Navy Self-aligned MOSFET with electrically active mask
US5926700A (en) 1997-05-02 1999-07-20 Advanced Micro Devices, Inc. Semiconductor fabrication having multi-level transistors and high density interconnect therebetween
US5818069A (en) * 1997-06-20 1998-10-06 Advanced Micro Devices, Inc. Ultra high density series-connected transistors formed on separate elevational levels
US5888872A (en) 1997-06-20 1999-03-30 Advanced Micro Devices, Inc. Method for forming source drain junction areas self-aligned between a sidewall spacer and an etched lateral sidewall
US6225646B1 (en) * 2000-01-14 2001-05-01 Advanced Micro Devices, Inc. Integrated circuit incorporating a memory cell and a transistor elevated above an insulating base
TWI230392B (en) 2001-06-18 2005-04-01 Innovative Silicon Sa Semiconductor device
EP1355316B1 (en) 2002-04-18 2007-02-21 Innovative Silicon SA Data storage device and refreshing method for use with such device
US6912150B2 (en) 2003-05-13 2005-06-28 Lionel Portman Reference current generator, and method of programming, adjusting and/or operating same
US20040228168A1 (en) 2003-05-13 2004-11-18 Richard Ferrant Semiconductor memory device and method of operating same
US7085153B2 (en) 2003-05-13 2006-08-01 Innovative Silicon S.A. Semiconductor memory cell, array, architecture and device, and method of operating same
US7335934B2 (en) 2003-07-22 2008-02-26 Innovative Silicon S.A. Integrated circuit device, and method of fabricating same
US7184298B2 (en) 2003-09-24 2007-02-27 Innovative Silicon S.A. Low power programming technique for a floating body memory transistor, memory cell, and memory array
US7476939B2 (en) 2004-11-04 2009-01-13 Innovative Silicon Isi Sa Memory cell having an electrically floating body transistor and programming technique therefor
US7251164B2 (en) 2004-11-10 2007-07-31 Innovative Silicon S.A. Circuitry for and method of improving statistical distribution of integrated circuits
US7301838B2 (en) 2004-12-13 2007-11-27 Innovative Silicon S.A. Sense amplifier circuitry and architecture to write data into and/or read from memory cells
US7301803B2 (en) 2004-12-22 2007-11-27 Innovative Silicon S.A. Bipolar reading technique for a memory cell having an electrically floating body transistor
KR100625124B1 (ko) * 2005-08-30 2006-09-15 삼성전자주식회사 스택형 반도체 장치의 제조 방법
US7606066B2 (en) 2005-09-07 2009-10-20 Innovative Silicon Isi Sa Memory cell and memory cell array having an electrically floating body transistor, and methods of operating same
US7355916B2 (en) 2005-09-19 2008-04-08 Innovative Silicon S.A. Method and circuitry to generate a reference current for reading a memory cell, and device implementing same
US7683430B2 (en) 2005-12-19 2010-03-23 Innovative Silicon Isi Sa Electrically floating body memory cell and array, and method of operating or controlling same
US7542345B2 (en) 2006-02-16 2009-06-02 Innovative Silicon Isi Sa Multi-bit memory cell having electrically floating body transistor, and method of programming and reading same
US7492632B2 (en) 2006-04-07 2009-02-17 Innovative Silicon Isi Sa Memory array having a programmable word length, and method of operating same
US7606098B2 (en) 2006-04-18 2009-10-20 Innovative Silicon Isi Sa Semiconductor memory array architecture with grouped memory cells, and method of controlling same
WO2007128738A1 (en) 2006-05-02 2007-11-15 Innovative Silicon Sa Semiconductor memory cell and array using punch-through to program and read same
US8069377B2 (en) 2006-06-26 2011-11-29 Micron Technology, Inc. Integrated circuit having memory array including ECC and column redundancy and method of operating the same
US7542340B2 (en) 2006-07-11 2009-06-02 Innovative Silicon Isi Sa Integrated circuit including memory array having a segmented bit line architecture and method of controlling and/or operating same
KR101277402B1 (ko) 2007-01-26 2013-06-20 마이크론 테크놀로지, 인코포레이티드 게이트형 바디 영역으로부터 격리되는 소스/드레인 영역을 포함하는 플로팅-바디 dram 트랜지스터
WO2009031052A2 (en) 2007-03-29 2009-03-12 Innovative Silicon S.A. Zero-capacitor (floating body) random access memory circuits with polycide word lines and manufacturing methods therefor
US8064274B2 (en) 2007-05-30 2011-11-22 Micron Technology, Inc. Integrated circuit having voltage generation circuitry for memory cell array, and method of operating and/or controlling same
US8085594B2 (en) 2007-06-01 2011-12-27 Micron Technology, Inc. Reading technique for memory cell with electrically floating body transistor
US8194487B2 (en) 2007-09-17 2012-06-05 Micron Technology, Inc. Refreshing data of memory cells with electrically floating body transistors
US8536628B2 (en) 2007-11-29 2013-09-17 Micron Technology, Inc. Integrated circuit having memory cell array including barriers, and method of manufacturing same
US8349662B2 (en) 2007-12-11 2013-01-08 Micron Technology, Inc. Integrated circuit having memory cell array, and method of manufacturing same
US8773933B2 (en) 2012-03-16 2014-07-08 Micron Technology, Inc. Techniques for accessing memory cells
US8014195B2 (en) 2008-02-06 2011-09-06 Micron Technology, Inc. Single transistor memory cell
US8189376B2 (en) 2008-02-08 2012-05-29 Micron Technology, Inc. Integrated circuit having memory cells including gate material having high work function, and method of manufacturing same
US7957206B2 (en) 2008-04-04 2011-06-07 Micron Technology, Inc. Read circuitry for an integrated circuit having memory cells and/or a memory cell array, and method of operating same
US7947543B2 (en) 2008-09-25 2011-05-24 Micron Technology, Inc. Recessed gate silicon-on-insulator floating body device with self-aligned lateral isolation
US7933140B2 (en) 2008-10-02 2011-04-26 Micron Technology, Inc. Techniques for reducing a voltage swing
US7924630B2 (en) 2008-10-15 2011-04-12 Micron Technology, Inc. Techniques for simultaneously driving a plurality of source lines
US8223574B2 (en) 2008-11-05 2012-07-17 Micron Technology, Inc. Techniques for block refreshing a semiconductor memory device
US8213226B2 (en) 2008-12-05 2012-07-03 Micron Technology, Inc. Vertical transistor memory cell and array
US8319294B2 (en) 2009-02-18 2012-11-27 Micron Technology, Inc. Techniques for providing a source line plane
WO2010102106A2 (en) 2009-03-04 2010-09-10 Innovative Silicon Isi Sa Techniques for forming a contact to a buried diffusion layer in a semiconductor memory device
WO2010114890A1 (en) 2009-03-31 2010-10-07 Innovative Silicon Isi Sa Techniques for providing a semiconductor memory device
US8139418B2 (en) 2009-04-27 2012-03-20 Micron Technology, Inc. Techniques for controlling a direct injection semiconductor memory device
US8508994B2 (en) 2009-04-30 2013-08-13 Micron Technology, Inc. Semiconductor device with floating gate and electrically floating body
US8498157B2 (en) 2009-05-22 2013-07-30 Micron Technology, Inc. Techniques for providing a direct injection semiconductor memory device
US8537610B2 (en) 2009-07-10 2013-09-17 Micron Technology, Inc. Techniques for providing a semiconductor memory device
US9076543B2 (en) 2009-07-27 2015-07-07 Micron Technology, Inc. Techniques for providing a direct injection semiconductor memory device
US8199595B2 (en) 2009-09-04 2012-06-12 Micron Technology, Inc. Techniques for sensing a semiconductor memory device
US8174881B2 (en) 2009-11-24 2012-05-08 Micron Technology, Inc. Techniques for reducing disturbance in a semiconductor device
US8310893B2 (en) 2009-12-16 2012-11-13 Micron Technology, Inc. Techniques for reducing impact of array disturbs in a semiconductor memory device
US8416636B2 (en) 2010-02-12 2013-04-09 Micron Technology, Inc. Techniques for controlling a semiconductor memory device
US8411513B2 (en) 2010-03-04 2013-04-02 Micron Technology, Inc. Techniques for providing a semiconductor memory device having hierarchical bit lines
US8576631B2 (en) 2010-03-04 2013-11-05 Micron Technology, Inc. Techniques for sensing a semiconductor memory device
US8369177B2 (en) 2010-03-05 2013-02-05 Micron Technology, Inc. Techniques for reading from and/or writing to a semiconductor memory device
CN102812552B (zh) 2010-03-15 2015-11-25 美光科技公司 半导体存储器装置及用于对半导体存储器装置进行偏置的方法
US8411524B2 (en) 2010-05-06 2013-04-02 Micron Technology, Inc. Techniques for refreshing a semiconductor memory device
WO2012008304A1 (en) * 2010-07-16 2012-01-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8531878B2 (en) 2011-05-17 2013-09-10 Micron Technology, Inc. Techniques for providing a semiconductor memory device
US9559216B2 (en) 2011-06-06 2017-01-31 Micron Technology, Inc. Semiconductor memory device and method for biasing same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4364167A (en) * 1979-11-28 1982-12-21 General Motors Corporation Programming an IGFET read-only-memory
US4476475A (en) * 1982-11-19 1984-10-09 Northern Telecom Limited Stacked MOS transistor

Also Published As

Publication number Publication date
KR850002639A (ko) 1985-05-15
EP0135824B1 (en) 1988-05-25
JPS6070760A (ja) 1985-04-22
JPS6146980B2 (ko) 1986-10-16
DE3471550D1 (en) 1988-06-30
EP0135824A1 (en) 1985-04-03
US4630089A (en) 1986-12-16

Similar Documents

Publication Publication Date Title
KR900002007B1 (ko) 반도체 기억장치
US4122544A (en) Electrically alterable floating gate semiconductor memory device with series enhancement transistor
US4373248A (en) Method of making high density semiconductor device such as floating gate electrically programmable ROM or the like
JP3150362B2 (ja) Eprom仮想接地アレイ
US7250646B2 (en) TFT mask ROM and method for making same
US5063171A (en) Method of making a diffusionless virtual drain and source conductor/oxide semiconductor field effect transistor
US4258378A (en) Electrically alterable floating gate memory with self-aligned low-threshold series enhancement transistor
US6312990B1 (en) Structure nonvolatile semiconductor memory cell array and method for fabricating same
US5300804A (en) Mask ROM device having highly integrated memory cell structure
US5151375A (en) EPROM virtual ground array
US4112509A (en) Electrically alterable floating gate semiconductor memory device
KR960012252B1 (ko) 반도체 메모리장치
US4493057A (en) Method of making high density semiconductor device such as floating gate electrically programmable ROM or the like
US4369564A (en) VMOS Memory cell and method for making same
US4737835A (en) Read only memory semiconductor device
US4422092A (en) High coupling ratio electrically programmable ROM
JPH07226446A (ja) 半導体装置及びその製造方法
JP2772020B2 (ja) Mos型半導体装置
KR960000957B1 (ko) 스태틱형 랜덤 억세스 메모리 장치 및 그 제조방법
JPS6130063A (ja) 不揮発性半導体記憶装置
US5200802A (en) Semiconductor ROM cell programmed using source mask
EP0169595B1 (en) Semiconductor device comprising a non-volatile storage transistor
US5027175A (en) Integrated circuit semiconductor device having improved wiring structure
US5893738A (en) Method for forming double density MROM array structure
US5329148A (en) Semiconductor device and preparing method therefor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980327

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee