KR900000669Y1 - 순차 타이머회로 - Google Patents

순차 타이머회로 Download PDF

Info

Publication number
KR900000669Y1
KR900000669Y1 KR2019870010994U KR870010994U KR900000669Y1 KR 900000669 Y1 KR900000669 Y1 KR 900000669Y1 KR 2019870010994 U KR2019870010994 U KR 2019870010994U KR 870010994 U KR870010994 U KR 870010994U KR 900000669 Y1 KR900000669 Y1 KR 900000669Y1
Authority
KR
South Korea
Prior art keywords
timer
operational amplifier
capacitor
diode
voltage
Prior art date
Application number
KR2019870010994U
Other languages
English (en)
Other versions
KR890003758U (ko
Inventor
김귀동
Original Assignee
삼성전자주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 안시환 filed Critical 삼성전자주식회사
Priority to KR2019870010994U priority Critical patent/KR900000669Y1/ko
Publication of KR890003758U publication Critical patent/KR890003758U/ko
Application granted granted Critical
Publication of KR900000669Y1 publication Critical patent/KR900000669Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/28Modifications for introducing a time delay before switching

Landscapes

  • Measurement Of Predetermined Time Intervals (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

순차 타이머회로
제1도는 본 고안 순차타이머회로의 회로도.
제2도는 본 고안 순차타이머회로에서 출력되는 출력파형도.
* 도면의 주요부분에 대한 부호의 설명
가 : 제1타이머부 나 : 제2타이머부
다 : 제3타이머부 SW1: 스위치
OP1∼OP2: 연산증폭기 RL1-RL2: 부하저항
D1, D2, D3: 다이오드부 VR1∼VR3: 가변저항
C1, C2, C3: 콘덴서 R1∼R4: 저항
D4, D5: 다이오드
본 고안은 전자기기에 있어서 연산증폭기를 이용하여 순차제어를 할수 있게한 순차타이머회로에 관한 것이다.
종래에는 순차제어를 하기 위하여 별도의 타이머를 구입하여 사용하였기 때문에 이를 구성하는 기기의 단가를 상승시키게 되는 문제점을 가지고 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위하여 연산증폭기에 입력되는 두 값에 따라 달라지는 출력과 콘덴서의 충방전에 의한 시간차를 이용하여 기기를 순차적으로 제어할수 있도록 한 것으로 이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
스위치(SW1)저항(R4), (R1) 콘덴서(C1) 다이오드부(D1) 가변저항(VR1) 연산증폭기(OP1) 부하저항(RL1)로 구성된 제1타이머부(가)는 저항(R2)를 통하여 다이오드(D4) 다이오드부(D2) 콘덴서(C2)가변저항(VR2) 연산증폭기(OP2)부하저항(RL2)으로 구성된 제2타이머버부(나)에 연결하고 이 제2타이머부(나)는 저항(R3)을 통하여 다이오드(D5) 다이오드부(D3) 콘덴서(C3)가변저항(VR3) 연산증폭기(OP3)부하저항(RL3)으로 구성된 제3타이머부(다)로 구성하여서된 것으로 상기와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
먼저 최초의 상태는 스위치(SW1)가 온상태이며 스위치(SW1)가 온상태에서 제1타이머부(가)에서는 전원전압(Vcc)이, 다이오드부(D1) 저항(R1) 저항(R1) 및 스위치(SW)를 통하여 흘러나가게 되므로 콘덴서(C1)에는 전압이 충전되지 않기 때문에 연산증폭기(OP1)의 반전단자(-)에 연결된 가변저항(VR1)의 기준전압보다 비반전단자(+)에 입력되는 전압이 낮으므로 연산증폭기(OP1)의 출력은 로우전압이 나타나게 되어 제2타이머부(나) 제3타이머부(다)의 연산증폭기(OP2), (OP3)에는 비교전압이 인가되지 않게 되어 제2도의 파형도에 도시한 바와 같이 제2타이머부(나)와 제3타이머부(다)의 출력은 로우 전압이 나타나게 된다.
한편 제1타이머부 (가)의 스위치(SW1)는 오프시키게 되면 전원전압(Vcc)은 다이오드부(D1) 저항(R1)을 통하여 콘덴서(C1)에 충전되기 시작한다.
이어서 콘덴서(C1)에 어느정도 충전되어 연산증폭기(OP1)의 반전단에 인가되는 가변저항(VR1)에 의한 기준전압보다 연상증폭기(OP1)의 비반전단자에 인가되는 전압이 높게되면 연산증폭기(OP1)의 출력단자에서는 하이전압을 출력시켜 저항(R2) 및 제2 타이머부(나)의 다이오드부(D2)를 통하여 콘덴서(C2)에 충전시키게 된다.
그후 충전전압이 어느정도 높아져 연산증폭기(OP2)의 비반전단자에 인가되게 되는데 이때 연산증폭기(OP2)에서는 제2b도에 도시한 바와 같이 지연시간(t2)=0.7C2(RL2+R2)만큼 지연된 하이전압이 출력하게 되며 이하이신호는 저항(R3) 및 제3타이머부(다)의 다이오드부(D2)를 통하여 콘덴서(C3)에 충전되기 시작한다.
이어서 콘덴서(C3)에 어느정도 충전되어 연산증폭기(OP3)의 반전단자에 인가되는 가변자항(VR3)에 의한 기준전압보다 연산증폭기(OP3)의 비반전단자에 인가되는 전압이 높게 되면 연산증폭기(OP3)의 출력단자에서는 제2c도에 도시한 바와 같이 지연시간 (t2)=0.7C3(RL2+R3)만큼 지연된 하이전압이 출력하게 된다.
이어서 제1타이머부(가)의 스위치(SW1)를 오프에서 다시 온으로 전환시키면 상기 콘덴서(C1)에 충전되어 있던 충전전압은 저항(R4)을 통하여 방전되면서 콘덴서(C1)의 양단전압이 연산증폭기(OP1)의 기준전압보다 낮은 전압이 연산증폭기(OP1)의 비반전단에 인가되게 되므로 연산증폭(OP1)의 출력단자에서 로우전압이 출력되게 되므로 제1타이머부(나), 제3타이머부(다)의 연산증폭기(OP2), (OP3)에는 비교전압이 인가되지 않게되므로 제2타이머부(나)의 콘덴서(C2)에 충전된 전압은 다이오드부(D4)저항(R2)을 통하여 화살표방향(가)으로 방전을 하게 되어 제2b도에 도시한 바와 같이 방전시간(t4) =0.7C3R3만큼 지연된 후 연산증폭기(OP3)을 출력단자로부터 로우전압을 출력되게 되는 것이다.
또한 제3타이머부(다)의 콘덴서(C3)에 충전된 전압은 다이오드부(D5) 저항(R3)을 통하여 화살표방향(나)으로 방전을 하게 되는데 즉 제2c도에 도시한 바와 같이 방전시간(t5) = 0.7C2R2만큼 지연된 후 연산증폭기(OP3)의 출력단자로부터 로우전압을 출력시키게 되는 것이다.

Claims (1)

  1. 스위치(SW1)자항(R4), (R1) 콘덴서(C1) 다이오드부(D1) 가변저항(VR1) 연산증폭기(OP1) 부하저항(RL1)로 구성된 제1타이머부(가)는 저항(R2)를 통하여 다이오드(D4) 다이오드부(D2) 콘덴서(C2)가변저항(VR1) 연산증폭기(OP2)부하저항(RL2)으로 구성된 제2타이머부(나)에 연력하고 이 제2타이머부(나)는 저항(R3)을 통하여 다이오드(R5) 다이오드부(D3) 콘덴서(C3)가변저항(VR3) 연산증폭기(OP3)부하저항(RL3)으로 구성된 제3타이머부(다)로 구성하여서된 것을 특징으로 하는 순차타이머회로.
KR2019870010994U 1987-07-06 1987-07-06 순차 타이머회로 KR900000669Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870010994U KR900000669Y1 (ko) 1987-07-06 1987-07-06 순차 타이머회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870010994U KR900000669Y1 (ko) 1987-07-06 1987-07-06 순차 타이머회로

Publications (2)

Publication Number Publication Date
KR890003758U KR890003758U (ko) 1989-04-13
KR900000669Y1 true KR900000669Y1 (ko) 1990-01-30

Family

ID=19264950

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870010994U KR900000669Y1 (ko) 1987-07-06 1987-07-06 순차 타이머회로

Country Status (1)

Country Link
KR (1) KR900000669Y1 (ko)

Also Published As

Publication number Publication date
KR890003758U (ko) 1989-04-13

Similar Documents

Publication Publication Date Title
KR920017317A (ko) 전원장치 및 전원접속방법
KR900000669Y1 (ko) 순차 타이머회로
EP0089158B1 (en) Clock controlled dual slope voltage to frequency converter
US3961207A (en) Output retaining electronic circuit
KR920004509Y1 (ko) 스위칭소자를 이용한 리세트회로
JPS5910821Y2 (ja) 電子タイマ
US5034705A (en) Power up and oscillator circuit using a single capacitor
SU1013976A1 (ru) Устройство с переменным коэффициентом передачи
JPH0410807A (ja) クロック信号発生回路
JPH02294224A (ja) 残留電荷放電回路
KR930000989Y1 (ko) 마이크로 컴퓨터용 리세트 장치
JPS6438664A (en) Holding circuit
JP2513285B2 (ja) サンプリングパルス発生回路
SU1109894A1 (ru) Релаксационный генератор
SU739557A1 (ru) Устройство дл возведени в степень
KR960000214Y1 (ko) B+ 전원 시간지연 회로
KR870000468Y1 (ko) 엘리베이터 제어반의 단일 펄스 발생회로
JP2631519B2 (ja) 電位保持回路
KR200152286Y1 (ko) Dc 서어보 회로
KR940004266Y1 (ko) 아날로그(Analog) 곱셈 연산회로
KR950002553Y1 (ko) 캠코더용 밧데리 충전기의 타이머 회로
JP2658112B2 (ja) 単安定マルチバイブレータ回路
SU1018206A2 (ru) Релаксационный генератор
KR0169391B1 (ko) 급속 충전회로
JPH0236002B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee