KR890017703A - 데코딩에 의한 입출력라인의 분할방식 - Google Patents

데코딩에 의한 입출력라인의 분할방식 Download PDF

Info

Publication number
KR890017703A
KR890017703A KR1019880005596A KR880005596A KR890017703A KR 890017703 A KR890017703 A KR 890017703A KR 1019880005596 A KR1019880005596 A KR 1019880005596A KR 880005596 A KR880005596 A KR 880005596A KR 890017703 A KR890017703 A KR 890017703A
Authority
KR
South Korea
Prior art keywords
line
decoding
input
mos transistor
bit line
Prior art date
Application number
KR1019880005596A
Other languages
English (en)
Other versions
KR910002027B1 (ko
Inventor
김창현
Original Assignee
강진구
삼성반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성반도체통신 주식회사 filed Critical 강진구
Priority to KR1019880005596A priority Critical patent/KR910002027B1/ko
Priority to JP1026814A priority patent/JPH079757B2/ja
Publication of KR890017703A publication Critical patent/KR890017703A/ko
Application granted granted Critical
Publication of KR910002027B1 publication Critical patent/KR910002027B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
  • Dc Digital Transmission (AREA)

Abstract

내용 없음

Description

데코딩에 의한 입출력라인의 분할방식
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 회로도. 제 2 도는 본 발명의 회로도에서 시그널전달과정을 나타낸 상태도이다.

Claims (2)

  1. 워드라인(W/L)의 상태에 의하여 구동되는 메모리셀이 비트라인(B/L) 및 비트라인바 (B/L)의 상태에 의하여 구동되는 MOS 트랜지스터 (M1)(M5)를 통하여 연결된 센서앰프(1)와, 상기 비트라인(B/L) 및 비트라인바(B/L)가 MOS트랜지스터(M4)(M5)를 통하여 연결된 서브입출력라인(2)과, MOS 트랜지스터(M6)(M7)를 통하여 연결된 메인 입출력라인(3)으로 분할시켜 신호처리하게한 데코딩에 의한 입출력라인의 분할방식.
  2. 제 1 항에 있어서, 서브 입출력라인(2)에는 컬럼(colkumm)데코딩신호(a)가 공급되게하고 메인 입출력라인(3)에는 로우(row) 데코딩신호(b)가 공급되게 구성시킨 데코딩에 의한 입출력라인의 분할방식.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880005596A 1988-05-13 1988-05-13 데코딩에 의한 입출력라인의 분할방식 KR910002027B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019880005596A KR910002027B1 (ko) 1988-05-13 1988-05-13 데코딩에 의한 입출력라인의 분할방식
JP1026814A JPH079757B2 (ja) 1988-05-13 1989-02-07 デコーディングによる入出力ラインの分割方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880005596A KR910002027B1 (ko) 1988-05-13 1988-05-13 데코딩에 의한 입출력라인의 분할방식

Publications (2)

Publication Number Publication Date
KR890017703A true KR890017703A (ko) 1989-12-16
KR910002027B1 KR910002027B1 (ko) 1991-03-30

Family

ID=19274342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880005596A KR910002027B1 (ko) 1988-05-13 1988-05-13 데코딩에 의한 입출력라인의 분할방식

Country Status (2)

Country Link
JP (1) JPH079757B2 (ko)
KR (1) KR910002027B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1281453C (zh) * 1996-08-29 2006-10-25 株式会社小丝制作所 车辆用内藏发热器型把手

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0634353B2 (ja) * 1983-05-07 1994-05-02 日本電信電話株式会社 半導体記憶装置
JPS6192495A (ja) * 1984-10-11 1986-05-10 Nippon Telegr & Teleph Corp <Ntt> 半導体記憶装置

Also Published As

Publication number Publication date
KR910002027B1 (ko) 1991-03-30
JPH079757B2 (ja) 1995-02-01
JPH0218786A (ja) 1990-01-23

Similar Documents

Publication Publication Date Title
KR900019044A (ko) 연상메모리
KR860004409A (ko) 반도체 기억장치
KR910013283A (ko) 리던던시 구조를 가지는 스태이틱 램
KR920001542A (ko) 감지 증폭기를 갖는 반도체 메모리
KR890010909A (ko) 반도체 메모리 회로
KR870002592A (ko) 메모리 회로
KR880000966A (ko) 메모리셀 블록의 선택적 동작이 가능한 반도체 메모리 장치
KR860006790A (ko) 반도체 기억장치
KR890004499A (ko) 저항수단을 이용한 씨 모스 티티엘 인푸트 버퍼
KR910010530A (ko) 램 테스트시 고속 기록회로
KR840001410A (ko) 프로그램 가능 논리장치
KR900019013A (ko) 파셜 랜덤 액세스 메모리
KR910006994A (ko) 센스 앰프회로
KR890017703A (ko) 데코딩에 의한 입출력라인의 분할방식
KR970016535A (ko) 어드레스 디코더
KR900002305A (ko) 반도체 기억장치
KR930005036A (ko) 반도체 메모리 장치의 리던던트 셀어레이 배열방법
KR870009388A (ko) 스태틱 반도체 기억장치
KR850006802A (ko) 데이터 전송 장치
KR920022286A (ko) 고속의 어드레스버스 및 선택적인 전원 제어회로를 구비한 반도체 메모리장치
KR870007511A (ko) 데이타 판독회로
JPS6473599A (en) Storage device
KR910001778A (ko) 직렬데이타 통로가 내장된 메모리소자의 테스트방법
KR880013324A (ko) 게이트어레이
KR880000961A (ko) 영상 기억장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080303

Year of fee payment: 18

EXPY Expiration of term