KR890000228Y1 - 텔레텍스트 정보전송용 부호화장치 - Google Patents

텔레텍스트 정보전송용 부호화장치 Download PDF

Info

Publication number
KR890000228Y1
KR890000228Y1 KR2019850018115U KR850018115U KR890000228Y1 KR 890000228 Y1 KR890000228 Y1 KR 890000228Y1 KR 2019850018115 U KR2019850018115 U KR 2019850018115U KR 850018115 U KR850018115 U KR 850018115U KR 890000228 Y1 KR890000228 Y1 KR 890000228Y1
Authority
KR
South Korea
Prior art keywords
exor
information bit
information
output
output terminal
Prior art date
Application number
KR2019850018115U
Other languages
English (en)
Other versions
KR870011483U (ko
Inventor
박만효
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850018115U priority Critical patent/KR890000228Y1/ko
Publication of KR870011483U publication Critical patent/KR870011483U/ko
Application granted granted Critical
Publication of KR890000228Y1 publication Critical patent/KR890000228Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/001Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits characterised by the elements used
    • H03M7/005Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits characterised by the elements used using semiconductor devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Error Detection And Correction (AREA)

Abstract

내용 없음.

Description

텔레텍스트 정보전송용 부호화장치
제1도는 본 고안의 텔레텍스트 정보전송용 부호화장치 회로도.
제2도는 제1도의 각 출력파형도.
* 도면의 주요부분에 대한 부호의 설명
1-4 : 자리이동소자 ExOR1,ExOR2: 익스클루시브오아게이트
본 고안은 텔레텍스트 정보전송용 부호인 패리티비트(Parity Bit)를 직접 하드웨어적으로 발생시켜 부호화 및 복호화 시간을 단축시킬 수 있게한 텔레텍스트 정보전송용 부호화장치에 관한 것이다.
텔레텍스트 정보전송용 부호는 1바이트인 8비트(b1-b8)로 구성되며, 이 8비트(b1-b2)중 b8,b6,b4,b2는 정보비트를 나타내고 b7,b5,b3,b1은 패리티 비트를 나타낸다.
그런데, 종래의 장치에 있어서는 b1,b3,b5,b7의 패리티 비트를 b2,b4,b6,b8의 정보비트를 받아서 다음 식과 같이 소프트웨어적으로 생성시켰다.
여기서,는 모율로(mudulo)-2합을 의미하고,는 정보비트 b2의 반전된 상태를 나타낸다.
따라서, 종래의 장치는 패리티 비트를 발생시킴에 있어서 상기의 식과같이 일일이 스프트웨어적으로 정보비트를 조합하게 되므로 부호화시간이 길어지게 되고, 복호시 복호시간의 지연을 야기시키는 결점이 되었다.
본 고안은 이러한 점을 감안하여, 패리티 비트를 정보비트로 부터 직접 하드웨어적으로 발생시켜 부호화 시간 및 복호화 시간을 단축시킬 수 있게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제1도는 본 고안의 텔레텍스트 정보전송용 부호화장치를 회로도로서, 이에 도시한 바와같이 정보비트 입력단자(A)를 자리이동소자(1)를 통해 정보비트 출력단자(B) 및 익스클루시브오아게이트(ExOR1), (ExOR2)의 일측 입력단자에 접속함과 아울러 그 자리이동소자(1)의 출력측을 자리이동소자(2), (3)를 통해 상기 익스클루시브 오아게이트(ExOR1)의 타측입력단자에 접속하고, 이 익스클루시브 오아게이트(ExOR1)의 출력단자를 자리이동소자(4)를 통해 상기 익스클루시브 오아게이트(ExOR2)의 타측입력단자에 접속하여 그의 출력단자를 패리티비트 출력단자(C)에 접속하며, 상기 자리이동소자(1), (2), (3), (4)에는 리세트신호() 및 클럭신호(CK)가 인가되게 접속하여 구성한 것으로, 이와같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
제2(a)도에 도시한 바와같은 리세트신호()가 인가되면 자리이동소자(1), (2), (3), (4)는 리세트된다. 이후 제2(b)도에 도시한 바와같은 클럭신호(CK)가 인가되면, 정보비트입력단자(A)에 입력되는 정보비트가 그 클럭신호(CK)에 동기되어 자리이동소자(1)를 통해 출력된다.
즉, 자리이동소자(1) (2), (3), (4)가 리세트된 후 클럭신호(CK)가 첫번째로 인가되면, 제2(c)도에 도시한 바와같이 정보비트입력단자(A)에 입력된 첫번째 정보비트가 자리이동소자(1)를 통해 정보비트출력단자(B)에 제2(d)도에 도시한 바와같이 정보비트 b8로 출력되고, 또한 자리이동소자(2)에 기억된다.
또한, 이때 정보비트 b8과 자리이동소자(4)의 출력신호가 익스클루시브오아게이트(ExOR2)를 통해 패리티 출력단자(C)에 제2(e)도에 도시한 바와같이 패리티비트 b7이 출력되고, 이때 자리이동소자(4)에는 정보비트 b8와 자리이동소자(3)의 출력신호가 익스클루시브 오아게이트(ExOR1)를 통해 기억된다.
다시, 클럭신호(CK)가 인가되면 정보비트입력단자(A)에 입력된 두번째 정보비트가 자리이동소자(1)를 통해 정보비트출력단자(B)에 정보비트 b6이 출력되고, 또한 이 정보비트 b6은 자리이동소자(2)에 기억되고, 이전상태에서 자리이동소자(2)에 기억되어 있던 정보비트 b6은 자리이동소자(3)에 기억된다. 또한 정보비트 b6과 자리이동소자(3)의 출력신호는 익스클루시브오아게이트(ExOR1)를 통해 자리이동소자(4)에 기억되고, 정보비트 b6과 자리이동소자(4)의 출력신호는 익스클루시브오아게이트(ExOR2)를 통해 패리티출력단자(C)에 패리트비트 b5이 출력된다.
마찬가지로, 정보비트입력단자(A)에 세번째, 네번째 입력된 정보비트도 상기와 동일한 방식으로 동작되어 정보비트출력단자(B)에는 정보비트 b4,b2가 출력되고, 패리트비트 출력단자(C)에는 패리트비트 b3,b1가 출력된다.
이제까지의 동작과정은 제2도의 시간(t1) 및 (t2)사이이며, 이후 3클럭기간(t2-t3)에 자리이동소자(2,3,4)의 단순처리이동이 행해진다.
이 결과 각 자리이동소자(1,2,3,4)는 모두 클리어 되어 새로운 정보비트를 받은 상태로 된다.
이상에서와 같이 본 고안은 정보비트가 입력됨에 따라 하드웨어적으로 패리트비트가 발생되어 출력되므로 부호화시간 및 복호화시간을 단축시킬 수 있게되는 이점이 있게된다.

Claims (1)

  1. 정보비트입력단자(A)를 자리이동소자(1)를 통해 정보비트출력단자(B) 및 익스클루시브 오아게이트(ExOR1), (ExOR2)의 일측입력단자에 공통접속함과 아울러 자리이동소자(2), (3)를 다시 통해 상기 익스클루시브 오아게이트(ExOR1)의 타측입력단자에 접속하고, 이 익스클루시브 오아게이트(ExOR1)의 출력단자를 자리이동소자(4)를 통해 상기 익스클루시브 오아게이트(ExOR2)의 타측 입력단자에 접속한 후 그의 출력단자를 패리티비트 출력단자(C)에 접속하며, 상기 자리이동소자(1-4)에 리세트신호() 및 클럭신호(CK)가 인가되게 접속하여 구성된 것을 특징으로 하는 텔레텍스트 정보전송용 부호화장치.
KR2019850018115U 1985-12-30 1985-12-30 텔레텍스트 정보전송용 부호화장치 KR890000228Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850018115U KR890000228Y1 (ko) 1985-12-30 1985-12-30 텔레텍스트 정보전송용 부호화장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850018115U KR890000228Y1 (ko) 1985-12-30 1985-12-30 텔레텍스트 정보전송용 부호화장치

Publications (2)

Publication Number Publication Date
KR870011483U KR870011483U (ko) 1987-07-18
KR890000228Y1 true KR890000228Y1 (ko) 1989-03-08

Family

ID=19247717

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850018115U KR890000228Y1 (ko) 1985-12-30 1985-12-30 텔레텍스트 정보전송용 부호화장치

Country Status (1)

Country Link
KR (1) KR890000228Y1 (ko)

Also Published As

Publication number Publication date
KR870011483U (ko) 1987-07-18

Similar Documents

Publication Publication Date Title
KR910005792B1 (ko) 부호화 복호화 방법
GB1380167A (en) Code converters
US3135947A (en) Variable bit-rate converter
KR890000228Y1 (ko) 텔레텍스트 정보전송용 부호화장치
JPH0221180B2 (ko)
US4193062A (en) Triple random error correcting convolutional code
JPS63257333A (ja) Cmi符号化信号用符号解読装置
JPH0738626B2 (ja) ワード同期検出回路
US4230903A (en) Data transmission system
KR900001447Y1 (ko) 텔레텍스트의 제어부호 보호용 부호화장치
KR890000229Y1 (ko) 텔레텍스트 정보 복호화장치
SU1605935A3 (ru) Способ перекодировани @ -разр дных кодовых слов и устройство дл его осуществлени
SU1336254A1 (ru) Система дл исправлени ошибок при передаче N-разр дных кодовых слов
KR940008244Y1 (ko) 비식스제트에스(b6zs) 코딩 에러 검출회로
SU1767701A1 (ru) Устройство дл кодировани
SU1510096A1 (ru) Кодирующее устройство системы передачи цифровой информации
JPS6142895B2 (ko)
JPS5710566A (en) Decoding circuit
SU1399752A1 (ru) Устройство св зи ЭВМ
SU1295524A2 (ru) Декодирующее устройство
SU511712A2 (ru) Устройство дл приема двоичных сигналов
JPS6016147B2 (ja) パルス伝送方式
SU1229970A1 (ru) Устройство дл определени достоверности передачи бинарной информации
SU843215A1 (ru) Декодирующий накопитель
KR870000718Y1 (ko) 멘체스터 코드 디코더

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee