KR870004634A - 공진 소자 회로 - Google Patents

공진 소자 회로 Download PDF

Info

Publication number
KR870004634A
KR870004634A KR1019860008527A KR860008527A KR870004634A KR 870004634 A KR870004634 A KR 870004634A KR 1019860008527 A KR1019860008527 A KR 1019860008527A KR 860008527 A KR860008527 A KR 860008527A KR 870004634 A KR870004634 A KR 870004634A
Authority
KR
South Korea
Prior art keywords
voltage
supply voltage
scr1
delay
current
Prior art date
Application number
KR1019860008527A
Other languages
English (en)
Other versions
KR940005174B1 (ko
Inventor
에드워드 하퍼를 피터
Original Assignee
글렌에이취. 브르스틀
알. 씨. 에이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 글렌에이취. 브르스틀, 알. 씨. 에이 코포레이션 filed Critical 글렌에이취. 브르스틀
Publication of KR870004634A publication Critical patent/KR870004634A/ko
Application granted granted Critical
Publication of KR940005174B1 publication Critical patent/KR940005174B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/29Picture reproducers using cathode ray tubes using demagnetisation or compensation of external magnetic fields

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Dc-Dc Converters (AREA)

Abstract

내용 없음

Description

공진 소자 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 한 양상을 구체화시키는 소자(degaussing) 시스템.
제2도는 제1도의 회로에 있어서의 소자 전류의 파형도.
제4도는 본 발명의 제2실시예.
* 도면의 주요부분에 대한 부호의 설명
50 : 공진 소자 회로 51 : DC-DC변환기
52 : 원격 제어수신기 56 : 수평 및 수직구동 발생기
57 :수직 출력단 58 : 수평 출력단
59 : 스위칭 조절기.

Claims (19)

  1. 공진 캐패시터(C1)와;
    소자 기간 이전에 상기 캐패시터 양단에 전압을 발생시키기 위한 제1수단(T1,D1,R1)과;
    음극선관에 대해 위치되는 소자 코일(LDG)과;
    제어신호(VOS) 원(52)과;
    상기 제어 신호(VOS)에 응답하여, AC를 발생하기 위해, 상기 공진 캐패시터(C1)를 상기 소자 코일(LDG)에 접속시키기 위하여 상기 소자 기간동안 낮은 값으로 감소하는 진폭을 갖는 상기 코일내의 전류를 소자시키기 위한 제1스위치(SCR1)와;
    공급 전압원(VAC)을 구비하는 비데오 표시 장치의 음극선관용 소자 회로에 있어서,
    지연 네트워트(55)와;
    상기 제어 신호(VOS)에 응답하며, 상기 공급 전압원(VAC)에 의해 공급되는 전류의 전류 경로내에 접속되며, 상기 소자 기간의 적어도 실체부가 발생되어진 후까지 지연되는 지연 공급 전압(VQ2)를 상기 지연 네트워크의 출력에서 발생하도록 상기 공급 전압을 상기 지연 네트워크(55)에 접속시키기 위한 제2스위치(Q2)와;
    상기 지연 공급 전압이 상기 소자 기간의 상기 부분동안 상기 편향 전류의 발생이 방지되도록 발생될 때, 상기 지연 공급 전압(VQ2)에 응답하여, 편향 권선(LV)내에 편향 전류(iV)를 발생시키기 위한 제2수단(56,57,58)을 특징으로 하는 공진소자 회로.
  2. 제1항에 있어서,
    상기 지연 네트워트(55)가 R-C 네트워크(R7,C5)의 캐패시터(C5)내에 상기 지연된 공급 전압을 발생시키기 위하여 상기 지연 네트워크의 지연을 결정하는 시정수를 갖는 R-C 네트워크(R7,C5)를 포함하는 것을 특징으로 하는 공진 소자 회로.
  3. 제2항에 있어서,
    상기 R-C네트워크(R7,C5)의 상기 캐패시터(C5)가 상기 지연 공급전압을 디커플시키는 디커플링 전기용량을 포함하는 것을 특징으로 하는 공진 소자 회로.
  4. 제2항에 있어서,
    상기 R-C 네트워크가 상기 공급 전압원(VAC)으로부터 공급되는 전류를 제한시키는 저항기(R7)를 포함하는 것을 특징으로 하는 공진 소자 회로.
  5. 제1항에 있어서,
    상기 편향 전류 발생 수단(56,57,58)이 상기 지연 공급 전압에 따라, 상기 지연 공급 전압(VQ2)에 의해 결정되는 지연 시간후 수직 비율로 상기 편향 전류는 발생하는 것을 특징으로 하는 공진 소자 회로.
  6. 제5항에 있어서,
    상기 편향 전류 발생 수단(56,57,58)이 상기 지연 공급 전압에 따라, 수평 비율로 제2편향 전류(iY)를 발생하는 것을 특징으로 하는 공진 소자 회로.
  7. 제1항에 있어서,
    상기 제어 신호원은 사용자 최초 명령에 따라, 상기 제어 신호를 발생하는 상기 비데오 표시 장치용 원격 제어 장치(52)를 포함하는 것을 특징으로 하는 공진 소자 회로.
  8. 제1항에 있어서,
    상기 제2 스위치는 상기 지연 공급 전압을 조절하는 전력 조절기(71')의 직렬통과 트랜지스터(Q2')를 포함하는 것을 특징으로 하는 공진 소자 회로.
  9. 제1항에 있어서,
    상기 제1수단은 AC 제3전압원(W4')과, 상기 제3전압에 따라, 상기 제3전압(VW4)의 피크 전압보다 실제적으로 더 높으며, 상기 공진 캐패시터 양단에 상기 전압을 발생하기 위하여 상기 공진 캐패시터에 접속되는 전압(VDG)을 발생하기 위하여 상기 제3전압원(W4')에 접속되는 배전압회로(72')를 포함하는 것을 특징으로 하는 공진 소자 회로.
  10. 제1항에 있어서,
    상기 제1수단은 AC 제3전압원(T1), DC 전압원(VDC), 더 높은 DC 전압을 발생하기 위하여 상기 DC 전압원(VDG)에 접속된 DC-DC 전압 변환기(51) 및 상기 더 높은 DC 전압과 상기 AC 제3전압중 하나만을 상기 공진 캐패시터(C1)에 선택적으로 커플링시키기 위한 수단 (D1,D2)을 포함하는 것을 특징으로 하는 공진 소자 회로.
  11. 제10항에 있어서,
    상기 선택적으로 커플링시키는 수단은 더 큰 상기 AC 제3전압과 더 높은 DC 전압을 상기 공진 전기용량(C1)에 각각, 접속시키는 제1(D1) 및 제2(D2) 정류기를 포함하는 것을 특징으로 하는 공진 소자 회로.
  12. 제11항에 있어서,
    상기 제1정류기가 상기 공진 캐패시터(C1) 양단의 상기 전압을 정류화된 전압으로부터 발생하기 위하여 상기 제3전압을 정류하는 것을 특징으로 하는 공진 소자 회로.
  13. 제1항에 있어서,
    상기 제1스위치는 상기 공진 캐패시터(C1)를 실리콘 제어된 정류기(SCR1)가 전도될 때, 상기 소자 코일(LDG)에 접속시키는 실리콘 제어된 정류기(SCR1)을 포함하는 것을 특징으로 하는 공진 소자 회로.
  14. 제13항에 있어서,
    상기 제1수단은 제3공급전압원(T1)과, 상기 실리콘 제어된 정류기(SCR1)가 비전도적일 때, 상기 제3공급 전압에 따라, 상기 공진 캐패시터 양단에 상기 전압을 발생하기 위하여 상기 실리콘 제어된 정류기(SCR1)와 상기 제3공급 전압원(T1)에 접속된 저항기(R1)을 포함하는 것을 특징으로 하는 공진 소자 회로.
  15. 제14항에 있어서,
    상기 저항기(R1)의 상기 실리콘 제어된 정류기(SCR1)을 포함하는 전류 경로내에 흐르는 전류는 상기 실리콘 제어된 정류기(SCR1)가 전도적일 때, 상기 실리콘 제어된 정류기(SCR1)의 지지 전류보다 낮아, 상기 실리콘 제어된 정류기(SCR1)가 그것의 게이트 전부에서의 전압에 따라 결정되는 시간에서 비전도적이 되도록하는 것을 특징으로 하는 공진 소자 회로.
  16. 제13항에 있어서,
    상기 제1스위치는 트랜지스터(Q1)의 제어 전극에 접속되는 상기 제어 신호(VOS)에 응답하는 트랜지스터(Q1)을 더 포함하여, 상기 트랜지스터 (Q1)가 상기 공급 전압(VUR1)을 상기 트랜지스터가 전도적일 때 상기 실리콘 제어된 정류기(SCR1)의 게이트 전극에 접속시키도록 하며, 상기 소자 코일(LDG)과 상기 실리콘 제어된 정류기의 전류 전도 전극(SCR1) 사이에 위치한 단자와, 상기 트랜지스터(Q1)의 상기 제어 전극에 접속된 임피던스(R2,C2)를 더 포함하고, 여기에서 상기 임피던스(R2,C2)는 상기 단자(50b)에서의 전압에 따라, 상기 실리콘 제어된 정류기가 턴 온되어지는 동안 전이 시간을 가속시키도록 양 궤환 경로를 형성하는 것을 특징으로 하는 공진 소자 회로.
  17. 공진 캐패시터(C1)와;
    소자 기간 이전에 상기 캐패시터(C1) 양단에 전압을 발생시키기 위한 제1수단(D1,R1)과;
    상기 음극선관에 대해 위치하며, 소자 장치를 형성하도록 상기 캐패시터(C1)에 접속되는 소자 코일(LDG)과;
    제어 신호(VOS) 원(52)과;
    상기 제어 신호(VOS)에 응답하여, 상기 공진 캐패시터(C1)를 상기 소자 기간동안 낮은 값으로 감소하는 진폭을 갖는 상기 코일(LDG)내의 AC소자 전류를 발생시키기 위하여 상기 소자 코일(LDG)에 커플링시키기 위한 제1스위치(SCR1)를 구비하는 비데오 표시 장치의 음극선관용 소자 회로에 있어서,
    상기 제1스위치(SCR1)는 상기 제1스위치(SCR1)의 스위칭 전이 시간을 가속시키기 위하여 양 궤환을 제공하는 신호 경로(R2,C2)에 의해 상기 소자장치에 접속되는 제어 단자를 갖는 것을 특징으로 하는 공진 소자 회로.
  18. 제17항에 있어서,
    공급 전압원(T1), 상기 제어 신호(VOS)에 응답하며, 상기 공급 전압원에 의해 공급되는 전류의 전류 경로내에 접속된 제2스위치(Q2) 및 지연 네트워크를 더 포함하며, 여기에서 상기 제2스위치(Q2)는 상기 소자 기간의 실체부가 발생한 후까지 적어도 지연되는 지연공급 전압(VQ2)을 상기 지연 네트워크의 출력에서 발생시키기 위하여 상기 공급 전압(VUR1)을 상기 지연 네트워크(R7,C5)에 접속시키며, 상기 지연 공급 전압은 상기 지연 공급 전압(VQ2)이 발생되었을 때, 편향 권선(LV)내에 편향 전류(iV)를 발생시키기 위하여 편향 장치(56,57,58)에 접속되어, 상기 소자 기간의 상기 부분동안 상기 편향 전류의 발생이 방지되도록 하는 것을 특징으로 하는 공진 소자 회로.
  19. 제18항에 있어서,
    상기 제1스위치(SCR1)가 상기 제어 신호(VOS)에 응답하며, 다이리스터(SCR1)의 제어 단자(게이트)에 접속된 출력 단자(콜렉터)와, 양 궤환을 제공하는 상기 신호 경로(R2,C2)를 통하여 다이리스터(SCR1)의 출력 단자(애노드)에 접속된 입력 단자(베이스)를 갖는 다이리스터 제어 스위치를 포함하는 다이리스터를 구비하는 것을 특징으로 하는 공진 소자 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860008527A 1985-10-11 1986-10-11 공진 소자 회로 KR940005174B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
GB858525138A GB8525138D0 (en) 1985-10-11 1985-10-11 Resonance degaussing circuit
GB8525138 1985-10-11
US853421 1986-04-18
US06/853,421 US4737881A (en) 1985-10-11 1986-04-18 Resonant degaussing apparatus

Publications (2)

Publication Number Publication Date
KR870004634A true KR870004634A (ko) 1987-05-11
KR940005174B1 KR940005174B1 (ko) 1994-06-11

Family

ID=10586551

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860008527A KR940005174B1 (ko) 1985-10-11 1986-10-11 공진 소자 회로

Country Status (3)

Country Link
US (1) US4737881A (ko)
KR (1) KR940005174B1 (ko)
GB (1) GB8525138D0 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0753342Y2 (ja) * 1987-11-13 1995-12-06 株式会社村田製作所 ブラウン管用消磁装置
JP2965565B2 (ja) * 1988-02-18 1999-10-18 株式会社東芝 映像管の消磁方法、その消磁装置、カラーテレビジョン受像機およびカラー受像管の試験方法
US5901029A (en) * 1988-03-28 1999-05-04 Kabushiki Kaisha Toshiba Method of degaussing a color cathode ray tube
US4783715A (en) * 1988-04-18 1988-11-08 Tektronix, Inc. Automatic high-speed color CRT degaussing system
JPH0346885A (ja) * 1989-07-11 1991-02-28 Samsung Electron Co Ltd リレーを用いたデガウシング回路
US5541805A (en) * 1993-01-15 1996-07-30 Philips Electronics North America Corporation Time delay control switch for vertical deflection in television receiver
US5499156A (en) * 1994-11-18 1996-03-12 Hughes Aircraft Company Forced, resonant degaussing system and method
CN109378155B (zh) * 2018-12-27 2024-05-17 国网宁夏电力有限公司 一种换流变压器消磁系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3733524A (en) * 1972-03-01 1973-05-15 Singer Co Degaussing circuit
US3986075A (en) * 1975-07-02 1976-10-12 Zenith Radio Corporation Automatic degaussing in television receiver with voltage regulating transformer
DE2835611A1 (de) * 1978-08-14 1980-02-28 Licentia Gmbh Schaltung zur entmagnetisierung der bildroehre in einem farbfernsehempfaenger
US4489253A (en) * 1982-11-01 1984-12-18 Zenith Electronics Corporation Automatic degaussing circuit with switch mode power supply
US4441052A (en) * 1982-11-26 1984-04-03 Rca Corporation Degaussing circuit for television receiver having switched mode power supply
US4535270A (en) * 1983-11-17 1985-08-13 Rca Corporation Resonant degaussing without residual magnetism

Also Published As

Publication number Publication date
KR940005174B1 (ko) 1994-06-11
US4737881A (en) 1988-04-12
GB8525138D0 (en) 1985-11-13

Similar Documents

Publication Publication Date Title
US3327199A (en) Transistorized high voltage regulated power supply system with temperature compensating means
JPH0631923B2 (ja) 映像信号表示システム用偏向回路
JP2763139B2 (ja) スイッチ・モード電源回路
JPS6133495B2 (ko)
KR870004634A (ko) 공진 소자 회로
US5013980A (en) Voltage regulator in a television apparatus
GB2138224A (en) Power supply circuit
KR0149670B1 (ko) 고전압 발생 회로
JP2608880B2 (ja) ビデオ表示装置用電源
KR910019435A (ko) 비디오 장치의 고전압 전원
US4188568A (en) Power saving circuit
EP0332095B1 (en) A switch-mode power supply
EP0079654B1 (en) Circuit for converting an input d.c. voltage into an output d.c. voltage
US4429359A (en) Inverter circuit with symmetry control
US4190791A (en) Switching regulator for television deflection circuit with improved ultor voltage regulation
KR840007492A (ko) 텔레비젼 수상기용 전력원
JPH071931B2 (ja) 交流幹線電圧からその周波数を表わす同期情報を与える出力信号を発生する装置
KR930001674A (ko) Crt 전극 전원용 전압 부우스터
JP2824253B2 (ja) 電源装置
US4572994A (en) Circuit arrangement for a picture display device for generating a sawtooth line deflection current
US4209732A (en) Regulated deflection circuit
KR870000819A (ko) 텔레비젼용 전원스위치 제어 회로
US4134047A (en) Circuit for generating a saw-tooth current in a coil
JPS6126301B2 (ko)
KR100548749B1 (ko) 전하 제어형 래스터 보정 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030529

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee