KR840000477B1 - 회로 패키지들의 제조방법 - Google Patents

회로 패키지들의 제조방법 Download PDF

Info

Publication number
KR840000477B1
KR840000477B1 KR1019800004900A KR800004900A KR840000477B1 KR 840000477 B1 KR840000477 B1 KR 840000477B1 KR 1019800004900 A KR1019800004900 A KR 1019800004900A KR 800004900 A KR800004900 A KR 800004900A KR 840000477 B1 KR840000477 B1 KR 840000477B1
Authority
KR
South Korea
Prior art keywords
solder
substrate
carrier
contact pads
relatively large
Prior art date
Application number
KR1019800004900A
Other languages
English (en)
Other versions
KR830004676A (ko
Inventor
마이클 홀 피터
레슬리 하우랜드 프랭크
마이클 모라비토 죠셉
제임스 리카바우 로렌스
Original Assignee
웨스턴 일렉트릭 캄파니, 인코포레이티드
오. 이. 알버
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 웨스턴 일렉트릭 캄파니, 인코포레이티드, 오. 이. 알버 filed Critical 웨스턴 일렉트릭 캄파니, 인코포레이티드
Publication of KR830004676A publication Critical patent/KR830004676A/ko
Application granted granted Critical
Publication of KR840000477B1 publication Critical patent/KR840000477B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01039Yttrium [Y]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01061Promethium [Pm]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01072Hafnium [Hf]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • H05K2201/09181Notches in edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10727Leadless chip carrier [LCC], e.g. chip-modules for cards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10984Component carrying a connection agent, e.g. solder, adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/041Solder preforms in the shape of solder balls
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Wire Bonding (AREA)

Abstract

내용 없음.

Description

회로 패키지들의 제조방법
제1도 및 제2도는 본 발명의 일실시예에 따라 적용된 땜납구체들을 갖는 세라믹칩캐리어의 상부투시도 및 저면투시도.
제3도는 본 발명의 일실시예에 따라 지지기판상에 형성된 박막(薄膜)회로를 갖는 지지기판의 일부분에 대한 상부평면도.
제4도는 동일 실시예에 따라 칩캐리어를 기판에 접착시키는 것을 도시한 종합면도.
제5도는 본 발명의 일실시예에 따라 부착된 후의 땜납구체들에 대한 대체적인 형태를 도시한 횡단면도.
제6도는 땜납구체들에 의하여 지지될 수 있는 최대무게와 본 발명의 일실시예에 따라 구체들의 직경의 함수가 도시된 그래프.
제7도는 부품과 기판사이의 공극거리와 본 발명의 일실시에에 따른 구체들의 직경의 함수를 도시한 그래프.
본 발명은 칩캐리어들과 같은 비교적 큰 부품들을 사용하는 회로패키지들에 관한 것이며, 특히 지지기판에 부품을 접착하는 방법에 관한 것이다.
박막회로들과 인쇄배선기판들에 부착된 밀봉세라믹칩캐리어들을 이용하는 대규모 직접회로들을 패키징하는 것은 현재 산업상 큰 관심을 끌고 있다. 이와 같은 패키지들은 현재의 패키징에 가장 많이 사용되는 표준 2중 배선패키지(DIP)들의 이점들보다 그 이상의 많은 이점을 가진다. 예를들면, 칩캐리어 패키지들이 DIP패키지들보다 더욱 작게 제조될 수 있고, 이들은 밀봉되며, 측정가능하고, 쉽게 조작되며 그리고 기계적으로 강한 특징을 갖는다. 더우기, 칩캐리어와 밑에 있는 기판사이의 충분한 공극이 있을 때 상호접속선과 박막부품들이 일정한 공간을 유지하도록 캐리어 밑에 위치될 수 있다는 것이다. 다른 형태의 패키지들도 비교적 큰 부품과 밑에 있는 기판사이의 충분한 공극을 역시 필요로 한다. 예를들어, 일정패키지들은 세라믹기판상에 형성된 박막 또는 후막(厚膜)저항회로망을 사용하며 이 세라믹기판은 차례로 박막 또는 후막회로를 포함하는 지지기판에 접착된다. 더우기, 많은 하이브리드패키지들에 있어서, 세라믹칩캐패시터가 박막 또는 후막회로를 포함하는 지지지판에 또한 부착된다.
이와 같은 패키지구성들에 연결된 한 문제는 비교적 큰 부품을 기판에 부착하는데 사용되는 방법을 포함한다. 통상적인 실시는 땜납인쇄 또는 복각(伏角)을 하여 납땜부착을 하는 것아다. 이것은 흔히 75μm 두께보다 적은 접이음이다. 부품과 기판사이의 이 적은 공극은 부착된 부품 바로 밑에 있는 기판의 면적에 박막부품들의 포함을 곤란하게 한다. 특히, 이같은 면적들에 대한 세척 및 둘러쌈에 있어서의 곤란은 이같은 적은 공극거리에 기인한다. 더우기 이같은 납땜결합의 신뢰도는 금속간 화합물로 인하여 의심의 여지가 있으며 금속간화합물들은 접접패드이며 납과 녹기 쉬운 금속들의 낮은 비율로 형성된다. 끝으로 접이음들은 기계적으로 움직이지 않는다.
그러므로 비교적 큰 부품 밑의 기판상에 보다 많은 부품들을 포함하도록 비교적 큰 부품과 기판사이에 충분히 큰 공극을 갖는 그리고 비교적 큰 부품과 지지기판사이에 강하고 신뢰할 만하게 부착될 수 있는 회로패키지를 제공하는 것이 필요하다.
본 발명에 따른 방법은 제1접점패드세트를 포함하는 전기적인 비교적 큰 부품을 제공하는 단계, 비교적 큰 부품상의 접점패드들에 상응하는 제2접점패드세트를 포함하는 절연기판을 제공하는 단계 그리고 납땜을 하므로써 접점패드세트를 부착하는 단계를 포함한다. 납땜은 한개의 접점패드세트에 미리 형성된 큰 땜납을 부착하고, 다른 접점패드세트를 미리 형성된 땜납에 접촉시키고 그리고 캐리어와 기판사이의 공극을 적어도 0.25mm 유지하면서 접착시키므로써 성취된다. 이하 첨부된 도면을 참조하면서 더욱 상세히 설명하겠다.
통상적인 칩캐리어가 제1도 및 제2도에 도시되었다. 도시된 칩캐리어가 단지 설명적이며 박막회로 또는 세라믹캐패시터와 같은 어떤 형태의 유전체칩캐리어 또는 다른 전기적인 비교적 큰 부품이 본 발명에 따라 사용될 수 있다는 것을 알게 될 것이다.
캐리어는 근본적으로 몸체 10을 포함하여 몸체 10은 Al2O3와 같은 세라믹이며 중간에 형성된 홈을 갖는다. 홈의 밑바닥에, 금속층 11이 실리콘 집적회로칩 12의 밑면에 대하여 접점패드(pad)로써 기어하도록 위치된다(간단함을 위하여 상세한 내용이 도시되지 않음). 접점패드를 13은 홈영역주위에 한단계 높게 위치되며 칩의 상부면상의 접점들이 패드 13에 선들로써 접속된다(도시되지 않음). 제각기의 금속은 밑면의 패드들 14를 형성하도록 캐리어의 연부에 있는 홈에서 캐리어의 밑면까지 아래로 연장된 패드를 구성한다(제2도 참조). 패드들을 형성하기 위하여 사용된 금속은 텅스텐-니켈-금으로 구성된 복합층이다. 금속층 15는 캐리어의 윗면에 포함되며 밀폐된 캡(도시되지 않음)에 대한 부착면적으로 사용되는 텅스텐-니켈-금으로 구성된 복합층을 포함한다.
칩캐리어는 통상적으로 1cm의 폭과 1cm의 길이 및 대략 1.8mm의 두께를 갖는다. 캡과 칩을 포함하는 캐리어무게는 대략 800mg이다. 칩의 크기는 통상적으로 대략 3.7mm의 폭 및 3.7mm의 길이와 대략 0.5mm의 두께를 가지며 무게는 대략 16mg아다. 집적회로는 마이크로부품이라고 생각될 수 있는 반면에 칩캐리어는 칩캐리어에 포함된 여러가지 부품과 함께 비교적 목적한 비교적 큰 부품을 구성하며 이 부품은 취급하기 쉬우나 이 부품의 커다란 크기 및 무게에 기인되는 특별한 부착문제를 제기한다.(본 응용의 전후관계에 있어서 비교적 큰 부품을 적어도 5mm의 폭과 5mm의 길이를 가지며 무게가 적어도 100mg인 비교적 큰 부품이라고 이해되어야만 한다.)
제3도는 캐리어가 부착될 수 있는 통상적인 판막회로를 포함하는 지지기판의 일부분에 대한 구성도이다. 도시된 회로가 단지 실예적이라는 것을 알게 될 것이다. 지지기판 20은 대략 0.75mm의 두께를 갖는 Al2O3이다. 21과 같은 판막저항들, 23과 같은 상호접속리드들 및 24와 같은 크로스언더(cross under)들이 표준기술로 기판 20에 형성되며 이같은 부품들은 본 분야에서는 잘 알려져 있으므로 더욱 상세히 설명되지 않을 것이다. 그러나 비교하기 위하여 판막부품들의 통상적인 두께들을 적어둔다. 즉 저항 -0.1μm ; 캐패시터 -0.5μm ; 상호접속리드들 -2μm 그리고 크로스언더 글래이즈(glaze) -50μm이다. 제2접점패드세트 25가 기판 20에 포함되며 칩캐리어상의 제1패드세트의 배치계획과 동일한 숫자이다(물론 통상적으로, 기판상의 모든 패드들이 회로에 접속되거나 부착목적만을 위해 사용되지 않는다는 것을 알게될 것이다). 부가하여 , 캐리어 또는 기판상의 모든 부착패드들이 부착하는데 사용되기 위해 필요한 것만 아니다. 접점패드 25는 표준기술에 의하여 전체두께가 대략 2μm인 티타늄-피라듐-금으로 구성된 복합층을 피착시키므로써 제조된다. 제각기의 패드크기는 대략 폭이 0.5mm이고 길이다 1.3mm이다. 이 특정금속 결합이 사용될 때, 땜납의 늦은 용해율을 갖는 합금을 얻도록 박막회로를 열처리하는 것이 바람직하며 이것에 의하여 부서지기 쉬운 금속간 화합물의 형성이 방지된다. 비록 일반적으로 200 내지 400°의 범위에서 1/2 내지 10시간동안 하는 것이 유용하지만 통상적인 열처리는 35℃에서 1시간 하는 것이다. 필요하다면, 티타늄-파라듐-구리-니켈-금과 같은 또다른 금속계통이 박막회로에 사용될 수 있으며 이 경우에는 열처리가 필요치 않다.
상호 접속리드들 23은 패드들 25의 폭보다 매우 작은 폭을 갖는다(이 경우 패드들이 폭이 0.5mm이고 길이가 1.3mm인데 반하여 도체폭은 대략 0.1mm이다). 이것은 패드들의 영역밖으로 땜납의 흐름을 막기 위한 기하하적 납정지를 제공한다. 넓은 도체들이 사용된다면 패드들 주위에 땜납제방들을 포함하는 것이 바람직할 수 있다. 예를 들어, 패드들이 후막(厚膜)재료로 만들어졌다면 땜납제방들을 크로스언더구조들에 사용된 것과 같은 글레이즈재료를 포함할 수 있으며 그러므로 크로스언더제조기간중 회로에 스크린(screen)된다.
비록 지지기판이 세라막 박막회로로 도시되었지만 다른 형태의 기판들이 이용될 수 있다는 것을 인식하여야 한다. 예를 들면, 기판이 인쇄배선판 또흔 후막(厚膜)회로일 수 있다.
본 발명의 주된 특징에 따라서, 박막회로를 포함하는 기판에 캐리어를 부착시키는 것은 이 예에서는 구체형태로 된 미리 형성된 납을 사용하므로써 영향받는다. 구체들(제2도의 16)은 도시된 바와 같이 칩캐리어의 접점패드들에 적용될 수 있으며 또한 박막회로의 패드들에 양자택일적으로 적용될 수 있다. 다른 부품들과의 방해가 없으며 납이 흘러들어가는 패드들 14사이에 도체들이 없기 때문에 칩캐리어에 대한 적용이 현재로서는 적합한 실시예라고 생각된다.
본 발명 실시예의 한 예에 따라서, 표준세척후에 송진이 주성분인 용제(溶劑)가 캐리어패드들 14에 사용된다. 용제는 알파 메탈스 인코퍼레이티드(Aha Metals Inc)에 의하여 상표면 알파 100 또는 알파 611으로 팔리는 것과 같은 상업상 유용한 용제인 표준용제이다. 용제는 땜납구체들이 접점퍼드들에 고착되는 것을 허용한다. 구체들은 캐리어상에 위치된 호퍼(hopper) 또는 금속주형의 어떤 것을 통하여 분배시키므로써 퍼드에 적용된다. 또다른 방업은 캐리어상에 광저항마스크를 형성하는 것이다. 구체들이 위치된 후, 땜납을 패드들에 부착하기에 충분한 시간동안 녹는 온도이상으로 가열하으로써 땜납이 다시 흐른다. 무게로 60%의 주석과 무게로 40%의 납으로 구성된 땜납을 사용하는 이 경우에 있어서, 구조는 대략 10초동안 220내지 240℃의 온도로 가열한다. 몇개의 땜납이 칩캐리어의 측면상의 홈들로 흘러내릴 것이라는 것을 제2도로서 알게될 것이다. 그러나 땜납은 필히 그 자신의 원래 형태를 유지해야만 한다. 다시 흐름에 이어 프레온과 같은 표준용매청정제를 사용하므로써 용제가 캐리어로부터 제거된다.
구체들을 캐리어 또는 기판에 부착시키는 다른 방법은 고체상태 부착기술을 사용하는 것이며 이것은 상업적인 처리에 적합하다고 생각된다. 근본적으로, 본 처리는 땜납의 융점 바로 밑의 온도로 가열하는동안 구체들을 접점패드들에 적용시키는 것과 구체들에 힘을 가하는 것을 포함하며 이 힘은 통상적으로 구체하나당 대략 22N이다. 그러므로 부착은 다시 흐르게하는 것보다는 땜납의 고체상태 상호확산작용 및 패드금속화에 의하여 영향받는다. 그리하여 용제로 처리하는것, 다시 흐르게 하는 것 및 세척에 필요한 단계가 제거될 수 있다.
땜납이 캐리어에 부착된 후, 캐리어는 기판에 부착된다. 다시, 이 시간에 송진이 주성분인 용제가 기판상의 접점패드들 25에 가해진다(양자택일적으로, 용제가 캐리어상의 땜납에 가해질 수 있다). 땜납범프(bump)들이 기판상의 대응하는 접점패드들과 인접하도록 캐리어가 위치되며 구조는 땜납이 다시 흘러 부착을 형성하도록 가열된다. 다시 대략 10초동안 220°내지 240℃의 온도로 가열한다. 제4도는 제3도의 회로에 부착된 한개의 이와 같은 캐리어에 대한 종단면도를 도시한다(기판상의 부품들은 비교적 얇으며 그러므로 본 도면에서는 도시되지 않았다). 캐리어와 기판사이에 커다란 공극이 형성됐다는 것을 알게 될 것이다. 이 특별한 예에서, 공극은 통상적으로 0.3mm이상이며 아래에 더욱 상세히 설명된 것과 같은 구체들의 직경, 접점패드들의 크기 및 캐리어의 무게에 좌우되는 크기를 갖는다. 일반적으로, 적어도 0.25mm 의 공극이 캐리어밑에 대한 적당한 세척및 적당한 둘러쌈을 보장하는데 바람직하다. 다시, 앞에서 설명된 고체상태 부착기술은 제흐름부착과는 또다른 방법으로 사용된다.
땜납구체들의 크기가 비교적 큰 부품을 적당한 높이로 지지하는에 중요한 고려할 사항이라는 것을 알게될 것이다. 분석은 본 경우에 있어서 비교적 큰 부품의 무게를 고려해야 하기 때문에 집적회로칩들과 같은 비교적 큰 부품들을 부착시키는 경우에 있어서보다 매우 까다롭다. 그러므로, 본 발명의 실시에 있어서 숙력된 기술자를 돕기 위하여, 분석은 땜납구체크기, 패드크기, 공극거리 및 비교적 큰 부품사이의 관계로 표시된다.
제5도는 칩캐리어가 지지기판에 부착된 후 땜납의 대체적인 형태에 대한 횡단면도이다. 측면들은 반지름이 b인 원호이며 형태 c의 중심과 일치하지 않는 그 자신의 만곡중심을 갖는다. 땜납의 상부 및 하부의 영역들은 직경이 인원형패드들로 압박된다. 땜납패드들은 보통 정방향 또는 직사각형이며 그리고 크기가 X×Y인 직사각패드는 직경
Figure kpo00001
(1)인 것과 같은 동등한 면적을 갖는 원이라고 생각된다.
땜납의 접점면적들은 비교적 큰 부품의 무게가 원호를 완전한 반원으로 만들 정도로 크지 않는 한 도시된 바와 같이 패드들에 의하여 압박될 것이다. 이 상태는 도체들 근처에서 땜납제방이 점핑(jumping)하거나 땜납형태의 와해하는 것과 같은 교락(僑絡)을 방지하도록 피해질 것이다.
땜납의 적은 양이 지지기판상의 땜납패드 밖으로 흐르며 이것은 구체부피의 1%정도이므로 무시할 수 있다. 그러나 칩캐리어 측면상의 홈들로 흐르는 땜납양은 매우 중요하며 고려되어야 한다. 이 예에서, 홈으로 손실되는 땜납의 양은 대략 200μm 반지름의 원통의 절반정도이며 그리하여 대략 0.083mm3부피가 제공된다.
이 분석에 있어서, 케리어의 무게는 땜납의 표면장력 S에 의하여 지지되며 표면장력은 땜납합금의 융점에서 주어진 땜납함금에 대한 공지된 상수라고 생각된다. 60%의 주석과 40의 납으로 구성된 땜납이 여기에 사용된 것에 대하여, 융점은 182℃로 정확히 한정된다. 산화물이 형성된다면, 표면장력은 중간값으로 떨어질 것이다. 그러므로 용제는 산화물형성을 막기에 충분히 강하다고 생각되며 표면장력이 최대치라고 생각된다.
평행상태에서 다음의 관계가 성립된다.
Figure kpo00002
여기서 W는 부착될 비교적 큰 부품의 무게이며, S는 땜납의 표면장력이고, A는 납의 자유표면면적이며, 그리고 H는 땜납형태의 높이다(즉, 부착된 부품과 지지기판사이의 공극거리이다). 제5도의 땜납형태의 면적 A 및 부피 V가 다음식들로 주어진다.
Figure kpo00003
여기서 P는 패드의 직경이며 b는 제5도에 도시된 평면의 만곡에 대한 반지름이다. 방정식 4는 원래의 구체들의 부피와 또한 같다(πD3/6, 여기서 D는 구체의 직경이다).
방정식(3)은 수직평면내의 만곡의 반지름이 구체표면의 전체에 걸쳐서 같다는 가정에 기초를 둔다. 이 가정은 땜납의 무게가 무시될 수 있다면 타당하다. 직경이 0.5mm인 구체의 무게가 0.6mg이며 직경이 1mm인 구체의 무게가 5.0mg이며 반면에 통상적인 칩캐리어들의 패드당 무게가 20 내지 50mg이기 때문에 이 개산(槪算)은 옳다고 여겨진다.
멕스웰의 열역학에 대한 관계식을 이용하면 이것은 다음과 같이 될 수 있다.
Figure kpo00004
방정식들(3) 및 (4)로부터의 도함수들은 다음과 같다.
Figure kpo00005
앞에서 언급된 바와 같이, 부착된 부품의 무게가 너무 커서 만곡의 반지름 b가 H/2에 접근하면 접점각 θ는 0에 접근하여 부착이 와해된다. 그러므로, 임계(최소)높이 Hc는 방정식(4)로부터 알 수 있으며 방정식(4)에 구체의 직계 D를 치환하므로써 다음과 같이 주어진다.
Figure kpo00006
여기서
Figure kpo00007
주어진 패드상의 주어진 구체에 의하여 지지될 수 있는 최대무게는 b가 H/2로 가는 극한을 취하여 방정식들 (5) 내지 (9)의 값을 계산하므로써 알 수 있으며 다음과 같이 주어진다.
Figure kpo00008
제6도는 S=0,5N/m라고 가정하여 이 방정식들에 따른 D의 함수로써의 Wc에 대한 구성도를 도시한다. 그리하여 마이크로부품의 패드당무게와 패드직경을 알 수 있기 때문에 사용될 수 있는 가장 큰 구체직경을 제6도의 그래프로부터 알 수 있다.
b에 대하여 방정식(4)를 숫자적으로 해결하고 방정식(5)를 푸는데 사용되는 방정식들 (6) 내지 (9)에 의하여 주어진 도함수들을 알아내므로써 최대치 밑의 직경값들을 알수 있다. 그리하여 해답은 H,D 및 P의 함수로써 W를 제공하도록 방정식(2)에 치환된다. 실예적인 목적상, 계산은 P,H 및 D의 선택된 값들로 구성되며 구체직경의 함수로써 높이의 형태로 제7도에서 도시된 바와 같이 구성되며 직경과 높이는 W/PS의 여러가지 값에 대한 패드직경으로 나눔으로써 표준화된다.
아래의 표 1에는, 제1도내지 제4도에 부분적으로 도시된 바와 같은 교차점 스위칭회로의 제조를 위한 특정한 매기변수들이 주어졌다. 이들 매개변수들이 모범적이며 발명을 제한하도록 취해지지 않아야 한다는 것을 알게 될 것이다. 유효부피 및 유효구체직경이 칩캐리어 홈들(캐스터레이션)들에서 손실된 땜납의 양에 고려된 것을 알게 될 것이다. 벌즈(bulge) β 및 접점각 θ가 또한 계산되어 있다. 캐리어의 측정된 높이(HExp)및 계산된 높이(Hcalc)사이에 표 1이 만족할만하게 일치된다는 것을 알게 될 것이다.
[표1]
Figure kpo00009
일반적인 상업적생산을 위한 적합한 실시예에 있어서, 구체직경이 0.5와 1.0mm사이에서 변화하며 유효패드"직경"이 0.6 내지 1.0mm로 변화하며 그리고 패드당 캐리어의 무게는 10 내지 100mg사이에 있으며 이것에 의하여 높이가 0.25 내지 0.75mm로 된다는 것이 기대된다.
칩캐리어상의 모든 패드들이 반드시 땜납이 될 필요가 없다는 것을 알아야 한다. 이것은 패드당 무게를 증가시킬 것이다. 예를들면, 패키지내의 24패드들중 8개의 패드에만 땜납이 적용될 때 캐리어가 지지되며 반면에 4개의 패드들에만 될 때는 위에서 제공된 이론에 의하여 예상될 수 있는 바와 같이 땜납기둥은 와해된다.
특정패키지들에 있어서 비교적 큰 부품이 지지기판의 양측면에 부착되는 것이 바람직하다는 것을 또한 알게 될 것이다. 부품이 기판의 밑에서부터 아래로 된 것같은 위면에 매달려질 때 부품은 부의 무게를 갖는다고 생각되며 앞에서 언급된 분석은 땜납이 실린더의 뒤까지 퍼지지 않는한 적용가능할 것이다.
부의 무게가 땜납기둥들을 잡아당기려 하기 때문에, 캐리어가 매달련 상태이면서 캐리어에 추가적인 무게를 가하거나 재차 녹임으로써 공극거리를 증가시키는 것이 바람직할 수 있다.
비록 특정성분의 땜납(60% 주석-40% 납)의 사용이 설명되었지만 본 발명이 그렇게 제한된 것이 아니라는 것을 이해하여야 한다. 95% 납-5% 주석 및 90% 납-10% 주석을 포함하는 다른 땜납들이 통상적으로 사용될 수 있다. 일반적으로, 고온처리들을 요구하지 않는 좋은 역학적인 성질들을 갖는 능동땜납이 선택되는 것이 바람직하며 이 땜납은 가능한한 수화될 수 있어야 한다.
큰 공극거리를 제공하는데 부가하여, 본 발명이 금속간 화합물 상태들의 형성을 방지하는 높은 땜납-금비율의 결과인 증가된 신뢰도를 또한 제공한다는 것을 인지하여야 한다.

Claims (1)

  1. 비교적 큰 부품 표면상에 형성된 제1 접점패드(14)세트를 포함하는 전기적인 비교적 큰 부품(제1도의 10)을 제공하는 단계와, 비교적 큰 부품상의 제1접점패드세트에 대응하여 지지절연기판 표면상에 형성된 제2 접점패드세트(25)를 포함하는 지지절연기판을 제공하는 단계와, 상기 접점패드세트들을 상호 납땜하므로써 비교적 큰 부품들을 기판에 부착하는 단계들을 포함하는 회로패키지 제조방법에 있어서, 상기 납땜이 상기 접점패드세트중의 하나에 미리 형성된 큰 땜납을 부착하고, 접점패드의 다른 세트를 미리 형성된 땜납에 대응하여 접촉시키고 그리고 비교적 큰 부품과 기판사이의 공극을 적어도 0.25mm로서 유지하면서 미리 형성된 땜납을 상기 다른 접점패드세트에 부착하므로써 수행되는 것을 특징으로 하는 회로패키지들의 제조방법.
KR1019800004900A 1979-12-26 1980-12-23 회로 패키지들의 제조방법 KR840000477B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/107,327 US4352449A (en) 1979-12-26 1979-12-26 Fabrication of circuit packages
US107327 2008-04-22

Publications (2)

Publication Number Publication Date
KR830004676A KR830004676A (ko) 1983-07-16
KR840000477B1 true KR840000477B1 (ko) 1984-04-09

Family

ID=22316067

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019800004900A KR840000477B1 (ko) 1979-12-26 1980-12-23 회로 패키지들의 제조방법

Country Status (10)

Country Link
US (1) US4352449A (ko)
EP (1) EP0042417B1 (ko)
JP (1) JPH0341983B2 (ko)
KR (1) KR840000477B1 (ko)
CA (1) CA1147478A (ko)
DE (1) DE3071833D1 (ko)
GB (1) GB2067011B (ko)
HK (1) HK69784A (ko)
SG (1) SG33084G (ko)
WO (1) WO1981001912A1 (ko)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3138296A1 (de) * 1981-09-25 1983-04-28 Siemens AG, 1000 Berlin und 8000 München Verfahren zum positionieren und fixieren von optischen bauelementen relativ zueinander
US4412642A (en) * 1982-03-15 1983-11-01 Western Electric Co., Inc. Cast solder leads for leadless semiconductor circuits
US4727633A (en) * 1985-08-08 1988-03-01 Tektronix, Inc. Method of securing metallic members together
US4646435A (en) * 1985-10-04 1987-03-03 Raychem Corporation Chip carrier alignment device and alignment method
IL80683A0 (en) * 1985-12-20 1987-02-27 Hughes Aircraft Co Chip interface mesa
US4878611A (en) * 1986-05-30 1989-11-07 American Telephone And Telegraph Company, At&T Bell Laboratories Process for controlling solder joint geometry when surface mounting a leadless integrated circuit package on a substrate
US4790894A (en) * 1987-02-19 1988-12-13 Hitachi Condenser Co., Ltd. Process for producing printed wiring board
US4769272A (en) * 1987-03-17 1988-09-06 National Semiconductor Corporation Ceramic lid hermetic seal package structure
FR2651025B1 (fr) * 1989-08-18 1991-10-18 Commissariat Energie Atomique Assemblage de pieces faisant un angle entre elles et procede d'obtention de cet assemblage
JP2528718B2 (ja) * 1989-11-30 1996-08-28 いすゞ自動車株式会社 セラミックスと金属の接合方法
US5051869A (en) * 1990-05-10 1991-09-24 Rockwell International Corporation Advanced co-fired multichip/hybrid package
US5058265A (en) * 1990-05-10 1991-10-22 Rockwell International Corporation Method for packaging a board of electronic components
US5155067A (en) * 1991-03-26 1992-10-13 Micron Technology, Inc. Packaging for a semiconductor die
US5255839A (en) * 1992-01-02 1993-10-26 Motorola, Inc. Method for solder application and reflow
CA2154409C (en) * 1994-07-22 1999-12-14 Yuzo Shimada Connecting member and a connecting method using the same
US6479320B1 (en) 2000-02-02 2002-11-12 Raytheon Company Vacuum package fabrication of microelectromechanical system devices with integrated circuit components
US6521477B1 (en) * 2000-02-02 2003-02-18 Raytheon Company Vacuum package fabrication of integrated circuit components
US6690014B1 (en) 2000-04-25 2004-02-10 Raytheon Company Microbolometer and method for forming
US6777681B1 (en) 2001-04-25 2004-08-17 Raytheon Company Infrared detector with amorphous silicon detector elements, and a method of making it
EP1296453B1 (en) * 2001-09-25 2008-11-12 TDK Corporation Package substrate for integrated circuit device
US7459686B2 (en) * 2006-01-26 2008-12-02 L-3 Communications Corporation Systems and methods for integrating focal plane arrays
US7462831B2 (en) * 2006-01-26 2008-12-09 L-3 Communications Corporation Systems and methods for bonding
US7655909B2 (en) * 2006-01-26 2010-02-02 L-3 Communications Corporation Infrared detector elements and methods of forming same
US7718965B1 (en) 2006-08-03 2010-05-18 L-3 Communications Corporation Microbolometer infrared detector elements and methods for forming same
US8153980B1 (en) 2006-11-30 2012-04-10 L-3 Communications Corp. Color correction for radiation detectors
US8765514B1 (en) 2010-11-12 2014-07-01 L-3 Communications Corp. Transitioned film growth for conductive semiconductor materials
JP6623508B2 (ja) * 2014-09-30 2019-12-25 日亜化学工業株式会社 光源及びその製造方法、実装方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3292240A (en) * 1963-08-08 1966-12-20 Ibm Method of fabricating microminiature functional components
US3429040A (en) * 1965-06-18 1969-02-25 Ibm Method of joining a component to a substrate
FR1483574A (ko) * 1965-06-24 1967-09-06
US3436818A (en) * 1965-12-13 1969-04-08 Ibm Method of fabricating a bonded joint
US3486223A (en) * 1967-04-27 1969-12-30 Philco Ford Corp Solder bonding
US3609471A (en) * 1969-07-22 1971-09-28 Gen Electric Semiconductor device with thermally conductive dielectric barrier
US3871014A (en) * 1969-08-14 1975-03-11 Ibm Flip chip module with non-uniform solder wettable areas on the substrate
US3591839A (en) * 1969-08-27 1971-07-06 Siliconix Inc Micro-electronic circuit with novel hermetic sealing structure and method of manufacture
US3839727A (en) * 1973-06-25 1974-10-01 Ibm Semiconductor chip to substrate solder bond using a locally dispersed, ternary intermetallic compound
US4143385A (en) * 1976-09-30 1979-03-06 Hitachi, Ltd. Photocoupler

Also Published As

Publication number Publication date
GB2067011A (en) 1981-07-15
EP0042417A4 (en) 1984-03-27
KR830004676A (ko) 1983-07-16
SG33084G (en) 1991-01-04
CA1147478A (en) 1983-05-31
JPS56501820A (ko) 1981-12-10
JPH0341983B2 (ko) 1991-06-25
WO1981001912A1 (en) 1981-07-09
EP0042417B1 (en) 1986-11-12
GB2067011B (en) 1983-12-14
DE3071833D1 (en) 1987-01-02
EP0042417A1 (en) 1981-12-30
HK69784A (en) 1984-09-14
US4352449A (en) 1982-10-05

Similar Documents

Publication Publication Date Title
KR840000477B1 (ko) 회로 패키지들의 제조방법
EP0147576B1 (en) Process for forming elongated solder connections between a semiconductor device and a supporting substrate
EP0398485B1 (en) A method of making a Flip Chip Solder bond structure for devices with gold based metallisation
US6495441B2 (en) Semiconductor device with gold bumps, and method and apparatus of producing the same
JP3393755B2 (ja) 低融点金属キャップを有するリフローはんだボールによる相互接続構造
US20060065978A1 (en) Semiconductor element and a producing method for the same, and a semiconductor device and a producing method for the same
JPH10256315A (ja) 半導体チップ付着パッドおよび形成方法
TW200525666A (en) Bump-on-lead flip chip interconnection
US20020076910A1 (en) High density electronic interconnection
JP3081559B2 (ja) ボールグリッドアレイ型半導体装置およびその製造方法ならびに電子装置
JP2928484B2 (ja) Icチップの試験のための方法および装置
JPS5825242A (ja) 半導体装置の製法
JP2538605B2 (ja) 電子部品の製造方法
JP3001053B2 (ja) バンプの形成方法及び電子装置
JP3006957B2 (ja) 半導体装置の実装体
JP2633745B2 (ja) 半導体装置の実装体
JPH05136201A (ja) 半導体装置用電極と実装体
JP2841825B2 (ja) 混成集積回路
JP2741611B2 (ja) フリップチップボンディング用基板
JPH04356935A (ja) 半導体装置のバンプ電極形成方法
Kaga et al. Solder bumping through Super Solder
KR100426391B1 (ko) 금속 범프의 제조 방법
AU6707181A (en) Fabrication of circuit packages
KR20020042481A (ko) 어셈블리
JPH05136151A (ja) 半導体装置の電極形成方法と実装体