KR800000215B1 - 부분 도금법 - Google Patents

부분 도금법 Download PDF

Info

Publication number
KR800000215B1
KR800000215B1 KR750000982A KR750000982A KR800000215B1 KR 800000215 B1 KR800000215 B1 KR 800000215B1 KR 750000982 A KR750000982 A KR 750000982A KR 750000982 A KR750000982 A KR 750000982A KR 800000215 B1 KR800000215 B1 KR 800000215B1
Authority
KR
South Korea
Prior art keywords
plated
plating
plating method
lead
coating layer
Prior art date
Application number
KR750000982A
Other languages
English (en)
Inventor
유키하루 사메지마
요시히코 무라키
데츠오 이치가와
카츠지 우에타
테츠오 미즈타니
Original Assignee
히고 이치로오
신닛뽄 덴키 가부시기가이샤
우에다 카츠지
유겐 가이샤 우에다 멕키 코오교오쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 히고 이치로오, 신닛뽄 덴키 가부시기가이샤, 우에다 카츠지, 유겐 가이샤 우에다 멕키 코오교오쇼 filed Critical 히고 이치로오
Priority to KR750000982A priority Critical patent/KR800000215B1/ko
Application granted granted Critical
Publication of KR800000215B1 publication Critical patent/KR800000215B1/ko

Links

Images

Abstract

내용 없음.

Description

부분 도금법
제1도는 모울드형 반도체장치의 모울드정면을 나타낸 평면도.
제2도는 본 발명방법의 일실시예를 나타낸 공정도로서, A,B,C는 그 평면도, a,b,c는 각각 A,B,C의측단면도.
제3도는 본 발명방법의 다른 실시예를 측단면도로서 나타낸 공정도이다.
본 발명은 부분도금법, 특히 모울드형 반도체 장치를 조립할때에 사용하는 리이드 프레임의 소자 및 세선(細線) 고착부만에 은도금을 베푸는데 적합한 부분도금법에 관한 것이다.
일반적으로 이런 종류의 반도체 장치는, 주지하는 바와 같이, 제1도에 나타낸 것 처럼 리이드프리임(1)을 사용하고, 이 리이드프레임(1)의 각소자 고착편(3)에 납(蠟) 재료를 개재시켜 소자(2)를 납붙임하고, 다음에소자(2)의 각전극과 리이드조각(4),(5)와를 세선(7),(8)의 양단을 본딩하므로서 접속조립하고, 그렇게한뒤에 점선(9)로서 둘러싸인 부분을 표면과 배후면(表裏)양면으로부터 수지로서 모울드하고, 다음에 리이드프레임(1)의 불필요한부분 즉 점선(10)으로 둘러싼 부분이외를 프레스함으로서 절단제거하고, 소망으로 하는 반도체 장치를 얻고있었다.
그러나, 소자를 고착할 때, 납재료 및 소자(2)를 각소자 고착편(3) 위에, 그때마다 작업자가 핀세트 또는 진공펜슬 등으로서 재치(載置)하지않으면 안되고, 그에따른 공정수가 증대한다고 하는 어려운점이 있었다.
이와같은 어려운점을 제거하기위하여, 리이드프레임의 바깬도면에 미리 납재료를 흐르게쉽도록하는 금속 또는 세선의 용접을 용이하게하는 금속을 도금하는 것을 생각해내었으나, 리이드 프레임전체를 도금하게되면, 보통 이러한 목적으로 금 또는 은을 사용하게되므로, 리이드프레임이 값비싸게 먹히며, 더욱이 모울드하는 수지와의 밀착성이 악화되는 어려운점이 생겼다. 거기서, 다음에 리이드프레임의 소자의 교착부만에 도금하는 것을 시도했든 바, 금도금인 경우, 금도금면이외를 적당한 치구(治貝:가공할것을 장치하여, 그것에 공작기계의 날을 바르게 맞추는 역할을 하는 도구) 혹은 테이프등으로서 덮어서 간단히 행할 수가 있지만, 은도금에 있어서는 이와같은 방법으로 행할 수가 없으며, 치구 혹은 테이프와 리이드프레임과의 틈사이에 도금액이 침투하여 도금되며, 상기한바와 같이, 모울드하는 수지와의 밀착성이 나빠진 다고하는 어려운문제점이 일어나기 쉬웠다. 이는 은이무전해(無電解)에서도 치환에 의하여 도금되기 때문인것이다.
본 발명은 이러한 점을 감안해서 제안된것으로서, 특히 은을 부분적으로 도금하는데 적합한 방법을 제공하려는 것이다.
이하 본 발명의 일실시예를, 모울드형 반도체장치의 리이드프레임에 적용한 경우에 대해, 제2도를 참조해가면서 설명하겠다.
먼저, 엷은 동판을 꿰뚫으므로서, 소자 고착편(3), 리이드조각(4),(5),(6)등을 형성한 리이드프레임(1)을 복수조(複數組)로하고, 상부에 통전단자(12)가, 또 이면(裏面)에 수지등의 절연층(13)이 형성된 등판(11)을 준비하고, 이들복수조의 리이드프레임 (1)을 동판(11)의 표면에, 제 2도 혹은 에나타낸 것처럼, 소정간격으로 배치하고, 피도금면 즉 소자고착부가 피복되기에 충분한 폭을 갖는 접착테이프(14)에 의해서 접착된다. 다음에 동판(11)의 표면에, 파리핀등의 용융되기쉬운 물질로서 된 피복층(15)를, 용융액중에 침지(浸漬)하거나, 혹은 용융액을 쇄모(刷毛 ; 칠하는 붓), 또는 취부(吹付 ; 액체를 붙어서 물체에 고르게 칠하거나 부착케하는 것)에 의하여 칠하여 붙이거나해서 형성하고, 그렇게 한다음, 접착테이프(14)를 그 위의 피복층(15)와 함께 박리하고, 제2도 B 흑은 b 에 나타낸것처럼, 피도금면 즉 소자고착편(3)의 일부 및 리이드조각(4),(5)의 선단부가 노출된 것을 얻는다. 다음에, 이를 은도금액중에 침지하고, 종래의 은도금과같이, 통전단자(12)로부터 통전시켜 스트라이크도금을 함과 함께 본격적인 도금을 베풀고, 그런다음, 피복층(15)를 가열용융하여 제거하면, 제2도 C 흑은 c에 나타낸것 같은, 소망으로하는 부분만에 은도금층(16)이 형성된 프레임(1)이 얻어진다.
그리고, 상기한 실시예에 있어서, 피복층(15)에는, 절연층보다 낮은 온도로서 용융하는 것을 선택하지 않으면 안되고, 예를들면 상기한 바와같은, 용융온도가 180∼200℃의 파라핀이 제일적합하다. 또, 상기한실시예에 있어서, 동판(11)의 표면만에, 리 이드프레임(1)을 첩착하거나, 그 이면에도 접착하면, 절연층(13)을 일부터 형성하지 않더라도 된다.
다음에, 제3도는 상기한 실시예를 더욱 개량한것으로서, 이를 간단하게 설명하자면, 두장의 리이드프레임(1)을 중합하여 접착테이프(14)를 감고 (제3도 a), 그 전체면에 피복층(15)를 형성하여 테이프(14)를 박리하고(제3도 b), 그렇게한 다음, 도금함과 동시에, 절연층(15)를 용융제거하고, 소망으로하는 리이드프레임(1)을 두장 얻는다. (제3도 c).
이와 같은 방법이라면, 상기한 실시예와 같은 동판(11)을 사용함이 없이, 매우 간단하고 또한 값싸게 만들 수 있다.
그리고, 상기한 실시예에 의하면, 어느것에든, 소자고착부만이 아니고, 리이드조각(4),(5)의 선단부에도 은도금이 베풀어지므로, 다음의 소자고착시의 세선(7),(8)의 본딩이 용이해진다. 또, 본 발명은, 상기한 실시예와 같은, 리이드프레임뿐만 아니고, 그밖의 판금(板金 ; 판자모양의 금속) 또는 금속막대기에도 적용할 수가 있으며, 더욱이 피도금물의 재질(材質)도 구리뿐만이 아니고, 치환(置換)도금되기쉬운 철합금 또는 비철금속에도 적용할 수 있다.
본 발명은 이상과같이하므로서, 부분도금 특히 은의 부분적인 도금을, 피도금면이외에도 침투시켜 형성함이 없이 행할 수 있을뿐만 아니라, 피도금면 이외에 형성한 피복층도 용융함으로서 간단히 회수할 수 있는 것으로서, 대단히 경제적인 것으로 된다.

Claims (1)

  1. 금속기판의 피도금면에 테이프를 접착하고, 그 바깬표면전체에 용융되기 쉬운 물질로서된 피복층을 형성하고, 그렇게한 다음, 전기한 테이프를 그위와 피복층과 함께 박리하여 도금하는 것을 특징으로 하는 부분도금법.
KR750000982A 1975-05-06 1975-05-06 부분 도금법 KR800000215B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR750000982A KR800000215B1 (ko) 1975-05-06 1975-05-06 부분 도금법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR750000982A KR800000215B1 (ko) 1975-05-06 1975-05-06 부분 도금법

Publications (1)

Publication Number Publication Date
KR800000215B1 true KR800000215B1 (ko) 1980-03-22

Family

ID=19201169

Family Applications (1)

Application Number Title Priority Date Filing Date
KR750000982A KR800000215B1 (ko) 1975-05-06 1975-05-06 부분 도금법

Country Status (1)

Country Link
KR (1) KR800000215B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114016099A (zh) * 2021-10-28 2022-02-08 中国航发贵州红林航空动力控制科技有限公司 一种温度传感器组合件局部电镀镉的工艺方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114016099A (zh) * 2021-10-28 2022-02-08 中国航发贵州红林航空动力控制科技有限公司 一种温度传感器组合件局部电镀镉的工艺方法

Similar Documents

Publication Publication Date Title
US3689991A (en) A method of manufacturing a semiconductor device utilizing a flexible carrier
GB1597712A (en) Display devices
US2909833A (en) Printed circuits and method of soldering the same
US4883774A (en) Silver flashing process on semiconductor leadframes
KR800000215B1 (ko) 부분 도금법
US10651109B2 (en) Selective plating of semiconductor package leads
US5075258A (en) Method for plating tab leads in an assembled semiconductor package
JPS62172676A (ja) 難ハンダ付性材料への端子の取付方法
JPH10189306A (ja) チップ抵抗器
KR100479243B1 (ko) 전기도금된리드를가진반도체장치의제조방법
JPS60175433A (ja) 樹脂封止型半導体装置の製造方法およびリ−ドフレ−ム
JP2000164782A (ja) 鉛を含まない錫ベース半田皮膜を有する半導体装置およびその製造方法
US3293586A (en) Hall plate devices
KR810001418Y1 (ko) 반도체 장치
JPS63221634A (ja) 半導体ペレツトの固定方法
JPS6148953A (ja) 樹脂封止形半導体装置の製造方法
US4759829A (en) Device header and method of making same
JPH0356031Y2 (ko)
JPH0815199B2 (ja) 半導体搭載用基板の製造方法およびそれに用いられる治具板
US6884708B2 (en) Method of partially plating substrate for electronic devices
JPS54113255A (en) Partial plating method of lead frame for semiconductor device
JPH05175408A (ja) 半導体素子の実装用材料および実装方法
JPS55160450A (en) Lead frame for semiconductor device
JPH0473903A (ja) 半導体装置及びその製造方法
JPS58176960A (ja) 半導体装置の製造方法