KR20230152889A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20230152889A
KR20230152889A KR1020220052199A KR20220052199A KR20230152889A KR 20230152889 A KR20230152889 A KR 20230152889A KR 1020220052199 A KR1020220052199 A KR 1020220052199A KR 20220052199 A KR20220052199 A KR 20220052199A KR 20230152889 A KR20230152889 A KR 20230152889A
Authority
KR
South Korea
Prior art keywords
area
wiring
insulating layer
disposed
display device
Prior art date
Application number
KR1020220052199A
Other languages
English (en)
Inventor
유춘기
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220052199A priority Critical patent/KR20230152889A/ko
Priority to US18/302,064 priority patent/US20230354662A1/en
Priority to CN202320966063.7U priority patent/CN219780850U/zh
Publication of KR20230152889A publication Critical patent/KR20230152889A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/842Containers
    • H10K50/8426Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/50Forming devices by joining two substrates together, e.g. lamination techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시 장치는 표시 영역, 표시 영역의 일 측으로부터 제1 방향으로 연장하는 제1 배선 영역, 제1 배선 영역으로부터 제1 방향으로 연장하는 제2 배선 영역 및 표시 영역, 제1 배선 영역 및 제2 배선 영역을 둘러싸는 주변 영역을 포함하는 기판, 표시 영역에서 기판 위에 배치되는 화소 구조, 제1 배선 영역에서 기판 위에 배치되며, 화소 구조와 전기적으로 연결되는 복수의 제1 배선들을 포함하는 제1 배선 유닛, 제1 배선 유닛을 커버하는 무기 절연층, 제2 배선 영역에서 무기 절연층 위에 배치되며, 무기 절연층을 관통하며 제1 배선 영역과 제2 배선 영역 사이의 경계를 따라 배치되는 제1 관통홀을 통해 복수의 제1 배선들과 전기적으로 접촉하는 복수의 제2 배선들을 포함하는 제2 배선 유닛, 제2 배선 유닛을 커버하는 유기 절연층 및 유기 절연층 위에 배치되며, 적어도 일부가 제1 관통홀과 중첩하는 보호층을 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
표시 장치는 영상을 표시하는 표시 영역 및 영상을 표시하지 않으며, 상기 표시 영역을 둘러싸는 비표시 영역을 포함한다. 표시 영역에는 빛을 방출하는 화소 구조 및 화소 구조에 전기 신호를 전달하기 위한 복수의 배선들이 배치될 수 있다. 상기 복수의 배선들 중 일부 배선들은 상기 표시 영역으로부터 상기 비표시 영역으로 연장하여, 상기 비표시 영역에 배치되어 상기 전기 신호를 제공하는 구동 부재에 전기적으로 연결될 수 있다.
상기 일부 배선들이 상기 비표시 영역에서 차지하는 면적이 증가할수록, 표시 장치의 베젤(bezel)의 면적이 증가할 수 있다. 또한, 상기 비표시 영역에 배치되는 상기 일부 배선들은 수분, 가스 등에 의해 손상될 수 있다.
본 발명의 목적은 상대적으로 작은 면적의 베젤(bezel)을 갖는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 배선의 손상을 방지할 수 있는 표시 장치를 제공하는 것이다.
다만, 본 발명의 목적은 이와 같은 목적들에 한정되는 것은 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
전술한 본 발명의 목적들을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 표시 영역, 상기 표시 영역의 일 측으로부터 제1 방향으로 연장하는 제1 배선 영역, 상기 제1 배선 영역으로부터 상기 제1 방향으로 연장하는 제2 배선 영역 및 상기 표시 영역, 상기 제1 배선 영역 및 상기 제2 배선 영역을 둘러싸는 주변 영역을 포함하는 기판, 상기 표시 영역에서 상기 기판 위에 배치되는 화소 구조, 상기 제1 배선 영역에서 상기 기판 위에 배치되며, 상기 화소 구조와 전기적으로 연결되는 복수의 제1 배선들을 포함하는 제1 배선 유닛, 상기 제1 배선 유닛을 커버하는 무기 절연층, 상기 제2 배선 영역에서 상기 무기 절연층 위에 배치되며, 상기 무기 절연층을 관통하며 상기 제1 배선 영역과 상기 제2 배선 영역 사이의 경계를 따라 배치되는 제1 관통홀을 통해 상기 복수의 제1 배선들과 전기적으로 접촉하는 복수의 제2 배선들을 포함하는 제2 배선 유닛, 상기 제2 배선 유닛을 커버하는 유기 절연층 및 상기 유기 절연층 위에 배치되며, 적어도 일부가 상기 제1 관통홀과 중첩하는 보호층을 포함할 수 있다.
일 실시예에 있어서, 표시 장치는 상기 유기 절연층을 개구하는 실링 개구에 의해 정의되며, 상기 표시 영역을 둘러싸는 실링 영역을 더 포함할 수 있다.
일 실시예에 있어서, 상기 제2 배선 영역은 상기 실링 영역과 평면 상 이격하며, 상기 제1 배선 영역의 일부는 상기 실링 영역의 일부와 평면 상 중첩할 수 있다.
일 실시예에 있어서, 상기 보호층은 상기 제1 배선 영역의 상기 일부와 상기 실링 영역의 상기 일부가 중첩하는 영역에서, 상기 실링 개구에 의해 노출되는 상기 무기 절연층의 상면의 일부를 커버할 수 있다.
일 실시예에 있어서, 상기 보호층은 상기 제1 배선 영역의 상기 일부와 상기 실링 영역의 상기 일부가 중첩하는 상기 영역에서, 상기 실링 개구 및 상기 실링 개구에 의해 노출되는 상기 무기 절연층의 상기 상면의 전부를 더 커버할 수 있다.
일 실시예에 있어서, 표시 장치는 상기 실링 개구 내에 배치되는 실링 부재 및 상기 실링 부재에 의해 지지되는 커버 부재를 더 포함할 수 있다.
일 실시예에 있어서, 상기 화소 구조는 상기 기판 위에 배치되는 반도체층, 상기 반도체층 위에 배치되며, 적어도 일부가 상기 반도체층의 일부와 중첩하고, 상기 제1 배선 유닛과 동일한 물질을 포함하는 게이트 전극, 상기 게이트 전극을 커버하는 상기 무기 절연층, 상기 무기 절연층 위에 배치되며, 상기 반도체층의 다른 일부와 전기적으로 접촉하고, 상기 제2 배선 유닛과 동일한 물질을 포함하는 소스-드레인 전극, 상기 소스-드레인 전극을 커버하는 상기 유기 절연층 및 상기 유기 절연층 위에 배치되며, 상기 소스-드레인 전극과 전기적으로 접촉하고, 상기 보호층과 동일한 물질을 포함하는 화소 전극층을 포함할 수 있다.
일 실시예에 있어서, 상기 제1 배선 유닛은 제1 비저항을 갖는 물질을 포함하며, 상기 제2 배선 유닛은 상기 제1 비저항보다 낮은 제2 비저항을 갖는 물질을 포함할 수 있다.
일 실시예에 있어서, 표시 장치는 상기 표시 영역의 상기 일 측에 인접하도록 상기 기판 위에 배치되며, 제1 전원 전압을 공급받는 제1 전원 전극층 및 상기 주변 영역에서 상기 기판 위에 배치되며, 제2 전원 전압을 공급받는 제2 전원 전극층을 더 포함할 수 있다.
일 실시예에 있어서, 상기 제1 전원 전극층은 상기 보호층과 동일한 물질을 포함할 수 있다.
일 실시예에 있어서, 상기 제1 전원 전극층은 상기 보호층과 전기적으로 절연될 수 있다.
일 실시예에 있어서, 상기 보호층은 상기 제2 전원 전극층과 전기적으로 연결될 수 있다.
전술한 본 발명의 목적들을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 표시 영역, 상기 표시 영역의 일 측으로부터 연장하는 제1 배선 영역, 상기 제1 배선 영역으로부터 연장하는 제2 배선 영역 및 상기 표시 영역, 상기 제1 배선 영역 및 상기 제2 배선 영역을 둘러싸며, 복수의 패드 전극들이 배치되는 패드 영역을 포함하는 주변 영역을 포함하는 기판, 상기 표시 영역에서 상기 기판 위에 배치되는 화소 구조, 상기 제1 배선 영역에서 상기 기판 위에 배치되며, 상기 화소 구조와 전기적으로 연결되는 복수의 제1 배선들을 포함하는 제1 배선 유닛, 상기 제1 배선 유닛을 커버하는 무기 절연층, 상기 제2 배선 영역에서 상기 무기 절연층 위에 배치되며, 상기 무기 절연층을 관통하며 상기 제1 배선 영역과 상기 제2 배선 영역 사이의 경계를 따라 배치되는 제1 관통홀을 통해 상기 복수의 제1 배선들과 전기적으로 접촉하는 복수의 제2 배선들을 포함하는 제2 배선 유닛, 상기 제2 배선 유닛을 커버하는 유기 절연층 및 상기 유기 절연층 위에 배치되며, 상기 복수의 패드 전극들 중 적어도 어느 한 패드 전극과 전기적으로 연결되고, 적어도 일부가 상기 제1 관통홀과 중첩하는 제1 전원 전극층을 포함할 수 있다.
일 실시예에 있어서, 표시 장치는 상기 유기 절연층을 개구하는 실링 개구에 의해 정의되며, 상기 표시 영역을 둘러싸는 실링 영역을 더 포함할 수 있다.
일 실시예에 있어서, 상기 제2 배선 영역은 상기 실링 영역과 평면 상 이격하며, 상기 제1 배선 영역의 일부는 상기 실링 영역의 일부와 평면 상 중첩할 수 있다.
일 실시예에 있어서, 상기 제1 전원 전극층은 상기 제1 배선 영역의 상기 일부와 상기 실링 영역의 상기 일부가 중첩하는 영역에서, 상기 실링 개구 및 상기 실링 개구에 의해 노출되는 상기 무기 절연층의 상기 상면의 전부를 커버할 수 있다.
일 실시예에 있어서, 표시 장치는 상기 실링 개구 내에 배치되는 실링 부재 및 상기 실링 부재에 의해 지지되는 커버 부재를 더 포함할 수 있다.
일 실시예에 있어서, 상기 화소 구조는 상기 기판 위에 배치되는 반도체층, 상기 반도체층 위에 배치되며, 적어도 일부가 상기 반도체층의 일부와 중첩하고, 상기 제1 배선 유닛과 동일한 물질을 포함하는 게이트 전극, 상기 게이트 전극을 커버하는 상기 무기 절연층, 상기 무기 절연층 위에 배치되며, 상기 반도체층의 다른 일부와 전기적으로 접촉하고, 상기 제2 배선 유닛과 동일한 물질을 포함하는 소스-드레인 전극, 상기 소스-드레인 전극을 커버하는 상기 유기 절연층 및 상기 유기 절연층 위에 배치되며, 상기 소스-드레인 전극과 전기적으로 접촉하고, 상기 제1 전원 전극층과 동일한 물질을 포함하는 화소 전극층을 포함할 수 있다.
일 실시예에 있어서, 상기 제1 배선 유닛은 제1 비저항을 갖는 물질을 포함하며, 상기 제2 배선 유닛은 상기 제1 비저항보다 낮은 제2 비저항을 갖는 물질을 포함할 수 있다.
본 발명의 실시예들에 따른 표시 장치는 제1 배선 영역에서 기판 위에 배치되는 복수의 제1 배선들을 포함하는 제1 배선 유닛, 상기 제1 배선 유닛을 커버하는 무기 절연층, 제2 배선 영역에서 상기 무기 절연층 위에 배치되며, 상기 무기 절연층을 관통하며 상기 제1 배선 영역과 상기 제2 배선 영역 사이의 경계를 따라 배치되는 제1 관통홀을 통해 상기 복수의 제1 배선들과 전기적으로 접촉하는 복수의 제2 배선들을 포함하며, 복수의 제1 배선들과 복수의 제2 배선들이 전기적으로 접촉함에 따라, 복수의 제1 배선들과 복수의 제2 배선들의 배선 폭이 상대적으로 감소할 수 있어, 표시 장치의 베젤의 면적이 상대적으로 감소할 수 있다.
본 발명의 실시예들에 따른 표시 장치는 제2 배선 유닛 및 적어도 일부가 상기 제1 관통홀과 중첩하는 보호층을 포함할 수 있으며, 상기 보호층은 상기 제1 관통홀과 인접한 상기 제1 배선 유닛과 상기 제2 배선 유닛의 손상을 방지할 수 있다.
본 발명의 실시예들에 따른 표시 장치는 제2 배선 유닛 및 적어도 일부가 상기 제1 관통홀과 중첩하는 제1 전원 전극층을 포함할 수 있으며, 상기 제1 전원 전극층은 상기 제1 관통홀과 인접한 상기 제1 배선 유닛과 상기 제2 배선 유닛의 손상을 방지할 수 있다.
다만, 본 발명의 효과가 전술한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 평면도이다.
도 2는 도 1의 표시 장치에 포함된 화소 구조를 설명하기 위한 단면도이다.
도 3은 도 1의 A 영역을 확대도시한 평면도이다.
도 4는 도 3의 I-I` 선을 따라 자른 단면도이다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치를 설명하기 위한 평면도이다.
도 6은 도 5의 B 영역을 확대도시한 평면도이다.
도 7은 도 6의 II-II` 선을 따라 자른 단면도이다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치를 설명하기 위한 평면도이다.
도 9는 도 8의 C 영역을 확대도시한 평면도이다.
도 10은 도 9의 III-III` 선을 따라 자른 단면도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 실시예들에 따른 표시 장치를 보다 상세하게 설명한다. 첨부된 도면들 상의 동일한 구성 요소들에 대해서는 동일하거나 유사한 참조 부호들을 사용한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 평면도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치(DDa)는 표시 영역(DA), 배선 영역(LA) 및 주변 영역(PA)을 포함하는 기판(SUB), 화소 구조(PX) 및 보호층(PLa)을 포함할 수 있으며, 이 경우, 주변 영역(PA)은 패드 영역(PDA)을 포함할 수 있다.
표시 영역(DA)에는 화소 구조(PX) 및 화소 구조(PX)에 전기적으로 연결되는 복수의 배선들이 배치될 수 있다. 일 실시예에 있어서, 상기 복수의 배선들은 데이터선(DL), 제1 전원 전압선(PL1) 및 스캔선(SL)을 포함할 수 있다.
화소 구조(PX)는 전기 신호를 수신하여, 상기 전기 신호의 세기에 대응하는 휘도의 빛을 방출할 수 있다. 데이터선(DL), 제1 전원 전압선(PL1) 및 스캔선(SL) 각각은 상기 전기 신호를 화소 구조(PX)에 전달할 수 있다. 예를 들어, 데이터선(DL)은 데이터 신호를 화소 구조(PX)에 전달할 수 있으며, 스캔선(SL)은 스캔 신호를 화소 구조(PX)에 전달할 수 있고, 제1 전원 전압선(PL1)은 제1 전원 전압을 화소 구조(PX)에 전달할 수 있다.
도 1에서는, 설명의 편의를 위하여, 하나의 화소 구조(PX), 하나의 데이터선(DL), 하나의 제1 전원 전압선(PL1) 및 하나의 스캔선(SL)만을 도시하였으나, 표시 영역(DA)에는 복수의 화소 구조들 및 상기 복수의 화소 구조들에 전기적으로 연결되는 복수의 데이터선들, 복수의 제1 전원 전압선들 및 복수의 스캔선들이 배치될 수 있다.
패드 영역(PDA)은 기판(SUB)의 하부에 위치할 수 있다. 패드 영역(PDA)에는 복수의 패드 전극들이 배치될 수 있다. 도 1에 도시하지는 않았으나, 상기 복수의 패드 전극들은 연성 회로 필름 등에 전기적으로 결합될 수 있다.
선택적으로, 패드 영역(PDA)은 복수의 제1 패드 전극들이 배치되는 제1 패드 영역(PDA1) 및 복수의 제2 패드 전극들이 배치되는 제2 패드 영역(PDA2)을 포함할 수 있다. 상기 복수의 제1 패드 전극들 각각의 평면 상 면적은 상기 복수의 제2 패드 전극들 각각의 평면 상 면적보다 클 수 있으며, 상기 복수의 제2 패드 전극들의 개수는 상기 복수의 제1 패드 전극들의 개수보다 많을 수 있다.
배선 영역(LA)은 표시 영역(DA)의 일 측으로부터 제1 방향(DR1)으로 연장될 수 있다. 배선 영역(LA)은 표시 영역(DA)에 배치되는 상기 복수의 배선들이 표시 영역(DA) 바깥으로 연장되어 배치되는 영역 또는 표시 영역(DA)에 배치되는 상기 복수의 배선들과 전기적으로 접촉하는 배선들이 표시 영역(DA) 바깥에 배치되는 영역으로 정의될 수 있다.
일 실시예에 있어서, 배선 영역(LA)은 제1 배선 영역(LA1), 제2 배선 영역(LA2) 및 제3 배선 영역(LA3)을 포함할 수 있다.
제1 배선 영역(LA1)은 표시 영역(DA)의 상기 일 측으로부터 제1 방향(DR1)으로 연장될 수 있다. 제1 배선 영역(LA1)에는 복수의 배선들(예를 들어, 도 3의 CLa)이 배치될 수 있다. 일 실시예에 있어서, 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들은 데이터선(DL)과 전기적으로 접촉할 수 있다. 또는, 다른 실시예에 있어서, 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들은 표시 영역(DA)에 배치되는 데이터선(DL)이 표시 영역(DA) 바깥으로 연장되는 연장부일 수 있다.
제2 배선 영역(LA2)은 제1 배선 영역(LA1)으로부터 제1 방향(DR1)으로 연장될 수 있다. 제2 배선 영역(LA2)에는 복수의 배선들(예를 들어, 도 3의 CLb)이 배치될 수 있으며, 제2 배선 영역(LA2)에 배치되는 상기 복수의 배선들은 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 주변 영역(PA)에 배치되는 구동 칩(DC)과 전기적으로 접촉할 수 있다.
제3 배선 영역(LA3)은 구동 칩(DC)으로부터 제1 방향(DR1)으로 연장될 수 있다. 제3 배선 영역(LA3)에는 복수의 배선들이 배치될 수 있으며, 제3 배선 영역(LA3)에 배치되는 복수의 배선들은 구동 칩(DC) 및 제2 패드 영역(PDA2)에 배치되는 상기 복수의 제2 패드 전극들과 전기적으로 접촉할 수 있다.
주변 영역(PA)은 표시 영역(PA)과 배선 영역(LA)을 둘러쌀 수 있다. 주변 영역(PA)에는 표시 장치(DDa)를 구동하기 위한 복수의 구동 부재들이 배치될 수 있다. 예를 들어, 주변 영역(PA)에는 제1 전원 전극층(ELVDD), 제2 전원 전극층(ELVSS), 게이트 구동 부재(GDV) 및 구동 칩(DC)이 배치될 수 있다.
제1 전원 전극층(ELVDD)은 표시 영역(DA)의 상기 일 측과 인접하여 배치될 수 있다. 제1 전원 전극층(ELVDD)은 제1 전원 전압선(PL1)과 전기적으로 연결될 수 있으며, 제1 전원 전압선(PL1)에 상기 제1 전원 전압을 제공할 수 있다. 일 실시예에 있어서, 제1 전원 전극층(ELVDD)은 제3 연결 배선(CL3)을 통해 제1 패드 영역(PDA1)에 배치되는 상기 제1 패드 전극들 중 일부와 전기적으로 연결될 수 있다.
제2 전원 전극층(ELVSS)은 표시 영역(DA)의 상기 일 측을 제외한 표시 영역(DA)의 주변에 배치될 수 있다. 제2 전원 전극층(ELVSS)은 화소 구조(PX)와 전기적으로 연결될 수 있으며, 화소 구조(PX)에 제2 전원 전압을 제공할 수 있다. 일 실시예에 있어서, 제2 전원 전극층(ELVSS)은 제1 연결 배선(CL1)을 통해 제1 패드 영역(PDA1)에 배치되는 상기 제1 패드 전극들 중 일부와 전기적으로 연결될 수 있다.
게이트 구동 부재(GDV)는 표시 영역(DA)의 적어도 일 측에 인접하여 배치될 수 있다. 게이트 구동 부재(GDV)는 스캔선(SL)과 전기적으로 연결될 수 있으며, 스캔선(SL)에 상기 스캔 신호를 제공할 수 있다. 일 실시예에 있어서, 게이트 구동 부재(GDV)는 제2 연결 배선(CL2)을 통해 제1 패드 영역(PDA1)에 배치되는 상기 제1 패드 전극들 중 일부와 전기적으로 연결될 수 있다.
구동 칩(DC)은 제1 전원 전극층(ELVDD)과 제2 패드 영역(PDA2) 사이에 배치될 수 있다. 일 실시예에 있어서, 구동 칩(DC)은 생략될 수 있다. 이 경우, 배선 영역(LA)은 제1 배선 영역(LA1) 및 제2 배선 영역(LA2)만을 포함할 수 있으며, 제2 배선 영역(LA2)은 제1 배선 영역(LA1)로부터 제2 패드 영역(PDA2)까지 연장될 수 있고, 제2 배선 영역(LA2)에 배치되는 상기 복수의 배선들은 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 제2 패드 영역(PDA2)에 배치되는 상기 복수의 제2 패드 전극들과 전기적으로 접촉할 수 있다.
표시 영역(DA) 주변에는, 표시 영역(DA)을 둘러싸는 실링 영역(SA)이 위치할 수 있다. 실링 영역(SA)에 대해서는, 도 2를 참조하여 자세히 후술한다.
보호층(PLa)의 일부는 제1 배선 영역(LA1)과 제2 배선 영역(LA2) 사이의 경계와 중첩할 수 있다. 일 실시예에 있어서, 보호층(PLa)의 다른 일부는 실링 영역(SA)과 제1 배선 영역(LA1)이 중첩하는 영역의 일부와 중첩할 수 있다.
보호층(PLa)은 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 제2 배선 영역(LA2)에 배치되는 상기 복수의 배선들과 전기적으로 절연될 수 있다. 구체적으로, 보호층(PLa)은 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 제2 배선 영역(LA2)에 배치되는 상기 복수의 배선들 위에 배치될 수 있으며, 보호층(PLa)과 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 제2 배선 영역(LA2)에 배치되는 상기 복수의 배선들 사이에는 적어도 하나의 절연층이 배치될 수 있다.
선택적으로, 보호층(PLa)과 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 제2 배선 영역(LA2)에 배치되는 복수의 배선들이 전기적으로 커플링되지 않도록, 보호층(PLa)은 제2 전원 전극층(ELVSS)과 전기적으로 연결될 수 있다. 예를 들어, 보호층(PLa)은 플로팅 라인(FLa)에 의해 제1 연결 배선(CL1)과 전기적으로 연결될 수 있다.
일 실시예에 있어서, 보호층(PLa)은 제1 전원 전극층(ELVDD)과 동일한 물질을 포함하며, 제1 전원 전극층(ELVDD)과 동일한 층에 배치될 수 있다. 또한, 보호층(PLa)은 제1 전원 전극층(ELVDD)과 전기적으로 절연될 수 있다. 보호층(PLa)에 대해서는 도 3 및 도 4를 참조하여 자세히 후술한다.
도 2는 도 1의 표시 장치에 포함된 화소 구조를 설명하기 위한 단면도이다.
도 2를 참조하면, 화소 구조(PX)는 제1 절연층(ILD1), 제2 절연층(ILD2), 무기 절연층(ILD3), 반도체층(ATV), 게이트 전극(GE), 제1 및 제2 소스-드레인 전극(SD1, SD2), 유기 절연층(VIA), 화소 전극층(PXE), 화소 정의층(PDL), 발광 물질(EL) 및 공통 전극층(CE)을 포함할 수 있다.
제1 절연층(ILD1)은 기판(SUB) 위에 배치될 수 있다. 제1 절연층(ILD1)은 무기 절연 물질을 포함할 수 있다. 제1 절연층(ILD1)은 기판(SUB)으로부터 불순물의 유입을 차단할 수 있다.
반도체층(ATV)은 제1 절연층(ILD1) 위에 배치될 수 있다. 반도체층(ATV)은 반도체 물질을 포함할 수 있다. 예를 들어, 반도체층(ATV)은 산화물 반도체 또는 실리콘 반도체를 포함할 수 있다.
제2 절연층(ILD2)은 제1 절연층(ILD1) 위에 배치될 수 있으며, 반도체층(ATV)을 커버할 수 있다. 제2 절연층(ILD2)은 무기 절연 물질을 포함할 수 있다. 제2 절연층(ILD2)은 후술하는 게이트 전극(GE)과 반도체층(ATV)을 전기적으로 절연시킬 수 있다.
게이트 전극(GE)은 제2 절연층(ILD2) 위에 배치될 수 있다. 게이트 전극(GE)은 반도체층(ATV)의 적어도 일부와 중첩할 수 있다. 일 실시예에 있어서, 게이트 전극(GE)은, 도 1을 참조하여 설명한 스캔선(SL)과 전기적으로 연결될 수 있으며, 스캔선(SL)으로부터 상기 스캔 신호를 제공받을 수 있다. 상기 스캔 신호가 게이트 전극(GE)에 제공되는 경우, 반도체층(ATV)의 전기 전도성이 상대적으로 커질 수 있다.
무기 절연층(ILD3)은 제2 절연층(ILD2) 위에 배치될 수 있으며, 게이트 전극(GE)을 커버할 수 있다. 무기 절연층(ILD3)은 게이트 전극(GE)과 제1 및 제2 소스-드레인 전극들(SD1, SD2)을 전기적으로 절연시킬 수 있다.
제1 및 제2 소스-드레인 전극들(SD1, SD2)은 무기 절연층(ILD3) 위에 배치될 수 있다. 제1 및 제2 소스-드레인 전극들(SD1, SD2) 각각은 제2 절연층(ILD2) 및 무기 절연층(ILD3)을 관통하여 반도체층(ATV)의 상면을 노출하는 관통홀을 통해 반도체층(ATV)과 전기적으로 접촉할 수 있다. 일 실시예에 있어서, 제1 소스-드레인 전극(SD1)은 도 1을 참조하여 설명한 제1 전원 전압선(PL1) 및 데이터선(DL) 중 어느 하나와 전기적으로 연결될 수 있다.
유기 절연층(VIA)은 무기 절연층(ILD3) 위에 배치될 수 있으며, 제1 및 제2 소스-드레인 전극들(SD1, SD2)을 커버할 수 있다.
화소 전극층(PXE)은 유기 절연층(VIA) 위에 배치될 수 있다. 화소 전극층(PXE)은 도전성 물질을 포함할 수 있다. 화소 전극층(PXE)은 유기 절연층(VIA)을 관통하여 제2 소스-드레인 전극(SD2)의 상면을 노출하는 관통홀을 통해 제2 소스-드레인 전극(SD2)과 전기적으로 접촉할 수 있다. 일 실시예에 있어서, 화소 전극층(PXE)은 애노드 전극으로 지칭될 수 있다.
화소 정의층(PDL)은 유기 절연층(VIA) 및 화소 전극층(PXE) 위에 배치될 수 있다. 화소 정의층(PDL)은 화소 전극층(PXE)의 적어도 일부를 노출하는 화소 개구를 정의할 수 있다.
발광 물질(EL)은 상기 화소 개구 내에서 화소 전극층(PXE) 위에 배치될 수 있다. 일 실시예에 있어서, 발광 물질(EL)은 유기 발광 물질을 포함할 수 있다.
공통 전극층(CE)은 화소 정의층(PDL) 및 발광 물질(EL)을 커버할 수 있다. 공통 전극층(CE)은 제2 전원 전극층(ELVSS)과 전기적으로 연결될 수 있으며, 제2 전원 전극층(ELVSS)으로부터 상기 제2 전원 전압을 공급받을 수 있다. 일 실시예에 있어서, 공통 전극층(CE)은 캐소드 전극으로 지칭될 수 있다.
도 1 및 도 2를 다시 참조하면, 제1 및 제2 절연층들(IL1, IL2), 무기 절연층(IL3) 및 유기 절연층(VIA) 각각은 기판(SUB) 위에 전체적으로 배치될 수 있다. 예를 들어, 제1 및 제2 절연층들(IL1, IL2), 무기 절연층(IL3) 및 유기 절연층(VIA) 각각은, 표시 영역(DA) 및 배선 영역(LA)에서 기판(SUB) 위에 배치될 수 있으며, 주변 영역(PA)의 일부에서 기판(SUB) 위에 배치될 수 있다.
이 경우, 일 실시예에 있어서, 표시 장치(DDa)는 실링 영역(SA)을 포함할 수 있다. 실링 영역(SA)은 유기 절연층(VIA)을 개구하는 실링 개구가 형성되는 영역으로 정의될 수 있다.
실링 영역(SA)에서, 상기 실링 개구에는 실링 부재(도 4의 SM)가 배치될 수 있다. 실링 부재(도 4의 SM) 위에는 실링 부재(SM)에 의해 지지되는 커버 부재(CV)가 배치될 수 있다. 일 실시예에 있어서, 실링 영역(SA)은 표시 영역(DA)을 둘러쌀 수 있으며, 이에 따라, 표시 영역(DA)은 실링 부재(SM) 및 커버 부재(CV)에 의해 밀봉될 수 있다.
도 3은 도 1의 A 영역을 확대도시한 평면도이다. 도 4는 도 3의 I-I` 선을 따라 자른 단면도이다.
도 1 내지 도 4를 참조하면, 제1 배선 영역(LA1)에는 복수의 제1 배선들(CLa)을 포함하는 제1 배선 유닛이 배치될 수 있으며, 제2 배선 영역(LA2)에는 복수의 제2 배선들(CLb)을 포함하는 제2 배선 유닛이 배치될 수 있다.
복수의 제1 배선들(CLa)은 게이트 전극(GE)과 동일한 물질을 포함할 수 있으며, 게이트 전극(GE)과 동일한 층에 배치될 수 있다. 즉, 복수의 제1 배선들(CLa)은 제2 절연층(ILD2) 위에 배치될 수 있다.
복수의 제2 배선들(CLb)은 제1 및 제2 소스-드레인 전극(SD1, SD2)과 동일한 물질을 포함할 수 있으며, 제1 및 제2 소스-드레인 전극(SD1, SD2)과 동일한 층에 배치될 수 있다. 즉, 복수의 제2 배선들(CLb)은 무기 절연층(ILD3) 위에 배치될 수 있다.
복수의 제2 배선들(CLb)은 무기 절연층(ILD3)을 관통하여 복수의 제1 배선들(CLa)의 일부를 노출시키는 제1 관통홀(CNT1)을 통해 복수의 제1 배선들(CLa)과 전기적으로 접촉할 수 있다. 이 경우, 제1 관통홀(CNT1)은 제1 배선 영역(LA1)과 제2 배선 영역(LA2)의 경계를 따라 배치될 수 있다.
일 실시예에 있어서, 복수의 제1 배선들(CLa)은 제1 비저항을 갖는 물질을 포함하며, 복수의 제2 배선들(CLb)은 상기 제1 비저항보다 낮은 제2 비저항을 갖는 물질을 포함할 수 있다. 예를 들어, 복수의 제1 배선들(CLa)은 몰리브덴(molybdenum)을 포함할 수 있으며, 복수의 제2 배선들(CLb)은 알루미늄(aluminum)을 포함할 수 있다. 본 발명에서는, 복수의 제1 배선들(CLa)을 복수의 제2 배선들(CLb)에 전기적으로 접촉시킴으로써, 복수의 제1 배선들(CLa) 및 복수의 제2 배선들(CLb) 각각의 배선 폭이 상대적으로 작아지더라도 복수의 제1 배선들(CLa) 및 복수의 제1 배선들(CLa)과 전기적으로 접촉하는 복수의 제2 배선들(CLb)의 전체 저항이 상대적으로 낮아질 수 있으며, 이에 따라, 제1 배선 영역(LA1) 및 제2 배선 영역(LA2)의 제1 방향(DR1)으로의 폭이 상대적으로 작아질 수 있다. 즉, 표시 장치(DDa)의 베젤(bezel)의 면적이 상대적으로 작아질 수 있다.
일 실시예에 있어서, 제2 배선 영역(LA2)은 실링 영역(SA)과 평면 상 제1 방향(DR1)으로 이격할 수 있으며, 이에 따라, 제1 배선 영역(LA1)의 일부는 실링 영역(SA)의 일부와 평면 상 중첩할 수 있다. 실링 영역(SA)이 제2 배선 영역(LA2)과 평면 상 중첩하는 경우, 유기 절연층(VIA)의 일부를 제거하여 상기 실링 개구를 형성할 때, 제2 배선 영역(LA2)에 배치되는 복수의 제2 배선들(CLb)이 손상될 수 있다. 예를 들어, 건식 식각 방식으로 유기 절연층(VIA)의 상기 일부를 제거함으로써 상기 실링 개구를 형성하는 경우, 실링 영역(SA)과 평면 상 중첩하는 제2 배선 영역(LA2)에 배치되는 복수의 제2 배선들(CLb)이 손상될 수 있다. 따라서, 본 발명에서, 복수의 제2 배선들(CLb)의 손상을 방지하기 위해, 실링 영역(SA)은 제2 배선 영역(LA2)과 평면 상 이격할 수 있다.
보호층(PLa)은 화소 전극층(PXE)과 동일한 물질을 포함할 수 있으며, 화소 전극층(PXE)과 동일한 층에 배치될 수 있다. 즉, 보호층(PLa)은 유기 절연층(VIA) 위에 배치될 수 있다.
보호층(PLa)의 상기 일부는 제1 관통홀(CNT1)과 중첩할 수 있다. 즉, 보호층(PLa)의 상기 일부는 제1 배선 영역(LA1)과 제2 배선 영역(LA2) 사이의 경계와 중첩할 수 있다.
보호층(PLa)이 존재하지 않는 경우, 유기 절연층(VIA)을 통해 제1 관통홀(CNT1)로 불순물이 유입될 수 있다. 이 경우, 제1 관통홀(CNT1)에 인접한 복수의 제1 배선들(CLa) 및 복수의 제2 배선들(CLb)이 상기 불순물에 의해 손상될 수 있다. 본 발명에서, 보호층(PLa)의 상기 일부는 제1 관통홀(CNT1)과 중첩하며, 이에 따라, 보호층(PLa)은 유기 절연층(VIA)을 통해 제1 관통홀(CNT1)로 유입되는 상기 불순물을 차단하여, 상기 불순물에 의해 복수의 제1 배선들(CLa) 및 복수의 제2 배선들(CLb)이 손상되지 않도록 할 수 있다.
일 실시예에 있어서, 제1 배선 영역(LA1)과 실링 영역(SA)이 중첩하는 영역에서, 보호층(PLa)은 상기 실링 개구에 의해 노출되는 무기 절연층(ILD3)의 상면의 일부를 커버할 수 있다. 즉, 보호층(PLa)은 제1 관통홀(CNT1)과 중첩하는 유기 절연층(VIA)의 상면으로부터 제1 관통홀(CNT1)과 인접한 상기 실링 개구의 측면을 따라서 상기 실링 개구에 의해 노출되는 무기 절연층(ILD3)의 상기 상면의 상기 일부 위로 연장할 수 있다. 이에 따라, 보호층(PLa)은 제1 관통홀(CNT1)과 인접한 상기 실링 개구의 상기 측면을 통해 유입되는 상기 불순물을 차단할 수 있다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치를 설명하기 위한 평면도이다.
도 5에 도시된 본 발명의 다른 실시예에 따른 표시 장치(DDb)는 보호층(PLb)의 평면 상 형상을 제외하고는 도 1 내지 도 4를 참조하여 설명한 본 발명의 일 실시예에 따른 표시 장치(DDa)와 실질적으로 동일하거나 유사할 수 있다. 이하에서, 중복되는 설명은 생략하기로 한다.
도 5를 참조하면, 보호층(PLb)의 일부는 제1 배선 영역(LA1) 및 제2 배선 영역(LA2) 사이의 경계와 중첩할 수 있다. 또한, 보호층(PLb)의 다른 일부는 제1 배선 영역(LA1)과 실링 영역(SA)이 중첩하는 영역과 중첩할 수 있다. 보호층(PLa)은 제1 배선 영역(LA1)에 배치되는 상기 복수의 배선들 및 제2 배선 영역(LA2)에 배치되는 상기 복수의 배선들과 전기적으로 절연될 수 있다.
선택적으로, 보호층(PLb)은 제2 전원 전극층(ELVSS)과 전기적으로 연결될 수 있다. 예를 들어, 보호층(PLb)은 플로팅 라인(FLb)을 통해 제1 연결 배선(CL1)과 전기적으로 연결될 수 있다.
일 실시예에 있어서, 보호층(PLa)은 제1 전원 전극층(ELVDD)과 동일한 물질을 포함하며, 제1 전원 전극층(ELVDD)과 동일한 층에 배치될 수 있다. 또한, 보호층(PLa)은 제1 전원 전극층(ELVDD)과 전기적으로 절연될 수 있다.
도 6은 도 5의 B 영역을 확대도시한 평면도이다. 도 7은 도 6의 II-II` 선을 따라 자른 단면도이다.
도 5 내지 도 7을 참조하면, 보호층(PLb)의 상기 일부는 제1 관통홀(CNT1)과 중첩할 수 있다. 이에 따라, 보호층(PLb)은 유기 절연층(VIA)을 통해 제1 관통홀(CNT1)로 유입되는 불순물을 차단하여, 상기 불순물에 의해 복수의 제1 배선들(CLa) 및 복수의 제2 배선들(CLb)이 손상되지 않도록 할 수 있다.
제1 배선 영역(LA1)과 실링 영역(SA)이 중첩하는 영역에서, 보호층(PLb)은 상기 실링 개구의 측면 및 상기 실링 개구에 의해 노출되는 무기 절연층(ILD3)의 상면 전부를 커버할 수 있다.
일 실험예에 있어서, 실링 영역(SA)과 중첩하는 복수의 제1 배선들(CLa)은 손상에 취약하였다. 본 발명에서는, 보호층(PLb)이 상기 실링 개구의 상기 측면 및 상기 실링 개구에 의해 노출되는 무기 절연층(ILD3)의 상기 상면 전부를 커버할 수 있으며, 이에 따라, 보호층(PLb)은 실링 영역(SA)과 중첩하는 복수의 제1 배선들(CLa)의 손상을 방지할 수 있다. 또한, 보호층(PLb)은 상기 실링 개구의 상기 측면을 통해 유입되는 상기 불순물을 차단할 수 있다.
도 8은 본 발명의 또 다른 실시예에 따른 표시 장치를 설명하기 위한 평면도이다.
도 8에 도시된 본 발명의 또 다른 실시예에 따른 표시 장치(DDc)는 제1 전원 전극층(ELVDD`)의 형상 및 보호층(PLa)의 포함 여부를 제외하고는 도 1 내지 도 4를 참조하여 설명한 본 발명의 일 실시예에 따른 표시 장치(DDa)와 실질적으로 동일하거나 유사할 수 있다. 이하에서, 중복되는 설명은 생략하기로 한다.
도 8을 참조하면, 본 발명의 일 실시예에 따른 표시 장치(DDa)와 달리, 본 발명의 또 다른 실시예에 따른 표시 장치(DDc)는 보호층(PLa)을 포함하지 않는다.
이 경우, 제1 전원 전극층(ELVDD`)의 일부는 제1 배선 영역(LA1) 및 제2 배선 영역(LA2) 사이의 경계와 중첩할 수 있다. 또한, 제1 전원 전극층(ELVDD`)의 다른 일부는 제1 배선 영역(LA1)과 실링 영역(SA)이 중첩하는 영역과 중첩할 수 있다.
도 9는 도 8의 C 영역을 확대도시한 평면도이다. 도 10은 도 9의 III-III` 선을 따라 자른 단면도이다.
도 8 내지 도 10을 참조하면, 제1 전원 전극층(ELVDD`)의 상기 일부는 제1 관통홀(CNT1)과 중첩할 수 있다. 이에 따라, 제1 전원 전극층(ELVDD`)은 유기 절연층(VIA)을 통해 제1 관통홀(CNT1)로 유입되는 불순물을 차단하여, 상기 불순물에 의해 복수의 제1 배선들(CLa) 및 복수의 제2 배선들(CLb)이 손상되지 않도록 할 수 있다.
제1 배선 영역(LA1)과 실링 영역(SA)이 중첩하는 영역에서, 제1 전원 전극층(ELVDD`)은 상기 실링 개구의 측면 및 상기 실링 개구에 의해 노출되는 무기 절연층(ILD3)의 상면 전부를 커버할 수 있다. 이에 따라, 제1 전원 전극층(ELVDD`)은 실링 영역(SA)과 중첩하는 복수의 제1 배선들(CLa)의 손상을 방지할 수 있으며, 상기 실링 개구의 상기 측면을 통해 유입되는 상기 불순물을 차단할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.
본 발명은 다양한 표시 장치들에 적용될 수 있다. 예를 들면, 본 발명은 차량용, 선박용 및 항공기용 디스플레이 장치들, 휴대용 통신 장치들, 전시용 또는 정보 전달용 디스플레이 장치들, 의료용 디스플레이 장치들 등과 같은 다양한 디스플레이 기기들에 적용 가능하다.
DDa, DDb, DDc: 표시 장치 PLa, PLb: 보호층
ELVDD, ELVDD`: 제1 전원 전극층 ILD3: 무기 절연층
VIA: 유기 절연층 DA: 표시 영역
SA: 실링 영역 PDA: 패드 영역
LA1, LA2, LA3: 제1 내지 제3 배선 영역들
SUB: 기판 ELVSS: 제2 전원 전극층
CLa: 복수의 제1 배선들 CLb: 복수의 제2 배선들
CNT1: 제1 관통홀 SM: 실링 부재
CV: 커버 부재

Claims (19)

  1. 표시 영역, 상기 표시 영역의 일 측으로부터 제1 방향으로 연장하는 제1 배선 영역, 상기 제1 배선 영역으로부터 상기 제1 방향으로 연장하는 제2 배선 영역 및 상기 표시 영역, 상기 제1 배선 영역 및 상기 제2 배선 영역을 둘러싸는 주변 영역을 포함하는 기판;
    상기 표시 영역에서 상기 기판 위에 배치되는 화소 구조;
    상기 제1 배선 영역에서 상기 기판 위에 배치되며, 상기 화소 구조와 전기적으로 연결되는 복수의 제1 배선들을 포함하는 제1 배선 유닛;
    상기 제1 배선 유닛을 커버하는 무기 절연층;
    상기 제2 배선 영역에서 상기 무기 절연층 위에 배치되며, 상기 무기 절연층을 관통하며 상기 제1 배선 영역과 상기 제2 배선 영역 사이의 경계를 따라 배치되는 제1 관통홀을 통해 상기 복수의 제1 배선들과 전기적으로 접촉하는 복수의 제2 배선들을 포함하는 제2 배선 유닛;
    상기 제2 배선 유닛을 커버하는 유기 절연층; 및
    상기 유기 절연층 위에 배치되며, 적어도 일부가 상기 제1 관통홀과 중첩하는 보호층을 포함하는 표시 장치.
  2. 제1항에 있어서,
    상기 유기 절연층을 개구하는 실링 개구에 의해 정의되며, 상기 표시 영역을 둘러싸는 실링 영역을 더 포함하는 것을 특징으로 하는 표시 장치.
  3. 제2항에 있어서,
    상기 제2 배선 영역은 상기 실링 영역과 평면 상 이격하며,
    상기 제1 배선 영역의 일부는 상기 실링 영역의 일부와 평면 상 중첩하는 것을 특징으로 하는 표시 장치.
  4. 제3항에 있어서, 상기 보호층은,
    상기 제1 배선 영역의 상기 일부와 상기 실링 영역의 상기 일부가 중첩하는 영역에서, 상기 실링 개구에 의해 노출되는 상기 무기 절연층의 상면의 일부를 커버하는 것을 특징으로 하는 표시 장치.
  5. 제4항에 있어서, 상기 보호층은,
    상기 제1 배선 영역의 상기 일부와 상기 실링 영역의 상기 일부가 중첩하는 상기 영역에서, 상기 실링 개구 및 상기 실링 개구에 의해 노출되는 상기 무기 절연층의 상기 상면의 전부를 더 커버하는 것을 특징으로 하는 표시 장치.
  6. 제2항에 있어서,
    상기 실링 개구 내에 배치되는 실링 부재; 및
    상기 실링 부재에 의해 지지되는 커버 부재를 더 포함하는 것을 특징으로 하는 표시 장치.
  7. 제1항에 있어서, 상기 화소 구조는,
    상기 기판 위에 배치되는 반도체층;
    상기 반도체층 위에 배치되며, 적어도 일부가 상기 반도체층의 일부와 중첩하고, 상기 제1 배선 유닛과 동일한 물질을 포함하는 게이트 전극;
    상기 게이트 전극을 커버하는 상기 무기 절연층;
    상기 무기 절연층 위에 배치되며, 상기 반도체층의 다른 일부와 전기적으로 접촉하고, 상기 제2 배선 유닛과 동일한 물질을 포함하는 소스-드레인 전극;
    상기 소스-드레인 전극을 커버하는 상기 유기 절연층; 및
    상기 유기 절연층 위에 배치되며, 상기 소스-드레인 전극과 전기적으로 접촉하고, 상기 보호층과 동일한 물질을 포함하는 화소 전극층을 포함하는 것을 특징으로 하는 표시 장치.
  8. 제1항에 있어서,
    상기 제1 배선 유닛은 제1 비저항을 갖는 물질을 포함하며,
    상기 제2 배선 유닛은 상기 제1 비저항보다 낮은 제2 비저항을 갖는 물질을 포함하는 것을 특징으로 하는 표시 장치.
  9. 제1항에 있어서,
    상기 표시 영역의 상기 일 측에 인접하도록 상기 기판 위에 배치되며, 제1 전원 전압을 공급받는 제1 전원 전극층; 및
    상기 주변 영역에서 상기 기판 위에 배치되며, 제2 전원 전압을 공급받는 제2 전원 전극층을 더 포함하는 것을 특징으로 하는 표시 장치.
  10. 제9항에 있어서, 상기 제1 전원 전극층은,
    상기 보호층과 동일한 물질을 포함하는 것을 특징으로 하는 표시 장치.
  11. 제9항에 있어서, 상기 제1 전원 전극층은,
    상기 보호층과 전기적으로 절연되는 것을 특징으로 하는 표시 장치.
  12. 제9항에 있어서, 상기 보호층은,
    상기 제2 전원 전극층과 전기적으로 연결되는 것을 특징으로 하는 표시 장치.
  13. 표시 영역, 상기 표시 영역의 일 측으로부터 연장하는 제1 배선 영역, 상기 제1 배선 영역으로부터 연장하는 제2 배선 영역 및 상기 표시 영역, 상기 제1 배선 영역 및 상기 제2 배선 영역을 둘러싸며, 복수의 패드 전극들이 배치되는 패드 영역을 포함하는 주변 영역을 포함하는 기판;
    상기 표시 영역에서 상기 기판 위에 배치되는 화소 구조;
    상기 제1 배선 영역에서 상기 기판 위에 배치되며, 상기 화소 구조와 전기적으로 연결되는 복수의 제1 배선들을 포함하는 제1 배선 유닛;
    상기 제1 배선 유닛을 커버하는 무기 절연층;
    상기 제2 배선 영역에서 상기 무기 절연층 위에 배치되며, 상기 무기 절연층을 관통하며 상기 제1 배선 영역과 상기 제2 배선 영역 사이의 경계를 따라 배치되는 제1 관통홀을 통해 상기 복수의 제1 배선들과 전기적으로 접촉하는 복수의 제2 배선들을 포함하는 제2 배선 유닛;
    상기 제2 배선 유닛을 커버하는 유기 절연층; 및
    상기 유기 절연층 위에 배치되며, 상기 복수의 패드 전극들 중 적어도 어느 한 패드 전극과 전기적으로 연결되고, 적어도 일부가 상기 제1 관통홀과 중첩하는 제1 전원 전극층을 포함하는 표시 장치.
  14. 제13항에 있어서,
    상기 유기 절연층을 개구하는 실링 개구에 의해 정의되며, 상기 표시 영역을 둘러싸는 실링 영역을 더 포함하는 것을 특징으로 하는 표시 장치.
  15. 제14항에 있어서,
    상기 제2 배선 영역은 상기 실링 영역과 평면 상 이격하며,
    상기 제1 배선 영역의 일부는 상기 실링 영역의 일부와 평면 상 중첩하는 것을 특징으로 하는 표시 장치
  16. 제15항에 있어서, 상기 제1 전원 전극층은,
    상기 제1 배선 영역의 상기 일부와 상기 실링 영역의 상기 일부가 중첩하는 영역에서, 상기 실링 개구 및 상기 실링 개구에 의해 노출되는 상기 무기 절연층의 상기 상면의 전부를 커버하는 것을 특징으로 하는 표시 장치.
  17. 제14항에 있어서,
    상기 실링 개구 내에 배치되는 실링 부재; 및
    상기 실링 부재에 의해 지지되는 커버 부재를 더 포함하는 것을 특징으로 하는 표시 장치.
  18. 제13항에 있어서, 상기 화소 구조는,
    상기 기판 위에 배치되는 반도체층;
    상기 반도체층 위에 배치되며, 적어도 일부가 상기 반도체층의 일부와 중첩하고, 상기 제1 배선 유닛과 동일한 물질을 포함하는 게이트 전극;
    상기 게이트 전극을 커버하는 상기 무기 절연층;
    상기 무기 절연층 위에 배치되며, 상기 반도체층의 다른 일부와 전기적으로 접촉하고, 상기 제2 배선 유닛과 동일한 물질을 포함하는 소스-드레인 전극;
    상기 소스-드레인 전극을 커버하는 상기 유기 절연층; 및
    상기 유기 절연층 위에 배치되며, 상기 소스-드레인 전극과 전기적으로 접촉하고, 상기 제1 전원 전극층과 동일한 물질을 포함하는 화소 전극층을 포함하는 것을 특징으로 하는 표시 장치.
  19. 제13항에 있어서,
    상기 제1 배선 유닛은 제1 비저항을 갖는 물질을 포함하며,
    상기 제2 배선 유닛은 상기 제1 비저항보다 낮은 제2 비저항을 갖는 물질을 포함하는 것을 특징으로 하는 표시 장치.
KR1020220052199A 2022-04-27 2022-04-27 표시 장치 KR20230152889A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220052199A KR20230152889A (ko) 2022-04-27 2022-04-27 표시 장치
US18/302,064 US20230354662A1 (en) 2022-04-27 2023-04-18 Display device
CN202320966063.7U CN219780850U (zh) 2022-04-27 2023-04-26 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220052199A KR20230152889A (ko) 2022-04-27 2022-04-27 표시 장치

Publications (1)

Publication Number Publication Date
KR20230152889A true KR20230152889A (ko) 2023-11-06

Family

ID=88110828

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220052199A KR20230152889A (ko) 2022-04-27 2022-04-27 표시 장치

Country Status (3)

Country Link
US (1) US20230354662A1 (ko)
KR (1) KR20230152889A (ko)
CN (1) CN219780850U (ko)

Also Published As

Publication number Publication date
CN219780850U (zh) 2023-09-29
US20230354662A1 (en) 2023-11-02

Similar Documents

Publication Publication Date Title
KR102482991B1 (ko) 상부 발광형 유기발광 다이오드 표시장치
US11782542B2 (en) Display device
CN108206200A (zh) 有机发光显示装置
KR100725492B1 (ko) 디스플레이장치
KR20120072173A (ko) 유기전계 발광소자용 기판
KR20110070383A (ko) 유기발광다이오드 표시장치 및 그 제조 방법
KR20220067647A (ko) 표시 장치
KR20190052327A (ko) 표시장치
CN114335114A (zh) 阵列基板及显示装置
KR20200108200A (ko) 표시 셀, 이의 제조 방법 및 이에 의해 제조된 표시 장치
KR20180004881A (ko) 인쇄회로기판 패키지 및 이를 포함하는 표시 장치
KR20230152889A (ko) 표시 장치
CN113674621B (zh) 基板及显示面板
JP7028616B2 (ja) 表示装置
KR100690578B1 (ko) 디스플레이장치
KR20200072177A (ko) 도전막 및 이를 포함하는 표시 패널
CN114464755B (zh) 显示装置、显示面板及其制造方法
KR100299683B1 (ko) 액정표시장치
US20240023385A1 (en) Electroluminescence Display
WO2023122880A1 (zh) 显示面板和显示装置
WO2023028814A1 (zh) 显示基板和显示装置
KR20230106203A (ko) 표시 장치
CN115581089A (zh) 显示面板及显示装置
JP2005063787A5 (ko)
KR20210064937A (ko) 유기발광 표시장치