KR20230139843A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20230139843A
KR20230139843A KR1020220036005A KR20220036005A KR20230139843A KR 20230139843 A KR20230139843 A KR 20230139843A KR 1020220036005 A KR1020220036005 A KR 1020220036005A KR 20220036005 A KR20220036005 A KR 20220036005A KR 20230139843 A KR20230139843 A KR 20230139843A
Authority
KR
South Korea
Prior art keywords
electrode
light emitting
stem
branch
protrusion
Prior art date
Application number
KR1020220036005A
Other languages
English (en)
Inventor
김근탁
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220036005A priority Critical patent/KR20230139843A/ko
Priority to US17/977,076 priority patent/US20230307485A1/en
Priority to CN202310117060.0A priority patent/CN116805636A/zh
Publication of KR20230139843A publication Critical patent/KR20230139843A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/387Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape with a plurality of electrode regions in direct contact with the semiconductor body and being electrically interconnected by another electrode layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

일 실시예에 따른 표시 장치는 기판, 상기 기판 상에 배치되며, 발광 영역 및 상기 발광 영역으로부터 이격된 서브 영역을 구분하는 뱅크층, 상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 서로 이격된 제1 전극 및 제2 전극, 상기 발광 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자, 상기 서브 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 더미 발광 소자, 및 상기 복수의 발광 소자의 일 단부에 접촉하는 제1 연결 전극 및 상기 발광 소자의 타 단부에 접촉하는 제2 연결 전극을 포함하며, 상기 서브 영역은 상기 제1 전극 및 상기 제2 전극이 분리된 분리부를 포함하고, 상기 복수의 더미 발광 소자는 상기 분리부와 비중첩된다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 그 중, 발광 표시 패널로써, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 발광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 발광 물질로 이용하는 무기 발광 다이오드 등이 있다.
본 발명이 해결하고자 하는 과제는 잉크의 넘침으로 인해 전극들의 분리 불량이 발생하는 것을 방지할 수 있는 표시 장치를 제공하고자 하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 기판, 상기 기판 상에 배치되며, 발광 영역 및 상기 발광 영역으로부터 이격된 서브 영역을 구분하는 뱅크층, 상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 서로 이격된 제1 전극 및 제2 전극, 상기 발광 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자, 상기 서브 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 더미 발광 소자, 및 상기 복수의 발광 소자의 일 단부에 접촉하는 제1 연결 전극 및 상기 발광 소자의 타 단부에 접촉하는 제2 연결 전극을 포함하며, 상기 서브 영역은 상기 제1 전극 및 상기 제2 전극이 분리된 분리부를 포함하고, 상기 복수의 더미 발광 소자는 상기 분리부와 비중첩될 수 있다.
상기 더미 발광 소자는 상기 제1 연결 전극 및 상기 제2 연결 전극과 이격될 수 있다.
상기 서브 영역에서, 상기 제1 전극은 상기 분리부를 사이에 두고 서로 이격된 제1 줄기부와 제2 줄기부를 포함하며, 상기 제1 줄기부로부터 상기 제2 전극으로 돌출된 제1 가지부 및 상기 제2 줄기부로부터 상기 제2 전극으로 돌출된 제2 가지부를 포함할 수 있다.
상기 서브 영역에서, 상기 제2 전극은 상기 분리부를 사이에 두고 서로 이격된 제3 줄기부와 제4 줄기부를 포함하며, 상기 제3 줄기부로부터 상기 제1 전극으로 돌출된 제1 돌출부 및 상기 제4 줄기부로부터 상기 제1 전극으로 돌출된 제2 돌출부를 포함할 수 있다.
상기 제1 가지부와 상기 제1 돌출부는 나란하게 배치되며 서로 대향하고, 상기 제2 가지부와 상기 제2 돌출부는 서로 나란하게 배치되며 서로 대향할 수 있다.
상기 복수의 더미 발광 소자는 상기 제1 가지부와 상기 제1 돌출부 사이에 배치된 제1 더미 발광 소자, 및 상기 제2 가지부와 상기 제2 돌출부 사이에 배치된 제2 더미 발광 소자를 포함할 수 있다.
상기 제1 줄기부, 상기 제1 가지부, 상기 제3 줄기부, 및 상기 제1 돌출부는 상기 분리부를 기준으로 상기 제2 줄기부, 상기 제2 가지부, 상기 제4 줄기부, 및 상기 제2 돌출부와 대칭으로 이루어질 수 있다.
상기 제1 가지부와 상기 제2 가지부의 폭과 길이는 서로 동일하고, 상기 제1 돌출부와 상기 제2 돌출부의 폭과 길이는 서로 동일할 수 있다.
상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 상기 제1 전극을 사이에 두고 상기 제2 전극과 이격하여 배치된 제3 전극을 더 포함하며, 상기 제3 전극은 상기 분리부에서 분리될 수 있다.
상기 서브 영역에서, 상기 제1 전극은 상기 제1 줄기부로부터 상기 제3 전극으로 돌출된 제3 가지부 및 상기 제2 줄기부로부터 상기 제3 전극으로 돌출된 제4 가지부를 포함할 수 있다.
상기 서브 영역에서, 상기 제3 전극은 상기 분리부를 사이에 두고 서로 이격된 제5 줄기부와 제6 줄기부를 포함하며, 상기 제5 줄기부로부터 상기 제1 전극으로 돌출된 제3 돌출부 및 상기 제6 줄기부로부터 상기 제1 전극으로 돌출된 제4 돌출부를 포함할 수 있다.
상기 제3 가지부와 상기 제3 돌출부는 나란하게 배치되며 서로 대향하고, 상기 제4 가지부와 상기 제4 돌출부는 서로 나란하게 배치되며 서로 대향할 수 있다.
상기 복수의 더미 발광 소자는 상기 제3 가지부와 상기 제3 돌출부 사이에 배치된 제3 더미 발광 소자, 및 상기 제4 가지부와 상기 제4 돌출부 사이에 배치된 제4 더미 발광 소자를 포함할 수 있다.
상기 제3 가지부, 상기 제5 줄기부, 및 상기 제3 돌출부는 상기 분리부를 기준으로 상기 제4 가지부, 상기 제6 줄기부, 및 상기 제4 돌출부와 대칭으로 이루어질 수 있다.
상기 제3 가지부와 상기 제4 가지부의 폭과 길이는 서로 동일하고, 상기 제3 돌출부와 상기 제4 돌출부의 폭과 길이는 서로 동일할 수 있다.
또한, 일 실시예에 따른 표시 장치는 기판, 상기 기판 상에 배치되며, 발광 영역 및 상기 발광 영역으로부터 이격된 서브 영역을 구분하는 뱅크층, 상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 서로 이격된 제1 전극 및 제2 전극, 상기 발광 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자, 상기 서브 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 더미 발광 소자, 및 상기 복수의 발광 소자의 일 단부에 접촉하는 제1 연결 전극 및 타 단부에 접촉하는 제2 연결 전극을 포함하며, 상기 복수의 더미 발광 소자는 상기 제1 연결 전극 및 상기 제2 연결 전극과 이격될 수 있다.
상기 제1 전극 및 상기 제2 전극과, 상기 복수의 더미 발광 소자 사이에 배치된 제1 절연층을 더 포함하며, 상기 복수의 더미 발광 소자의 일 단부는 상기 제1 전극 상에 배치되고 타 단부는 상기 제2 전극 상에 배치될 수 있다.
상기 복수의 더미 발광 소자 및 상기 제1 절연층 상에 배치되는 제2 절연층을 더 포함하며, 상기 제2 절연층은 상기 복수의 더미 발광 소자의 상면 및 측면들에 직접 접촉할 수 있다.
상기 서브 영역에서, 상기 제1 전극은 제1 줄기부를 포함하고 상기 제2 전극은 제2 줄기부를 포함하며, 상기 제1 줄기부의 폭은 상기 발광 영역의 상기 제1 전극의 폭보다 작고 상기 제2 줄기부의 폭은 상기 발광 영역의 상기 제2 전극의 폭보다 작을 수 있다.
상기 복수의 더미 발광 소자는 상기 제1 전극 및 상기 제2 전극 사이에 배치되며, 상기 제1 줄기부와 상기 제2 줄기부 사이에 배치되지 않을 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
실시예들에 따른 표시 장치에 의하면, 발광 소자를 포함한 잉크가 서브 영역으로 넘치더라도, 각 전극에 정렬 신호를 인가하여 서브 영역의 분리부 이외의 영역으로 발광 소자들을 이동 및 정렬시킬 수 있다. 이에 따라, 분리부에서 발광 소자들에 의한 전극들의 분리 불량을 방지할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 2는 일 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다.
도 3은 일 실시예에 따른 표시 장치의 일 서브 화소를 개략적으로 나타낸 평면도이다.
도 4는 도 3의 Q1-Q1'선을 따라 절단한 단면도이다.
도 5는 도 3의 Q2-Q2'선을 따라 절단한 단면도이다.
도 6은 일 실시예에 따른 발광 소자를 나타낸 사시도이다.
도 7은 일 실시예에 따른 표시 장치의 일 서브 화소의 서브 영역을 나타낸 평면도이다.
도 8은 도 7의 Q3-Q3'선을 따라 자른 단면도이다.
도 9는 일 서브 화소의 서브 영역에 잉크가 도포된 모습을 개략적으로 나타낸 평면도이다.
도 10은 일 서브 화소의 서브 영역에 정렬 신호가 인가된 모습을 개략적으로 나타낸 평면도이다.
도 11은 다른 실시예에 따른 표시 장치의 일 서브 화소의 서브 영역을 나타낸 평면도이다.
도 12는 또 다른 실시예에 따른 표시 장치의 일 서브 화소의 서브 영역을 나타낸 평면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 실시예들을 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하 첨부된 도면을 참조하여 구체적인 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 개략적인 평면도이다.
도 1을 참조하면, 표시 장치(10)는 동영상이나 정지영상을 표시한다. 표시 장치(10)는 표시 화면을 제공하는 모든 전자 장치를 지칭할 수 있다. 예를 들어, 표시 화면을 제공하는 텔레비전, 노트북, 모니터, 광고판, 사물 인터넷, 모바일 폰, 스마트 폰, 태블릿 PC(Personal Computer), 전자 시계, 스마트 워치, 워치 폰, 헤드 마운트 디스플레이, 이동 통신 단말기, 전자 수첩, 전자 책, PMP(Portable Multimedia Player), 내비게이션, 게임기, 디지털 카메라, 캠코더 등이 표시 장치(10)에 포함될 수 있다.
표시 장치(10)는 표시 화면을 제공하는 표시 패널을 포함한다. 표시 패널의 예로는 무기 발광 다이오드 표시 패널, 유기발광 표시 패널, 양자점 발광 표시 패널, 플라즈마 표시 패널, 전계방출 표시 패널 등을 들 수 있다. 이하에서는 표시 패널의 일 예로서, 무기 발광 다이오드 표시 패널이 적용된 경우를 예시하지만, 그에 제한되는 것은 아니며, 동일한 기술적 사상이 적용 가능하다면 다른 표시 패널에도 적용될 수 있다.
표시 장치(10)를 설명하는 도면에서는 제1 방향(DR1), 제2 방향(DR2) 및 제3 방향(DR3)이 정의되어 있다. 제1 방향(DR1)과 제2 방향(DR2)은 하나의 평면 내에서 서로 수직한 방향일 수 있다. 제3 방향(DR3)은 제1 방향(DR1)과 제2 방향(DR2)이 위치하는 평면에 수직한 방향일 수 있다. 제3 방향(DR3)은 제1 방향(DR1)과 제2 방향(DR2) 각각에 대해 수직을 이룬다. 표시 장치(10)를 설명하는 실시예에서 제3 방향(DR3)은 표시 장치(10)의 두께 방향을 나타낸다.
표시 장치(10)의 형상은 다양하게 변형될 수 있다. 예를 들어, 표시 장치(10)는 평면상 제1 방향(DR1)이 제2 방향(DR2)보다 긴 장변을 포함하는 직사각형 형상을 가질 수 있다. 다른 예로, 표시 장치(10)는 평면상 제2 방향(DR2)이 제1 방향(DR1)보다 긴 장변을 포함하는 직사각형 형상을 가질 수도 있다. 그러나, 이에 제한되지 않으며, 정사각형, 코너부(꼭지점)가 둥근 사각형, 기타 다각형, 원형 등의 형상을 가질 수 있다. 표시 장치(10)의 표시 영역(DPA)의 형상 또한 표시 장치(10)의 전반적인 형상과 유사할 수 있다. 도 1에서는 제1 방향(DR1)이 제2 방향(DR2)보다 긴 직사각형 형상의 표시 장치(10) 및 표시 영역(DPA)이 예시되어 있다.
표시 장치(10)는 표시 영역(DPA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DPA)은 화면이 표시될 수 있는 영역이고, 비표시 영역(NDA)은 화면이 표시되지 않는 영역이다. 표시 영역(DPA)은 활성 영역으로, 비표시 영역(NDA)은 비활성 영역으로도 지칭될 수 있다. 표시 영역(DPA)은 대체로 표시 장치(10)의 중앙을 차지할 수 있다.
표시 영역(DPA)은 복수의 화소(PX)를 포함할 수 있다. 복수의 화소(PX)는 행렬 방향으로 배열될 수 있다. 각 화소(PX)의 형상은 평면상 직사각형 또는 정사각형일 수 있지만, 이에 제한되는 것은 아니고 각 변이 일 방향에 대해 기울어진 마름모 형상일 수도 있다. 각 화소(PX)는 스트라이프 타입 또는 펜타일 타입으로 교대 배열될 수 있다. 또한, 화소(PX)들 각각은 특정 파장대의 광을 방출하는 발광 소자를 하나 이상 포함하여 특정 색을 표시할 수 있다.
표시 영역(DPA)의 주변에는 비표시 영역(NDA)이 배치될 수 있다. 비표시 영역(NDA)은 표시 영역(DPA)을 전부 또는 부분적으로 둘러쌀 수 있다. 표시 영역(DPA)은 직사각형 형상이고, 비표시 영역(NDA)은 표시 영역(DPA)의 4변에 인접하도록 배치될 수 있다. 비표시 영역(NDA)은 표시 장치(10)의 베젤을 구성할 수 있다. 각 비표시 영역(NDA)들에는 표시 장치(10)에 포함되는 배선들 또는 회로 구동부들이 배치되거나, 외부 장치들이 실장될 수 있다.
도 2는 일 실시예에 따른 표시 장치의 일 서브 화소의 등가 회로도이다.
도 2를 참조하면, 일 실시예에 따른 표시 장치(10)의 각 서브 화소(SPXn)는 발광 소자(ED) 이외에, 3개의 트랜지스터(T1, T2, T3)와 1개의 스토리지 커패시터(Cst)를 포함한다.
발광 소자(ED)는 제1 트랜지스터(T1)를 통해 공급되는 전류에 따라 발광한다. 발광 소자(ED)는 양 단에 연결된 제1 전극과 제2 전극으로부터 전달되는 전기 신호에 의해 특정 파장대의 광을 방출할 수 있다.
발광 소자(ED)의 일 단은 제1 트랜지스터(T1)의 소스 전극에 연결되고, 타 단은 제1 전압 배선(VL1)의 고전위 전압(이하, 제1 전원 전압)보다 낮은 저전위 전압(이하, 제2 전원 전압)이 공급되는 제2 전압 배선(VL2)에 연결될 수 있다.
제1 트랜지스터(T1)는 게이트 전극과 소스 전극의 전압 차에 따라 제1 전원 전압이 공급되는 제1 전압 배선(VL1)으로부터 발광 소자(ED)로 흐르는 전류를 조정한다. 일 예로, 제1 트랜지스터(T1)는 발광 소자(ED)의 구동을 위한 구동 트랜지스터일 수 있다. 제1 트랜지스터(T1)의 게이트 전극은 제2 트랜지스터(T2)의 소스 전극에 연결되고, 제1 트랜지스터(T1)의 소스 전극은 발광 소자(ED)의 일 단에 연결될 수 있다. 제1 트랜지스터(T1)의 드레인 전극은 제1 전원 전압이 인가되는 제1 전압 배선(VL1)에 연결될 수 있다.
제2 트랜지스터(T2)는 제1 스캔 라인(SL1)의 스캔 신호에 의해 턴-온되어 데이터 라인(DTL)을 제1 트랜지스터(T1)의 게이트 전극에 연결시킨다. 제2 트랜지스터(T2)의 게이트 전극은 제1 스캔 라인(SL1)에 연결되고, 소스 전극은 제1 트랜지스터(T1)의 게이트 전극에 연결되며, 드레인 전극은 데이터 라인(DTL)에 연결될 수 있다.
제3 트랜지스터(T3)는 제2 스캔 라인(SL2)의 스캔 신호에 의해 턴-온되어 초기화 전압 배선(VIL)을 발광 소자(ED)의 일 단에 연결시킨다. 제3 트랜지스터(T3)의 게이트 전극은 제2 스캔 라인(SL2)에 연결되고, 드레인 전극은 초기화 전압 배선(VIL)에 연결되며, 소스 전극은 발광 소자(ED)의 일 단 또는 제1 트랜지스터(T1)의 소스 전극에 연결될 수 있다. 도면에서는 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)이 구별되어 도시되어 있으나, 이에 제한되지 않는다. 몇몇 실시예에서 제1 스캔 라인(SL1)과 제2 스캔 라인(SL2)은 하나의 배선으로 이루어질 수 있고, 이 경우 제2 트랜지스터(T2)와 제3 트랜지스터(T3)는 동일한 스캔 신호에 의해 동시에 턴-온될 수 있다.
일 실시예에서, 각 트랜지스터(T1, T2, T3)들의 소스 전극과 드레인 전극은 상술한 바에 제한되지 않고, 그 반대의 경우일 수도 있다. 또한, 트랜지스터(T1, T2, T3)들 각각은 박막 트랜지스터(thin film transistor)로 형성될 수 있다. 또한, 도 2에서는 각 트랜지스터(T1, T2, T3)들이 N 타입 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)으로 형성된 것을 중심으로 설명하였으나, 이에 제한되는 것은 아니다. 즉, 각 트랜지스터(T1, T2, T3)들은 P 타입 MOSFET으로 형성되거나, 일부는 N 타입 MOSFET으로, 다른 일부는 P 타입 MOSFET으로 형성될 수도 있다.
스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전극과 소스 전극 사이에 형성된다. 스토리지 커패시터(Cst)는 제1 트랜지스터(T1)의 게이트 전압과 소스 전압의 차전압을 저장한다.
이하에서는 다른 도면을 더 참조하여 일 실시예에 따른 표시 장치(10)의 일 서브 화소(SPXn)의 구조에 대하여 상세히 설명하기로 한다.
도 3은 일 실시예에 따른 표시 장치의 일 서브 화소를 개략적으로 나타낸 평면도이다. 도 4는 도 3의 Q1-Q1'선을 따라 절단한 단면도이다. 도 5는 도 3의 Q2-Q2'선을 따라 절단한 단면도이다.
도 3 내지 도 5를 참조하면, 일 실시예에 따른 표시 장치는 복수의 서브 화소(SPXn)를 포함할 수 있다. 복수의 서브 화소(SPXn)는 3개 이상이 하나의 화소를 구성할 수 있다. 각 서브 화소(SPXn)는 제1 색, 제2 색 또는 제3 색 중 어느 하나의 색의 광을 발광할 수 있다. 일예로, 제1 색은 청색, 제2 색은 녹색, 제3 색은 적색일 수 있다. 다만, 이에 제한되지 않고, 각 서브 화소(SPXn)들은 동일한 색의 광을 발광할 수도 있다.
표시 장치(10)의 각 서브 화소(SPXn)들은 발광 영역(EMA) 및 비발광 영역(미도시)을 포함할 수 있다. 발광 영역(EMA)은 발광 소자(ED)가 배치되어 특정 파장대의 광이 출사되는 영역이고, 비발광 영역은 발광 소자(ED)가 배치되지 않고, 발광 소자(ED)에서 방출된 광들이 도달하지 않아 광이 출사되지 않는 영역일 수 있다. 발광 영역은 발광 소자(ED)가 배치된 영역을 포함하여, 발광 소자(ED)와 인접한 영역으로 발광 소자(ED)에서 방출된 광들이 출사되는 영역을 포함할 수 있다.
이에 제한되지 않고, 발광 영역(EMA)은 발광 소자(ED)에서 방출된 광이 다른 부재에 의해 반사되거나 굴절되어 출사되는 영역도 포함할 수 있다. 복수의 발광 소자(ED)들은 각 서브 화소(SPXn)에 배치되고, 이들이 배치된 영역과 이에 인접한 영역을 포함하여 발광 영역(EMA)을 형성할 수 있다.
또한, 각 서브 화소(SPXn)는 비발광 영역에 배치된 서브 영역(SA)을 포함할 수 있다. 서브 영역(SA)은 발광 영역(EMA)의 제2 방향(DR2) 일 측에 배치될 수 있다. 서브 영역(SA)은 제2 방향(DR2)으로 이웃하는 서브 화소(SPXn)들의 발광 영역(EMA) 사이에 배치될 수 있다. 표시 장치(10)의 표시 영역(DPA)에는 복수의 발광 영역(EMA)과 서브 영역(SA)들이 배열될 수 있다. 예를 들어, 복수의 발광 영역(EMA)들과 서브 영역(SA)들은 각각 제1 방향(DR1)으로 반복 배열되되, 발광 영역(EMA)과 서브 영역(SA)은 제2 방향(DR2)으로 교대 배열될 수 있다. 서브 영역(SA)들 및 발광 영역(EMA)들 사이에는 뱅크층(BNL)이 배치되고, 이들 사이의 간격은 뱅크층(BNL)의 폭에 따라 달라질 수 있다. 서브 영역(SA)에는 광이 출사되지 않으나, 각 서브 화소(SPXn)에 배치된 전극(RME)들의 일부가 배치될 수 있다. 각 서브 화소(SPXn)마다 배치되는 전극(RME)들은 서브 영역(SA)에서 서로 분리되어 배치될 수 있다.
일 실시예에 따른 표시 장치(10)는 기판(SUB), 및 기판(SUB) 상에 배치되는 반도체층, 복수의 도전층, 및 복수의 절연층들을 포함할 수 있다. 상기 반도체층, 도전층 및 절연층들은 각각 표시 장치(10)의 회로층과 표시 소자층을 구성할 수 있다.
구체적으로, 기판(SUB)은 절연 기판일 수 있다. 기판(SUB)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 또한, 기판(SUB)은 리지드(Rigid) 기판일 수 있지만, 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉시블(Flexible) 기판일 수도 있다.
제1 도전층은 기판(SUB) 상에 배치될 수 있다. 제1 도전층은 하부 금속층(CAS)을 포함하고, 하부 금속층(CAS)은 제1 트랜지스터(T1)의 액티브층(ACT)과 중첩하도록 배치될 수 있다. 하부 금속층(CAS)은 광을 차단하는 재료를 포함하여, 제1 트랜지스터(T1)의 액티브층(ACT)에 광이 입사되는 것을 방지할 수 있다. 다만, 하부 금속층(CAS)은 생략될 수 있다.
버퍼층(BL)은 하부 금속층(CAS) 및 기판(SUB) 상에 배치될 수 있다. 버퍼층(BL)은 투습에 취약한 기판(SUB)을 통해 침투하는 수분으로부터 트랜지스터들을 보호하기 위해 기판(SUB) 상에 형성되며, 표면 평탄화 기능을 수행할 수 있다.
반도체층은 버퍼층(BL) 상에 배치될 수 있다. 반도체층은 제1 트랜지스터(T1)의 액티브층(ACT)을 포함할 수 있다. 액티브층(ACT)은 후술하는 제2 도전층의 게이트 전극(G1)과 부분적으로 중첩하도록 배치될 수 있다.
반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다. 다른 실시예에서, 반도체층은 다결정 실리콘을 포함할 수도 있다. 상기 산화물 반도체는 인듐(In)을 함유하는 산화물 반도체일 수 있다. 예를 들어, 상기 산화물 반도체는 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 갈륨 산화물(Indium Gallium Oxide, IGO), 인듐 아연 주석 산화물(Indium Zinc Tin Oxide, IZTO), 인듐 갈륨 주석 산화물(Indium Gallium Tin Oxide, IGTO), 인듐 갈륨 아연 산화물(Indium Gallium Zinc Oxide, IGZO), 인듐 갈륨 아연 주석 산화물(Indium Gallium Zinc Tin Oxide, IGZTO) 중 적어도 하나일 수 있다.
도면에서는 표시 장치(10)의 서브 화소(SPXn)에 하나의 제1 트랜지스터(T1)가 배치된 것을 예시하고 있으나, 이에 제한되지 않고 표시 장치(10)는 더 많은 수의 트랜지스터들을 포함할 수 있다.
게이트 절연층(GI)은 액티브층(ACT) 상에 배치될 수 있다. 게이트 절연층(GI)은 제1 트랜지스터(T1)의 게이트 절연막의 역할을 할 수 있다.
제2 도전층은 게이트 절연층(GI) 상에 배치될 수 있다. 제2 도전층은 제1 트랜지스터(T1)의 게이트 전극(G1)을 포함할 수 있다. 게이트 전극(G1)은 액티브층(ACT)의 채널 영역과 두께 방향인 제3 방향(DR3)으로 중첩하도록 배치될 수 있다.
층간 절연층(IL)은 제2 도전층 상에 배치될 수 있다. 층간 절연층(IL)은 제2 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제2 도전층을 보호할 수 있다.
제3 도전층은 층간 절연층(IL) 상에 배치될 수 있다. 제3 도전층은 제1 전압 배선(VL1)과 제2 전압 배선(VL2), 및 도전 패턴(CDP1)을 포함할 수 있다.
제1 전압 배선(VL1)은 제1 전극(RME1)에 전달되는 고전위 전압(또는, 제1 전원 전압)이 인가되고, 제2 전압 배선(VL2)은 제2 전극(RME2)에 전달되는 저전위 전압(또는, 제2 전원 전압)이 인가될 수 있다. 제1 전압 배선(VL1)은 일부분이 층간 절연층(IL)과 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 액티브층(ACT)과 접촉할 수 있다. 제1 전압 배선(VL1)은 제1 트랜지스터(T1)의 제1 드레인 전극(D1)의 역할을 할 수 있다. 제2 전압 배선(VL2)은 후술하는 제2 전극(RME2)과 직접 연결될 수 있다. 또한, 제1 전압 배선(VL1)은 후술하는 제1 연결 전극(CNE1)과 전기적으로 연결될 수 있고, 제2 전압 배선(VL2)은 후술하는 제2 연결 전극(CNE2)과 전기적으로 연결될 수 있다.
제1 도전 패턴(CDP1)은 층간 절연층(IL)과 게이트 절연층(GI)을 관통하는 컨택홀을 통해 제1 트랜지스터(T1)의 액티브층(ACT)과 접촉할 수 있다. 또한, 제1 도전 패턴(CDP1)은 다른 컨택홀을 통해 하부 금속층(CAS)과 접촉할 수 있다. 제1 도전 패턴(CDP1)은 제1 트랜지스터(T1)의 소스 전극(S1)의 역할을 할 수 있다.
보호층(PV)은 제3 도전층 및 층간 절연층(IL) 상에 배치될 수 있다. 보호층(PV)은 제3 도전층과 그 상에 배치되는 다른 층들 사이에서 절연막의 기능을 수행하며 제3 도전층을 보호할 수 있다.
상술한 버퍼층(BL), 게이트 절연층(GI), 층간 절연층(IL), 및 보호층(PV)은 교번하여 적층된 복수의 무기층들로 이루어질 수 있다. 예를 들어, 버퍼층(BL), 게이트 절연층(GI), 층간 절연층(IL), 및 보호층(PV)은 실리콘 산화물(Silicon Oxide, SiOx), 실리콘 질화물(Silicon Nitride, SiNx), 실리콘 산질화물(Silicon Oxynitride, SiOxNy) 중 적어도 어느 하나를 포함하는 무기층이 적층된 이중층, 또는 이들이 교번하여 적층된 다중층으로 형성될 수 있다. 다만, 이에 제한되지 않으며 버퍼층(BL), 게이트 절연층(GI), 층간 절연층(IL), 및 보호층(PV)은 상술한 절연성 재료를 포함하여 하나의 무기층으로 이루어질 수도 있다. 또한, 몇몇 실시예에서, 층간 절연층(IL)은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질로 이루어질 수도 있다.
제2 도전층, 및 제3 도전층은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층으로 형성될 수 있다. 다만, 이에 제한되는 것은 아니다.
비아층(VIA)은 보호층(PV) 상에 배치될 수 있다. 비아층(VIA)은 유기 절연 물질, 예를 들어 폴리이미드(PI)와 같은 유기 절연 물질을 포함하여, 표면 평탄화 기능을 수행할 수 있다.
비아층(VIA) 상에는 표시 소자층으로서, 복수의 전극(RME: RME1, RME2, RME3)들과 복수의 뱅크 패턴(BP1, BP2)들, 복수의 발광 소자(ED: ED1, ED2)들과 복수의 연결 전극(CNE: CNE1, CNE2, CNE3)들이 배치될 수 있다. 또한, 비아층(VIA) 상에는 복수의 절연층(PAS1, PAS2, PAS3)들이 배치될 수 있다.
복수의 뱅크 패턴(BP1, BP2)들은 비아층(VIA) 상에 직접 배치될 수 있다. 복수의 뱅크 패턴(BP1, BP2)들은 제1 뱅크 패턴(BP1)들 및 제2 뱅크 패턴(BP2)을 포함할 수 있다. 제1 뱅크 패턴(BP1)들은 서브 화소(SPXn)의 발광 영역(EMA)에 배치될 수 있다. 제1 뱅크 패턴(BP1)들은 제2 방향(DR2)으로 연장된 형상을 갖고 제1 방향(DR1)으로 서로 이격될 수 있다. 제1 뱅크 패턴(BP1)들은 서로 동일한 폭을 가질 수 있으나, 이에 제한되지 않고 서로 다른 폭을 가질 수도 있다. 제1 뱅크 패턴(BP1)들은 제2 방향(DR2)으로 연장된 길이가 뱅크층(BNL)에 의해 둘러싸인 발광 영역(EMA)의 제2 방향(DR2) 길이보다 작을 수 있다.
제2 뱅크 패턴(BP2)은 서브 화소(SPXn)의 발광 영역(EMA) 내에 배치되고, 제2 방향(DR2)으로 연장된 형상을 가질 수 있다. 제2 뱅크 패턴(BP2)은 제1 뱅크 패턴(BP1)들 사이에 배치되어 제1 뱅크 패턴(BP1)들과 서로 이격될 수 있다. 제2 뱅크 패턴(BP2)은 표시 영역(DPA) 전면에서 각 서브 화소(SPXn)의 발광 영역(EMA) 내에서 좁은 폭을 갖고 제2 방향(DR2)으로 연장된 섬형의 패턴을 형성할 수 있다.
제2 뱅크 패턴(BP2)은 발광 영역(EMA)의 중심부에서 배치되고, 제1 뱅크 패턴(BP1)들은 제2 뱅크 패턴(BP2)을 사이에 두고 이와 이격되어 배치된다. 제1 뱅크 패턴(BP1)들과 제2 뱅크 패턴(BP2)은 제1 방향(DR1)을 따라 서로 교대로 배치될 수 있다. 제1 뱅크 패턴(BP1)들과 제2 뱅크 패턴(BP2)이 이격된 사이에는 발광 소자(ED)들이 배치될 수 있다.
제1 뱅크 패턴(BP1)들과 제2 뱅크 패턴(BP2)은 제2 방향(DR2)의 길이가 서로 동일하되, 제1 방향(DR1)으로 측정된 폭은 서로 다를 수 있다. 뱅크 패턴(BP1, BP2)들은 표시 영역(DPA) 전면에서 섬형의 패턴으로 배치될 수 있다. 서로 이격된 뱅크 패턴(BP1, BP2)들은 사이에는 복수의 발광 소자(ED)들이 배치될 수 있다.
뱅크 패턴(BP1, BP2)들은 비아층(VIA)의 상면을 기준으로 적어도 일부가 돌출된 구조를 가질 수 있다. 뱅크 패턴(BP1, BP2)들의 돌출된 부분은 경사지거나 곡률진 측면을 가질 수 있다. 도면에 예시된 바와 달리, 뱅크 패턴(BP1, BP2)들의 각 구성들은 단면도 상 외면이 반원 또는 반타원의 형상을 가질 수도 있다. 뱅크 패턴(BP1, BP2)들은 폴리이미드(Polyimide, PI)와 같은 유기 절연 물질을 포함할 수 있으나, 이에 제한되지 않는다.
복수의 전극(RME)들은 일 방향으로 연장된 형상으로 각 서브 화소(SPXn)마다 배치될 수 있다. 복수의 전극(RME)들은 제2 방향(DR2)으로 연장되어 서브 화소(SPXn)의 발광 영역(EMA)과 서브 영역(SA)에 걸쳐 배치될 수 있으며, 이들은 서로 제1 방향(DR1)으로 이격되어 배치될 수 있다. 표시 장치(10)는 각 서브 화소(SPXn)에 배치된 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)을 포함할 수 있다. 예를 들어, 제1 전극(RME1)은 발광 영역(EMA)의 중심을 기준으로 중심에 배치되고, 제2 전극(RME2)은 제1 전극(RME1)과 제1 방향(DR1)으로 이격되어 발광 영역(EMA)의 중심을 기준으로 좌측에 배치되며, 제3 전극(RME3)은 제1 전극(RME1)과 제1 방향(DR1)으로 이격되어 발광 영역(EMA)의 중심을 기준으로 우측에 배치될 수 있다.
제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)은 제2 방향(DR2)으로 연장되되 각 서브 영역(SA)의 분리부(ROP)에서 다른 서브 화소(SPXn)의 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)과 이격될 수 있다. 이와 같은 각 전극(RME)들의 구조는 발광 소자(ED)의 정렬 공정을 수행한 후에 단선되어 형성된 것일 수 있다.
복수의 전극(RME)들은 적어도 각 뱅크 패턴(BP1, BP2)들의 경사진 측면 상에 배치될 수 있다. 일 실시예에서, 제1 전극(RME1)은 제2 뱅크 패턴(BP2)보다 제1 방향(DR1)의 폭이 클 수 있고, 제2 전극(RME2)과 제3 전극(RME3)은 제1 뱅크 패턴(BP1)보다 제1 방향(DR2)의 폭이 작을 수 있다. 각 전극(RME)들은 적어도 일부 영역이 비아층(VIA) 상에 직접 배치되어 이들은 동일 평면 상에 배치될 수 있다.
제1 전극(RME1)은 뱅크층(BNL)과 중첩하는 부분에 형성된 제1 전극 컨택홀(CTD)을 통해 제3 도전층과 연결될 수 있다. 서브 화소(SPXn)의 제1 전극(RME1)은 발광 영역(EMA)의 상측에 위치한 뱅크층(BNL)과 중첩하는 부분에서 비아층(VIA) 및 보호층(PV)을 관통하는 제1 전극 컨택홀(CTD)을 통해 제3 도전층인 제1 도전 패턴(CDP1)과 접촉할 수 있다. 제1 전극 컨택홀(CTD)은 제1 전극(RME1)을 제1 도전 패턴(CDP1)과 연결시켜, 제1 트랜지스터(T1)의 제1 전원 전압이 제1 도전 패턴(CDP1)을 통해 제1 전극(RME1)에 인가될 수 있다. 제1 전극(RME1)은 상술한 바와 같이 발광 소자(ED)의 정렬 후 단선되어 제1 전극 컨택홀(CTD)을 통해 제1 트랜지스터(T1)로부터 신호가 인가될 수 있다. 각 서브 화소(SPXn)가 차지하는 영역에 배치된 제3 도전층의 구조에 따라 서로 다른 서브 화소(SPXn)의 제1 전극 컨택홀(CTD) 위치는 달라질 수 있다.
제2 전극(RME2)은 뱅크층(BNL)과 중첩하는 부분에 형성된 제2 전극 컨택홀(CTS)을 통해 제3 도전층과 연결될 수 있다. 서브 화소(SPXn)의 제2 전극(RME2)은 발광 영역(EMA)의 상측에 위치한 뱅크층(BNL)과 중첩하는 부분에서 비아층(VIA) 및 보호층(PV)을 관통하는 제2 전극 컨택홀(CTS)을 통해 제3 도전층인 제2 전압 배선(VL2)과 접촉할 수 있다. 각 서브 화소(SPXn)가 차지하는 영역에 배치된 제3 도전층의 구조에 따라 서로 다른 서브 화소(SPXn)의 제2 전극 컨택홀(CTS) 위치는 달라질 수 있다.
복수의 전극(RME)들은 발광 소자(ED)와 전기적으로 연결될 수 있다. 각 전극(RME)들은 후술하는 연결 전극(CNE: CNE1, CNE2, CNE3)을 통해 발광 소자(ED)와 연결될 수 있고, 하부의 도전층으로부터 인가되는 전기 신호를 발광 소자(ED)에 전달할 수 있다.
복수의 전극(RME)들 각각은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 전극(RME)은 반사율이 높은 물질로 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함하거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금일 수 있다. 전극(RME)은 발광 소자(ED)에서 방출되어 뱅크 패턴(BP1, BP2)들의 측면으로 진행하는 광을 각 서브 화소(SPXn)의 상부 방향으로 반사시킬 수 있다.
다만, 이에 제한되지 않고 각 전극(RME)은 투명성 전도성 물질을 더 포함할 수 있다. 예를 들어, 각 전극(RME)은 ITO, IZO, ITZO 등과 같은 물질을 포함할 수 있다. 몇몇 실시예에서 각 전극(RME)들은 투명성 전도성 물질과 반사율이 높은 금속층이 각각 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수도 있다. 예를 들어, 각 전극(RME)은 ITO/Ag/ITO, ITO/Ag/IZO, 또는 ITO/Ag/ITZO/IZO 등의 적층 구조를 가질 수 있다.
제1 절연층(PAS1)은 비아층(VIA), 뱅크 패턴(BP1, BP2)들 및 복수의 전극(RME)들 상에 배치될 수 있다. 제1 절연층(PAS1)은 비아층(VIA) 상에서 복수의 전극(RME)들과 뱅크 패턴(BP1, BP2)들을 덮도록 배치될 수 있다. 또한, 제1 절연층(PAS1)은 서브 영역(SA)의 분리부(ROP)에는 배치되지 않을 수 있다. 제1 절연층(PAS1)은 복수의 전극(RME)들을 보호함과 동시에 서로 다른 전극(RME)들을 상호 절연시킬 수 있다. 또한, 제1 절연층(PAS1)은 그 상에 배치되는 발광 소자(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수도 있다. 예시적인 실시예에서, 제1 절연층(PAS1)은 제1 방향(DR1)으로 이격된 전극(RME) 사이에서 상면의 일부가 함몰되도록 단차가 형성될 수 있다. 제1 절연층(PAS1)의 단차가 형성된 상면에는 발광 소자(ED)들이 배치되고, 발광 소자(ED)들과 제1 절연층(PAS1) 사이에는 공간이 형성될 수도 있다. 상기 공간에는 후술하는 제2 절연층(PAS2)이 채워질 수 있다.
제1 절연층(PAS1)은 각 전극(RME)들의 상면 일부를 노출하는 복수의 컨택부(CT1, CT2)들을 포함할 수 있다. 복수의 컨택부(CT1, CT2)들은 제1 절연층(PAS1)을 관통하며, 후술하는 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)이 컨택부(CT1, CT2)들을 통해 노출된 전극(RME)들과 각각 접촉할 수 있다.
뱅크층(BNL)은 제1 절연층(PAS1) 상에 배치될 수 있다. 뱅크층(BNL)은 평면도 상 제1 방향(DR1) 및 제2 방향(DR2)으로 연장된 부분을 포함하여 격자형 패턴으로 배치될 수 있고, 각 서브 화소(SPXn)들의 경계에 걸쳐 배치되어 이웃하는 서브 화소(SPXn)들을 구분할 수 있다. 또한, 뱅크층(BNL)은 발광 영역(EMA)과 서브 영역(SA)을 둘러싸도록 배치되며, 뱅크층(BNL)이 구획하며 개구하는 영역이 각각 발광 영역(EMA)과 서브 영역(SA)일 수 있다.
뱅크층(BNL)은 일정 높이를 가질 수 있고, 몇몇 실시예에서, 뱅크층(BNL)은 상면의 높이가 뱅크 패턴(BP1, BP2)들보다 높을 수 있고, 그 두께는 뱅크 패턴(BP1, BP2)들과 같거나 더 클 수 있다. 다만 이에 제한되지 않으며, 뱅크층(BNL)은 상면의 높이가 뱅크 패턴(BP1, BP2)과 같거나 작을 수도 있고, 그 두께는 뱅크 패턴(BP1, BP2)보다 작을 수도 있다. 뱅크층(BNL)은 표시 장치(10)의 제조 공정 중 잉크젯 프린팅 공정에서 잉크가 제2 방향(DR2)으로 인접한 서브 화소(SPX)로 넘치거나 제1 방향(DR1)에 배치된 서브 영역(SA)으로 넘치는 것을 방지할 수 있다. 뱅크층(BNL)은 다른 서브 화소(SPXn)마다 다른 발광 소자(ED)들이 분산된 잉크가 서로 혼합되는 것을 방지할 수 있다. 뱅크층(BNL)은 뱅크 패턴(BP1, BP2)과 같이 폴리이미드를 포함할 수 있으나, 이에 제한되는 것은 아니다.
복수의 발광 소자(ED)들은 복수의 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)는 기판(SUB)의 상면에 평행한 방향으로 배치된 복수의 층들을 포함할 수 있다. 표시 장치(10)의 발광 소자(ED)는 연장된 일 방향이 기판(SUB)과 평행하도록 배치되고, 발광 소자(ED)에 포함된 복수의 반도체층들은 기판(SUB)의 상면과 평행한 방향을 따라 순차적으로 배치될 수 있다. 다만, 이에 제한되지 않는다. 경우에 따라서는 발광 소자(ED)가 다른 구조를 갖는 경우, 복수의 층들은 기판(SUB)에 수직한 방향으로 배치될 수도 있다.
복수의 발광 소자(ED)들은 뱅크 패턴(BP1, BP2)들 사이, 또는 서로 다른 전극(RME)들 상에 배치될 수 있다. 발광 소자(ED)들 중 일부는 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에 배치되고, 다른 일부는 다른 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에 배치될 수 있다. 일 실시예에 따르면, 발광 소자(ED)는 발광 영역(EMA) 내에서 우측에 배치된 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에 배치된 제1 발광 소자(ED1)와, 발광 영역(EMA) 내에서 좌측에 배치된 제1 뱅크 패턴(BP1)과 제2 뱅크 패턴(BP2) 사이에 배치된 제2 발광 소자(ED2)를 포함할 수 있다.
제1 발광 소자(ED1)는 제1 전극(RME1)과 제3 전극(RME3) 상에 배치되고, 제2 발광 소자(ED2)는 제1 전극(RME1) 및 제2 전극(RME2) 상에 배치될 수 있다. 제1 발광 소자(ED1)는 해당 서브 화소(SPXn)의 발광 영역(EMA)에서 우측에 인접하여 배치되고, 제2 발광 소자(ED2)는 해당 서브 화소(SPX)의 발광 영역(EMA)에서 좌측에 인접하여 배치될 수 있다. 다만, 각 발광 소자(ED)들은 발광 영역(EMA)에서 배치된 위치에 따라 구분되는 것이 아니며, 후술하는 연결 전극(CNE)과의 연결 관계에 따라 구분된 것일 수 있다. 각 발광 소자(ED)들은 연결 전극(CNE)들의 배치 구조에 따라 양 단부가 접촉하는 연결 전극(CNE)이 서로 다를 수 있고, 접촉하는 연결 전극(CNE)의 종류에 따라 서로 다른 발광 소자(ED)들로 구분될 수 있다.
발광 소자(ED)들은 연결 전극(CNE1, CNE2, CNE3)들과 접촉하여 전기적으로 연결될 수 있다. 발광 소자(ED)들은 연장된 일 방향측 단부면에는 반도체층 일부가 노출되기 때문에, 상기 노출된 반도체층은 연결 전극(CNE)들과 접촉할 수 있다. 제1 발광 소자(ED1)는 일 단부에 제1 연결 전극(CNE1)이 접촉하고 타 단부에 제3 연결 전극(CNE3)이 접촉할 수 있다. 제2 발광 소자(ED2)는 일 단부에 제2 연결 전극(CNE2)이 접촉하고 타 단부에 제3 연결 전극(CNE3)이 접촉할 수 있다. 각 발광 소자(ED)들은 연결 전극(CNE)들을 통해 전극(RME) 및 비아층(VIA) 하부의 도전층들과 전기적으로 연결될 수 있고, 전기 신호가 인가되어 특정 파장대의 광을 방출할 수 있다.
제2 절연층(PAS2)은 복수의 발광 소자(ED)들 및 제1 절연층(PAS1) 상에 배치될 수 있다. 제2 절연층(PAS2)은 뱅크 패턴(BP1, BP2)들 사이에서 제2 방향(DR2)으로 연장되어 복수의 발광 소자(ED)들 상에 배치된 패턴부를 포함할 수 있다. 상기 패턴부는 발광 소자(ED)의 외면을 부분적으로 감싸도록 배치되며, 발광 소자(ED)의 양 측, 또는 양 단부는 덮지 않을 수 있다. 상기 패턴부는 평면도상 각 서브 화소(SPXn) 내에서 선형 또는 섬형 패턴을 형성할 수 있다. 제2 절연층(PAS2)의 상기 패턴부는 발광 소자(ED)들을 보호함과 동시에 표시 장치(10)의 제조 공정에서 발광 소자(ED)들을 고정시킬 수 있다.
또한, 제2 절연층(PAS2)은 발광 소자(ED)와 그 하부의 제1 절연층(PAS1) 사이의 공간을 채우도록 배치될 수도 있다. 예를 들어, 제2 절연층(PAS2)은 발광 소자(ED)들을 완전하게 덮도록 형성되었다가, 발광 소자(ED)들의 양 단부를 노출하도록 패터닝될 수 있고, 제2 절연층(PAS2)은 일 부분이 발광 소자(ED)들과 그 하부의 제1 절연층(PAS1) 사이의 공간을 채울 수 있다.
복수의 연결 전극(CNE1, CNE2, CNE3)들은 제1 타입 연결 전극인 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2), 그리고 제2 타입 연결 전극인 제3 연결 전극(CNE3)을 포함할 수 있다.
제1 연결 전극(CNE1)은 제2 방향(DR2)으로 연장된 형상을 갖고 제1 전극(RME1) 상에 배치될 수 있다. 제1 연결 전극(CNE1) 중 제2 뱅크 패턴(BP2) 상에 배치된 부분은 제1 전극(RME1)과 중첩하고, 이로부터 제2 방향(DR2)으로 연장되어 뱅크층(BNL)을 넘어 발광 영역(EMA)의 상측에 위치한 서브 영역(SA)까지 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 컨택부(CT1)를 통해 제1 전극(RME1) 및 제1 도전 패턴(CDP1) 중 적어도 어느 하나와 전기적으로 연결될 수 있다.
제2 연결 전극(CNE2)은 제2 방향(DR2)으로 연장된 형상을 갖고 제2 전극(RME2) 상에 배치될 수 있다. 제2 연결 전극(CNE2) 중 제1 뱅크 패턴(BP1) 상에 배치된 부분은 제2 전극(RME2)과 중첩하고, 이로부터 제2 방향(DR2)으로 연장되어 뱅크층(BNL)을 넘어 발광 영역(EMA)의 상측에 위치한 서브 영역(SA)까지 배치될 수 있다. 제2 연결 전극(CNE2)은 제2 컨택부(CT2)를 통해 제2 전압 배선(VL2)과 접촉할 수 있다.
제1 연결 전극(CNE1)은 제3 연결 전극(CNE3)을 사이에 두고 제2 연결 전극(CNE2)과 서로 이웃하여 배치될 수 있다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 서로 평행하게 배치되며, 발광 영역(EMA) 및 서브 영역(SA)에 걸쳐 연장되어 배치될 수 있다.
제3 연결 전극(CNE3)은 제1 전극(RME1) 및 제3 전극(RME3)과 중첩하여 배치될 수 있다. 구체적으로, 제3 연결 전극(CNE3)은 제2 방향(DR2)으로 연장된 제3 연장부(CN_E1, CN_E2)들, 및 제3 연장부(CN_E1, CN_E2)들을 연결하는 제1 연결부(CN_B1)를 포함할 수 있다. 제3 연장부들은 제3-1 연장부(CN_E1)와 제3-2 연장부(CN_2)를 포함할 수 있다. 제3-1 연장부(CN_E1)는 제3 전극(RME3) 상에 배치되고, 제3-2 연장부(CN_E2)는 제1 전극(RME1) 상에 배치된다. 제1 연결부(CN_B1)는 발광 영역(EMA)의 하측에 배치된 뱅크층(BNL) 상에서 제1 방향(DR1)으로 연장되어 제3-1 연장부(CN_E1) 및 제3-2 연장부(CN_E2)를 연결할 수 있다. 제3 연결 전극(CNE3)은 발광 영역(EMA) 및 뱅크층(BNL) 상에 배치되며, 제3 전극(RME3)과 연결되지 않을 수 있다. 제3 연결 전극(CNE3)은 다른 배선들이나 전극들과 연결되지 않는 플로팅 상태일 수 있다. 제3 연결 전극(CNE3)은 발광 소자(ED)들을 통해 인가되는 신호를 전달할 수 있다. 제1 발광 소자(ED1)와 제2 발광 소자(ED2)는 제3 연결 전극(CNE3)을 통해서만 직렬로 연결될 수 있다.
제3 절연층(PAS3)은 제3 연결 전극(CNE3), 제1 절연층(PAS1) 및 제2 절연층(PAS2) 상에 배치된다. 제3 절연층(PAS3)은 제3 연결 전극(CNE3)을 덮도록 배치되어 인접한 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)들로부터 절연시킨다. 제1 연결 전극(CNE1)과 제2 연결 전극(CNE2)은 제3 절연층(PAS3) 상에 배치될 수 있다.
도면으로 도시하지 않았으나, 제3 절연층(PAS3), 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2) 상에는 절연층이 더 배치될 수 있다. 상기 절연층은 기판(SUB) 상에 배치된 부재들을 외부 환경에 대하여 보호하는 기능을 할 수 있다. 상술한 제1 절연층(PAS1), 제2 절연층(PAS2), 및 제3 절연층(PAS3)은 무기물 절연성 물질 또는 유기물 절연성 물질을 포함할 수 있다.
도 6은 일 실시예에 따른 발광 소자를 나타낸 사시도이다.
도 6을 참조하면, 발광 소자(ED)는 발광 다이오드(Light Emitting diode)일 수 있으며, 구체적으로 발광 소자(ED)는 나노 미터(Nano-meter) 내지 마이크로 미터(Micro-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(ED)는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 소자(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 소자(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(ED)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 소자(ED)는 다양한 형태를 가질 수 있다.
발광 소자(ED)는 임의의 도전형(예컨대, p형 또는 n형) 불순물로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다. 발광 소자(ED)는 제1 반도체층(31), 제2 반도체층(32), 발광층(36), 전극층(37) 및 절연막(38)을 포함할 수 있다.
제1 반도체층(31)은 n형 반도체일 수 있다. 제1 반도체층(31)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제1 반도체층(31)은 n형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(31)에 도핑된 n형 도펀트는 Si, Ge, Sn, Se 등일 수 있다.
제2 반도체층(32)은 발광층(36)을 사이에 두고 제1 반도체층(31) 상에 배치된다. 제2 반도체층(32)은 p형 반도체일 수 있으며, 제2 반도체층(32)은 AlxGayIn1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료를 포함할 수 있다. 예를 들어, 제2 반도체층(32)은 p형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(32)에 도핑된 p형 도펀트는 Mg, Zn, Ca, Ba 등일 수 있다.
한편, 도면에서는 제1 반도체층(31)과 제2 반도체층(32)이 하나의 층으로 구성된 것을 도시하고 있으나, 이에 제한되는 것은 아니다. 발광층(36)의 물질에 따라 제1 반도체층(31)과 제2 반도체층(32)은 더 많은 수의 층, 예컨대 클래드층(Clad layer) 또는 TSBR(Tensile strain barrier reducing)층을 더 포함할 수도 있다.
발광층(36)은 제1 반도체층(31)과 제2 반도체층(32) 사이에 배치된다. 발광층(36)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 발광층(36)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)과 우물층(Well layer)이 서로 교번적으로 복수 개 적층된 구조일 수도 있다. 발광층(36)은 제1 반도체층(31) 및 제2 반도체층(32)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 발광층(36)은 AlGaN, AlGaInN 등의 물질을 포함할 수 있다. 특히, 발광층(36)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN, 우물층은 GaN 또는 AlInN 등과 같은 물질을 포함할 수 있다.
발광층(36)은 밴드갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 발광층(36)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다.
전극층(37)은 오믹(Ohmic) 연결 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 연결 전극일 수도 있다. 발광 소자(ED)는 적어도 하나의 전극층(37)을 포함할 수 있다. 발광 소자(ED)는 하나 이상의 전극층(37)을 포함할 수 있으나, 이에 제한되지 않고 전극층(37)은 생략될 수도 있다.
전극층(37)은 표시 장치(10)에서 발광 소자(ED)가 전극 또는 연결 전극과 전기적으로 연결될 때, 발광 소자(ED)와 전극 또는 연결 전극 사이의 저항을 감소시킬 수 있다. 전극층(37)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(37)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO, IZO 및 ITZO 중에서 적어도 어느 하나를 포함할 수 있다.
절연막(38)은 상술한 복수의 반도체층 및 전극층의 외면을 둘러싸도록 배치된다. 예를 들어, 절연막(38)은 적어도 발광층(36)의 외면을 둘러싸도록 배치되되, 발광 소자(ED)의 길이 방향의 양 단부는 노출되도록 형성될 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 적어도 일 단부와 인접한 영역에서 단면상 상면이 라운드지게 형성될 수도 있다.
절연막(38)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물 (SiOxNy), 질화알루미늄(AlNx), 산화알루미늄(AlOx) 등을 포함할 수 있다. 도면에서는 절연막(38)이 단일층으로 형성된 것이 예시되어 있으나 이에 제한되지 않으며, 몇몇 실시예에서 절연막(38)은 복수의 층이 적층된 다중층 구조로 형성될 수도 있다.
절연막(38)은 상기 부재들을 보호하는 기능을 수행할 수 있다. 절연막(38)은 발광 소자(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발광층(36)에 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(38)은 발광 소자(ED)의 발광 효율의 저하를 방지할 수 있다.
또한, 절연막(38)은 외면이 표면처리될 수 있다. 발광 소자(ED)는 소정의 잉크 내에서 분산된 상태로 전극 상에 분사되어 정렬될 수 있다. 여기서, 발광 소자(ED)가 잉크 내에서 인접한 다른 발광 소자(ED)와 응집되지 않고 분산된 상태를 유지하기 위해, 절연막(38)은 표면이 소수성 또는 친수성 처리될 수 있다.
도 7은 일 실시예에 따른 표시 장치의 일 서브 화소의 서브 영역을 나타낸 평면도이다. 도 8은 도 7의 Q3-Q3'선을 따라 자른 단면도이다. 도 9는 일 서브 화소의 서브 영역에 잉크가 도포된 모습을 개략적으로 나타낸 평면도이다. 도 10은 일 서브 화소의 서브 영역에 정렬 신호가 인가된 모습을 개략적으로 나타낸 평면도이다.
도 7 및 도 8을 참조하면, 일 실시예에 따른 서브 화소(SPXn)는 서브 영역(SA)을 포함할 수 있다. 서브 영역(SA)은 상술한 바와 같이, 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)이 발광 영역으로부터 연장되어 배치될 수 있다. 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)은 분리부(ROP)에서 분리되어 서로 이격하여 배치될 수 있다. 예를 들어, 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3) 각각은 분리부(ROP)를 사이에 두고 제2 방향(DR2)으로 서로 이격하여 배치될 수 있다.
제1 전극(RME1)은 제2 방향(DR2)으로 연장된 줄기부(RM_E1, RM_E2)들, 각 줄기부(RM_E1, RM_E2)로부터 분기된 가지부(RM_B1, RM_B2, RM_B3, RM_B4)들을 포함할 수 있다.
줄기부(RM_E1, RM_E2)들은 분리부(ROP)를 사이에 두고 서로 이격된 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)를 포함할 수 있다. 제1 줄기부(RM_E1)는 제2 방향(DR2)으로 연장되고, 발광 영역으로부터 연장된 제1 전극(RME1)의 폭이 상대적으로 작은 부분일 수 있다. 다만 이에 제한되지 않으며, 제1 줄기부(RM_E1)의 폭은 발광 영역으로부터 연장된 제1 전극(RME1)의 폭과 동일할 수도 있다. 예를 들어, 제1 줄기부(RM_E1)는 서브 영역(SA)의 평면상 하측으로부터 제2 방향(DR2)에 배치된 서브 영역(SA)으로 연장된 제1 전극(RME1)의 일부분일 수 있다. 제2 줄기부(RM_E2)는 제2 방향(DR2)의 반대 방향으로 연장되고, 발광 영역으로부터 연장된 제1 전극(RME1)의 폭이 상대적으로 작은 부분일 수 있다. 예를 들어, 제2 줄기부(RM_E2)는 서브 영역(SA)의 평면상 상측으로부터 제2 방향(DR2)의 반대 방향으로 연장된 제1 전극(RME1)의 일부분일 수 있다. 제1 줄기부(RM_E1)와 제2 줄기부(RM_E2)의 제1 방향(DR1)으로의 폭은 서로 동일할 수 있으나, 이에 제한되지 않는다. 예를 들어 제1 줄기부(RM_E1)의 폭이 제2 줄기부(RM_E2)의 폭보다 크거나 작을 수도 있다.
가지부(RM_B1, RM_B2, RM_B3, RM_B4)들은 제1 줄기부(RM_E1)로부터 분기된 제1 가지부(RM_B1)와 제2 가지부(RM_B2), 및 제2 줄기부(RM_E2)로부터 분기된 제3 가지부(RM_B3)와 제4 가지부(RM_B4)를 포함할 수 있다.
제1 가지부(RM_B1)는 제1 줄기부(RM_E1)로부터 제1 방향(DR1)의 반대 방향으로 분기될 수 있다. 제1 가지부(RM_B1)는 인접한 제2 전극(RME2)을 향해 연장되고 제2 전극(RME2)과 이격하여 배치될 수 있다. 제1 가지부(RM_B1)의 폭은 제1 줄기부(RM_E1)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제1 가지부(RM_B1)의 폭은 제1 줄기부(RM_E1)의 폭보다 작을 수도 있다. 제2 가지부(RM_B2)는 제1 줄기부(RM_E1)로부터 제1 방향(DR1)으로 분기될 수 있다. 제2 가지부(RM_B2)는 인접한 제3 전극(RME3)을 향해 연장되고 제3 전극(RME3)과 이격하여 배치될 수 있다. 제2 가지부(RM_B2)의 폭은 제1 줄기부(RM_E1)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제2 가지부(RM_B2)의 폭은 제1 줄기부(RM_E1)의 폭보다 작을 수도 있다. 제1 가지부(RM_B1)와 제2 가지부(RM_B2)는 제1 줄기부(RM_E1)를 기준으로 대칭으로 이루어질 수 있다. 예를 들어, 제1 가지부(RM_B1)의 길이와 제2 가지부(RM_B2)의 길이는 서로 동일할 수 있으며, 제1 가지부(RM_B1)의 폭과 제2 가지부(RM_B2)의 폭은 서로 동일할 수 있다. 다만 이에 제한되지 않으며, 제1 가지부(RM_B1)와 제2 가지부(RM_B2)는 제1 줄기부(RM_E1)를 기준으로 비대칭일 수도 있다.
제3 가지부(RM_B3)는 제2 줄기부(RM_E2)로부터 제1 방향(DR1)의 반대 방향으로 분기될 수 있다. 제3 가지부(RM_B3)는 인접한 제2 전극(RME2)을 향해 연장되고 제2 전극(RME2)과 이격하여 배치될 수 있다. 제3 가지부(RM_B3)의 폭은 제2 줄기부(RM_E2)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제3 가지부(RM_B3)의 폭은 제2 줄기부(RM_E2)의 폭보다 작을 수도 있다. 제4 가지부(RM_B4)는 제2 줄기부(RM_E2)로부터 제1 방향(DR1)으로 분기될 수 있다. 제4 가지부(RM_B4)는 인접한 제3 전극(RME3)을 향해 연장되고 제3 전극(RME3)과 이격하여 배치될 수 있다. 제4 가지부(RM_B4)의 폭은 제2 줄기부(RM_E2)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제4 가지부(RM_B4)의 폭은 제2 줄기부(RM_E2)의 폭보다 작을 수도 있다. 제3 가지부(RM_B3)와 제4 가지부(RM_B4)는 제2 줄기부(RM_E2)를 기준으로 대칭으로 이루어질 수 있다. 예를 들어, 제3 가지부(RM_B3)의 길이와 제4 가지부(RM_B4)의 길이는 서로 동일할 수 있으며, 제3 가지부(RM_B3)의 폭과 제4 가지부(RM_B4)의 폭은 서로 동일할 수 있다. 다만 이에 제한되지 않으며, 제3 가지부(RM_B3)와 제4 가지부(RM_B4)는 제2 줄기부(RM_E2)를 기준으로 비대칭일 수도 있다.
또한, 제1 가지부(RM_B1)와 제3 가지부(RM_B3)는 분리부(ROP)를 기준으로 대칭으로 이루어질 수 있다. 예를 들어, 제1 가지부(RM_B1)의 길이와 제3 가지부(RM_B3)의 길이는 서로 동일할 수 있으며, 제1 가지부(RM_B1)의 폭과 제3 가지부(RM_B3)의 폭은 서로 동일할 수 있다. 다만 이에 제한되지 않으며, 제1 가지부(RM_B1)와 제3 가지부(RM_B3)는 분리부(ROP)를 기준으로 비대칭일 수도 있다. 제2 가지부(RM_B2)와 제4 가지부(RM_B4)는 분리부(ROP)를 기준으로 대칭으로 이루어질 수 있다. 예를 들어, 제2 가지부(RM_B2)의 길이와 제4 가지부(RM_B4)의 길이는 서로 동일할 수 있으며, 제2 가지부(RM_B2)의 폭과 제4 가지부(RM_B4)의 폭은 서로 동일할 수 있다. 다만 이에 제한되지 않으며, 제2 가지부(RM_B2)와 제4 가지부(RM_B4)는 분리부(ROP)를 기준으로 비대칭일 수도 있다. 가지부(RM_B1, RM_B2, RM_B3, RM_B4)들의 평면 형상은 제1 방향(DR1)으로 긴 직사각형 형상일 수 있으나 이에 제한되지 않는다.
제2 전극(RME2)은 제2 방향(DR2)으로 연장된 제3 줄기부(RM_E3)와 제4 줄기부(RM_E4), 제3 줄기부(RM_E3)로부터 돌출된 제1 돌출부(RM_P1), 및 제4 줄기부(RM_E4)로부터 돌출된 제2 돌출부(RM_P2)를 포함할 수 있다.
제3 줄기부(RM_E3)와 제4 줄기부(RM_E4)는 분리부(ROP)를 사이에 두고 서로 이격될 수 있다. 제3 줄기부(RM_E3)는 제2 방향(DR2)으로 연장되고, 발광 영역으로부터 연장된 제2 전극(RME2)의 폭이 상대적으로 작은 부분일 수 있다. 다만 이에 제한되지 않으며, 제3 줄기부(RM_E3)의 폭은 발광 영역으로부터 연장된 제2 전극(RME2)의 폭과 동일할 수도 있다. 예를 들어, 제3 줄기부(RM_E3)는 서브 영역(SA)의 평면상 하측으로부터 제2 방향(DR2)에 배치된 서브 영역(SA)으로 연장된 제2 전극(RME2)의 일부분일 수 있다. 제4 줄기부(RM_E4)는 제2 방향(DR2)의 반대 방향으로 연장되고, 발광 영역으로부터 연장된 제2 전극(RME2)의 폭이 상대적으로 작은 부분일 수 있다. 예를 들어, 제4 줄기부(RM_E4)는 서브 영역(SA)의 평면상 상측으로부터 제2 방향(DR2)의 반대 방향으로 연장된 제2 전극(RME2)의 일부분일 수 있다. 제3 줄기부(RM_E3)와 제4 줄기부(RM_E4)의 제1 방향(DR1)으로의 폭은 서로 동일할 수 있으나, 이에 제한되지 않는다. 예를 들어 제3 줄기부(RM_E3)의 폭이 제4 줄기부(RM_E4)의 폭보다 크거나 작을 수도 있다.
제1 돌출부(RM_P1)는 제3 줄기부(RM_E3)로부터 제1 방향(DR1)으로 돌출될 수 있다. 제1 돌출부(RM_P1)는 인접한 제1 전극(RME1)을 향해 연장되고 제1 전극(RME1)과 이격하여 배치될 수 있다. 제1 돌출부(RM_P1)의 폭은 제3 줄기부(RM_E3)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제1 돌출부(RM_P1)의 폭은 제3 줄기부(RM_E3)의 폭보다 작을 수도 있다. 제1 돌출부(RM_P1)는 제1 가지부(RM_B1)와 인접하여 평행하게 배치될 수 있으며, 제1 가지부(RM_B1)와 대향하여 배치될 수 있다. 제1 돌출부(RM_P1)와 제1 가지부(RM_B1)는 정렬 신호가 인가되어 이들 사이에 더미 발광 소자가 정렬될 수 있는 정렬 전극으로 작용할 수 있다.
제2 돌출부(RM_P2)는 제4 줄기부(RM_E4)로부터 제1 방향(DR1)으로 돌출될 수 있다. 제2 돌출부(RM_P2)는 인접한 제1 전극(RME1)을 향해 연장되고 제1 전극(RME1)과 이격하여 배치될 수 있다. 제2 돌출부(RM_P2)의 폭은 제4 줄기부(RM_E4)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제2 돌출부(RM_P2)의 폭은 제4 줄기부(RM_E4)의 폭보다 작을 수도 있다. 제2 돌출부(RM_P2)는 제3 가지부(RM_B3)와 인접하여 평행하게 배치될 수 있으며, 제3 가지부(RM_B3)와 대향하여 배치될 수 있다. 제2 돌출부(RM_P2)와 제3 가지부(RM_B3)는 정렬 신호가 인가되어 이들 사이에 더미 발광 소자가 정렬될 수 있는 정렬 전극으로 작용할 수 있다.
제3 전극(RME3)은 제2 방향(DR2)으로 연장된 제5 줄기부(RM_E5)와 제6 줄기부(RM_E6), 제5 줄기부(RM_E5)로부터 돌출된 제3 돌출부(RM_P3), 및 제6 줄기부(RM_E6)로부터 돌출된 제4 돌출부(RM_P4)를 포함할 수 있다.
제5 줄기부(RM_E5)와 제6 줄기부(RM_E6)는 분리부(ROP)를 사이에 두고 서로 이격될 수 있다. 제5 줄기부(RM_E5)는 제2 방향(DR2)으로 연장되고, 발광 영역으로부터 연장된 제3 전극(RME3)의 폭이 상대적으로 작은 부분일 수 있다. 다만 이에 제한되지 않으며, 제5 줄기부(RM_E5)의 폭은 발광 영역으로부터 연장된 제3 전극(RME3)의 폭과 동일할 수도 있다. 예를 들어, 제5 줄기부(RM_E5)는 서브 영역(SA)의 평면상 하측으로부터 제2 방향(DR2)에 배치된 서브 영역(SA)으로 연장된 제3 전극(RME3)의 일부분일 수 있다. 제6 줄기부(RM_E6)는 제2 방향(DR2)의 반대 방향으로 연장되고, 발광 영역으로부터 연장된 제3 전극(RME3)의 폭이 상대적으로 작은 부분일 수 있다. 예를 들어, 제6 줄기부(RM_E6)는 서브 영역(SA)의 평면상 상측으로부터 제2 방향(DR2)의 반대 방향으로 연장된 제3 전극(RME3)의 일부분일 수 있다. 제5 줄기부(RM_E5)와 제6 줄기부(RM_E6)의 제1 방향(DR1)으로의 폭은 서로 동일할 수 있으나, 이에 제한되지 않는다. 예를 들어 제5 줄기부(RM_E5)의 폭이 제6 줄기부(RM_E6)의 폭보다 크거나 작을 수도 있다.
제3 돌출부(RM_P3)는 제5 줄기부(RM_E5)로부터 제1 방향(DR1)의 반대 방향으로 돌출될 수 있다. 제3 돌출부(RM_P3)는 인접한 제1 전극(RME1)을 향해 연장되고 제1 전극(RME1)과 이격하여 배치될 수 있다. 제3 돌출부(RM_P3)의 폭은 제5 줄기부(RM_E5)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제3 돌출부(RM_P3)의 폭은 제5 줄기부(RM_E5)의 폭보다 작을 수도 있다. 제3 돌출부(RM_P3)는 제2 가지부(RM_B2)와 인접하여 평행하게 배치될 수 있으며, 제2 가지부(RM_B2)와 대향하여 배치될 수 있다. 제3 돌출부(RM_P3)와 제3 가지부(RM_B3)는 정렬 신호가 인가되어 이들 사이에 더미 발광 소자가 정렬될 수 있는 정렬 전극으로 작용할 수 있다.
제4 돌출부(RM_P4)는 제6 줄기부(RM_E6)로부터 제1 방향(DR1)의 반대 방향으로 돌출될 수 있다. 제4 돌출부(RM_P4)는 인접한 제1 전극(RME1)을 향해 연장되고 제1 전극(RME1)과 이격하여 배치될 수 있다. 제4 돌출부(RM_P4)의 폭은 제6 줄기부(RM_E6)의 폭과 동일할 수 있다. 다만 이에 제한되지 않으며, 제4 돌출부(RM_P4)의 폭은 제6 줄기부(RM_E6)의 폭보다 작을 수도 있다. 제4 돌출부(RM_P4)는 제4 가지부(RM_B4)와 인접하여 평행하게 배치될 수 있으며, 제4 가지부(RM_B4)와 대향하여 배치될 수 있다. 제4 돌출부(RM_P4)와 제4 가지부(RM_B4)는 정렬 신호가 인가되어 이들 사이에 더미 발광 소자가 정렬될 수 있는 정렬 전극으로 작용할 수 있다.
제1 돌출부(RM_P1)와 제3 돌출부(RM_P3)는 제1 줄기부(RM_E1)를 기준으로 서로 대칭으로 이루어질 수 있다. 예를 들어, 제1 돌출부(RM_P1)의 길이와 제3 돌출부(RM_P3)의 길이는 서로 동일할 수 있으며, 제1 돌출부(RM_P1)의 폭과 제3 돌출부(RM_P3)의 폭은 서로 동일할 수 있다. 다만 이에 제한되지 않으며, 제1 돌출부(RM_P1)와 제3 돌출부(RM_P3)는 제1 줄기부(RM_E1)를 기준으로 비대칭일 수도 있다. 제2 돌출부(RM_P2)와 제4 돌출부(RM_P4)는 제2 줄기부(RM_E2)를 기준으로 서로 대칭으로 이루어질 수 있다. 예를 들어, 제2 돌출부(RM_P2)의 길이와 제4 돌출부(RM_P4)의 길이는 서로 동일할 수 있으며, 제2 돌출부(RM_P2)의 폭과 제4 돌출부(RM_P4)의 폭은 서로 동일할 수 있다. 다만 이에 제한되지 않으며, 제2 돌출부(RM_P2)와 제4 돌출부(RM_P4)는 제2 줄기부(RM_E2)를 기준으로 비대칭일 수도 있다.
상술한 바와 같이, 각 가지부(RM_B1, RM_B2, RM_B3, RM_B4)와 각 돌출부(RM_P1, RM_P2, RM_P3, RM_P4) 상에 더미 발광 소자(EED)들이 배치될 수 있다. 또한, 더미 발광 소자(EED)들은 서브 영역(SA)의 분리부(ROP)와 비중첩하여 배치될 수 있다. 예를 들어, 더미 발광 소자(EED)들은 분리부(ROP) 내에 배치되지 않을 수 있다.
구체적으로, 제1 전극(RME1)의 제1 가지부(RM_B1)와 제2 전극(RME2)의 제1 돌출부(RM_P1) 상에 제1 더미 발광 소자(EED1)가 배치될 수 있다. 제1 전극(RME1)의 제3 가지부(RM_B3)와 제2 전극(RME2)의 제2 돌출부(RM_P2) 상에 제2 더미 발광 소자(EED2)가 배치될 수 있다. 제1 전극(RME1)의 제2 가지부(RM_B2)와 제3 전극(RME3)의 제3 돌출부(RM_P3) 상에 제3 더미 발광 소자(EED3)가 배치될 수 있다. 제1 전극(RME1)의 제4 가지부(RM_B4)와 제3 전극(RME3)의 제4 돌출부(RM_P4) 상에 제4 더미 발광 소자(EED4)가 배치될 수 있다.
제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3) 상에 제1 절연층(PAS1)이 배치되고, 각 더미 발광 소자(EED)들은 제1 절연층(PAS1) 상에 배치될 수 있다. 각 더미 발광 소자(EED)는 제1 절연층(PAS1) 상에 직접 배치되며, 각 전극(RME) 상에 배치될 수 있다.
각 더미 발광 소자(EED) 및 제1 절연층(PAS1) 상에 제2 절연층(PAS2)이 배치될 수 있다. 제2 절연층(PAS2)은 각 더미 발광 소자(EED)를 덮으며 이들의 상면 및 측변들에 직접 접촉할 수 있다. 따라서, 각 더미 발광 소자(EED)는 제2 절연층(PAS2)에 의해 완전히 덮혀져, 어떠한 전극들과도 컨택되지 않는다. 예를 들어, 각 더미 발광 소자(EED)의 상부에 연결 전극(CNE)이 배치되지 않는다. 즉, 더미 발광 소자(EED)들은 연결 전극(CNE)들과 전기적으로 연결되지 않아 발광하지 않는 비발광 소자일 수 있다.
제2 절연층(PAS2) 상에 제3 절연층(PAS3)이 배치될 수 있다. 제3 절연층(PAS3)은 제2 절연층(PAS2)을 덮을 수 있다.
표시 장치(10)를 제조하는 공정 중 발광 소자(ED)들은 각 서브 화소(SPXn)의 발광 영역(EMA)에 발광 소자(ED)를 포함하는 잉크를 분사하고 각 전극(RME)들에 정렬 신호를 인가하여 각 전극(RME)들 상에 배치될 수 있다. 그러나, 잉크의 양이 많거나 분사 위치에 오차가 발생하는 경우, 서브 영역(SA)으로 잉크가 넘칠 수 있다. 서브 영역(SA)에 잉크가 존재하면 분리부(ROP)에서 각 전극(RME)들이 제대로 분리되지 않아 점등 불량이 발생할 수 있다.
일 실시예에서는, 발광 소자(ED)를 포함한 잉크가 서브 영역(SA)으로 넘치더라도, 각 전극(RME)에 정렬 신호를 인가하여 서브 영역(SA)의 분리부(ROP) 이외의 영역으로 발광 소자(ED)들을 정렬시켜 불량을 방지할 수 있다.
도 9 및 도 10을 참조하면, 발광 소자(ED)들이 포함된 잉크가 분사되면, 서브 영역(SA)으로 일부 넘쳐 서브 영역(SA) 전체에 잉크가 배치될 수 있다. 발광 소자(ED)들은 랜덤하게 분산되어, 각 전극(RME)들 및 각 전극(RME)들이 분리되는 분리부(ROP)에도 배치될 수 있다.
도 10에 도시된 바와 같이, 각 전극(RME)에 정렬 신호가 인가되면, 각 전극(RME) 상에 전계가 생성된다. 잉크 내에 분산된 발광 소자(ED)들은 전계에 의해 유전영동힘을 받을 수 있고 배향 방향 및 위치가 변하면서 전극(RME)들 상에 배치될 수 있다.
구체적으로, 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3) 상에 전계가 생성되면, 발광 소자(ED)들은 유전영동힘에 의해 초기 분산된 위치로부터 전계가 강하게 걸리는 곳을 향해 이동할 수 있다. 서브 영역(SA)에서 전계가 강한 영역은 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3) 사이의 거리가 가장 짧은 영역일 수 있다. 예를 들어, 제1 가지부(RM_B1)와 제1 돌출부(RM_P1) 사이, 제3 가지부(RM_B3)와 제2 돌출부(RM_P2) 사이, 제2 가지부(RM_B2)와 제3 돌출부(RM_P3) 사이, 및 제4 가지부(RM_B4)와 제4 돌출부(RM_P4) 사이일 수 있다. 따라서, 제1 가지부(RM_B1)와 제1 돌출부(RM_P1) 사이에 제1 더미 발광 소자(EED1)가 배치되고, 제3 가지부(RM_B3)와 제2 돌출부(RM_P2) 사이에 제2 더미 발광 소자(EED2)가 배치되며, 제2 가지부(RM_B2)와 제3 돌출부(RM_P3) 사이에 제3 더미 발광 소자(EED3)가 배치되고, 제4 가지부(RM_B4)와 제4 돌출부(RM_P4) 사이에 제4 더미 발광 소자(EED4)가 배치될 수 있다.
분리부(ROP)는 전극(RME) 사이의 거리가 가장 길어 전계가 상대적으로 약하게 생성된다. 따라서, 분리부(ROP) 상에는 발광 소자들이 배치되지 않음으로써, 후속하는 전극(RME)들의 분리 공정이 잘 이루어져 불량이 발생하는 것을 방지할 수 있다.
이하, 다른 실시예들에 따른 표시 장치에 대해 설명하기로 한다.
도 11은 다른 실시예에 따른 표시 장치의 일 서브 화소의 서브 영역을 나타낸 평면도이다.
도 11을 참조하면, 본 실시예에서는 제1 전극(RME1)의 가지부들이 생략되고, 제2 전극(RME2)과 제3 전극(RME3)의 돌출부들이 생략된다는 점에서 상술한 도 3 내지 도 10의 실시예와 차이가 있다. 이하, 상술한 실시예와 중복되는 설명은 생략하고 차이점에 대해 설명하기로 한다.
서브 영역(SA)은 상술한 바와 같이, 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)이 발광 영역으로부터 연장되어 배치될 수 있다. 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)은 분리부(ROP)에서 분리되어 서로 이격하여 배치될 수 있다.
제1 전극(RME1)은 분리부(ROP)를 사이에 두고 서로 이격된 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)를 포함할 수 있다. 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)는 각각 발광 영역(도 3의 'EMA')으로부터 연장된 제1 전극(RME1)의 폭이 상대적으로 작은 부분일 수 있다. 예를 들어, 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)는 발광 영역(EMA)에 배치된 제1 전극(RME1)의 폭보다 작을 수 있다. 제2 전극(RME2)은 분리부(ROP)를 사이에 두고 서로 이격된 제3 줄기부(RM_E3)와 제4 줄기부(RM_E4)를 포함할 수 있다. 제3 전극(RME3)은 분리부(ROP)를 사이에 두고 서로 이격된 제5 줄기부(RM_E5)와 제6 줄기부(RM_E6)를 포함할 수 있다. 제3 줄기부(RM_E3)와 제4 줄기부(RM_E4)는 발광 영역(EMA)에 배치된 제2 전극(RME2)의 폭보다 작을 수 있다. 또한, 제5 줄기부(RM_E5)와 제6 줄기부(RM_E6)도 발광 영역(EMA)에 배치된 제3 전극(RME3)의 폭보다 작을 수 있다.
일 실시예에서, 제1 줄기부(RM_E1)와 제3 줄기부(RM_E3) 사이의 거리는 제1 줄기부(RM_E1)를 제외한 제1 전극(RME1)과 제3 줄기부(RM_E3)를 제외한 제2 전극(RME2) 사이의 거리보다 클 수 있다. 제1 줄기부(RM_E1)를 제외한 제1 전극(RME1)과 제3 줄기부(RM_E3)를 제외한 제2 전극(RME2) 사이에 제1 더미 발광 소자(EED1)가 배치될 수 있다. 즉, 제1 전극(RME1)과 제2 전극(RME2)에 정렬 신호가 인가되면, 제1 줄기부(RM_E1)를 제외한 제1 전극(RME1)과 제3 줄기부(RM_E3)를 제외한 제2 전극(RME2) 사이에 강한 전계가 형성되고 발광 소자들이 이쪽으로 모여들어 제1 더미 발광 소자(EED1)로서 배치될 수 있다. 예를 들어, 제1 줄기부(RM_E1)와 제3 줄기부(RM_E3) 사이에 더미 발광 소자들이 배치되지 않을 수 있다.
또한, 제2 줄기부(RM_E2)와 제4 줄기부(RM_E4) 사이의 거리는 제2 줄기부(RM_E2)를 제외한 제1 전극(RME1)과 제4 줄기부(RM_E4)를 제외한 제2 전극(RME2) 사이의 거리보다 클 수 있다. 제2 줄기부(RM_E2)를 제외한 제1 전극(RME1)과 제4 줄기부(RM_E4)를 제외한 제2 전극(RME2) 사이에 제2 더미 발광 소자(EED2)가 배치될 수 있다. 즉, 제1 전극(RME1)과 제2 전극(RME2)에 정렬 신호가 인가되면, 제2 줄기부(RM_E2)를 제외한 제1 전극(RME1)과 제4 줄기부(RM_E4)를 제외한 제2 전극(RME2) 사이에 강한 전계가 형성되고 발광 소자들이 이쪽으로 모여들어 제2 더미 발광 소자(EED2)로서 배치될 수 있다. 예를 들어, 제2 줄기부(RM_E2)와 제4 줄기부(RM_E4) 사이에 더미 발광 소자들이 배치되지 않을 수 있다.
제1 줄기부(RM_E1)와 제5 줄기부(RM_E5) 사이의 거리는 제1 줄기부(RM_E1)를 제외한 제1 전극(RME1)과 제5 줄기부(RM_E5)를 제외한 제3 전극(RME3) 사이의 거리보다 클 수 있다. 제1 줄기부(RM_E1)를 제외한 제1 전극(RME1)과 제5 줄기부(RM_E5)를 제외한 제3 전극(RME2) 사이에 제3 더미 발광 소자(EED3)가 배치될 수 있다. 즉, 제1 전극(RME1)과 제3 전극(RME3)에 정렬 신호가 인가되면, 제1 줄기부(RM_E1)를 제외한 제1 전극(RME1)과 제5 줄기부(RM_E5)를 제외한 제3 전극(RME3) 사이에 강한 전계가 형성되고 발광 소자들이 이쪽으로 모여들어 제3 더미 발광 소자(EED1)로서 배치될 수 있다. 예를 들어, 제1 줄기부(RM_E1)와 제5 줄기부(RM_E5) 사이에 더미 발광 소자들이 배치되지 않을 수 있다.
제2 줄기부(RM_E2)와 제6 줄기부(RM_E6) 사이의 거리는 제2 줄기부(RM_E2)를 제외한 제1 전극(RME1)과 제6 줄기부(RM_E6)를 제외한 제3 전극(RME3) 사이의 거리보다 클 수 있다. 제2 줄기부(RM_E2)를 제외한 제1 전극(RME1)과 제6 줄기부(RM_E6)를 제외한 제3 전극(RME3) 사이에 제4 더미 발광 소자(EED4)가 배치될 수 있다. 즉, 제1 전극(RME1)과 제3 전극(RME3)에 정렬 신호가 인가되면, 제2 줄기부(RM_E2)를 제외한 제1 전극(RME1)과 제6 줄기부(RM_E6)를 제외한 제3 전극(RME3) 사이에 강한 전계가 형성되고 발광 소자들이 이쪽으로 모여들어 제4 더미 발광 소자(EED4)로서 배치될 수 있다. 예를 들어, 제2 줄기부(RM_E2)와 제6 줄기부(RM_E6) 사이에 더미 발광 소자들이 배치되지 않을 수 있다.
본 실시예에서는 분리부(ROP)에 대응하는 전극(RME) 간의 거리를 분리부(ROP) 이외의 영역에 대응하는 전극(RME) 간의 거리보다 크게 형성함으로써, 서브 영역(SA)으로 잉크가 넘친 경우 분리부(ROP)에 발광 소자가 배치되는 것을 방지할 수 있다.
도 12는 또 다른 실시예에 따른 표시 장치의 일 서브 화소의 서브 영역을 나타낸 평면도이다.
도 12를 참조하면, 본 실시예에서는 제1 전극(RME1)의 가지부들, 및 제2 전극(RME2)과 제3 전극(RME3)의 돌출부들의 형상이 다르다는 점에서 상술한 도 3 내지 도 10의 실시예와 차이가 있다. 이하, 상술한 실시예와 중복되는 설명은 생략하고 차이점에 대해 설명하기로 한다.
서브 영역(SA)은 상술한 바와 같이, 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3)이 발광 영역으로부터 연장되어 배치될 수 있다. 제1 전극(RME1), 제2 전극(RME2) 및 제3 전극(RME3) 각각은 분리부(ROP)에서 분리되어 서로 이격하여 배치될 수 있다.
제1 전극(RME1)은 분리부(ROP)를 사이에 두고 서로 이격된 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)를 포함하고, 제1 줄기부(RM_E1)로부터 분기된 제1 가지부(RM_B1)와 제2 가지부(RM_B2), 및 제2 줄기부(RM_E2)로부터 분기된 제3 가지부(RM_B3)와 제4 가지부(RM_B4)를 포함할 수 있다.
본 실시예에서, 제1 가지부(RM_B1), 제2 가지부(RM_B2), 제3 가지부(RM_B3) 및 제4 가지부(RM_B4)는 각 줄기부(RM_E1, RM_E2)로부터 돌출된 평면 형상이 사다리꼴 형상일 수 있으며, 예를 들어 등변 사다리꼴일 수 있다. 예를 들어, 제1 가지부(RM_B1)는 제1 줄기부(RM_E1)로부터 인접한 제2 전극(RME2)을 향해 돌출되고, 제3 가지부(RM_B3)는 제2 줄기부(RM_E2)로부터 인접한 제2 전극(RME2)을 향해 돌출될 수 있다. 여기서, 제1 가지부(RM_B1)와 제3 가지부(RM_B3)는 등변 사다리꼴의 윗변에 해당하는 변이 제2 전극(RME2)에 인접하고 사다리꼴의 아랫변에 해당하는 변이 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)와 일체화될 수 있다. 또한, 제2 가지부(RM_B2)는 제1 줄기부(RM_E1)로부터 인접한 제3 전극(RME3)을 향해 돌출되고, 제4 가지부(RM_B4)는 제2 줄기부(RM_E2)로부터 인접한 제3 전극(RME3)을 향해 돌출될 수 있다. 여기서, 제2 가지부(RM_B2)와 제4 가지부(RM_B4)는 등변 사다리꼴의 윗변에 해당하는 변이 제3 전극(RME3)에 인접하고 사다리꼴의 아랫변에 해당하는 변이 제1 줄기부(RM_E1) 및 제2 줄기부(RM_E2)와 일체화될 수 있다.
제2 전극(RME2)은 제2 방향(DR2)으로 연장된 제3 줄기부(RM_E3)와 제4 줄기부(RM_E4), 제3 줄기부(RM_E3)로부터 돌출된 제1 돌출부(RM_P1), 및 제4 줄기부(RM_E4)로부터 돌출된 제2 돌출부(RM_P2)를 포함할 수 있다. 제1 돌출부(RM_P1) 및 제2 돌출부(RM_P2)는 각 줄기부(RM_E3, RM_E4)로부터 돌출된 평면 형상이 사다리꼴 형상일 수 있으며, 예를 들어 등변 사다리꼴일 수 있다. 예를 들어, 제1 돌출부(RM_P1)는 제3 줄기부(RM_E3)로부터 인접한 제1 전극(RME1)을 향해 돌출되고, 제2 돌출부(RM_P2)는 제4 줄기부(RM_E4)로부터 인접한 제1 전극(RME1)을 향해 돌출될 수 있다. 여기서, 제1 돌출부(RM_P1)와 제2 돌출부(RM_P2)는 등변 사다리꼴의 윗변에 해당하는 변이 제1 전극(RME1)에 인접하고 사다리꼴의 아랫변에 해당하는 변이 제3 줄기부(RM_E3) 및 제4 줄기부(RM_E4)와 일체화될 수 있다.
제3 전극(RME3)은 제2 방향(DR2)으로 연장된 제5 줄기부(RM_E5)와 제6 줄기부(RM_E6), 제5 줄기부(RM_E5)로부터 돌출된 제3 돌출부(RM_P3), 및 제6 줄기부(RM_E6)로부터 돌출된 제4 돌출부(RM_P4)를 포함할 수 있다. 제3 돌출부(RM_P3) 및 제4 돌출부(RM_P4)는 각 줄기부(RM_E5, RM_E6)로부터 돌출된 평면 형상이 사다리꼴 형상일 수 있으며, 예를 들어 등변 사다리꼴일 수 있다. 예를 들어, 제3 돌출부(RM_P3)는 제5 줄기부(RM_E5)로부터 인접한 제1 전극(RME1)을 향해 돌출되고, 제4 돌출부(RM_P4)는 제6 줄기부(RM_E6)로부터 인접한 제1 전극(RME1)을 향해 돌출될 수 있다. 여기서, 제3 돌출부(RM_P3)와 제4 돌출부(RM_P4)는 등변 사다리꼴의 윗변에 해당하는 변이 제1 전극(RME1)에 인접하고 사다리꼴의 아랫변에 해당하는 변이 제5 줄기부(RM_E5) 및 제6 줄기부(RM_E6)와 일체화될 수 있다.
제1 가지부(RM_B1), 제2 가지부(RM_B2), 제3 가지부(RM_B3) 및 제4 가지부(RM_B4)의 평면 면적은 서로 동일할 수 있다. 예를 들어, 각 가지부(RM_B1, RM_B2, RM_B3, RM_B4)의 평면 형상인 등변 사다리꼴의 면적은 동일할 수 있다. 다만 이에 제한되지 않으며, 각 가지부(RM_B1, RM_B2, RM_B3, RM_B4)의 평면 면적은 서로 상이할 수도 있다. 또한, 제1 돌출부(RM_P1), 제2 돌출부(RM_P2), 제3 돌출부(RM_P3) 및 제4 돌출부(RM_P4)의 평면 면적은 서로 동일할 수 있다. 예를 들어, 각 돌출부(RM_P1, RM_P2, RM_P3, RM_P4)의 평면 형상인 등변 사다리꼴의 면적은 동일할 수 있다. 다만 이에 제한되지 않으며, 각 돌출부(RM_P1, RM_P2, RM_P3, RM_P4)의 평면 면적은 서로 상이할 수도 있다.
일 실시예에 따르면, 제1 돌출부(RM_P1)는 제1 가지부(RM_B1)와 인접하고, 제1 가지부(RM_B1)와 대향하여 배치될 수 있다. 제1 돌출부(RM_P1)의 일변과 제1 가지부(RM_B1)의 일변은 서로 인접하고 나란하게 배치될 수 있다. 제1 전극(RME1)과 제2 전극(RME2)에 정렬 신호가 인가되면, 나란한 제1 돌출부(RM_P1)의 일변과 제1 가지부(RM_B1)의 일변 사이에 제1 더미 발광 소자(EED1)가 정렬될 수 있다. 또한, 제2 돌출부(RM_P2)는 제3 가지부(RM_B3)와 인접하고, 제3 가지부(RM_B3)와 대향하여 배치될 수 있다. 제2 돌출부(RM_P2)의 일변과 제3 가지부(RM_B3)의 일변은 서로 인접하고 나란하게 배치될 수 있다. 제1 전극(RME1)과 제2 전극(RME2)에 정렬 신호가 인가되면, 나란한 제2 돌출부(RM_P2)의 일변과 제3 가지부(RM_B3)의 일변 사이에 제2 더미 발광 소자(EED2)가 정렬될 수 있다. 또한, 제3 돌출부(RM_P3)는 제2 가지부(RM_B2)와 인접하고, 제2 가지부(RM_B2)와 대향하여 배치될 수 있다. 제3 돌출부(RM_P3)의 일변과 제2 가지부(RM_B2)의 일변은 서로 인접하고 나란하게 배치될 수 있다. 제1 전극(RME1)과 제3 전극(RME3)에 정렬 신호가 인가되면, 나란한 제3 돌출부(RM_P3)의 일변과 제2 가지부(RM_B2)의 일변 사이에 제3 더미 발광 소자(EED3)가 정렬될 수 있다. 또한, 제4 돌출부(RM_P4)는 제4 가지부(RM_B4)와 인접하고, 제4 가지부(RM_B4)와 대향하여 배치될 수 있다. 제4 돌출부(RM_P4)의 일변과 제4 가지부(RM_B4)의 일변은 서로 인접하고 나란하게 배치될 수 있다. 제1 전극(RME1)과 제3 전극(RME3)에 정렬 신호가 인가되면, 나란한 제4 돌출부(RM_P4)의 일변과 제4 가지부(RM_B4)의 일변 사이에 제4 더미 발광 소자(EED4)가 정렬될 수 있다.
일 실시예에서는, 발광 소자(ED)를 포함한 잉크가 서브 영역(SA)으로 넘치더라도, 각 전극(RME)에 정렬 신호를 인가하여 서브 영역(SA)의 분리부(ROP) 이외의 영역으로 발광 소자(ED)들을 정렬시켜 불량을 방지할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
10: 표시 장치 SUB: 기판
RME1~3: 제1 내지 제3 전극 ED: 발광 소자
EED: 더미 발광 소자 PAS1~3: 제1 내지 제3 절연층
RM_E1~6: 제1 내지 제6 줄기부 RM_P1~4: 제1 내지 제4 돌출부
RM_B1~4: 제1 내지 제4 가지부

Claims (20)

  1. 기판;
    상기 기판 상에 배치되며, 발광 영역 및 상기 발광 영역으로부터 이격된 서브 영역을 구분하는 뱅크층;
    상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 서로 이격된 제1 전극 및 제2 전극;
    상기 발광 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자;
    상기 서브 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 더미 발광 소자; 및
    상기 복수의 발광 소자의 일 단부에 접촉하는 제1 연결 전극 및 상기 발광 소자의 타 단부에 접촉하는 제2 연결 전극을 포함하며,
    상기 서브 영역은 상기 제1 전극 및 상기 제2 전극이 분리된 분리부를 포함하고,
    상기 복수의 더미 발광 소자는 상기 분리부와 비중첩된 표시 장치.
  2. 제1 항에 있어서,
    상기 더미 발광 소자는 상기 제1 연결 전극 및 상기 제2 연결 전극과 이격된 표시 장치.
  3. 제1 항에 있어서,
    상기 서브 영역에서, 상기 제1 전극은 상기 분리부를 사이에 두고 서로 이격된 제1 줄기부와 제2 줄기부를 포함하며, 상기 제1 줄기부로부터 상기 제2 전극으로 돌출된 제1 가지부 및 상기 제2 줄기부로부터 상기 제2 전극으로 돌출된 제2 가지부를 포함하는 표시 장치.
  4. 제3 항에 있어서,
    상기 서브 영역에서, 상기 제2 전극은 상기 분리부를 사이에 두고 서로 이격된 제3 줄기부와 제4 줄기부를 포함하며, 상기 제3 줄기부로부터 상기 제1 전극으로 돌출된 제1 돌출부 및 상기 제4 줄기부로부터 상기 제1 전극으로 돌출된 제2 돌출부를 포함하는 표시 장치.
  5. 제4 항에 있어서,
    상기 제1 가지부와 상기 제1 돌출부는 나란하게 배치되며 서로 대향하고, 상기 제2 가지부와 상기 제2 돌출부는 서로 나란하게 배치되며 서로 대향하는 표시 장치.
  6. 제4 항에 있어서,
    상기 복수의 더미 발광 소자는 상기 제1 가지부와 상기 제1 돌출부 사이에 배치된 제1 더미 발광 소자, 및 상기 제2 가지부와 상기 제2 돌출부 사이에 배치된 제2 더미 발광 소자를 포함하는 표시 장치.
  7. 제4 항에 있어서,
    상기 제1 줄기부, 상기 제1 가지부, 상기 제3 줄기부, 및 상기 제1 돌출부는 상기 분리부를 기준으로 상기 제2 줄기부, 상기 제2 가지부, 상기 제4 줄기부, 및 상기 제2 돌출부와 대칭으로 이루어진 표시 장치.
  8. 제4 항에 있어서,
    상기 제1 가지부와 상기 제2 가지부의 폭과 길이는 서로 동일하고, 상기 제1 돌출부와 상기 제2 돌출부의 폭과 길이는 서로 동일한 표시 장치.
  9. 제3 항에 있어서,
    상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 상기 제1 전극을 사이에 두고 상기 제2 전극과 이격하여 배치된 제3 전극을 더 포함하며,
    상기 제3 전극은 상기 분리부에서 분리된 표시 장치.
  10. 제9 항에 있어서,
    상기 서브 영역에서, 상기 제1 전극은 상기 제1 줄기부로부터 상기 제3 전극으로 돌출된 제3 가지부 및 상기 제2 줄기부로부터 상기 제3 전극으로 돌출된 제4 가지부를 포함하는 표시 장치.
  11. 제10 항에 있어서,
    상기 서브 영역에서, 상기 제3 전극은 상기 분리부를 사이에 두고 서로 이격된 제5 줄기부와 제6 줄기부를 포함하며, 상기 제5 줄기부로부터 상기 제1 전극으로 돌출된 제3 돌출부 및 상기 제6 줄기부로부터 상기 제1 전극으로 돌출된 제4 돌출부를 포함하는 표시 장치.
  12. 제11 항에 있어서,
    상기 제3 가지부와 상기 제3 돌출부는 나란하게 배치되며 서로 대향하고, 상기 제4 가지부와 상기 제4 돌출부는 서로 나란하게 배치되며 서로 대향하는 표시 장치.
  13. 제11 항에 있어서,
    상기 복수의 더미 발광 소자는 상기 제3 가지부와 상기 제3 돌출부 사이에 배치된 제3 더미 발광 소자, 및 상기 제4 가지부와 상기 제4 돌출부 사이에 배치된 제4 더미 발광 소자를 포함하는 표시 장치.
  14. 제11 항에 있어서,
    상기 제3 가지부, 상기 제5 줄기부, 및 상기 제3 돌출부는 상기 분리부를 기준으로 상기 제4 가지부, 상기 제6 줄기부, 및 상기 제4 돌출부와 대칭으로 이루어진 표시 장치.
  15. 제11 항에 있어서,
    상기 제3 가지부와 상기 제4 가지부의 폭과 길이는 서로 동일하고, 상기 제3 돌출부와 상기 제4 돌출부의 폭과 길이는 서로 동일한 표시 장치.
  16. 기판;
    상기 기판 상에 배치되며, 발광 영역 및 상기 발광 영역으로부터 이격된 서브 영역을 구분하는 뱅크층;
    상기 발광 영역으로부터 상기 서브 영역으로 연장되며, 서로 이격된 제1 전극 및 제2 전극;
    상기 발광 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 발광 소자;
    상기 서브 영역에서 상기 제1 전극 및 상기 제2 전극 상에 배치된 복수의 더미 발광 소자; 및
    상기 복수의 발광 소자의 일 단부에 접촉하는 제1 연결 전극 및 타 단부에 접촉하는 제2 연결 전극을 포함하며,
    상기 복수의 더미 발광 소자는 상기 제1 연결 전극 및 상기 제2 연결 전극과 이격된 표시 장치.
  17. 제16 항에 있어서,
    상기 제1 전극 및 상기 제2 전극과, 상기 복수의 더미 발광 소자 사이에 배치된 제1 절연층을 더 포함하며,
    상기 복수의 더미 발광 소자의 일 단부는 상기 제1 전극 상에 배치되고 타 단부는 상기 제2 전극 상에 배치되는 표시 장치.
  18. 제17 항에 있어서,
    상기 복수의 더미 발광 소자 및 상기 제1 절연층 상에 배치되는 제2 절연층을 더 포함하며,
    상기 제2 절연층은 상기 복수의 더미 발광 소자의 상면 및 측면들에 직접 접촉하는 표시 장치.
  19. 제16 항에 있어서,
    상기 서브 영역에서, 상기 제1 전극은 제1 줄기부를 포함하고 상기 제2 전극은 제2 줄기부를 포함하며,
    상기 제1 줄기부의 폭은 상기 발광 영역의 상기 제1 전극의 폭보다 작고 상기 제2 줄기부의 폭은 상기 발광 영역의 상기 제2 전극의 폭보다 작은 표시 장치.
  20. 제19 항에 있어서,
    상기 복수의 더미 발광 소자는 상기 제1 전극 및 상기 제2 전극 사이에 배치되며, 상기 제1 줄기부와 상기 제2 줄기부 사이에 배치되지 않는 표시 장치.
KR1020220036005A 2022-03-23 2022-03-23 표시 장치 KR20230139843A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220036005A KR20230139843A (ko) 2022-03-23 2022-03-23 표시 장치
US17/977,076 US20230307485A1 (en) 2022-03-23 2022-10-31 Display device
CN202310117060.0A CN116805636A (zh) 2022-03-23 2023-01-30 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220036005A KR20230139843A (ko) 2022-03-23 2022-03-23 표시 장치

Publications (1)

Publication Number Publication Date
KR20230139843A true KR20230139843A (ko) 2023-10-06

Family

ID=88079956

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220036005A KR20230139843A (ko) 2022-03-23 2022-03-23 표시 장치

Country Status (3)

Country Link
US (1) US20230307485A1 (ko)
KR (1) KR20230139843A (ko)
CN (1) CN116805636A (ko)

Also Published As

Publication number Publication date
CN116805636A (zh) 2023-09-26
US20230307485A1 (en) 2023-09-28

Similar Documents

Publication Publication Date Title
KR20210065238A (ko) 표시 장치
KR20210124564A (ko) 표시 장치
KR102698236B1 (ko) 표시 장치
KR20210143969A (ko) 표시 장치
KR20210143350A (ko) 표시 장치
KR20210104392A (ko) 표시 장치
KR102708648B1 (ko) 표시 장치
KR102689823B1 (ko) 표시 장치 및 이의 제조 방법
KR20220003685A (ko) 표시 장치
KR20220115674A (ko) 표시 장치 및 이의 제조 방법
KR20220037017A (ko) 표시 장치 및 이의 제조 방법
KR20230139843A (ko) 표시 장치
US20230238371A1 (en) Display device
KR20230120152A (ko) 표시 장치
KR20220131415A (ko) 표시 장치
KR20240017198A (ko) 표시 장치 및 이의 제조 방법
KR20220121276A (ko) 표시 장치
KR20240005259A (ko) 표시 장치 및 이의 제조 방법
KR20240109639A (ko) 표시 장치
KR20230155039A (ko) 표시 장치
KR20230132030A (ko) 표시 장치 및 이의 제조 방법
KR20230112771A (ko) 표시 장치 및 그 제조 방법
KR20240029654A (ko) 표시 장치
KR20220130286A (ko) 표시 장치 및 이의 제조 방법
KR20230142010A (ko) 표시 장치