KR20230121155A - 표시 패널 및 표시 장치 - Google Patents

표시 패널 및 표시 장치 Download PDF

Info

Publication number
KR20230121155A
KR20230121155A KR1020237026106A KR20237026106A KR20230121155A KR 20230121155 A KR20230121155 A KR 20230121155A KR 1020237026106 A KR1020237026106 A KR 1020237026106A KR 20237026106 A KR20237026106 A KR 20237026106A KR 20230121155 A KR20230121155 A KR 20230121155A
Authority
KR
South Korea
Prior art keywords
electrode layer
signal line
base
display panel
pixel circuit
Prior art date
Application number
KR1020237026106A
Other languages
English (en)
Inventor
촨즈 쉬
정팡 쉐
샹첸 왕
Original Assignee
허페이 비젼녹스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 허페이 비젼녹스 테크놀로지 컴퍼니 리미티드 filed Critical 허페이 비젼녹스 테크놀로지 컴퍼니 리미티드
Publication of KR20230121155A publication Critical patent/KR20230121155A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80515Anodes characterised by their shape
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • H10K59/65OLEDs integrated with inorganic image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Sustainable Development (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 출원은 표시 패널 및 표시 장치를 개시하였고, 표시 기술분야에 속한다. 표시 패널에는 제1 표시 영역 및 제2 표시 영역이 구비되고, 제1 표시 영역의 광 투과율은 제2 표시 영역의 광 투과율보다 높으며, 표시 패널은, 베이스 및 제1 표시 영역에 설치되는 제1 픽셀 회로를 포함하되, 제1 픽셀 회로는 두 개 이상의 구동 소자를 포함하는 기판; 및 기판에 설치되고, 제1 표시 영역에 설치되는 제1 서브픽셀을 포함하되, 제1 서브픽셀은 제1 전극층, 제1 발광층 및 제2 전극층을 포함하는 발광 소자층을 포함하며, 적어도 일부의 제1 픽셀 회로는 두 개 이상의 제1 서브픽셀을 구동시키고, 제1 픽셀 회로의 두 개 이상의 구동 소자는 제1 픽셀 회로에 의해 구동되는 적어도 일부의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되며, 제1 전극층의 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버한다.

Description

표시 패널 및 표시 장치
본 출원은 2021년 10월 22일에 제출되고 발명의 명칭이 "표시 패널 및 표시 장치”인 중국 특허 출원 202111234915.5의 우선권을 주장하며, 상기 출원의 모든 내용은 인용을 통해 본문에 통합된다.
본 출원은 표시 기술분야에 속하고, 특히 표시 패널 및 표시 장치에 관한 것이다.
표시 기술의 발전에 따라, 표시 패널의 기능도 증가되고 있다. 표시, 촬영, 감광 등 기능을 구현하기 위해, 표시 패널에 카메라, 적외선 감광 소자 등 감광 어셈블리를 집적해야 한다. 화면 점유율을 향상시키기 위해, 표시 패널에 투광 표시 영역을 설치하고, 감광 어셈블리를 투광 표시 영역 뒷면에 설치할 수 있다.
감광 어셈블리의 정상적인 작동을 보장하기 위해, 투광 표시 영역의 투광성이 더 좋아야 하기에, 투광 표시 영역의 투광성을 향상시킬 수 있는 표시 패널이 시급하게 요구된다.
본 출원의 실시예는, 투광 표시 영역의 투광성을 향상시킬 수 있는 표시 패널 및 표시 장치를 제공한다.
제1 양태에 따르면, 본 출원의 실시예는 표시 패널을 제공하되, 표시 패널에는 제1 표시 영역 및 제2 표시 영역이 구비되고, 제1 표시 영역의 광 투과율은 제2 표시 영역의 광 투과율보다 높으며, 표시 패널은, 베이스 및 제1 표시 영역에 설치되는 제1 픽셀 회로를 포함하되, 제1 픽셀 회로가 두 개 이상의 구동 소자를 포함하는 기판; 및 기판에 설치되고, 제1 표시 영역에 설치되는 제1 서브픽셀을 포함하되, 제1 서브픽셀은 제1 전극층, 제1 발광층 및 제2 전극층을 포함하는 발광 소자층을 포함하며, 적어도 일부의 제1 픽셀 회로는 두 개 이상의 제1 서브픽셀을 구동시키고, 제1 픽셀 회로의 두 개 이상의 구동 소자는 제1 픽셀 회로에 의해 구동되는 적어도 일부의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되며, 제1 전극층의 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버한다.
제2 양태에 따르면, 본 출원의 실시예는, 제1 양태의 표시 패널을 포함하는 표시 장치를 제공한다.
본 출원의 실시예는 표시 패널 및 표시 장치를 제공하고, 표시 패널에는 제1 표시 영역 및 제2 표시 영역이 구비된다. 제1 표시 영역 중 제1 서브픽셀을 구동시키는 제1 픽셀 회로 중의 구동 소자는, 해당 제1 픽셀 회로에 의해 구동되는 적어도 일부의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포될 수 있으며, 제1 서브픽셀의 제1 전극층의 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버하여, 제1 픽셀 회로 중의 구동 소자가 광선을 차단하는 것을 방지하고, 제1 표시 영역의 차광 면적을 감소하며, 제1 표시 영역 즉 투광 표시 영역의 투광성을 향상시킨다.
본 출원의 실시예의 기술적 해결수단을 보다 명확하게 설명하기 위해, 이하 본 출원의 실시예에서 사용되는 첨부 도면을 간단히 설명한다. 본 기술분야의 통상의 기술자들은, 진보성 창출에 힘 쓸 필요없이 이러한 도면으로부터 다른 도면을 얻을 수 있을 것이다.
도 1은 본 출원의 일 실시예에서 제공되는 표시 패널의 평면 모식도이다.
도 2는 본 출원의 다른 실시예에서 제공되는 표시 패널의 평면 모식도이다 .
도 3은 도 1 중 A-A 방향의 예시적인 개략 단면도이다.
도 4는 본 출원의 실시예 중 제1 픽셀 회로의 예시적인 구조 모식도이다.
도 5는 도 1 중 Q1영역의 예시적인 부분 확대 모식도이다.
도 6은 도 1 중 Q1영역의 다른 예시적인 부분 확대 모식도이다.
도 7은 도 6 중 Q3영역의 예시적인 부분 확대 모식도이다.
아래 본 출원의 각 양태의 특징 및 예시적인 실시예를 상세하게 설명하는 바, 본 출원의 목적, 기술적 해결수단 및 장점을 더욱 분명하게 하기 위해, 아래 도면 및 구체적인 실시예를 결부하여, 본 출원을 더 상세하게 설명한다. 이해해야 할 것은, 여기서 설명되는 구체적인 실시예는 단지 본 출원을 설명하기 위한 것이며, 본 출원을 한정하기 위한 것은 아니다. 본 기술분야의 통상의 기술자에게 있어서, 본 출원은 이러한 구체적인 세부 사항 중의 일부 세부 상황이 없이도 수행할 수 있다. 아래의 실시예에 대한 설명은 단지 본 출원의 예시를 나타내는 것을 통해 본 출원에 대한 더 좋은 이해를 제공하기 위한 것이다.
표시 기술의 발전에 따라, 사용자가 표시 패널의 화면 점유율에 대한 요구도 점점 높아지고 있다. 예를 들어 핸드폰, 태블릿 PC 등 표시 장치에서, 표시 패널의 일측에 전면 카메라, 적외선 센서, 광 근접 센서 등과 같은 감광 어셈블리를 집적해야 한다. 표시 패널에 투광 표시 영역을 설치하고, 상기 감광 어셈블리를 투광 표시 영역 뒷면에 설치함으로써, 감광 어셈블리의 정상적인 작동을 보장하는 기초 위에서, 표시 패널의 전면 스크린 표시를 구현할 수 있다.
감광 어셈블리의 정상적인 작동을 보장하기 위해, 투광 표시 영역은 양호한 투광 성능을 구비해야 한다. 투광 표시 영역 내의 서브픽셀의 픽셀 회로는 투광 표시 영역의 투광성에 부정적인 영향을 미치므로, 투광 표시 영역의 기능에 부정적인 영향을 미치게 되고, 표시 패널의 성능을 저하시킨다.
본 출원의 실시예는, 투광 표시 영역 내의 서브픽셀의 픽셀 회로가 투광 표시 영역 내에 설치된 상황에서, 투광 표시 영역의 투광성을 향상시켜, 표시 패널의 성능을 보장할 수 있는 표시 패널 및 표시 장치를 제공한다.
도 1은 본 출원의 일 실시예에서 제공되는 표시 패널의 평면 모식도이다. 도 1에 도시된 바와 같이, 표시 패널에는 표시 영역(AA) 및 비표시 영역(NA)이 구비된다. 표시 영역(AA)은 제1 표시 영역(AA1) 및 제2 표시 영역(AA2)을 포함하고, 즉 표시 패널에는 제1 표시 영역(AA1) 및 제2 표시 영역(AA2)이 구비된다.
제2 표시 영역(AA2)은 제1 표시 영역(AA1)의 적어도 일부를 둘러싼다. 제1 표시 영역(AA1)의 광 투과율은 제2 표시 영역(AA2)의 광 투과율보다 높은 바, 제1 표시 영역(AA1)이 바로 투광 표시 영역이다. 예를 들어, 제1 표시 영역(AA1)의 광 투과율은 15% 이상일 수 있고, 심지어 40%를 초과할 수 있으며, 더 높은 광 투과율을 구비할 수도 있다. 제1 표시 영역(AA1)의 광 투과율은 제2 표시 영역(AA2)의 광 투과율보다 크므로, 표시 패널이 제1 표시 영역(AA1)의 뒷면에 감광 어셈블리를 집적할 수 있도록 하는 동시에, 제1 표시 영역(AA1)은 화면을 표시 할 수도 있어, 표시 패널의 화면 점유율을 향상시키며, 표시 패널의 전면 스크린 설계를 구현할 수 있다.
일부 예시에서, 상기 실시예 중의 제1 표시 영역은 제1 영역 및 제2 영역을 포함할 수 있다. 도 2는 본 출원의 다른 실시예에서 제공되는 표시 패널의 평면 모식도이다. 도 2에 도시된 바와 같이, 제2 표시 영역(AA2)은 제1 영역(AA21) 및 제2 영역(AA22)을 포함할 수 있다. 제1 영역(AA21)은 제2 영역(AA22)과 제1 표시 영역(AA1) 사이에 위치한다. 제2 영역(AA22)은 제1 영역(AA21)의 적어도 일부를 둘러쌀 수 있다. 제1 영역(AA21)의 광 투과율은 제2 영역(AA22)의 광 투과율보다 높다. 도 2에 도시된 Q2영역의 구조는 도 1에 도시된 Q1영역의 구조와 일치하므로, 여기서는 더 이상 설명하지 않는다.
도 3은 도 1 중 A-A 방향의 예시적인 개략 단면도이다. 도 3에 도시된 바와 같이, 표시 패널은 기판(11) 및 발광 소자층(12)을 포함할 수 있다.
기판(11)은 베이스(111) 및 제1 표시 영역에 설치된 제1 픽셀 회로를 포함한다. 표시하기 편리하도록, 제1 픽셀 회로가 위치하는 층은 도 3에서 112로 표시된다. 제1 픽셀 회로는 제1 표시 영역의 서브픽셀을 구동시킬 수 있다. 제1 픽셀 회로는 두 개 이상의 구동 소자를 포함한다. 일부 예시에서, 구동 소자는 트랜지스터, 축전기 등 부속품을 포함할 수 있는 바, 여기서는 한정되지 않는다.
발광 소자층(12)은 기판(11)에 설치된다. 발광 소자층(12)은 제1 표시 영역에 설치된 제1 서브픽셀을 포함한다. 제1 서브픽셀은, 적색 서브픽셀(R), 녹색 서브픽셀(G) 및 청색 서브픽셀(B)을 포함할 수 있는 바, 여기서는 한정되지 않는다. 제1 서브픽셀은 제1 전극층(121), 제1 발광층(122) 및 제2 전극층(123)을 포함한다. 일부 예시에서, 제1 전극층은 픽셀 양극을 포함할 수 있고, 제2 전극층은 픽셀 음극을 포함할 수 있다.
상기 제1 픽셀 회로는 제1 서브픽셀을 구동시킬 수 있다. 본 출원의 실시예에서, 적어도 일부의 제1 픽셀 회로는 두 개 이상의 제1 서브픽셀을 구동시킬 수 있고, 두 개 이상의 제1 서브픽셀을 구동시킬 수 있는 픽셀 회로의 수량은 여기서 한정되지 않는다. 예를 들어, 제1 표시 영역 내의 모든 제1 픽셀 회로가 모두 두 개 이상의 제1 서브픽셀을 구동시킬 수 있다. 또 예를 들어, 제1 표시 영역 내의 일부 제1 픽셀 회로는 두 개 이상의 제1 서브픽셀을 구동시키고, 다른 일부 제1 픽셀 회로는 하나의 제1 서브픽셀을 구동시킨다.
제1 픽셀 회로의 두 개 이상의 구동 소자는, 제1 픽셀 회로에 의해 구동되는 적어도 일부의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되고, 제1 전극층의 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버한다. 구동 소자는 제1 서브픽셀에 의해 커버되는 영역에 분포되고, 제1 전극층의 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버하여, 제1 픽셀 회로의 구동 소자가 광선을 차단하는 것을 방지함으로써, 제1 표시 영역의 투광성을 향상시킬 수 있다.
여기서는 제1 픽셀 회로의 회로 구조를 한정하지 않는다. 일부 예시에서, 제1 픽셀 회로는 2T1C 회로, 7T1C 회로, 7T2C 회로, 9T1C 회로 등 회로 중 임의의 한 가지를 포함할 수 있다. 여기서, “2T1C 회로”는 픽셀 회로 중 2 개의 박막 트랜지스터(T) 및 1 개의 축전기(C)를 포함하는 픽셀 회로이고, 다른 "7T1C 회로”, “7T2C 회로”, “9T1C 회로” 등은 순차적으로 유추할 수 있다.
이해하기 편리하도록, 아래 제1 픽셀 회로는 7T1C 회로를 예로 들어 설명한다. 도 4는 본 출원의 실시예 중 제1 픽셀 회로의 예시적인 구조 모식도이다. 도 4에 도시된 바와 같이, 제1 픽셀 회로 중의 구동 소자는 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 제1 축전기(C1)를 포함한다. 각 트랜지스터와 축전기 사이의 연결 관계는 도 4를 참조할 수 있고, 여기서는 더 이상 설명하지 않는다.
제2 트랜지스터(T2)의 제1단은 데이터 신호선(Data)과 연결된다. 제2 트랜지스터(T2)의 제어단, 제3 트랜지스터(T3)의 제어단은 제1 스캔 신호선(S1)과 연결된다. 제4 트랜지스터(T4)의 제어단은 제2 스캔 신호선(S2)과 연결된다. 제5 트랜지스터(T5)의 제1단 및 제1 축전기(C1)의 일단은 전원 공급 신호선(VDD)과 연결된다. 제5 트랜지스터(T5)의 제어단, 제6 트랜지스터(T6)의 제어단은 발광 제어 신호선(EM)과 연결된다. 제7 트랜지스터(T7)의 제어단은 제3 스캔 신호선(S3)과 연결된다. 제7 트랜지스터(T7)의 제1단, 제4 트랜지스터(T4)의 제2단은 초기화 신호선(Vref)과 연결된다.
일부 예시에서, 제1 픽셀 회로 중의 구동 소자를 제1 픽셀 회로에 의해 구동되는 모든 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되도록 할 수 있다. 도 5는 도 1 중 Q1영역의 예시적인 부분 확대 모식도이다. Q1영역 중 제1 픽셀 회로의 구조는 도 2에 도시된 바와 같다. 설명해야 할 것은, 도 5에 도시되는 것은 본 출원의 실시예에서 중점적으로 설명되는 부분이고, 연결선 등 구조는 생략하였으며, Q1영역에는 다른 구조가 더 구비될 수 있는 바, 여기서는 한정되지 않는다. 여기서는 각각의 제1 픽셀 회로가 6 개의 제1 서브픽셀을 구동시킬 수 있고, 제1 픽셀 회로 중 7 개의 트랜지스터 및 하나의 축전기가 상기 제1 픽셀 회로에 의해 구동되는 6 개의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되는 것을 예로 들어 설명한다. Q1영역은 복수의 제1 서브픽셀을 포함하고, 제1 서브픽셀은 청색 서브픽셀, 적색 서브픽셀 및 녹색 서브픽셀을 포함할 수 있다. 도 5에는 청색 서브픽셀(B), 적색 서브픽셀(R) 및 녹색 서브픽셀(G)이 도시된다. 제1 전극층(E4), 제1 전극층(E5), 제1 전극층(E6)은 녹색 서브픽셀(G)과 대응된다. 제1 전극층(E2) 및 제1 전극층(E3)은 청색 서브픽셀(B)과 대응된다. 제1 전극층(E1)은 적색 서브픽셀(R)과 대응된다.
도 5에 도시된 바와 같이, 제1 픽셀 회로의 구동 소자는 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 제1 축전기(C1)를 포함한다.
제1 트랜지스터(T1)는 제1 전극층(E1)과 베이스 사이에 위치할 수 있고, 제1 전극층(E1)에 의해 커버되는 바, 즉 제1 전극층(E1)의 베이스 상의 정투영은 제1 트랜지스터(T1)의 베이스 상의 정투영을 커버한다. 제2 트랜지스터(T2)는 제1 전극층(E2)과 베이스 사이에 위치할 수 있고, 제1 전극층(E2)에 의해 커버되는 바, 즉 제1 전극층(E2)의 베이스 상의 정투영은 제2 트랜지스터(T2)의 베이스 상의 정투영을 커버한다. 제3 트랜지스터(T3)는 제1 전극층(E3)과 베이스 사이에 위치할 수 있고, 제1 전극층(E3)에 의해 커버되는 바, 즉 제1 전극층(E3)의 베이스 상의 정투영은 제3 트랜지스터(T3)의 베이스 상의 정투영을 커버한다. 제4 트랜지스터(T4) 및 제7 트랜지스터(T7)는 제1 전극층(E4)과 베이스 사이에 위치할 수 있고, 제1 전극층(E4)에 의해 커버되는 바, 즉 제1 전극층(E4)의 베이스 상의 정투영은 제4 트랜지스터(T4) 및 제7 트랜지스터(T7)의 베이스 상의 정투영을 커버한다. 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 제1 전극층(E5)과 베이스 사이에 위치할 수 있고, 제1 전극층(E5)에 의해 커버되는 바, 즉 제1 전극층(E5)의 베이스 상의 정투영은 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)의 베이스 상의 정투영을 커버한다. 제1 축전기(C1)는 제1 전극층(E6)과 베이스 사이의 위치할 수 있고, 제1 전극층(E6)에 의해 커버되는 바, 즉 제1 전극층(E6)의 베이스 상의 정투영은 제1 축전기(C1)의 베이스 상의 정투영을 커버한다.
다른 일부 예시에서, 제1 픽셀 회로 중의 구동 소자를 제1 픽셀 회로에 의해 구동되는 일부의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되도록 할 수 있다. 도 6은 도 1 중 Q1영역의 다른 예시적인 부분 확대 모식도이다. Q1영역 중 제1 픽셀 회로의 구조는 도 3에 도시된 바와 같다. 설명해야 할 것은, 도 6에 도시되는 것은 본 출원의 실시예에서 중점적으로 설명되는 부분이고, 연결선 등 구조는 생략하였으며, Q1영역에는 다른 구조가 더 구비될 수 있는 바, 여기서는 한정되지 않는다. 여기서는 각각의 제1 픽셀 회로가 6 개의 제1 서브픽셀을 구동시킬 수 있고, 제1 픽셀 회로 중 7 개의 트랜지스터 및 하나의 축전기는, 상기 제1 픽셀 회로에 의해 구동되는 4 개의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되는 것을 예로 들어 설명한다. Q1영역은 복수의 제1 서브픽셀을 포함하고, 제1 서브픽셀은 청색 서브픽셀, 적색 서브픽셀 및 녹색 서브픽셀을 포함할 수 있다. 도 6에는 청색 서브픽셀(B), 적색 서브픽셀(R) 및 녹색 서브픽셀(G)이 도시된다. 제3 전극층(E3) 및 제5 전극층(E5)은 녹색 서브픽셀(G)과 대응된다. 제2 전극층(E2) 및 제4 전극층(E4)은 청색 서브픽셀(B)과 대응된다. 제1 전극층(E1) 및 제6 전극층(E6)은 적색 서브픽셀(R)과 대응된다.
제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3) 및 제1 축전기(C1)는 제1 전극층(E1)과 베이스 사이에 위치할 수 있고, 제1 전극층(E1)에 의해 커버되는 바, 즉 제1 전극층(E1)의 베이스 상의 정투영은 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3) 및 제1 축전기(C1)의 베이스 상의 정투영을 커버한다. 제4 트랜지스터(T4) 및 제7 트랜지스터(T7)는 제1 전극층(E3)과 베이스 사이에 위치할 수 있고, 제1 전극층(E3)에 의해 커버되는 바, 즉 제1 전극층(E3)의 베이스 상의 정투영은 제4 트랜지스터(T4) 및 제7 트랜지스터(T7)의 베이스 상의 정투영을 커버한다. 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 제1 전극층(E4)과 베이스 사이에 위치할 수 있고, 제1 전극층(E4)에 의해 커버되는 바, 즉 제1 전극층(E4)의 베이스 상의 정투영은 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)의 베이스 상의 정투영을 커버한다. 제1 전극층(E2)과 베이스 사이, 제1 전극층(E5)과 베이스 사이 및 제1 전극층(E6)과 베이스 사이에는 구동 소자가 설치되지 않는다.
본 출원의 실시예에서, 표시 패널에는 제1 표시 영역 및 제2 표시 영역이 구비된다. 제1 표시 영역 중 제1 서브픽셀을 구동시키는 제1 픽셀 회로 중의 구동 소자는, 상기 제1 픽셀 회로에 의해 구동되는 적어도 일부의 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포될 수 있고, 제1 서브픽셀의 제1 전극층이 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버하여, 제1 픽셀 회로 중의 구동 소자가 광선을 차단하는 것을 방지하고, 제1 표시 영역의 차광 면적을 감소하며, 제1 표시 영역의 투광성을 향상시킨다. 제1 표시 영역의 투광성이 향상되면, 전면 스크린의 표시 패널의 성능을 보장할 수 있다. 또한, 제1 서브픽셀의 제1 전극층이 베이스 상의 정투영은 구동 소자의 베이스 상의 정투영을 커버하므로, 제1 픽셀 회로의 구동 소자에 의한 회절을 경감하거나 심지어 방지하여, 표시 패널의 표시 성능을 향상시킬 수도 있다.
일부 실시예에서, 상기 제1 픽셀 회로 중의 구동 소자는 M 개의 소자 그룹으로 구획될 수 있고, M은 1보다 큰 정수이다. 소자 그룹은 적어도 하나의 구동 소자를 포함한다. 상이한 소자 그룹 중의 구동 소자의 수량은 동일할 수도 있고, 상이할 수도 있으며, 여기서는 한정되지 않는다. M 개의 소자 그룹은 제1 픽셀 회로에 의해 구동되는 두 개 이상의 제1 서브픽셀 중 M 개의 제1 전극층과 일대일로 대응되어 설치된다. 구체적으로, 하나의 소자 그룹의 베이스 상의 정투영은 상기 소자 그룹에 대응되는 하나의 제1 전극층의 베이스 상의 정투영에 의해 커버된다.
예를 들어, 도 5에 도시되는 제1 픽셀 회로에서, 제1 트랜지스터(T1)는 스스로 하나의 소자 그룹을 이루고, 제2 트랜지스터(T2)는 스스로 하나의 소자 그룹을 이루며, 제3 트랜지스터(T3)는 스스로 하나의 소자 그룹을 이루고, 제4 트랜지스터(T4)와 제7 트랜지스터(T7)는 공동으로 하나의 소자 그룹을 구성하며, 제5 트랜지스터(T5)와 제6 트랜지스터(T6)는 공동으로 하나의 소자 그룹을 구성하고, 제1 축전기(C1)는 스스로 하나의 소자 그룹을 이룬다.
또 예를 들어, 도 6에 도시되는 제1 픽셀 회로에서, 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3) 및 제1 축전기(C1)는 공동으로 하나의 소자 그룹을 구성하고, 제4 트랜지스터(T4)와 제7 트랜지스터(T7)는 공동으로 하나의 소자 그룹을 구성하며, 제5 트랜지스터(T5)와 제6 트랜지스터(T6)는 공동으로 하나의 소자 그룹을 구성한다.
상기 실시예에서, 제1 픽셀 회로 중의 구동 소자는 구동 트랜지스터를 포함한다. 예를 들어, 도 4 중의 제1 트랜지스터(T1)가 바로 구동 트랜지스터이다. 구동 트랜지스터의 크기가 비교적 크므로, 제1 표시 영역의 투광성을 향상시키고, 제1 픽셀 회로에 의한 회절을 경감하기 위해, 제1 픽셀 회로 중 모든 구동 소자의 베이스 상의 정투영이 모두 상기 제1 픽셀 회로에 의해 구동되는 제1 서브픽셀의 제1 전극층의 베이스 상의 정투영에 의해 커버되어야 하므로, 상기 구동 트랜지스터를 하나의 제1 전극층과 베이스 사이에 독립적으로 설치하고, 제1 픽셀 회로 중 구동 트랜지스터를 제외한 다른 구동 소자를 다른 제1 전극층과 베이스 사이에 설치할 수 있으며; 또는, 구동 트랜지스터 및 축전기 등 작은 사이즈의 부품을 하나의 제1 전극층과 베이스 사이에 독립적으로 설치하고, 제1 픽셀 회로 중 구동 트랜지스터 및 축전기 등 작은 사이즈의 부품을 제외한 다른 구동 소자를 다른 제1 전극층과 베이스 사이에 설치할 수 있다.
예를 들어, 구동 트랜지스터는 제1 타깃 전극층과 베이스 사이에 위치하고, 제1 타깃 전극층의 베이스 상의 정투영은 구동 트랜지스터의 베이스 상의 정투영을 커버하며, 여기서 제1 타깃 전극층은 제1 픽셀 회로에 의해 구동되는 두 개 이상의 제1 서브픽셀 중 임의의 하나의 제1 전극층이고, 제1 픽셀 회로 중 구동 트랜지스터를 제외한 다른 구동 소자는, 제1 픽셀 회로에 의해 구동되는 두 개 이상의 제1 서브픽셀 중 제1 타깃 전극층을 제외한 다른 제1 전극층과 베이스 사이에 위치한다. 또는, 구동 소자는 구동 트랜지스터 및 축전기를 포함하고, 구동 트랜지스터 및 하나 이상의 축전기는 제2 타깃 전극층과 베이스 사이에 위치하며, 제2 타깃 전극층의 베이스 상의 정투영은 구동 트랜지스터 및 하나 이상의 축전기의 베이스 상의 정투영을 커버하고, 여기서 제2 타깃 전극층은 제1 픽셀 회로에 의해 구동되는 두 개 이상의 제1 서브픽셀 중 임의의 하나의 제1 전극층이며, 제1 픽셀 회로 중 구동 트랜지스터 및 상기 하나 이상의 축전기를 제외한 다른 구동 소자는, 제1 픽셀 회로에 의해 구동되는 두 개 이상의 제1 서브픽셀 중 제2 타깃 전극층을 제외한 다른 제1 전극층과 베이스 사이에 위치한다. 구동 트랜지스터와 제2 타깃 전극층과 베이스 사이에 위치하는 축전기의 수량은 제1 픽셀 회로 구조, 부품 크기 및 제1 전극층 크기 등에 따라 설정할 수 있는 바, 여기서는 한정되지 않는다.
설계 및 제작하기 편리하도록, 제1 픽셀 회로 중 동일한 신호선과 연결되는 구동 소자를 동일한 소자 그룹으로 구획할 수 있다. 즉 하나의 소자 그룹은 제1 픽셀 회로 중 동일한 신호선과 연결되는 구동 소자를 포함할 수 있다.
신호선은 제1 픽셀 회로를 구동시키는 신호를 제공한다. 일부 예시에서, 신호선은 데이터 신호선, 전원 공급 신호선, 발광 제어 신호선, 스캔 신호선, 초기화 신호선 중 하나 이상을 포함할 수 있다.
데이터 신호선은 데이터 신호를 제공할 수 있다. 전원 공급 신호선은 전원 공급 신호를 제공할 수 있다. 발광 제어 신호선은 발광 제어 신호를 제공할 수 있다. 스캔 신호선은 스캔 신호를 제공할 수 있다. 초기화 신호선은 초기화 신호를 제공할 수 있다. 예를 들어, 도 4에 도시된 바와 같이, 제1 스캔 신호선(S1)과 연결되는 제2 트랜지스터(T2) 및 제3 트랜지스터(T3)는 하나의 소자 그룹으로 구획될 수 있고; 발광 제어 신호선(EM)과 연결되는 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 하나의 소자 그룹으로 구획될 수 있으며; 초기화 신호선(Vref)과 연결되는 제4 트랜지스터(T4) 및 제7 트랜지스터(T7)는 하나의 소자 그룹으로 구획될 수 있다.
동일한 신호선과 연결되는 구동 소자를 하나의 소자 그룹으로 구획하고, 동일한 제1 서브픽셀에 의해 커버되는 영역에 설치하면, 설계 및 제작이 편리하게 되고, 설계 및 제작 난이도를 간소화할 수 있다.
상기 실시예에서, 표시 패널은 연결선을 더 포함한다. 연결선은 제1 표시 영역에 위치한다. 연결선은 제1 픽셀 회로 중 상이한 구동 소자를 연결할 수 있는 바, 즉 제1 픽셀 회로 중 구동 소자가 전기적으로 연결되는 배선은 연결선에 속한다. 여기서 "상이한 구동 소자”는 상이한 유형의 구동 소자를 가리키는 것이 아니라, 동일한 구동 소자가 아닌 구동 소자를 의미한다. 예를 들어, 제1 픽셀 회로에 있어서, 도 4에 도시된 바와 같이, 동일한 제1 픽셀 회로 중의 제2 트랜지스터(T2)와 제3 트랜지스터(T3)는 상이한 구동 소자이고, 동일한 제1 픽셀 회로 중의 제3 트랜지스터(T3)와 제1 축전기(C1)는 상이한 구동 소자이며, 상이한 제1 픽셀 회로 중 두 개의 제2 트랜지스터(T2)도 상이한 구동 소자이다. 연결선은 구동 소자와 신호선을 연결할 수도 있고, 즉 구동 소자와 신호선을 전기적으로 연결하는 배선은 연결선에 속한다. 연결선은 또한 구동 소자와 제1 전극층을 연결하여, 제1 픽셀 회로에서 발생하는 구동 신호를 제1 전극층에 전송하여, 제1 서브픽셀을 구동할 수 있는 바, 즉 구동 소자와 제1 전극층을 전기적으로 연결하는 배선은 연결선에 속한다.
상기 연결선은 금속 배선일 수 있고, 투명 배선일 수도 있으며, 일부는 금속 배선이고, 일부는 투명 배선일 수도 있으며, 여기서는 한정되지 않는다. 투명 배선은 산화 인듐 주석 배선 즉 ITO 배선을 포함할 수 있으나 이에 한정되지는 않는다. 제1 표시 영역의 투광성을 더 향상시키기 위해, 투명 소재의 연결선을 사용할 수 있다.
연결선은 해당 연결선과 연결되는 구조와 동일한 층에 설치될 수 있고, 상이한 층에 설치되어, 비아홀을 통해 전기적 연결을 구현할 수도 있으며, 여기서는 한정되지 않는다.
일부 예시에서, 연결선은 3층으로 설치될 수 있다. 구동 소자는 트랜지스터를 포함하고, 트랜지스터의 게이트와 연결되는 연결선은 트랜지스터의 게이트와 동일한 층에 설치될 수 있다. 신호선과 연결되는 연결선은 해당 신호선과 동일한 층에 설치될 수 있다. 예를 들어, 일부 연결선은 데이터 신호선, 전원 공급 신호선과 동일한 층에 설치될 수 있다. 제1 전극층과 연결되는 연결선은 제1 전극층과 동일한 층에 설치될 수 있다. 연결선은 해당 연결선과 연결되는 구조와 동일한 층에 설치되어, 설계 및 제작을 더 간소화하고, 설계 및 제작 난이도를 더 낮출 수 있다.
일부 실시예에서, 상기 적어도 일부의 연결선은 제1 연결선 세그먼트 및 제2 연결선 세그먼트를 포함할 수 있다. 제1 연결선 세그먼트와 제2 연결선 세그먼트는 전기적으로 연결된다. 제1 연결선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 내에 위치하고, 제2 연결선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 밖에 위치한다. 즉 제1 연결선 세그먼트는 제1 서브픽셀에 의해 커버되는 영역 내일 수 있고, 제2 연결선 세그먼트는 제1 서브픽셀에 의해 커버되는 영역 밖일 수 있다.
제1 연결선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 내에 위치하기에, 기본적으로 제1 표시 영역의 성능의 회절에 영향을 주지 않는 바, 여기서는 제1 연결선 세그먼트의 구체적인 배선 방식, 형태 등을 한정하지 않는다. 제2 연결선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 밖에 위치하기에, 제2 연결선 세그먼트에서 발생하는 회절을 경감하기 위해, 제2 연결선 세그먼트를 S형 배선으로 설치할 수 있다. 나아가, 제2 연결선 세그먼트를 투명 배선으로 설치하여, 제1 표시 영역의 투광성을 향상시키고 제2 연결선 세그먼트에서 발생하는 회절을 경감할 수도 있다.
상기 실시예에서, 상기 적어도 일부의 신호선은 제1 신호선 세그먼트 및 제2 신호선 세그먼트를 포함할 수 있다. 제1 신호선 세그먼트와 제2 신호선 세그먼트는 전기적으로 연결된다. 제1 신호선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 내에 위치하고, 제2 신호선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 밖에 위치한다. 즉 제1 신호선 세그먼트는 제1 서브픽셀에 의해 커버되는 영역 내일 수 있고, 제2 신호선 세그먼트는 제1 서브픽셀에 의해 커버되는 영역 밖일 수 있다.
제1 신호선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 내에 위치하기에, 기본적으로 제1 표시 영역의 성능의 회절에 영향을 주지 않는 바, 여기서는 제1 신호선 세그먼트의 구체적인 배선 방식, 형태 등을 한정하지 않는다. 제2 신호선 세그먼트의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 밖에 위치하기에, 제2 신호선 세그먼트에서 발생하는 회절을 경감하기 위해, 제2 신호선 세그먼트를 S형 배선으로 설치할 수 있다. 나아가, 제2 신호선 세그먼트를 투명 배선으로 설치하여, 제1 표시 영역의 투광성을 향상시키고 제2 신호선 세그먼트에서 발생하는 회절을 경감할 수도 있다.
제1 표시 영역의 투광성을 최대한 향상시키고 제1 표시 영역에 나타나는 회절을 경감하며 심지어는 제거하기 위해, 연결선 및 신호선이 제1 서브픽셀에 의해 커버되는 영역 내에 최대한 위치하도록 할 수 있다.
일부 예시에서, 신호선은 연결선으로 간주될 수도 있다. 예를 들어, 신호선은 상이한 제1 픽셀 회로 중의 구동 소자와 연결되는 바, 즉 상기 신호선은 상이한 제1 픽셀 회로 중 상이한 구동 소자 사이의 연결선으로 간주될 수 있다.
다른 예시에서, 신호선 사이의 연결선은 상이한 제1 픽셀 회로 중의 구동 소자 사이의 연결선으로 간주될 수 있다. 예를 들어, 도 7은 도 6 중 Q3영역의 예시적인 부분 확대 모식도이다. 도 7에는 두 개의 픽셀 회로 중의 제1 트랜지스터(T1) 내지 제7 트랜지스터(T7), 및 제1 축전기(C1)가 도시되었는 바, 여기서, T1&C1은 제1 트랜지스터(T1) 및 제1 축전기(C1)를 표시한다. 도 7에는 신호선이 더 도시되고, 신호선은 데이터 신호선(Data), 전원 공급 신호선(VDD), 발광 제어 신호선(EM), 스캔 신호선(S1 내지 S3), 초기화 신호선(Vref)을 포함하며, 여기서, S2&S3은 스캔 신호선(S2) 및 스캔 신호선(S3)을 표시한다. 도 7에는 연결선(14)이 더 도시된다. 연결선(14)은 상이한 제1 픽셀 회로 중의 구동 소자를 연결할 수 있고, 동일한 픽셀 회로 중의 상이한 구동 소자를 연결할 수도 있다. 연결선(14)은 제1 연결선 세그먼트(141) 및 제2 연결선 세그먼트(142)를 포함할 수 있고, 제1 연결선 세그먼트(141)의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 내에 위치하며, 제2 연결선 세그먼트(142)의 베이스 상의 정투영은 제1 전극층의 베이스 상의 정투영 밖에 위치한다. 제1 연결선 세그먼트(141)는 직선 배선, S형 배선 또는 다른 형상의 배선일 수 있는 바, 여기서는 한정되지 않는다. 제2 연결선 세그먼트(142)는 S형 배선으로, 제1 표시 영역에서 나타나는 회절을 경감하고 심지어 제거할 수 있다.
본 출원은 표시 장치를 더 제공한다. 상기 표시 장치는 상기 실시예 중의 표시 패널을 포함한다. 표시 패널에 관한 구체적인 내용은 상기 실시예 중의 관련 설명을 참조할 수 있고, 상기 실시예 중 표시 패널의 효과를 구현할 수 있으므로, 여기서는 더 이상 설명하지 않는다. 표시 장치는 구체적으로 핸드폰, 컴퓨터, 태블릿 PC, 텔레비전, 전자 종이 등 표시 기능을 구비한 장치일 수 있는 바, 여기서는 한정되지 않는다.
설명해야 할 것은, 본 명세서 중의 각 실시예는 모두 점진적인 방식으로 설명되고, 각 실시예 간의 동일하거나 유사한 부분은 서로 참조하면 되며, 각각의 실시예에서 중점적으로 설명되는 것은 모두 다른 실시예와 다른 점이다. 표시 장치의 실시예에 있어서, 관련된 부분은 표시 패널의 실시예의 설명 부분을 참조할 수 있다. 본 출원은 위에서 설명되고 도면에 도시되는 특정 구조에 의해 한정되지 않는다. 본 기술분야의 통상의 기술자는 본 출원의 사상을 이해한 후, 다양한 변경, 보정 및 추가를 수행할 수 있다. 또한, 명확 및 간략을 위해, 여기서는 이미 알려진 기술에 대한 상세한 설명을 생략한다.
본 기술분야의 통상의 기술자라면 이해할 수 있는 것은, 상기 실시예는 모두 예시적인 것이지 제한적인 것은 아니다. 상이한 실시예에 나타난 상이한 기술적 구성들은 서로 조합되어, 유익한 효과를 얻을 수 있다. 본 기술분야의 통상의 기술자는 도면, 명세서 및 청구범위를 연구한 기초 위에서, 제시된 실시예 및 다른 변화된 실시예를 이해하고 구현할 수 있을 것이다. 청구범위에서, 용어 “포함”은 다른 장치 또는 단계를 배제하지 않고; 수사 "하나”는 복수를 배제하지 않으며; 용어 "제1", “제2"는 명칭을 표시하기 위한 것이고 그 어떠한 특정된 순서를 표시하는 것이 아니다. 청구항 중의 그 어떠한 도면 부호도 보호범위에 대한 제한으로 이해되어서는 안 된다. 청구항에 나타난 여러 부분의 기능은 하나의 독립적인 하드웨어 또는 소프트웨어 모듈에 의해 구현될 수 있다. 일부 기술적 구성들이 상이한 종속항에 나타난다는 것은, 이러한 기술적 구성들을 조합하여 유익한 효과를 얻을 수 없음을 의미하는 것은 아니다.

Claims (17)

  1. 표시 패널에 있어서,
    상기 표시 패널에는 제1 표시 영역 및 제2 표시 영역이 구비되고, 상기 제1 표시 영역의 광 투과율은 상기 제2 표시 영역의 광 투과율보다 높으며, 상기 표시 패널은,
    베이스 및 상기 제1 표시 영역에 설치되는 제1 픽셀 회로를 포함하되, 상기 제1 픽셀 회로가 두 개 이상의 구동 소자를 포함하는 기판; 및
    상기 기판에 설치되고, 상기 제1 표시 영역에 설치되는 제1 서브픽셀을 포함하되, 상기 제1 서브픽셀은 제1 전극층, 제1 발광층 및 제2 전극층을 포함하는 발광 소자층
    을 포함하며,
    적어도 일부의 상기 제1 픽셀 회로는 두 개 이상의 상기 제1 서브픽셀을 구동하고, 상기 제1 픽셀 회로의 상기 두 개 이상의 구동 소자는 상기 제1 픽셀 회로에 의해 구동되는 적어도 일부의 상기 제1 서브픽셀에 의해 커버되는 영역에 분산되어 분포되며, 상기 제1 전극층의 상기 베이스 상의 정투영은 상기 구동 소자의 상기 베이스 상의 정투영을 커버하는
    표시 패널.
  2. 제1항에 있어서,
    상기 제1 픽셀 회로 중의 구동 소자는 M 개의 소자 그룹으로 구획되고, 상기 소자 그룹은 적어도 하나의 구동 소자를 포함하며, M은 1보다 큰 정수이고,
    M 개의 상기 소자 그룹은 상기 제1 픽셀 회로에 의해 구동되는 두 개 이상의 상기 제1 서브픽셀 중 M 개의 상기 제1 전극층과 일대일로 대응되어 설치되는
    표시 패널.
  3. 제1항에 있어서,
    상기 구동 소자는 구동 트랜지스터를 포함하고, 상기 구동 트랜지스터는 제1 타깃 전극층과 상기 베이스 사이에 위치하며, 상기 제1 타깃 전극층의 상기 베이스 상의 정투영은 상기 구동 트랜지스터의 상기 베이스 상의 정투영을 커버하고, 상기 제1 타깃 전극층은 상기 제1 픽셀 회로에 의해 구동되는 두 개 이상의 상기 제1 서브픽셀 중 임의의 하나의 상기 제1 전극층이며; 상기 제1 픽셀 회로 중 상기 구동 트랜지스터를 제외한 다른 상기 구동 소자는, 상기 제1 픽셀 회로에 의해 구동되는 두 개 이상의 상기 제1 서브픽셀 중 상기 제1 타깃 전극층을 제외한 다른 상기 제1 전극층과 상기 베이스 사이에 위치하는
    표시 패널.
  4. 제1항에 있어서,
    상기 구동 소자는 구동 트랜지스터 및 축전기를 포함하고, 상기 구동 트랜지스터 및 하나 이상의 상기 축전기는 제2 타깃 전극층과 상기 베이스 사이에 위치하며, 상기 제2 타깃 전극층의 상기 베이스 상의 정투영은 상기 구동 트랜지스터 및 하나 이상의 상기 축전기의 상기 베이스 상의 정투영을 커버하고, 상기 제2 타깃 전극층은 상기 제1 픽셀 회로에 의해 구동되는 두 개 이상의 상기 제1 서브픽셀 중 임의의 하나의 상기 제1 전극층이며; 상기 제1 픽셀 회로 중 상기 구동 트랜지스터 및 하나 이상의 상기 축전기를 제외한 다른 상기 구동 소자는, 상기 제1 픽셀 회로에 의해 구동되는 두 개 이상의 상기 제1 서브픽셀 중 상기 제2 타깃 전극층을 제외한 다른 상기 제1 전극층과 상기 베이스 사이에 위치하는
    표시 패널.
  5. 제2항에 있어서,
    하나의 상기 소자 그룹은 상기 제1 픽셀 회로 중 동일한 신호선과 연결되는 상기 구동 소자를 포함하고, 상기 신호선은 상기 제1 픽셀 회로를 구동시키는 신호를 제공하는
    표시 패널.
  6. 제1항에 있어서,
    상기 표시 패널은,
    상기 제1 표시 영역에 위치하고, 상기 제1 픽셀 회로 중의 상이한 상기 구동 소자를 연결하고,상기 제1 픽셀 회로를 구동시키는 신호를 제공하는 신호선과 상기 구동 소자를 연결하며, 상기 구동 소자와 상기 제1 전극층을 연결하는 연결선을 더 포함하는
    표시 패널.
  7. 제6항에 있어서,
    상기 구동 소자는 트랜지스터를 포함하고, 상기 트랜지스터의 게이트와 연결되는 상기 연결선은 상기 트랜지스터의 게이트와 동일한 층에 설치되는
    표시 패널.
  8. 제6항에 있어서,
    상기 신호선과 연결되는 상기 연결선은 상기 신호선과 동일한 층에 설치되는
    표시 패널.
  9. 제6항에 있어서,
    상기 제1 전극층과 연결되는 상기 연결선은 상기 제1 전극층과 동일한 층에 설치되는
    표시 패널.
  10. 제6항에 있어서,
    상기 연결선은 제1 연결선 세그먼트 및 제2 연결선 세그먼트를 포함하고, 상기 제1 연결선 세그먼트와 상기 제2 연결선 세그먼트는 전기적으로 연결되며, 상기 제1 연결선 세그먼트의 상기 베이스 상의 정투영은 상기 제1 전극층의 상기 베이스 상의 정투영 내에 위치하고, 상기 제2 연결선 세그먼트의 상기 베이스 상의 정투영은 상기 제1 전극층의 상기 베이스 상의 정투영 밖에 위치하며,
    상기 제2 연결선 세그먼트는 S형 배선인
    표시 패널.
  11. 제10항에 있어서,
    상기 제2 연결선 세그먼트는 투명 배선인
    표시 패널.
  12. 제6항에 있어서,
    상기 신호선은 제1 신호선 세그먼트 및 제2 신호선 세그먼트를 포함하고, 상기 제1 신호선 세그먼트와 상기 제2 신호선 세그먼트는 전기적으로 연결되며, 상기 제1 신호선 세그먼트의 상기 베이스 상의 정투영은 상기 제1 전극층의 상기 베이스 상의 정투영 내에 위치하고, 상기 제2 신호선 세그먼트의 상기 베이스 상의 정투영은 상기 제1 전극층의 상기 베이스 상의 정투영 밖에 위치하며,
    상기 제2 신호선 세그먼트는 S형 배선인
    표시 패널.
  13. 제12항에 있어서,
    상기 제2 신호선 세그먼트는 투명 배선인
    표시 패널.
  14. 제5항에 있어서,
    상기 신호선은,
    데이터 신호선, 전원 공급 신호선, 발광 제어 신호선, 스캔 신호선, 초기화 신호선 중 하나 이상을 포함하는
    표시 패널.
  15. 제6항에 있어서,
    상기 신호선은,
    데이터 신호선, 전원 공급 신호선, 발광 제어 신호선, 스캔 신호선, 초기화 신호선 중 하나 이상을 포함하는
    표시 패널.
  16. 제1항에 있어서,
    상기 제2 표시 영역은 제1 영역 및 제2 영역을 포함하고, 상기 제1 영역은 상기 제2 영역과 상기 제1 표시 영역 사이에 위치하며, 상기 제1 영역의 광 투과율은 상기 제2 영역의 광 투과율보다 높은
    표시 패널.
  17. 표시 장치로서,
    제1항 내지 제16항 중 어느 한 항에 따른 표시 패널을 포함하는 표시 장치.
KR1020237026106A 2021-10-22 2022-05-27 표시 패널 및 표시 장치 KR20230121155A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202111234915.5A CN113809141B (zh) 2021-10-22 2021-10-22 显示面板及显示装置
CN202111234915.5 2021-10-22
PCT/CN2022/095717 WO2023065672A1 (zh) 2021-10-22 2022-05-27 显示面板及显示装置

Publications (1)

Publication Number Publication Date
KR20230121155A true KR20230121155A (ko) 2023-08-17

Family

ID=78937923

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020237026106A KR20230121155A (ko) 2021-10-22 2022-05-27 표시 패널 및 표시 장치

Country Status (4)

Country Link
US (1) US20240021148A1 (ko)
KR (1) KR20230121155A (ko)
CN (1) CN113809141B (ko)
WO (1) WO2023065672A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113809141B (zh) * 2021-10-22 2024-03-19 合肥维信诺科技有限公司 显示面板及显示装置
CN117042528A (zh) * 2022-04-29 2023-11-10 京东方科技集团股份有限公司 显示面板及显示装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6274771B2 (ja) * 2013-07-26 2018-02-07 株式会社ジャパンディスプレイ 発光素子表示装置
KR20200108146A (ko) * 2019-03-06 2020-09-17 삼성디스플레이 주식회사 디스플레이 패널 및 이를 포함한 디스플레이 장치
CN110783487A (zh) * 2019-10-31 2020-02-11 Oppo广东移动通信有限公司 显示装置及电子设备
CN112825233A (zh) * 2019-11-21 2021-05-21 北京小米移动软件有限公司 显示面板和电子设备
CN210955904U (zh) * 2019-11-27 2020-07-07 昆山国显光电有限公司 显示基板、显示面板及显示装置
KR20210077476A (ko) * 2019-12-17 2021-06-25 엘지디스플레이 주식회사 발광 표시 장치
CN111430415B (zh) * 2020-03-31 2023-01-10 合肥京东方卓印科技有限公司 一种显示面板及显示装置
CN112038381B (zh) * 2020-09-10 2022-09-20 武汉天马微电子有限公司 显示面板及显示装置
CN112117320B (zh) * 2020-09-30 2022-08-09 武汉天马微电子有限公司 一种显示面板和显示装置
CN113053988A (zh) * 2021-03-31 2021-06-29 合肥维信诺科技有限公司 显示面板及显示装置
CN113394236B (zh) * 2021-05-28 2024-04-09 武汉天马微电子有限公司 显示面板及显示装置
CN113782581A (zh) * 2021-09-24 2021-12-10 京东方科技集团股份有限公司 显示面板及其制作方法、显示装置
CN113809141B (zh) * 2021-10-22 2024-03-19 合肥维信诺科技有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
WO2023065672A1 (zh) 2023-04-27
CN113809141B (zh) 2024-03-19
CN113809141A (zh) 2021-12-17
US20240021148A1 (en) 2024-01-18

Similar Documents

Publication Publication Date Title
JP7329685B2 (ja) 表示パネル
US10756136B1 (en) Display panel and display device
JP7280979B2 (ja) 表示パネル及び表示装置
US20230354656A1 (en) Display panel and display device
US10991308B2 (en) Display panel and display device
JP7379716B2 (ja) 表示パネル及び表示装置
JP2022514274A (ja) 表示基板、表示パネル及び表示装置
WO2021208665A1 (zh) 显示面板及显示装置
KR20240041303A (ko) 유기 발광 표시 패널
US20220158117A1 (en) Display panel and display apparatus
CN111833754B (zh) 显示面板以及显示装置
WO2021143366A1 (zh) 显示面板及显示装置
CN113410257B (zh) 阵列基板、显示面板及显示装置
KR20230121155A (ko) 표시 패널 및 표시 장치
WO2020087820A1 (zh) 显示屏及显示终端
WO2023159868A1 (zh) 显示面板及显示装置
US20230413605A1 (en) Display panel and display apparatus
WO2022206053A1 (zh) 显示面板及显示装置
KR20230147741A (ko) 표시 패널 및 표시 장치
WO2020087851A1 (zh) 显示屏及显示终端
KR20230157518A (ko) 표시 패널 및 표시 장치
CN113488601A (zh) 透光显示模组、显示面板及透光显示模组的制备方法
CN218350858U (zh) 触控显示屏及显示装置
CN113497093B (zh) 显示面板以及显示装置
US11579473B2 (en) Display device having uniform reflectance

Legal Events

Date Code Title Description
A201 Request for examination