KR20230095582A - 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템 - Google Patents

수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템 Download PDF

Info

Publication number
KR20230095582A
KR20230095582A KR1020210185211A KR20210185211A KR20230095582A KR 20230095582 A KR20230095582 A KR 20230095582A KR 1020210185211 A KR1020210185211 A KR 1020210185211A KR 20210185211 A KR20210185211 A KR 20210185211A KR 20230095582 A KR20230095582 A KR 20230095582A
Authority
KR
South Korea
Prior art keywords
memory cell
vertical channel
abnormal shape
cell
channel structure
Prior art date
Application number
KR1020210185211A
Other languages
English (en)
Inventor
송윤흡
Original Assignee
한양대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한양대학교 산학협력단 filed Critical 한양대학교 산학협력단
Priority to KR1020210185211A priority Critical patent/KR20230095582A/ko
Priority to PCT/KR2022/016015 priority patent/WO2023068833A1/ko
Publication of KR20230095582A publication Critical patent/KR20230095582A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/006Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation at wafer scale level, i.e. wafer scale integration [WSI]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Abstract

3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템이 개시된다. 일 실시예에 따르면, 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법은, 메모리 셀들 각각의 문턱 전압 특성을 모니터링하는 단계; 상기 수직 채널 구조체의 이상 형상 및 문턱 전압 특성 사이의 관계를 예측하는 데이터베이스를 이용하여 상기 메모리 셀들 각각의 문턱 전압 특성을 기초로 상기 메모리 셀들 중 이상 형상이 발생된 적어도 하나의 메모리 셀을 확인하는 단계; 및 상기 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 메모리 셀들 중 상기 선택된 메모리 셀을 제외한 비선택된 메모리 셀인 경우를 구분하여 회로적 보상을 실시하는 단계를 포함할 수 있다.

Description

수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템{CIRCUIT COMPENSATION METHOD AND SYSTEM FOR PROVIDING IMPROVING CELL CHARACTERISTIC DEGRADATION DUE TO ABNORMAL SHAPE OF VERTICAL CHANNEL STRUCTURE}
아래의 실시예들은 3차원 플래시 메모리에 관한 것으로, 보다 상세하게는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상(Abnormal Shape; AS)에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템에 대한 기술이다.
플래시 메모리 소자는 F-N 터널링(Fowler-Nordheimtunneling) 또는 열전자 주입(Hot electron injection)에 의해 전기적으로 데이터의 입출력을 제어하여 전기적으로 프로그램 및 소거가 가능한 판독 전용 메모리(Electrically Erasable Programmable Read Only Memory; EEPROM)로서, 컴퓨터, 디지털 카메라, MP3 플레이어, 게임 시스템, 메모리 스틱(Memory stick) 등에 공통적으로 이용될 수 있다.
이러한 플래시 메모리 소자에서는 소비자가 요구하는 우수한 성능 및 저렴한 가격을 충족시키기 위해 집적도를 증가시키는 것이 요구된 바, 메모리 셀 트랜지스터들이 수직 방향으로 배열되어 고단의 셀 스트링을 구성하는 3차원 구조가 제안되었다.
그러나 기존의 3차원 플래시 메모리에서는, 메모리 셀 스트링인 수직 채널 구조체가 고단화됨에 따라 수직 채널 구조체가 스파이크와 같은 이상 형상을 갖게 될 수 있다. 스파이크와 같은 이상 형상은, 메모리 셀 특성에 변화를 야기함으로써, 메모리 신뢰성을 열화시키고 프로그램 동작 및 판독 동작 시 패스 전압 방해를 가속하며 채널 전류를 감소시키는 등의 문제점을 발생시킬 수 있다.
따라서, 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 기술이 제안될 필요가 있다.
일 실시예들은 메모리 신뢰성을 열화시키고 프로그램 동작 및 판독 동작 시 패스 전압 방해를 가속하며 채널 전류를 감소시키는 등의 문제점을 해결하고자, 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 회로적 보상을 통해 개선하는 방법 및 시스템을 제안한다.
특히, 일 실시예들은 이상 형상이 발생된 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인지 여부에 따라 상이한 방식으로 회로적 보상을 실시하는 방법 및 시스템을 제안한다.
다만, 본 발명이 해결하고자 하는 기술적 과제들은 상기 과제로 한정되는 것이 아니며, 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있다.
일 실시예에 따르면, 수평 방향으로 연장 형성되며 수직 방향으로 이격된 워드 라인들; 및 상기 워드 라인들을 관통하며 상기 수직 방향으로 연장 형성되는 수직 채널 구조체들-상기 수직 채널 구조체들 각각은 상기 수직 방향으로 연장 형성되는 수직 채널 패턴 및 상기 수직 채널 패턴의 외측벽에 접촉하며 형성되는 데이터 저장 패턴들을 포함하고, 상기 수직 채널 구조체들 각각은 상기 워드 라인들에 대응하는 메모리 셀들을 구성함-을 포함하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법은, 상기 메모리 셀들 각각의 문턱 전압 특성을 모니터링하는 단계; 상기 수직 채널 구조체의 이상 형상 및 문턱 전압 특성 사이의 관계를 예측하는 데이터베이스를 이용하여 상기 메모리 셀들 각각의 문턱 전압 특성을 기초로 상기 메모리 셀들 중 이상 형상이 발생된 적어도 하나의 메모리 셀을 확인하는 단계; 및 상기 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 메모리 셀들 중 상기 선택된 메모리 셀을 제외한 비선택된 메모리 셀인 경우를 구분하여 회로적 보상을 실시하는 단계를 포함할 수 있다.
일 측면에 따르면, 상기 실시하는 단계는, 상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우를 구분하여, 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 단계를 포함하는 것을 특징으로 할 수 있다.
다른 일 측면에 따르면, 상기 제어하는 단계는, 상기 적어도 하나의 메모리 셀이 상기 이상 형상이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일한 문턱 전압 특성을 갖도록 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 것을 특징으로 할 수 있다.
또 다른 일 측면에 따르면, 상기 제어하는 단계는, 상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우, 상기 프로그램 동작 시 상기 선택된 메모리 셀에 인가되는 프로그램 전압을 감소시키는 단계; 또는 상기 프로그램 동작 시 상기 선택된 메모리 셀을 포함하는 수직 채널 구조체의 비트 라인에 인가되는 비트 라인 전압을 증가시키는 단계 중 어느 적어도 하나의 단계를 포함하는 것을 특징으로 할 수 있다.
또 다른 일 측면에 따르면, 상기 제어하는 단계는, 상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우, 상기 선택된 메모리 셀에 대한 판독 동작 시 상기 선택된 메모리 셀에 인가되는 센싱 전압을 증가시키는 단계; 또는 상기 판독 동작 시 상기 선택된 메모리 셀을 포함하는 수직 채널 구조체의 비트 라인에 인가되는 비트 라인 전압을 증가시키는 단계 중 어느 적어도 하나의 단계를 포함하는 것을 특징으로 할 수 있다.
또 다른 일 측면에 따르면, 상기 제어하는 단계는, 상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우, 상기 프로그램 동작 시 상기 적어도 하나의 메모리 셀에 인가되는 패스 전압을 감소시키는 단계를 포함하는 것을 특징으로 할 수 있다.
또 다른 일 측면에 따르면, 상기 제어하는 단계는, 상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우, 상기 선택된 메모리 셀에 대한 판독 동작 시 상기 적어도 하나의 메모리 셀에 인가되는 패스 전압을 증가시키는 단계를 포함하는 것을 특징으로 할 수 있다.
또 다른 일 측면에 따르면, 상기 문턱 전압 특성은, 상기 메모리 셀들 각각의 문턱 전압 값 및 상기 메모리 셀들 각각의 셀 전류 값을 포함하는 것을 특징으로 할 수 있다.
일 실시예에 따르면, 수평 방향으로 연장 형성되며 수직 방향으로 이격된 워드 라인들; 및 상기 워드 라인들을 관통하며 상기 수직 방향으로 연장 형성되는 수직 채널 구조체들-상기 수직 채널 구조체들 각각은 상기 수직 방향으로 연장 형성되는 수직 채널 패턴 및 상기 수직 채널 패턴의 외측벽에 접촉하며 형성되는 데이터 저장 패턴들을 포함하고, 상기 수직 채널 구조체들 각각은 상기 워드 라인들에 대응하는 메모리 셀들을 구성함-을 포함하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 시스템은, 상기 수직 채널 구조체의 이상 형상 및 문턱 전압 특성 사이의 관계를 예측하도록 구축 및 유지되는 데이터베이스; 상기 메모리 셀들 각각의 문턱 전압 특성을 모니터링하는 모니터링부; 상기 데이터베이스를 이용하여 상기 메모리 셀들 각각의 문턱 전압 특성을 기초로 상기 메모리 셀들 중 이상 형상이 발생된 적어도 하나의 메모리 셀을 확인하는 확인부; 및 상기 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 메모리 셀들 중 상기 선택된 메모리 셀을 제외한 비선택된 메모리 셀인 경우를 구분하여 회로적 보상을 실시하는 보상부를 포함 할 수 있다.
일 측면에 따르면, 상기 보상부는, 상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우를 구분하여, 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 것을 특징으로 할 수 있다.
다른 일 측면에 따르면, 상기 보상부는, 상기 적어도 하나의 메모리 셀이 상기 이상 형상이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일한 문턱 전압 특성을 갖도록 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 것을 특징으로 할 수 있다.
일 실시예들은 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 회로적 보상을 통해 개선하는 방법 및 시스템을 제안함으로써, 메모리 신뢰성을 열화시키고 프로그램 동작 및 판독 동작 시 패스 전압 방해를 가속하며 채널 전류를 감소시키는 등의 문제점을 해결할 수 있다.
특히, 일 실시예들은 이상 형상이 발생된 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인지 여부에 따라 상이한 방식으로 회로적 보상을 실시하는 방법 및 시스템을 제안할 수 있다.
다만, 본 발명의 효과는 상기 효과들로 한정되는 것이 아니며, 본 발명의 기술적 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있다.
도 1은 일 실시예에 따른 3차원 플래시 메모리의 어레이를 도시한 간략 회로도이다.
도 2는 일 실시예에 따른 3차원 플래시 메모리의 구조를 도시한 평면도이다.
도 3은 일 실시예에 따른 3차원 플래시 메모리의 구조를 도시한 단면도로, 도 1을 A-A'선으로 자른 단면에 해당된다.
도 4는 일 실시예에 따른 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법을 도시한 플로우 차트이다.
도 5는 도 4에 도시된 회로적 보상 방법을 수행하는 회로적 보상 시스템을 도시한 블록도이다.
도 6a 내지 6b는 도 2에 도시된 3차원 플래시 메모리에서 수직 채널 구조체에 이상 형상이 발생되는 것을 설명하기 위한 도면이다.
도 7a 내지 7d는 이상 형상이 발생된 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 회로적 보상을 실시하는 것을 설명하기 위한 도면이다.
도 8a 내지 8b는 이상 형상이 발생된 메모리 셀이 비선택된 메모리 셀인 경우 회로적 보상 방법을 실시하는 것을 설명하기 위한 도면이다.
이하, 본 발명의 실시예를 첨부된 도면을 참조하여 상세하게 설명한다. 그러나 본 발명이 실시예들에 의해 제한되거나 한정되는 것은 아니다. 또한, 각 도면에 제시된 동일한 참조 부호는 동일한 부재를 나타낸다.
또한, 본 명세서에서 사용되는 용어(Terminology)들은 본 발명의 바람직한 실시예를 적절히 표현하기 위해 사용된 용어들로서, 이는 시청자, 운용자의 의도 또는 본 발명이 속하는 분야의 관례 등에 따라 달라질 수 있다. 따라서, 본 용어들에 대한 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다. 예컨대, 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 또한, 본 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다. 또한, 본 명세서에서 제1, 제2 등의 용어가 다양한 영역, 방향, 형상 등을 기술하기 위해서 사용되었지만, 이들 영역, 방향, 형상이 이 같은 용어들에 의해서 한정되어서는 안 된다. 이들 용어들은 단지 어느 소정 영역, 방향 또는 형상을 다른 영역, 방향 또는 형상과 구별시키기 위해서 사용되었을 뿐이다. 따라서, 어느 한 실시예에서 제1 부분으로 언급된 부분이 다른 실시예에서는 제2 부분으로 언급될 수도 있다.
또한, 본 발명의 다양한 실시 예는 서로 다르지만 상호 배타적일 필요는 없음이 이해되어야 한다. 예를 들어, 여기에 기재되어 있는 특정 형상, 구조 및 특성은 일 실시예에 관련하여 본 발명의 기술적 사상 및 범위를 벗어나지 않으면서 다른 실시 예로 구현될 수 있다. 또한, 제시된 각각의 실시예 범주에서 개별 구성요소의 위치, 배치, 또는 구성은 본 발명의 기술적 사상 및 범위를 벗어나지 않으면서 변경될 수 있음이 이해되어야 한다.
이하, 도면들을 참조하여 실시예들에 따른 3차원 플래시 메모리, 이의 제조 방법 및 이를 포함하는 전자 시스템에 대하여 상세히 설명한다.
도 1은 일 실시예에 따른 3차원 플래시 메모리의 어레이를 도시한 간략 회로도이다.
도 1을 참조하면, 일 실시예에 따른 3차원 플래시 메모리의 어레이는 공통 소스 라인(CSL), 복수의 비트 라인들(BL0, BL1, BL2) 및 공통 소스 라인(CSL)과 비트 라인들(BL0, BL1, BL2) 사이에 배치되는 복수의 셀 스트링들(CSTR)을 포함할 수 있다.
비트 라인들(BL0, BL1, BL2)은 제2 방향(D2)으로 연장 형성된 채 제1 방향(D1)을 따라 서로 이격되며 2차원적으로 배열될 수 있다. 여기서, 제1 방향(D1), 제2 방향(D2) 및 제3 방향(D3) 각각은 서로 직교하며 X, Y, Z축으로 정의되는 직각 좌표계를 형성할 수 있다.
비트 라인들(BL0, BL1, BL2) 각각에는 복수의 셀 스트링들(CSTR)이 병렬로 연결될 수 있다. 셀 스트링들(CSTR)은 비트 라인들(BL0, BL1, BL2)과 하나의 공통 소스 라인(CSL) 사이에 제공된 채 공통 소스 라인(CSL)에 공통으로 연결될 수 있다. 이 때, 공통 소스 라인(CSL)은 복수 개로 제공될 수 있으며, 복수의 공통 소스 라인들(CSL)은 제1 방향(D1)으로 연장 형성된 채 제2 방향(D2)을 따라 서로 이격되며 2차원적으로 배열될 수 있다. 복수의 공통 소스 라인들(CSL)에는 전기적으로 동일한 전압이 인가될 수 있으나, 이에 제한되거나 한정되지 않고 복수의 공통 소스 라인들(CSL) 각각이 전기적으로 독립적으로 제어됨으로써 서로 다른 전압이 인가될 수도 있다.
셀 스트링들(CSTR)은 제3 방향(D3)으로 연장 형성된 채 비트 라인별로 제2 방향(D2)을 따라 서로 이격되며 배열될 수 있다. 실시예에 따르면, 셀 스트링들(CSTR) 각각은 공통 소스 라인(CSL)에 접속하는 접지 선택 트랜지스터(GST), 비트 라인들(BL0, BL1, BL2)에 접속하며 직렬 연결된 제1 및 제2 스트링 선택 트랜지스터들(SST1, SST2), 접지 선택 트랜지스터(GST)와 제1 및 제2 스트링 선택 트랜지스터들(SST1, SST2) 사이에 배치된 채 직렬 연결된 메모리 셀 트랜지스터들(MCT) 및 소거 제어 트랜지스터(ECT)로 구성될 수 있다. 또한, 메모리 셀 트랜지스터들(MCT) 각각은 데이터 저장 요소(Data storage element)를 포함할 수 있다.
일 예로, 각각의 셀 스트링들(CSTR)은 직렬 연결된 제1 및 제2 스트링 선택 트랜지스터들(SST1, SST2)을 포함할 수 있으며, 제2 스트링 선택 트랜지스터(SST2)는 비트 라인들(BL0, BL1, BL2) 중 하나에 접속될 수 있다. 그러나 이에 제한되거나 한정되지 않고, 각각의 셀 스트링들(CSTR)은 하나의 스트링 선택 트랜지스터를 포함할 수도 있다. 다른 예로, 각각의 셀 스트링들(CSTR)에서 접지 선택 트랜지스터(GST)는, 제1 및 제2 스트링 선택 트랜지스터들(SST1, SST2)와 유사하게, 직렬 연결된 복수 개의 모스 트랜지스터들로 구성될 수도 있다.
하나의 셀 스트링(CSTR)은 공통 소스 라인들(CSL)로부터의 거리가 서로 다른 복수 개의 메모리 셀 트랜지스터들(MCT)로 구성될 수 있다. 즉, 메모리 셀 트랜지스터들(MCT)은 제1 스트링 선택 트랜지스터(SST1)와 접지 선택 트랜지스터(GST) 사이에서 제3 방향(D3)을 따라 배치된 채 직렬 연결될 수 있다. 소거 제어 트랜지스터(ECT)는 접지 선택 트랜지스터(GST)와 공통 소스 라인들(CSL) 사이에 연결될 수 있다. 셀 스트링들(CSTR) 각각은 제1 스트링 선택 트랜지스터(SST1)와 메모리 셀 트랜지스터들(MCT) 중 최상위의 것 사이 및 접지 선택 트랜지스터(GST)와 메모리 셀 트랜지스터들(MCT) 중 최하위의 것 사이에 각각 연결된 더미 셀 트랜지스터들(DMC)을 더 포함할 수 있다.
실시예에 따르면, 제1 스트링 선택 트랜지스터(SST1)는 제1 스트링 선택 라인들(SSL1-1, SSL1-2, SSL1-3)에 의해 제어될 수 있으며, 제2 스트링 선택 트랜지스터(SST2)는 제2 스트링 선택 라인들(SSL2-1, SSL2-2, SSL2-3)에 의해 제어될 수 있다. 메모리 셀 트랜지스터들(MCT)은 복수의 워드 라인들(WL0-WLn)에 의해 각각 제어 될 수 있으며, 더미 셀 트랜지스터들(DMC)은 더미 워드 라인(DWL)에 의해 각각 제어될 수 있다. 접지 선택 트랜지스터(GST)는 접지 선택 라인들(GSL0, GSL1, GSL2)에 의해 제어될 수 있으며, 소거 제어 트랜지스터(ECT)는 소거 제어 라인(ECL)에 의해 제어될 수 있다. 소거 제어 트랜지스터(ECT)는 복수 개로 제공될 수 있다. 공통 소스 라인들(CSL)은 소거 제어 트랜지스터들(ECT)의 소스들에 공통으로 연결될 수 있다.
공통 소스 라인들(CSL)로부터 실질적으로 동일한 거리에 제공되는, 메모리 셀 트랜지스터들(MCT)의 게이트 전극들은 워드 라인들(WL0-WLn, DWL) 중의 하나에 공통으로 연결되어 등전위 상태에 있을 수 있다. 그러나 이에 제한되거나 한정되지 않고, 메모리 셀 트랜지스터들(MCT)의 게이트 전극들이 공통 소스 라인들(CSL)로부터 실질적으로 동일한 레벨에 제공되더라도, 서로 다른 행 또는 열에 제공되는 게이트 전극들이 독립적으로 제어될 수도 있다.
접지 선택 라인들(GSL0, GSL1, GSL2), 제1 스트링 선택 라인들(SSL1-1, SSL1-2, SSL1-3) 및 제2 스트링 선택 라인들(SSL2-1, SSL2-2, SSL2-3)은 제1 방향(D1)을 따라 연장되며, 제2 방향(D2)으로 서로 이격되며 2차원적으로 배열될 수 있다. 공통 소스라인들(CSL)로부터 실질적으로 동일한 레벨에 제공되는 접지 선택 라인들(GSL0, GSL1, GSL2), 제1 스트링 선택 라인들(SSL1-1, SSL1-2, SSL1-3) 및 제2 스트링 선택 라인들(SSL2-1, SSL2-2, SSL2-3)은 전기적으로 서로 분리될 수 있다. 또한, 서로 다른 셀 스트링들(CSTR)의 소거 제어 트랜지스터들(ECT)은 공통의 소거 제어 라인(ECL)에 의해 제어될 수 있다. 소거 제어 트랜지스터들(ECT)은 메모리 셀 어레이의 소거 동작 시 게이트 유도 드레인 누설(Gate Induced Drain Leakage; 이하 GIDL)을 발생시킬 수 있다. 일부 실시예들에서, 메모리 셀 어레이의 소거 동작시 비트 라인들(BL0, BL1, BL2) 및/또는 공통 소스 라인들(CSL)에 소거 전압이 인가될 수 있으며, 스트링 선택 트랜지스터(SST) 및/또는 소거 제어 트랜지스터들(ECT)에서 게이트 유도 누설 전류가 발생될 수 있다.
이상 설명된 스트링 선택 라인(SSL)은 상부 선택 라인(USL)으로 표현될 수 있으며, 접지 선택 라인(GSL)은 하부 선택 라인으로 표현될 수도 있다.
도 2는 일 실시예에 따른 3차원 플래시 메모리의 구조를 도시한 평면도이고, 도 3은 일 실시예에 따른 3차원 플래시 메모리의 구조를 도시한 단면도로, 도 1을 A-A'선으로 자른 단면에 해당된다.
도 2 및 도 3을 참조하면, 기판(SUB)은 실리콘 기판, 실리콘-게르마늄 기판, 게르마늄 기판 또는 단결정(Monocrystalline) 실리콘 기판에 성장된 단결정 에피택시얼 층(Epitaxial layer) 등의 반도체 기판일 수 있다. 기판(SUB)에는 제1 도전형 불순물(예컨대, P형의 불순물)이 도핑될 수 있다.
기판(SUB) 상에는 적층 구조체들(ST)이 배치될 수 있다. 적층 구조체들(ST)은 제1 방향(D1)으로 연장 형성된 채 제2 방향(D2)을 따라 2차원적으로 배치될 수 있다. 또한, 적층 구조체들(ST)은 제2 방향(D2)으로 서로 이격될 수 있다.
적층 구조체들(ST) 각각은 기판(SUB)의 상면에 수직한 수직 방향(예컨대 제3 방향(D3))으로 교대로 적층된 게이트 전극들(EL1, EL2, EL3), 층간 절연막들(ILD)을 포함할 수 있다. 적층 구조체들(ST)은 실질적으로 평탄한 상면을 가질 수 있다. 즉, 적층 구조체들(ST)의 상면은 기판(SUB)의 상면과 평행할 수 있다. 이하, 수직 방향은 제3 방향(D3) 또는 제3 방향(D3)의 역방향을 의미한다.
다시 도 1을 참조하면, 각각의 게이트 전극들(EL1, EL2, EL3)은 기판(SUB) 상에 차례로 적층된 소거 제어 라인(ECL), 접지 선택 라인들(GSL0, GSL1, GSL2), 워드 라인들(WL0-WLn, DWL), 제1 스트링 선택 라인들(SSL1-1, SSL1-2, SSL1-3) 및 제2 스트링 선택 라인들(SSL2-1, SSL2-2, SSL2-3) 중 하나일 수 있다.
게이트 전극들(EL1, EL2, EL3) 각각은 제1 방향(D1)으로 연장 형성된 채 실질적으로 동일한 제3 방향(D3)으로의 두께를 가질 수 있다. 이하에서, 두께는 제3 방향(D3)으로의 두께를 의미한다. 게이트 전극들(EL1, EL2, EL3) 각각은, 도전성 물질로 형성될 수 있다. 예컨대, 게이트 전극들(EL1, EL2, EL3) 각각은 도핑된 반도체(ex, 도핑된 실리콘 등), 금속(ex, W(텅스텐), Cu(구리), Al(알루미늄), Ti(티타늄), Ta(탄탈륨), Mo(몰리브덴), Ru(루테늄), Au(금) 등) 또는 도전성 금속질화물(ex, 질화티타늄, 질화탄탈늄 등) 등에서 선택된 적어도 하나를 포함할 수 있다. 게이트 전극들(EL1, EL2, EL3) 각각은 설명된 금속 물질 이외에도 ALD로 형성 가능한 모든 금속 물질 중 적어도 하나를 포함할 수 있다.
보다 구체적으로, 게이트 전극들(EL1, EL2, EL3)은 최하부의 제1 게이트 전극(EL1), 최상부의 제3 게이트 전극(EL3) 및 제1 게이트 전극(EL1)과 제3 게이트 전극(EL3) 사이의 복수의 제2 게이트 전극들(EL2)을 포함할 수 있다. 제1 게이트 전극(EL1) 및 제3 게이트 전극(EL3)은 각각 단수로 도시 및 설명되었으나, 이는 예시적인 것으로 이에 제한되지 않으며, 필요에 따라 제1 게이트 전극(EL1) 및 제3 게이트 전극(EL3)은 복수로 제공될 수도 있다. 제1 게이트 전극(EL1)은 도 1에 도시된 접지 선택 라인들(GSL0, GSL1, GLS2) 중 어느 하나에 해당될 수 있다. 제2 게이트 전극(EL2)은 도 1에 도시된 워드 라인들(WL0-WLn, DWL) 중 어느 하나에 해당될 수 있다. 제3 게이트 전극(EL3)은 도 1에 도시된 제1 스트링 선택 라인들(SSL1-1, SSL1-2, SSL1-3) 중 어느 하나 또는 제2 스트링 선택 라인들(SSL2-1, SSL2-2, SSL2-3) 중 어느 하나에 해당될 수 있다.
도시되지 않았으나, 적층 구조체들(ST) 각각의 단부는 제1 방향(D1)을 따라 계단 구조(Stepwise structure)를 가질 수 있다. 보다 구체적으로, 적층 구조체들(ST)의 게이트 전극들(EL1, EL2, EL3)은 기판(SUB)으로부터 멀어질수록 제1 방향(D1)으로의 길이가 감소할 수 있다. 제3 게이트 전극(EL3)은 제1 방향(D1)으로의 길이가 가장 작을 수 있고, 기판(SUB)과 제3 방향(D3)으로 이격되는 거리가 가장 클 수 있다. 제1 게이트 전극(EL1)은 제1 방향(D1)으로의 길이가 가장 클 수 있고, 기판(SUB)과 제3 방향(D3)으로 이격되는 거리가 가장 작을 수 있다. 계단식 구조에 의해, 적층 구조체들(ST) 각각은 후술하는 수직 채널 구조체들(VS) 중 최외각의 것(Outer-most one)으로부터 멀어질수록 두께가 감소할 수 있고, 게이트 전극들(EL1, EL2, EL3)의 측벽들은, 평면적 관점에서, 제1 방향(D1)을 따라 일정 간격으로 이격될 수 있다.
층간 절연막들(ILD) 각각은 서로 다른 두께를 가질 수 있다. 일 예로, 층간 절연막들(ILD) 중 최하부의 것 및 최상부의 것은 다른 층간 절연막들(ILD)보다 작은 두께를 가질 수 있다. 다만, 이는 예시적인 것으로 이에 제한되지 않으며, 층간 절연막들(ILD) 각각의 두께는 반도체 장치의 특성에 따라 서로 다른 두께를 갖거나, 모두 동일하게 설정될 수도 있다. 층간 절연막들(ILD)으로는 게이트 전극들(EL1, EL2, EL3) 사이의 절연을 위해 절연 물질로 형성될 수 있다. 일 예로, 층간 절연막들(ILD)은 실리콘 산화물로 형성될 수 있다.
이상 적층 구조체들(ST) 각각에 층간 절연막들(ILD)이 포함되는 것으로 설명되었으나, 적층 구조체들(ST) 각각에는 층간 절연막들(ILD) 대신에 에어 갭들이 포함될 수 있다. 이러한 경우 에어 갭들은 층간 절연막들(ILD)과 마찬가지로 게이트 전극들(EL1, EL2, EL3)과 교번하며 배치되어 게이트 전극들(EL1, EL2, EL3) 사이의 절연을 가능하게 할 수 있다.
적층 구조체들(ST) 및 기판(SUB)의 일부를 관통하는 복수 개의 채널 홀들(CH)이 제공될 수 있다. 채널 홀들(CH) 내에는 수직 채널 구조체들(VS)이 제공될 수 있다. 수직 채널 구조체들(VS)은 도 1에 도시된 복수의 셀 스트링들(CSTR)로서, 기판(SUB)과 연결된 채 제3 방향(D3)으로 연장 형성될 수 있다. 수직 채널 구조체들(VS)이 기판(SUB)과 연결되는 것은, 수직 채널 구조체들(VS) 각각의 일부가 기판(SUB) 내부에 매립되어 이루어질 수 있으나, 이에 제한되거나 한정되지 않고 수직 채널 구조체들(VS)의 하면이 기판(SUB)의 상면과 맞닿음으로써 이루어질 수도 있다. 수직 채널 구조체들(VS) 각각의 일부가 기판(SUB) 내부에 매립되는 경우, 수직 채널 구조체들(VS)의 하면은 기판(SUB)의 상면보다 낮은 레벨에 위치할 수 있다.
적층 구조체들(ST) 중 어느 하나를 관통하는 수직 채널 구조체들(VS)의 열들은 복수로 제공될 수 있다. 예를 들어, 도 3에 도시된 바와 같이, 2개의 수직 채널 구조체들(VS)의 열들이 적층 구조체들(ST) 중 하나를 관통할 수 있다. 그러나 이에 제한되거나 한정되지 않고, 3개 이상의 수직 채널 구조체들(VS)의 열들이 적층 구조체들(ST) 중 하나를 관통할 수 있다. 인접한 한 쌍의 열들에 있어서, 하나의 열에 해당하는 수직 채널 구조체들(VS)은 이에 인접한 다른 하나의 열에 해당하는 수직 채널 구조체들(VS)로부터 제1 방향(D1)으로 시프트(shift)될 수 있다. 평면적 관점에서, 수직 채널 구조체들(VS)은 제1 방향(D1)을 따라서 지그재그 형태로 배열될 수 있다. 그러나 이에 제한되거나 한정되지 않고, 수직 채널 구조체들(VS)은 로우(Row) 및 컬럼(Column)으로 나란히 배치되는 배열을 형성할 수도 있다.
수직 채널 구조체들(VS) 각각은 기판(SUB)으로부터 제3 방향(D3)으로 연장 형성될 수 있다. 도면에는 수직 채널 구조체들(VS) 각각이 상단과 하단의 너비가 동일한 기둥 형상을 갖는 것으로 도시되었으나, 이에 제한되거나 한정되지 않고 제3 방향(D3)으로 갈수록 제1 방향(D1) 및 제2 방향(D2)으로의 폭이 증가되는 형상을 가질 수 있다. 이는, 채널 홀들(CH)이 식각될 때 제3 방향(D3)의 역방향으로 갈수록 제1 방향(D1) 및 제2 방향(D2)으로의 폭이 감소되는 한계에 의한 것이다. 수직 채널 구조체들(VS) 각각의 상면은 원 형상, 타원 형상, 사각 형상 또는 바(Bar) 형상을 가질 수 있다.
수직 채널 구조체들(VS) 각각은 데이터 저장 패턴들(DSP), 수직 채널 패턴(VCP), 수직 반도체 패턴(VSP) 및 도전 패드(PAD)를 포함할 수 있다. 수직 채널 구조체들(VS) 각각에서 수직 채널 패턴(VCP)은 하단이 닫힌(Closed) 파이프 형태 또는 마카로니 형태를 가질 수 있다. 수직 반도체 패턴(VSP)은 수직 채널 패턴(VCP) 및 도전 패드(PAD)로 둘러싸인 공간을 채울 수 있다.
데이터 저장 패턴들(DSP)은 수직 채널 패턴(VCP)의 외측벽에 접촉하며 게이트 전극들(EL1, EL2, EL3)에 대응하도록 이격되어 배치됨으로써 외측으로는 게이트 전극들(EL, EL2, EL3)의 측벽과 접촉할 수 있다. 이에, 데이터 저장 패턴들(DSP) 중 제2 게이트 전극들(EL2)에 대응하는 것들은 수직 채널 패턴(VCP) 중 제2 게이트 전극들(EL2)에 대응하는 영역들과 함께, 제2 게이트 전극들(EL2)을 통해 인가되는 전압에 의해 메모리 동작(프로그램 동작, 판독 동작 또는 소거 동작)이 수행되는 메모리 셀들을 구성할 수 있다. 메모리 셀들은 도 1에 도시된 메모리 셀 트랜지스터들(MCT)에 해당된다. 즉, 데이터 저장 패턴들(DSP) 각각은 제2 게이트 전극들(EL2)을 통해 인가되는 전압에 의한 전하 또는 홀을 트랩하거나, 전하들의 상태(예컨대, 전하들의 분극 상태)를 유지함으로써 3차원 플래시 메모리에서 데이터 저장소의 역할을 할 수 있다. 예를 들어, 데이터 저장 패턴들(DSP)로는 ONO(터널 산화막(Oxide)-전하 저장막(Nitride)-블로킹 산화막(Oxide))의 전하 저장막이 사용되거나, 강유전체층이 사용될 수 있다. 이와 같은 데이터 저장 패턴들(DSP) 각각은 트랩된 전하 또는 홀의 변화로 이진 데이터 값 또는 다치화된 데이터 값을 나타내거나, 전하들의 상태 변화로 이진 데이터 값 또는 다치화된 데이터 값을 나타낼 수 있다.
수직 채널 패턴(VCP)은 데이터 저장 패턴들(DSP)의 내측벽에 접촉하며 게이트 전극들(EL1, EL2, EL3)을 관통하며 수직 방향(예컨대, 제3 방향(D3))으로 연장 형성될 수 있다. 수직 채널 패턴(VCP)은 제1 부분(VCP1) 및 제1 부분(VCP1) 상의 제2 부분(VCP2)을 포함할 수 있다.
수직 채널 패턴(VCP)의 제1 부분(VCP1)은 채널 홀들(CH) 각각의 하부에 제공될 수 있고, 기판(SUB)과 접촉할 수 있다. 이러한 수직 채널 패턴(VCP)의 제1 부분(VCP1)은 수직 채널 구조체들(VS) 각각에서의 누설 전류를 차단, 억제 또는 최소화하는 용도 및/또는 에피택시얼 패턴의 용도로 사용될 수 있다. 수직 채널 패턴(VCP)의 제1 부분(VCP1)의 두께는, 예를 들어, 제1 게이트 전극(EL1)의 두께보다 클 수 있다. 수직 채널 패턴(VCP)의 제1 부분(VCP1)의 측벽은 데이터 저장 패턴들(DSP)로 둘러싸일 수 있다. 수직 채널 패턴(VCP)의 제1 부분(VCP1)의 상면은 제1 게이트 전극(EL1)의 상면보다 높은 레벨에 위치할 수 있다. 보다 구체적으로, 수직 채널 패턴(VCP)의 제1 부분(VCP1)의 상면은 제1 게이트 전극(EL1)의 상면과 제2 게이트 전극들(EL2) 중 최하부의 것의 하면 사이에 위치할 수 있다. 수직 채널 패턴(VCP)의 제1 부분(VCP1)의 하면은 기판(SUB)의 최상면(즉, 층간 절연막들(ILD) 중 최하부의 것의 하면)보다 낮은 레벨에 위치할 수 있다. 수직 채널 패턴(VCP)의 제1 부분(VCP1)의 일부는 제1 게이트 전극(EL1)과 수평 방향으로 중첩될 수 있다. 이하에서, 수평 방향은 제1 방향(D1) 및 제2 방향(D2)과 나란한 평면 상에서 연장되는 임의의 방향을 의미한다.
수직 채널 패턴(VCP)의 제2 부분(VCP2)은 제1 부분(VCP1)의 상면으로부터 제3 방향(D3)으로 연장될 수 있다. 수직 채널 패턴(VCP)의 제2 부분(VCP2)은 데이터 저장 패턴들(DSP)과 수직 반도체 패턴(VSP) 사이에 제공될 수 있으며, 제2 게이트 전극들(EL2)에 대응될 수 있다. 이에, 수직 채널 패턴(VCP)의 제2 부분(VCP2)은 전술된 바와 같이 데이터 저장 패턴들(DSP)과 함께, 메모리 셀들을 구성할 수 있다.
수직 채널 패턴(VCP)의 제2 부분(VCP2)의 상면은 수직 반도체 패턴(VSP)의 상면과 실질적으로 공면을 이룰 수 있다. 수직 채널 패턴(VCP)의 제2 부분(VCP2)의 상면은 제2 게이트 전극들(EL2) 중 최상부의 것의 상면보다 높은 레벨에 위치할 수 있다. 보다 구체적으로, 수직 채널 패턴(VCP)의 제2 부분(VCP2)의 상면은 제3 게이트 전극(EL3)의 상면과 하면 사이에 위치할 수 있다.
수직 채널 패턴(VCP)은 데이터 저장 패턴들(DSP)로 전하 또는 홀을 전달하는 구성요소로서, 인가되는 전압에 의해 채널을 형성하거나 부스팅되도록 단결정질의 실리콘 또는 폴리 실리콘으로 형성될 수 있다. 그러나 이에 제한되거나 한정되지 않고 수직 채널 패턴(VCP)은 누설 전류를 차단, 억제 또는 최소화할 수 있는 산화물 반도체 물질로 형성될 수 있다. 예컨대, 수직 채널 패턴(VCP)은 누설 전류 특성이 우수한 In, Zn 또는 Ga 중 적어도 어느 하나를 포함하는 산화물 반도체 물질 또는 4족 반도체 물질 등으로 형성될 수 있다. 수직 채널 패턴(VCP)은, 예를 들어, AZO, ZTO, IZO, ITO, IGZO 또는 Ag-ZnO 등을 포함하는 ZnOx 계열의 물질로 형성될 수 있다. 따라서, 수직 채널 패턴(VCP)은 게이트 전극들(EL1, EL2, EL3) 또는 기판(SUB)으로의 누설 전류를 차단, 억제 또는 최소화할 수 있고, 게이트 전극들(EL1, EL2, EL3) 중 적어도 어느 하나의 트랜지스터 특성(예를 들어, 문턱 전압 산포 및 프로그램/판독 동작의 속도)을 개선할 수 있어, 결과적으로 3차원 플래시 메모리의 전기적 특성을 향상시킬 수 있다.
수직 반도체 패턴(VSP)은 수직 채널 패턴(VCP)의 제2 부분(VCP2)으로 둘러싸일 수 있다. 수직 반도체 패턴(VSP)의 상면은 도전 패드(PAD)와 접촉할 수 있고, 수직 반도체 패턴(VSP)의 하면은 수직 채널 패턴(VCP)의 제1 부분(VCP1)과 접촉할 수 있다. 수직 반도체 패턴(VSP)은 기판(SUB)과 제3 방향(D3)으로 이격될 수 있다. 다시 말하면, 수직 반도체 패턴(VSP)은 기판(SUB)으로부터 전기적으로 플로팅될 수 있다.
수직 반도체 패턴(VSP)은 수직 채널 패턴(VCP)에서의 전하 또는 홀의 확산을 돕는 물질로 형성될 수 있다. 보다 상세하게, 수직 반도체 패턴(VSP)은 전하, 홀 이동도(Hole mobility)가 우수한 물질로 형성될 수 있다. 예를 들어, 수직 반도체 패턴(VSP)은 불순물이 도핑된 반도체 물질, 불순물이 도핑되지 않은 상태의 진성 반도체(Intrinsic semiconductor) 물질 또는 다결정(Polycrystalline) 반도체 물질로 형성될 수 있다. 보다 구체적인 예를 들면, 수직 반도체 패턴(VSP)은 기판(SUB)과 동일한 제1 도전형 불순물(예컨대, P형의 불순물)이 도핑된 폴리 실리콘으로 형성될 수 있다. 즉, 수직 반도체 패턴(VSP)은 3차원 플래시 메모리의 전기적 특성을 개선시켜 메모리 동작의 속도를 향상시킬 수 있다.
다시 도 1을 참조하면, 수직 채널 구조체들(VS)은 소거 제어 트랜지스터(ECT), 제1 및 제2 스트링 선택 트랜지스터들(SST1, SST2) 및 접지 선택 트랜지스터(GST) 및 메모리 셀 트랜지스터들(MCT)의 채널들에 해당할 수 있다.
수직 채널 패턴(VCP)의 제2 부분(VCP2)의 상면 및 수직 반도체 패턴(VSP)의 상면 상에 도전 패드(PAD)가 제공될 수 있다. 도전 패드(PAD)는 수직 채널 패턴(VCP)의 상부 및 수직 반도체 패턴(VSP)의 상부와 연결될 수 있다. 도전 패드(PAD)의 측벽은 데이터 저장 패턴들(DSP)로 둘러싸일 수 있다. 도전 패드(PAD)의 상면은 적층 구조체들(ST) 각각의 상면(즉, 층간 절연막들(ILD) 중 최상부의 것의 상면)과 실질적으로 공면을 이룰 수 있다. 도전 패드(PAD)의 하면은 제3 게이트 전극(EL3)의 상면보다 낮은 레벨에 위치할 수 있다. 보다 구체적으로, 도전 패드(PAD)의 하면은 제3 게이트 전극(EL3)의 상면과 하면 사이에 위치할 수 있다. 즉, 도전 패드(PAD)의 적어도 일부는 제3 게이트 전극(EL3)과 수평 방향으로 중첩될 수 있다.
도전 패드(PAD)는 불순물이 도핑된 반도체 또는 도전성 물질로 형성될 수 있다. 예를 들어, 도전 패드(PAD)는 수직 반도체 패턴(VSP)과 다른 불순물(보다 정확하게 제1 도전형(예컨대, P형)과 다른 제2 도전형(예컨대, N형)의 불순물)이 도핑된 반도체 물질로 형성될 수 있다.
도전 패드(PAD)는 후술하는 비트 라인(BL)과 수직 채널 패턴(VCP)(또는 수직 반도체 패턴(VSP)) 사이의 접촉 저항을 줄일 수 있다.
이상, 수직 채널 구조체들(VS)이 도전 패드(PAD)를 포함하는 구조인 것으로 설명되었으나, 이에 제한되거나 한정되지 않고 도전 패드(PAD)를 생략한 구조를 가질 수도 있다. 이러한 경우, 수직 채널 구조체들(VS)에서 도전 패드(PAD)가 생략됨에 따라, 수직 채널 패턴(VCP) 및 수직 반도체 패턴(VSP) 각각의 상면이 적층 구조체들(ST) 각각의 상면(즉, 층간 절연막들(ILD) 중 최상부의 것의 상면)과 실질적으로 공면을 이루도록 수직 채널 패턴(VCP) 및 수직 반도체 패턴(VSP) 각각이 제3 방향(D3)으로 연장 형성될 수 있다. 또한, 이러한 경우, 후술되는 비트 라인 콘택 플러그(BLPG)는, 도전 패드(PAD)를 통해 수직 채널 패턴(VCP)과 간접적으로 전기적으로 연결되는 대신에, 수직 채널 패턴(VCP)과 직접적으로 접촉하며 전기적으로 연결될 수 있다.
또한, 이상 수직 채널 구조체들(VS)에 수직 반도체 패턴(VSP)이 포함되는 것으로 설명되었으나, 이에 제한되거나 한정되지 않고 수직 반도체 패턴(VSP)이 생략될 수도 있다.
또한, 이상 수직 채널 패턴(VCP)가 제1 부분(VCP1) 및 제2 부분(VCP2)을 포함하는 구조인 것으로 설명되었으나, 이에 제한되거나 한정되지 않고 제1 부분(VCP1)이 배제된 구조를 가질 수 있다. 예를 들어, 수직 채널 패턴(VCP)은 기판(SUB)까지 연장 형성된 수직 반도체 패턴(VSP) 및 데이터 저장 패턴(DSP) 사이에 제공되며 기판(SUB)과 접촉하도록 기판(SUB)까지 연장 형성될 수 있다. 이러한 경우 수직 채널 패턴(VCP)의 하면은 기판(SUB)의 최상면(층간 절연막들(ILD) 중 최하부의 것의 하면)보다 낮은 레벨에 위치할 수 있으며, 수직 채널 패턴(VCP)의 상면은 수직 반도체 패턴(VSP)의 상면과 실질적으로 공면을 이룰 수 있다.
서로 인접한 적층 구조체들(ST) 사이에는 제1 방향(D1)으로 연장되는 분리 트렌치(TR)가 제공될 수 있다. 공통 소스 영역(CSR)은 분리 트렌치(TR)에 의해 노출되는 기판(SUB) 내부에 제공될 수 있다. 공통 소스 영역(CSR)은 기판(SUB) 내에서 제1 방향(D1)으로 연장될 수 있다. 공통 소스 영역(CSR)은, 제2 도전형의 불순물(예컨대, N형의 불순물)이 도핑된 반도체 물질로 형성될 수 있다. 공통 소스 영역(CSR)은 도 1의 공통 소스 라인(CSL)에 해당할 수 있다.
공통 소스 플러그(CSP)는 분리 트렌치(TR) 내에 제공될 수 있다. 공통 소스 플러그(CSP)는 공통 소스 영역(CSR)과 연결될 수 있다. 공통 소스 플러그(CSP)의 상면은 적층 구조체들(ST) 각각의 상면(즉, 층간 절연막들(ILD) 중 최상부의 것의 상면)과 실질적으로 공면을 이룰 수 있다. 공통 소스 플러그(CSP)는 제1 방향(D1) 및 제3 방향(D3)으로 연장되는 플레이트(Plate) 형상을 가질 수 있다. 이 때 공통 소스 플러그(CSP)는, 제3 방향(D3)으로 갈수록 제2 방향(D2)으로의 폭이 증가되는 형상을 가질 수 있다.
공통 소스 플러그(CSP)와 적층 구조체들(ST) 사이에는 절연 스페이서들(SP)이 개재될 수 있다. 절연 스페이서들(SP)은 서로 인접하는 적층 구조체들(ST) 사이에서 서로 대향하며 제공될 수 있다. 예를 들어 절연 스페이서들(SP)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물 또는 낮은 유전 상수를 갖는 low-k 물질로 형성될 수 있다.
적층 구조체들(ST), 수직 채널 구조체들(VS) 및 공통 소스 플러그(CSP) 상에 캡핑 절연막(CAP)이 제공될 수 있다. 캡핑 절연막(CAP)은 층간 절연막들(ILD) 중 최상부의 것의 상면, 도전 패드(PAD)의 상면 및 공통 소스 플러그(CSP)의 상면을 덮을 수 있다. 캡핑 절연막(CAP)은, 층간 절연막들(ILD)과 다른 절연 물질로 형성될 수 있다. 캡핑 절연막(CAP) 내부에 도전 패드(PAD)와 전기적으로 연결되는 비트 라인 콘택 플러그(BLPG)가 제공될 수 있다. 비트 라인 콘택 플러그(BLPG)는, 제3 방향(D3)으로 갈수록 제1 방향(D1) 및 제2 방향(D2)으로의 폭이 증가되는 형상을 가질 수 있다.
캡핑 절연막(CAP) 및 비트 라인 콘택 플러그(BLPG) 상에 비트 라인(BL)이 제공될 수 있다. 비트 라인(BL)은 도 1에 도시된 복수의 비트 라인들(BL0, BL1, BL2) 중 어느 하나에 해당되는 것으로, 제2 방향(D2)을 따라 도전성 물질로 연장 형성될 수 있다. 비트 라인(BL)을 구성하는 도전성 물질은 전술된 게이트 전극들(EL1, EL2, EL3) 각각을 형성하는 도전성 물질과 동일한 물질일 수 있다.
비트 라인(BL)은 비트 라인 콘택 플러그(BLPG)를 통해 수직 채널 구조체들(VS)과 전기적으로 연결될 수 있다. 여기서 비트 라인(BL)이 수직 채널 구조체들(VS)과 연결된다는 것은, 수직 채널 구조체들(VS)에 포함되는 수직 채널 패턴(VCP)과 연결되는 것을 의미할 수 있다.
이와 같은 구조의 3차원 플래시 메모리는, 셀 스트링들(CSTR) 각각에 인가되는 전압, 스트링 선택 라인(SSL)에 인가되는 전압, 워드 라인들(WL0-WLn) 각각에 인가되는 전압, 접지 선택 라인(GSL)에 인가되는 전압 및 공통 소스 라인(CSL)에 인가되는 전압을 기초로, 프로그램 동작, 판독 동작 및 소거 동작을 수행할 수 있다. 예컨대, 3차원 플래시 메모리는, 셀 스트링들(CSTR) 각각에 인가되는 전압, 스트링 선택 라인(SSL)에 인가되는 전압, 워드 라인들(WL0-WLn) 각각에 인가되는 전압, 접지 선택 라인(GSL)에 인가되는 전압 및 공통 소스 라인(CSL)에 인가되는 전압을 기초로, 수직 채널 패턴(VCP)에 채널을 형성하여 전하 또는 홀을 대상 메모리 셀의 데이터 저장 패턴(DSP)으로 전달함으로써 프로그램 동작을 수행할 수 있다.
또한, 일 실시예에 따른 3차원 플래시 메모리는 설명된 구조로 제한되거나 한정되지 않고, 구현 예시에 따라 수직 채널 패턴(VCP), 데이터 저장 패턴(DSP), 게이트 전극들(EL1, EL2, EL3), 비트 라인(BL), 공통 소스 라인(CSL)을 포함하는 것을 전제로 다양한 구조로 구현될 수 있다.
이상, 수직 반도체 패턴(VSP)이 포함되는 구조의 3차원 플래시 메모리가 설명되었으나, 3차원 플래시 메모리는 수직 반도체 패턴(VSP)을 생략한 채 백 게이트(BG)를 포함하는 구조를 가질 수 있다. 이러한 경우, 수직 채널 구조체들(VS) 각각에 더 포함되는 백 게이트(BG)는, 수직 채널 패턴(VCP)의 내부 공간을 채우며 수직 방향(예컨대, 제3 방향(D3))으로 연장 형성될 수 있다. 이하, 백 게이트(BG)가 수직 채널 패턴(VCP)의 내부 공간을 채운다는 것은, 백 게이트(BG)가 수직 채널 패턴(VCP)에 의해 적어도 일부분이 감싸진 상태로 수직 채널 패턴(VCP) 내에 포함되는 것을 의미한다.
백 게이트(BG)는 수직 채널 패턴(VCP)에 의해 적어도 일부분이 감싸진 채 맞닿으며 메모리 동작을 위한 수직 채널 패턴(VCP)로 전압을 인가하도록 형성될 수 있다. 이를 위해, 백 게이트(BG)는 도핑된 반도체(ex, 도핑된 실리콘 등), 금속(ex, W(텅스텐), Cu(구리), Al(알루미늄), Ti(티타늄), Ta(탄탈륨), Mo(몰리브덴), Ru(루테늄), Au(금) 등) 또는 도전성 금속질화물(ex, 질화티타늄, 질화탄탈늄 등) 등에서 선택된 적어도 하나를 포함하는 도전성 물질로 형성될 수 있다. 백 게이트(BG)는 설명된 금속 물질 이외에도 ALD로 형성 가능한 모든 금속 물질 중 적어도 하나를 포함할 수 있다.
이 때, 백 게이트(BG)는 제1 게이트 전극(EL1)에 대응하는 레벨부터 수직 채널 패턴(VCP) 내에서 제2 게이트 전극(EL2)에 대응하는 레벨까지 제3 방향(D3)을 따라 연장 형성될 수 있다. 즉, 백 게이트(BG)의 상면은 제2 게이트 전극들(EL2) 중 최상부의 것의 상면보다 높은 레벨에 위치할 수 있다. 그러나 이에 제한되거나 한정되지 않고, 백 게이트(BG)는 수직 채널 패턴(VCP) 내에서 제3 게이트 전극(EL3)에 대응하는 레벨까지 제3 방향(D3)을 따라 연장 형성될 수도 있다.
백 게이트(BG)는 구현 예시에 따라 백 게이트(BG)의 하면과 접촉하는 하부 기판을 포함할 수 있다. 또한, 구현 예시에 따라, 백 게이트(BG)가 기판(SUB) 내부로부터 형성되거나, 기판(SUB)의 상부로부터 형성될 수도 있다.
이와 같은 백 게이트(BG)는 셀 스트링들(CSTR) 각각의 수직 채널 패턴(VCP) 내에 포함되는 것으로, 제1 방향(D1) 및 제2 방향(D2)가 형성하는 평면상에서 모두 전기적으로 연결될 수 있다. 즉, 백 게이트(BG)는 셀 스트링들(CSTR)에 공통적으로 연결될 수 있다. 이러한 경우, 셀 스트링들(CSTR) 각각의 백 게이트(BG)는 일괄적으로 제어되어 모두 동일한 전압이 인가될 수 있다.
그러나 이에 제한되거나 한정되지 않고, 셀 스트링들(CSTR) 각각의 수직 채널 패턴(VCP) 내에 포함되는 백 게이트(BG)는 도 1의 제1 방향(D1)를 따라 서로 전기적으로 연결될 수 있다. 이러한 경우, 제2 방향(D2)을 따라 배열된 셀 스트링들(CSTR) 각각의 백 게이트(BG)는 각각이 전기적으로 독립적으로 제어됨으로써 서로 다른 전압이 인가될 수 있으며, 도 1의 제1 방향(D1)을 따라 배열된 셀 스트링들(CSTR) 각각의 백 게이트(BG)는 일괄적으로 제어됨으로써 동일한 전압이 인가될 수 있다.
또한, 셀 스트링들(CSTR) 각각의 수직 채널 패턴(VCP) 내에 포함되는 백 게이트(BG)는 도 1의 제2 방향(D2)를 따라 서로 전기적으로 연결될 수도 있다. 이러한 경우, 제1 방향(D1)을 따라 배열된 셀 스트링들(CSTR) 각각의 백 게이트(BG)는 각각이 전기적으로 독립적으로 제어됨으로써 서로 다른 전압이 인가될 수 있으며, 도 1의 제2 방향(D2)을 따라 배열된 셀 스트링들(CSTR) 각각의 백 게이트(BG)는 일괄적으로 제어됨으로써 동일한 전압이 인가될 수 있다.
백 게이트(BG)와 수직 채널 패턴(VCP) 사이에는 절연막(INS)이 배치됨으로써, 백 게이트(BG)가 수직 채널 패턴(VCP)과 직접적으로 맞닿는 것을 방지할 수 있다. 절연막(ILD)은 층간 절연막들(ILD)과 마찬가지로 실리콘 산화물과 같은 절연 물질로 형성될 수 있다.
백 게이트(BG)는, 수직 채널 패턴(VCP)에 의해 적어도 일부분만이 감싸지는 구조로 형성될 수도 있다. 예컨대, 백 게이트(BG) 및 절연막(INS)이 수직 채널 패턴(VCP)의 적어도 일부분에 포함되는 구조 또는 수직 채널 패턴(VCP)을 관통하는 구조가 구현될 수 있다.
이와 같은 구조의 3차원 플래시 메모리는, 셀 스트링들(CSTR) 각각에 인가되는 전압, 스트링 선택 라인(SSL)에 인가되는 전압, 워드 라인들(WL0-WLn) 각각에 인가되는 전압, 접지 선택 라인(GSL)에 인가되는 전압, 공통 소스 라인(CSL)에 인가되는 전압 및 백 게이트(BG)에 인가되는 전압을 기초로, 프로그램 동작, 판독 동작 및 소거 동작을 수행할 수 있다. 예컨대, 3차원 플래시 메모리는, 셀 스트링들(CSTR) 각각에 인가되는 전압, 스트링 선택 라인(SSL)에 인가되는 전압, 워드 라인들(WL0-WLn) 각각에 인가되는 전압, 접지 선택 라인(GSL)에 인가되는 전압, 공통 소스 라인(CSL)에 인가되는 전압 및 백 게이트(BG)에 인가되는 전압을 기초로, 수직 채널 패턴(VCP)에 채널을 형성하여 전하 또는 홀을 대상 메모리 셀의 데이터 저장 패턴(DSP)으로 전달함으로써 프로그램 동작을 수행할 수 있다.
백 게이트(BG)를 포함하는 구조의 3차원 플래시 메모리는, 구현 예시에 따라 수직 채널 패턴(VCP), 데이터 저장 패턴(DSP), 백 게이트(BG), 게이트 전극들(EL1, EL2, EL3), 비트 라인(BL), 공통 소스 라인(CSL)을 포함하는 것을 전제로 다양한 구조로 구현될 수 있다.
아래에서는, 전술된 구조의 3차원 플래시 메모리에서 수직 채널 구조체(VS)의 이상 형상(Abnormal Shape; AS)에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템이 설명된다.
도 4는 일 실시예에 따른 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법을 도시한 플로우 차트이고, 도 5는 도 4에 도시된 회로적 보상 방법을 수행하는 회로적 보상 시스템을 도시한 블록도이며, 도 6a 내지 6b는 도 2에 도시된 3차원 플래시 메모리에서 수직 채널 구조체에 이상 형상이 발생되는 것을 설명하기 위한 도면이고, 도 7a 내지 7d는 이상 형상이 발생된 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 회로적 보상을 실시하는 것을 설명하기 위한 도면이며, 도 8a 내지 8b는 이상 형상이 발생된 메모리 셀이 비선택된 메모리 셀인 경우 회로적 보상 방법을 실시하는 것을 설명하기 위한 도면이다.
도 4에 도시된 회로적 보상 방법은 도 5에 도시된 회로적 보상 시스템(500)이 주체가 되어 단계들(S410 내지 S430)을 통해 수행될 수 있다. 이를 위해 회로적 보상 시스템(500)은 도 5에 도시된 바와 같이, 데이터베이스(510), 모니터링부(520), 확인부(530) 및 보상부(540)를 포함할 수 있다. 회로적 보상 시스템(500)의 구성요소들은 프로그램 코드가 제공하는 명령에 따라 프로세서에 의해 수행되는 프로세서의 서로 다른 기능들(different functions)의 표현들일 수 있다. 예를 들어, 메모리 셀들 각각의 문턱 전압 특성을 모니터링하는 기능적 표현으로서 모니터링부(520)가 이용될 수 있다. 이에, 회로적 보상 시스템(500)은 기본적인 산술, 로직 및 입출력 연산을 수행하여 컴퓨터 프로그램의 명령을 처리하도록 구성되는 프로세서로 구현될 수 있다.
단계(S410) 이전에, 데이터베이스(510)는 수직 채널 구조체(VS)의 이상 형상(AS) 및 문턱 전압 특성 사이의 관계를 예측하도록 미리 구축 및 유지될 수 있다. 예를 들어, 데이터베이스(510)는 도 1 내지 3을 참조하여 설명된 구조의 3차원 플래시 메모리가 포함하는 메모리 셀들 각각의 문턱 전압 특성을 메모리 동작 전후 및 도중에 측정하고, 3차원 플래시 메모리에 포함되는 수직 채널 구조체들(VS) 각각의 이상 형상에 대한 정보를 수집한 뒤, 수직 채널 구조체(VS)의 이상 형상(AS) 및 문턱 전압 특성 사이의 관계를 학습할 수 있다. 학습 방식으로는 기존에 공지된 기계학습 알고리즘이 이용될 수 있다.
여기서, 문턱 전압 특성은, 메모리 셀들 각각의 문턱 전압 값, 메모리 셀들 각각의 문턱 전압 슬로프(Slope) 및 메모리 셀들 각각의 셀 전류 값을 포함할 수 있다.
단계(S410)에서 모니터링부(520)는, 메모리 셀들 각각의 문턱 전압 특성을 모니터링할 수 있다.
단계(S420)에서 확인부(530)는, 데이터베이스(510)를 이용하여 메모리 셀들 각각의 문턱 전압 특성을 기초로 메모리 셀들 중 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀을 확인할 수 있다.
이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 도 6a에 도시된 바와 같이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀에서의 로컬 필드 강화로 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀의 문턱 전압이 상승될 수 있으며, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 도 6b에 도시된 바와 같이 메모리 셀들 중 프로그램 동작의 대상이 되는 선택된 메모리 셀을 제외한 비선택된 메모리 셀인 경우, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀의 패스 전압 라인의 증가로 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀의 셀 전류가 감소하여 문턱 전압이 상승될 수 있다.
이에, 단계(S430)에서 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인지 여부에 따라 상이한 방식으로 회로적 보상을 실시할 수 있다.
즉, 단계(S430)에서 보상부(540)는, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우 및 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 비선택된 메모리 셀인 경우를 구분하여 회로적 보상을 실시할 수 있다.
보다 상세하게, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우 및 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 비선택된 메모리 셀인 경우를 구분하여, 프로그램 동작에서 인가되는 전압 또는 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어함으로써, 회로적 보상을 실시할 수 있다.
이 때, 회로적 보상은 이상 형상이 발생된 적어도 하나의 메모리 셀이 이상 형상(AS)이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일한 문턱 전압 특성을 갖도록 이루어질 수 있다. 예컨대, 보상부(540)는 적어도 하나의 메모리 셀이 이상 형상(AS)이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일한 문턱 전압 특성을 갖도록 프로그램 동작에서 인가되는 전압 또는 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어할 수 있다.
이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우, 보상부(540)의 회로적 보상 동작은 아래의 네 개의 예시와 같이 이루어질 수 있다.
예를 들어, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우, 도 7a에 도시된 바와 같이 프로그램 동작 시 선택된 메모리 셀에 인가되는 프로그램 전압(Vpgm)을 감소시킴으로써, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀의 문턱 전압 특성을 이상 형상(AS)이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일하게 만드는 회로적 보상을 실시할 수 있다.
다른 예를 들면, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우, 도 7b에 도시된 바와 같이 프로그램 동작 시 선택된 메모리 셀을 포함하는 수직 채널 구조체(VS)의 비트 라인(BL)에 인가되는 비트 라인 전압(Vbl)을 증가시킴으로써, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀의 문턱 전압을 감소시킬 수 있다. 이에, 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀의 문턱 전압 특성이 이상 형상(AS)이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일하게 되는 회로적 보상이 실시될 수 있다.
또 다른 예를 들면, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우, 도 7c에 도시된 바와 같이 판독 동작 시 선택된 메모리 셀에 인가되는 센싱 전압(Vread)을 증가시킴으로써, 회로적 보상을 실시할 수 있다.
또 다른 예를 들면, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 선택된 메모리 셀인 경우, 도 7d에 도시된 바와 같이 판독 동작 시 선택된 메모리 셀을 포함하는 수직 채널 구조체(VS)의 비트 라인(BL)에 인가되는 비트 라인 전압(Vbl)을 증가시킴으로써, 회로적 보상을 실시할 수 있다.
이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 비선택된 메모리 셀인 경우, 보상부(540)의 회로적 보상 동작은 아래의 두 개의 예시와 같이 이루어질 수 있다.
예를 들어, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 비선택된 메모리 셀인 경우, 도 8a에 도시된 바와 같이 프로그램 동작 시 비선택된 메모리 셀인 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀에 인가되는 패스 전압(Vpass)을 감소시킴으로써, 회로적 보상을 실시할 수 있다.
다른 예를 들면, 보상부(540)는 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀이 비선택된 메모리 셀인 경우, 도 8b에 도시된 바와 같이 판독 동작 시 비선택된 메모리 셀인 이상 형상(AS)이 발생된 적어도 하나의 메모리 셀에 인가되는 패스 전압(Vpass)을 증가시킴으로써, 회로적 보상을 실시할 수 있다.
이처럼 일 실시예에 따른 회로적 보상 방법 및 시스템은, 수직 채널 구조체(VS)의 이상 형상(AS)에 의한 셀 특성 열화를 회로적 보상을 통해 개선함으로써, 메모리 신뢰성을 열화시키고 프로그램 동작 및 판독 동작 시 패스 전압 방해를 가속하며 채널 전류를 감소시키는 등의 문제점을 물리적인 구조의 변경 없이 해결할 수 있다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.
그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.

Claims (11)

  1. 수평 방향으로 연장 형성되며 수직 방향으로 이격된 워드 라인들; 및 상기 워드 라인들을 관통하며 상기 수직 방향으로 연장 형성되는 수직 채널 구조체들-상기 수직 채널 구조체들 각각은 상기 수직 방향으로 연장 형성되는 수직 채널 패턴 및 상기 수직 채널 패턴의 외측벽에 접촉하며 형성되는 데이터 저장 패턴들을 포함하고, 상기 수직 채널 구조체들 각각은 상기 워드 라인들에 대응하는 메모리 셀들을 구성함-을 포함하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법에 있어서,
    상기 메모리 셀들 각각의 문턱 전압 특성을 모니터링하는 단계;
    상기 수직 채널 구조체의 이상 형상 및 문턱 전압 특성 사이의 관계를 예측하는 데이터베이스를 이용하여 상기 메모리 셀들 각각의 문턱 전압 특성을 기초로 상기 메모리 셀들 중 이상 형상이 발생된 적어도 하나의 메모리 셀을 확인하는 단계; 및
    상기 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 메모리 셀들 중 상기 선택된 메모리 셀을 제외한 비선택된 메모리 셀인 경우를 구분하여 회로적 보상을 실시하는 단계
    를 포함하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  2. 제1항에 있어서,
    상기 실시하는 단계는,
    상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우를 구분하여, 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 단계
    를 포함하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  3. 제2항에 있어서,
    상기 제어하는 단계는,
    상기 적어도 하나의 메모리 셀이 상기 이상 형상이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일한 문턱 전압 특성을 갖도록 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  4. 제2항에 있어서,
    상기 제어하는 단계는,
    상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우,
    상기 프로그램 동작 시 상기 선택된 메모리 셀에 인가되는 프로그램 전압을 감소시키는 단계; 또는
    상기 프로그램 동작 시 상기 선택된 메모리 셀을 포함하는 수직 채널 구조체의 비트 라인에 인가되는 비트 라인 전압을 증가시키는 단계
    중 어느 적어도 하나의 단계를 포함하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  5. 제2항에 있어서,
    상기 제어하는 단계는,
    상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우,
    상기 선택된 메모리 셀에 대한 판독 동작 시 상기 선택된 메모리 셀에 인가되는 센싱 전압을 증가시키는 단계; 또는
    상기 판독 동작 시 상기 선택된 메모리 셀을 포함하는 수직 채널 구조체의 비트 라인에 인가되는 비트 라인 전압을 증가시키는 단계
    중 어느 적어도 하나의 단계를 포함하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  6. 제2항에 있어서,
    상기 제어하는 단계는,
    상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우,
    상기 프로그램 동작 시 상기 적어도 하나의 메모리 셀에 인가되는 패스 전압을 감소시키는 단계
    를 포함하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  7. 제2항에 있어서,
    상기 제어하는 단계는,
    상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우,
    상기 선택된 메모리 셀에 대한 판독 동작 시 상기 적어도 하나의 메모리 셀에 인가되는 패스 전압을 증가시키는 단계
    를 포함하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  8. 제1항에 있어서,
    상기 문턱 전압 특성은,
    상기 메모리 셀들 각각의 문턱 전압 값 및 상기 메모리 셀들 각각의 셀 전류 값을 포함하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법.
  9. 수평 방향으로 연장 형성되며 수직 방향으로 이격된 워드 라인들; 및 상기 워드 라인들을 관통하며 상기 수직 방향으로 연장 형성되는 수직 채널 구조체들-상기 수직 채널 구조체들 각각은 상기 수직 방향으로 연장 형성되는 수직 채널 패턴 및 상기 수직 채널 패턴의 외측벽에 접촉하며 형성되는 데이터 저장 패턴들을 포함하고, 상기 수직 채널 구조체들 각각은 상기 워드 라인들에 대응하는 메모리 셀들을 구성함-을 포함하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 시스템에 있어서,
    상기 수직 채널 구조체의 이상 형상 및 문턱 전압 특성 사이의 관계를 예측하도록 구축 및 유지되는 데이터베이스;
    상기 메모리 셀들 각각의 문턱 전압 특성을 모니터링하는 모니터링부;
    상기 데이터베이스를 이용하여 상기 메모리 셀들 각각의 문턱 전압 특성을 기초로 상기 메모리 셀들 중 이상 형상이 발생된 적어도 하나의 메모리 셀을 확인하는 확인부; 및
    상기 적어도 하나의 메모리 셀이 프로그램 동작의 대상이 되는 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 메모리 셀들 중 상기 선택된 메모리 셀을 제외한 비선택된 메모리 셀인 경우를 구분하여 회로적 보상을 실시하는 보상부
    를 포함하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 시스템
  10. 제9항에 있어서,
    상기 보상부는,
    상기 적어도 하나의 메모리 셀이 상기 선택된 메모리 셀인 경우 및 상기 적어도 하나의 메모리 셀이 상기 비선택된 메모리 셀인 경우를 구분하여, 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 시스템.
  11. 제10항에 있어서,
    상기 보상부는,
    상기 적어도 하나의 메모리 셀이 상기 이상 형상이 발생되지 않은 다른 메모리 셀의 문턱 전압 특성과 동일한 문턱 전압 특성을 갖도록 상기 프로그램 동작에서 인가되는 전압 또는 상기 선택된 메모리 셀에 대한 판독 동작에서 인가되는 전압을 제어하는 것을 특징으로 하는 3차원 플래시 메모리에서 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 시스템.
KR1020210185211A 2021-10-20 2021-12-22 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템 KR20230095582A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020210185211A KR20230095582A (ko) 2021-12-22 2021-12-22 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템
PCT/KR2022/016015 WO2023068833A1 (ko) 2021-10-20 2022-10-20 3차원 플래시 메모리 및 그 동작 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210185211A KR20230095582A (ko) 2021-12-22 2021-12-22 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템

Publications (1)

Publication Number Publication Date
KR20230095582A true KR20230095582A (ko) 2023-06-29

Family

ID=86946349

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210185211A KR20230095582A (ko) 2021-10-20 2021-12-22 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템

Country Status (1)

Country Link
KR (1) KR20230095582A (ko)

Similar Documents

Publication Publication Date Title
KR102427324B1 (ko) 3차원 반도체 메모리 장치
KR102612195B1 (ko) 반도체 장치 및 반도체 장치의 제조 방법
KR102437779B1 (ko) 3차원 반도체 메모리 장치
KR101780274B1 (ko) 비휘발성 메모리 장치
US11201168B2 (en) Semiconductor devices including flared source structures
US20160240542A1 (en) Charge trapping nonvolatile memory devices, methods of fabricating the same, and methods of operating the same
KR20150060335A (ko) 3차원 반도체 메모리 장치
CN110556384B (zh) 三维半导体存储器装置
JP2010114369A (ja) 不揮発性半導体記憶装置
KR20200055302A (ko) 필드 소거 방식을 지원하는 3차원 플래시 메모리 및 그 제조 방법
KR20230095582A (ko) 수직 채널 구조체의 이상 형상에 의한 셀 특성 열화를 개선하는 회로적 보상 방법 및 시스템
KR102597549B1 (ko) 3차원 플래시 메모리의 판독 동작 방법
KR102603208B1 (ko) 3차원 플래시 메모리의 개선된 프로그램 동작 방법
KR102633697B1 (ko) 독립된 데이터 저장 패턴 구조를 갖는 3차원 플래시 메모리
KR102635478B1 (ko) 게이트 퍼스트 공정을 통해 제조되는 3차원 플래시 메모리
KR102627215B1 (ko) 연결부를 포함하는 3차원 플래시 메모리 및 그 제조 방법
KR102544004B1 (ko) 연결부를 포함하는 3차원 플래시 메모리 및 그 제조 방법
KR102624193B1 (ko) 3차원 플래시 메모리의 개선된 프로그램 동작 방법
KR102666995B1 (ko) 워드 라인 분리 구조를 갖는 3차원 플래시 메모리 및 그 제조 방법
WO2023068833A1 (ko) 3차원 플래시 메모리 및 그 동작 방법
KR102621680B1 (ko) 강유전체 분극 특성을 개선하는 3차원 플래시 메모리 및 그 제조 방법
KR102624196B1 (ko) 3차원 저항 변화 메모리
KR102649118B1 (ko) 강유전체 기반 고속 동작을 위한 3차원 플래시 메모리
KR102633429B1 (ko) 메모리 윈도우를 확장시킨 3차원 플래시 메모리
KR102254032B1 (ko) 정공 주입 소거 방식을 지원하는 3차원 플래시 메모리 및 그 제조 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal