KR20230016767A - 클록 게이팅을 수행하는 표시 장치 - Google Patents

클록 게이팅을 수행하는 표시 장치 Download PDF

Info

Publication number
KR20230016767A
KR20230016767A KR1020210098125A KR20210098125A KR20230016767A KR 20230016767 A KR20230016767 A KR 20230016767A KR 1020210098125 A KR1020210098125 A KR 1020210098125A KR 20210098125 A KR20210098125 A KR 20210098125A KR 20230016767 A KR20230016767 A KR 20230016767A
Authority
KR
South Korea
Prior art keywords
data
clock signal
image data
transmitted
controller
Prior art date
Application number
KR1020210098125A
Other languages
English (en)
Inventor
이효철
이민주
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210098125A priority Critical patent/KR20230016767A/ko
Priority to US17/656,913 priority patent/US11670209B2/en
Priority to EP22186790.6A priority patent/EP4125081A1/en
Priority to CN202210877456.0A priority patent/CN115691379A/zh
Publication of KR20230016767A publication Critical patent/KR20230016767A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 장치는 복수의 화소들을 포함하는 표시 패널, 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 컨트롤러, 및 컨트롤러로부터 영상 데이터 및 클록 신호를 수신하고, 클록 신호에 응답하여 영상 데이터를 샘플링하는 데이터 드라이버를 포함한다. 컨트롤러는, 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고, 클록 인에이블 신호에 응답하여 클록 신호를 게이팅한다. 이에 따라, 표시 장치의 전력 소모가 감소될 수 있다.

Description

클록 게이팅을 수행하는 표시 장치{DISPLAY DEVICE PERFORMING CLOCK GATING}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 클록 게이팅을 수행하는 표시 장치에 관한 것이다.
표시 장치의 해상도, 구동 주파수 등이 증가함에 따라, 표시 장치의 내부 구성요소들 사이에서의 데이터 전송 속도가 증가되고, 데이터 전송을 위한 전력 소모가 증가되고 있다. 한편, 스마트 폰, 태블릿 컴퓨터와 같은 모바일 장치에서는, 전력 소모를 감소시키는 것이 요구되고, 따라서 데이터 전송을 위한 전력 소모를 감소시키는 것이 요구된다.
본 발명의 일 목적은 표시 장치 내에서 데이터 전송을 위한 전력 소모를 감소시킬 수 있는 표시 장치를 제공하는 것이다.
다만, 본 발명의 해결하고자 하는 과제는 상기 언급된 과제에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 포함하는 표시 패널, 상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 컨트롤러, 및 상기 컨트롤러로부터 상기 영상 데이터 및 상기 클록 신호를 수신하고, 상기 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 데이터 드라이버를 포함한다. 상기 컨트롤러는, 상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고, 상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅한다.
일 실시예에서, 상기 데이터 드라이버는, 상기 반복 데이터 패턴이 전송되는 구간에서 상기 영상 데이터를 샘플링하지 않을 수 있다.
일 실시예에서, 상기 게이팅된 클록 신호는, 상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하고, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가질 수 있다.
일 실시예에서, 상기 데이터 드라이버는, 주기적으로 토글링하는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하고, 상기 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않을 수 있다.
일 실시예에서, 상기 컨트롤러는, 상기 영상 데이터에서 상기 반복 데이터 패턴을 검출하는 패턴 검출기, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 상기 오프 레벨을 가지는 상기 클록 인에이블 신호를 생성하는 클록 인에이블 신호 생성기, 및 상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 클록 게이팅 회로를 포함할 수 있다.
일 실시예에서, 상기 데이터 드라이버는, 상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하고, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않는 샘플링 회로를 포함할 수 있다.
일 실시예에서, 상기 표시 장치는 상기 컨트롤러로부터 상기 데이터 드라이버로 상기 게이팅된 클록 신호가 전송되는 클록 신호 라인, 및 상기 컨트롤러로부터 상기 데이터 드라이버로 상기 영상 데이터가 전송되는 복수의 데이터 전송 라인들을 더 포함할 수 있다.
일 실시예에서, 상기 영상 데이터의 각 화소 데이터의 복수의 비트들이 상기 복수의 데이터 전송 라인들을 통하여 동시에 전송될 수 있다.
일 실시예에서, 상기 복수의 데이터 전송 라인들은 상기 반복 데이터 패턴이 전송되는 구간에서 상기 동일한 화소 데이터에 상응하는 일정한 레벨들을 가질 수 있다.
일 실시예에서, 상기 컨트롤러는, 상기 영상 데이터에서 상기 동일한 화소 데이터가 일정 개수 이상 반복되는 경우, 상기 일정 개수 이상 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출할 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 포함하는 표시 패널, 상기 복수의 화소들에 데이터 신호들을 제공하는 데이터 드라이버, 상기 복수의 화소들에 스캔 신호들을 제공하는 스캔 드라이버, 및 상기 데이터 드라이버 및 상기 스캔 드라이버를 제어하는 컨트롤러를 포함한다. 상기 컨트롤러는, 상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 송신 블록, 및 상기 송신 블록으로부터 상기 영상 데이터 및 상기 클록 신호를 수신하고, 상기 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 수신 블록을 포함한다. 상기 송신 블록은, 상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고, 상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅한다.
일 실시예에서, 상기 게이팅된 클록 신호는, 상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하고, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가질 수 있다.
일 실시예에서, 상기 수신 블록은, 주기적으로 토글링하는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하고, 상기 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않는 샘플링 회로를 포함할 수 있다.
일 실시예에서, 상기 송신 블록은, 상기 영상 데이터에서 상기 반복 데이터 패턴을 검출하는 패턴 검출기, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 상기 오프 레벨을 가지는 상기 클록 인에이블 신호를 생성하는 클록 인에이블 신호 생성기, 및 상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 클록 게이팅 회로를 포함할 수 있다.
일 실시예에서, 상기 컨트롤러는, 상기 송신 블록으로부터 상기 수신 블록으로 상기 게이팅된 클록 신호가 전송되는 클록 신호 라인, 및 상기 송신 블록으로부터 상기 수신 블록으로 상기 영상 데이터가 전송되는 복수의 데이터 전송 라인들을 더 포함할 수 있다.
일 실시예에서, 상기 영상 데이터의 각 화소 데이터의 복수의 비트들이 상기 복수의 데이터 전송 라인들을 통하여 동시에 전송될 수 있다.
일 실시예에서, 상기 복수의 데이터 전송 라인들은 상기 반복 데이터 패턴이 전송되는 구간에서 상기 동일한 화소 데이터에 상응하는 일정한 레벨들을 가질 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 복수의 화소들을 포함하는 표시 패널, 및 상기 표시 패널을 구동하는 패널 구동부를 포함한다. 상기 패널 구동부는, 상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 송신부, 및 상기 송신부로부터 상기 영상 데이터 및 상기 클록 신호를 수신하고, 상기 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 수신부를 포함한다. 상기 송신부는, 상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고, 상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅한다.
일 실시예에서, 상기 패널 구동부는 데이터 드라이버, 스캔 드라이버 및 컨트롤러를 포함하고, 상기 송신부는 상기 컨트롤러이고, 상기 수신부는 상기 데이터 드라이버일 수 있다.
일 실시예에서, 상기 패널 구동부는 데이터 드라이버, 스캔 드라이버 및 컨트롤러를 포함하고, 상기 송신부는 상기 컨트롤러에 포함된 송신 블록이고, 상기 수신부는 상기 컨트롤러에 포함된 수신 블록일 수 있다.
본 발명의 실시예들에 따른 표시 장치에서, 송신부(예를 들어, 컨트롤러, 또는 상기 컨트롤러의 송신 블록)는 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고, 상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅할 수 있다. 또한, 수신부(예를 들어, 데이터 드라이버, 또는 상기 컨트롤러의 수신 블록)는 상기 반복 데이터 패턴이 전송되는 구간에서 상기 영상 데이터를 샘플링하지 않을 수 있다. 이에 따라, 상기 표시 장치의 전력 소모가 감소될 수 있다.
다만, 본 발명의 효과는 상기 언급한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 본 발명의 실시예들에 따른 표시 장치에 포함된 컨트롤러 및 데이터 드라이버의 일 예를 나타내는 블록도이다.
도 3은 본 발명의 실시예들에 따른 표시 장치에서 전송되는 영상 데이터의 일 예를 나타내는 도면이다.
도 4는 본 발명의 실시예들에 따른 표시 장치에서 전송되는 도 3의 영상 데이터를 나타내는 타이밍도이다.
도 5는 본 발명의 일 실시예에 따른 컨트롤러와 데이터 드라이버 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 6는 본 발명의 다른 실시예에 따른 컨트롤러와 데이터 드라이버 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 7은 본 발명의 다른 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 8은 본 발명의 실시예들에 따른 표시 장치에 포함된 컨트롤러의 일 예를 나타내는 블록도이다.
도 9는 본 발명의 일 실시예에 따른 송신 블록과 수신 블록 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 10은 본 발명의 다른 실시예에 따른 송신 블록과 수신 블록 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 11은 본 발명의 실시예들에 따른 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이고, 도 2는 본 발명의 실시예들에 따른 표시 장치에 포함된 컨트롤러 및 데이터 드라이버의 일 예를 나타내는 블록도이고, 도 3은 본 발명의 실시예들에 따른 표시 장치에서 전송되는 영상 데이터의 일 예를 나타내는 도면이고, 도 4는 본 발명의 실시예들에 따른 표시 장치에서 전송되는 도 3의 영상 데이터를 나타내는 타이밍도이다.
도 1을 참조하면, 본 발명의 실시예들에 따른 표시 장치(100)는 복수의 화소들(PX)을 포함하는 표시 패널(110), 및 표시 패널(110)을 구동하는 패널 구동부(120)를 포함할 수 있다. 일 실시예에서, 패널 구동부(120)는 복수의 화소들(PX)에 데이터 신호들(DS)을 제공하는 데이터 드라이버(130), 복수의 화소들(PX)에 스캔 신호들(SS)을 제공하는 스캔 드라이버(140), 및 데이터 드라이버(130) 및 스캔 드라이버(140)를 제어하는 컨트롤러(150)를 포함할 수 있다.
표시 패널(110)은 복수의 데이터 배선들, 복수의 스캔 배선들, 및 상기 복수의 데이터 배선들 및 상기 복수의 스캔 배선들에 연결된 복수의 화소들(PX)을 포함할 수 있다. 일 실시예에서, 각 화소(PX)는 적어도 두 개의 트랜지스터들, 적어도 하나의 커패시터, 및 발광 소자를 포함하고, 표시 패널(110)은 발광 표시 패널일 수 있다. 예를 들어, 상기 발광 소자는 유기 발광 다이오드(Organic Light Emitting Diode; OLED)이거나, 퀀텀 닷(Quantum Dot; QD) 발광 소자일 수 있으나, 이에 한정되지 않는다. 다른 실시예에서, 표시 패널(110)은 LCD(Liquid Crystal Display) 패널이거나, 또는 임의의 다른 표시 패널일 수 있다.
데이터 드라이버(130)는 컨트롤러(150)로부터 복수의 데이터 전송 라인들(DTL)을 통하여 영상 데이터(DAT)를 수신하고, 컨트롤러(150)로부터 클록 신호 라인(CLKL)을 통하여 클록 신호(GATED_CLK)를 수신할 수 있다. 일 실시예에서, 클록 신호 라인(CLKL)을 통하여 전송되는 클록 신호(GATED_CLK)는 컨트롤러(150)에 의해 게이팅된 클록 신호일 수 있다. 데이터 드라이버(130)는 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링하고, 샘플링된 영상 데이터(DAT)에 기초하여 상기 복수의 데이터 배선들을 통하여 복수의 화소들(PX)에 데이터 신호들(DS)을 제공할 수 있다. 일 실시예에서, 데이터 드라이버(130)는 컨트롤러(150)로부터 데이터 제어 신호를 더욱 수신할 수 있다. 예를 들어, 상기 데이터 제어 신호는 출력 데이터 인에이블 신호, 수평 개시 신호 및 로드 신호를 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 데이터 드라이버(130) 및 컨트롤러(150)는 단일한 집적 회로로 구현될 수 있고, 이러한 집적 회로는 타이밍 컨트롤러 임베디드 데이터 드라이버(Timing controller Embedded Data driver; TED)로 불릴 수 있다. 다른 실시예에서, 데이터 드라이버(130) 및 컨트롤러(150)는 각각 별개의 집적 회로들로 구현될 수 있다.
스캔 드라이버(140)는 컨트롤러(150)로부터 수신된 스캔 제어 신호(SCTRL)에 기초하여 스캔 신호들(SS)을 생성하고, 상기 복수의 스캔 배선들을 통하여 복수의 화소들(PX)에 스캔 신호들(SS)을 행 단위로 순차적으로 제공할 수 있다. 일 실시예에서, 스캔 제어 신호(SCTRL)는 스캔 개시 신호, 스캔 클록 신호 등을 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 스캔 드라이버(140)는 표시 패널(110)의 주변부에 집적 또는 형성될 수 있다. 다른 실시예에서, 스캔 드라이버(140)는 하나 또는 그 이상의 집적 회로들로 구현될 수 있다.
컨트롤러(예를 들어, 타이밍 컨트롤러(Timing Controller; T-CON))(150)는 외부의 호스트 프로세서(예를 들어, 어플리케이션 프로세서(Application Processor; AP), 그래픽 처리부(Graphic Processing Unit; GPU) 또는 그래픽 카드(Graphic Card))(200)로부터 입력 영상 데이터(IDAT) 및 제어 신호(CTRL)를 제공받을 수 있다. 일 실시예에서, 입력 영상 데이터(IDAT)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함하는 RGB 영상 데이터일 수 있다. 일 실시예에서, 제어 신호(CTRL)는 수직 동기 신호, 수평 동기 신호, 입력 데이터 인에이블 신호, 마스터 클록 신호 등을 포함할 수 있으나, 이에 한정되지 않는다. 컨트롤러(150)는 입력 영상 데이터(IDAT)에 기초하여 복수의 화소들(PX)에 대한 복수의 화소 데이터를 포함하는 영상 데이터(DAT)를 생성하고, 복수의 데이터 전송 라인들(DTL)을 통하여 데이터 드라이버(130)에 영상 데이터(DAT)를 출력하고, 클록 신호 라인(CLKL)을 통하여 데이터 드라이버(130)에 게이팅된 클록 신호(GATED_CLK)를 출력할 수 있다. 또한, 컨트롤러(150)는 제어 신호(CTRL)에 기초하여 스캔 제어 신호(SCTRL)를 생성하고, 스캔 드라이버(140)에 스캔 제어 신호(SCTRL)를 제공하여 스캔 드라이버(140)를 제어할 수 있다.
본 발명의 실시예들에 따른 표시 장치(100)에서, 컨트롤러(150)는 영상 데이터(DAT)에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨(예를 들어, 로우 레벨)을 가지는 클록 인에이블 신호를 생성하며, 상기 클록 인에이블 신호에 응답하여 클록 신호(GATED_CLK)를 게이팅할 수 있다. 일 실시예에서, 상기 클록 인에이블 신호는 수평 액티브 구간 내의 상기 반복 데이터 패턴이 전송되는 구간뿐만 아니라 수평 블랭크 구간에서 상기 오프 레벨을 가질 수 있고, 상기 클록 인에이블 신호에 기초하여 게이팅된 클록 신호(GATED_CLK)는 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 토글링하지 않고, 일정한 레벨(예를 들어, 로우 레벨)을 가질 수 있다. 데이터 드라이버(130)는, 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서, 즉 게이팅된 클록 신호(GATED_CLK)가 토글링하지 않는 또는 상기 일정한 레벨을 가지는 구간에서, 영상 데이터(DAT)를 샘플링하지 않을 수 있다.
이러한 동작들을 수행하도록, 도 2에 도시된 바와 같이, 컨트롤러(150)는 패턴 검출기(251), 클록 인에이블 신호 생성기(253) 및 클록 게이팅 회로(255)를 포함하고, 데이터 드라이버(130)는 샘플링 회로(230)를 포함할 수 있다. 일 실시예에서, 컨트롤러(150)는 데이터 출력 회로(257) 및/또는 클록 생성기(259)를 더 포함할 수 있다.
패턴 검출기(251)는 영상 데이터(DAT)에서 상기 반복 데이터 패턴을 검출하여 상기 반복 데이터 패턴을 나타내는 검출 신호(SDET)를 생성할 수 있다. 여기서, 상기 반복 데이터 패턴은 하나의 행의 화소들(PX), 즉 하나의 화소 행에서 2 이상의 연속된 화소들(PX)에 대한 동일한 값을 가지는 화소 데이터를 의미할 수 있다. 일 실시예에서, 패턴 검출기(251)는 일정 개수 이상 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출하고, 상기 일정 개수 미만으로 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출하지 않을 수 있다. 예를 들어, 상기 일정 개수는 약 50개일 수 있으나, 이에 한정되지 않는다.
클록 인에이블 신호 생성기(253)는 패턴 검출기(251)로부터 상기 반복 데이터 패턴을 나타내는 검출 신호(SDET)를 수신하고, 검출 신호(SDET)에 응답하여 상기 수평 액티브 구간 내의 상기 반복 데이터 패턴이 전송되는 구간에서 상기 오프 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성할 수 있다. 또한, 일 실시예에서, 클록 인에이블 신호 생성기(253)는 상기 수평 블랭크 구간에서 클록 인에이블 신호(CLK_EN)를 상기 오프 레벨로 제어할 수 있다.
클록 게이팅 회로(255)는 상기 외부의 호스트 프로세서로부터 클록 신호(CLK)를 수신하거나, 클록 생성기(259)에서 생성된 클록 신호(CLK)를 수신할 수 있다. 클록 신호(CLK)는 하이 레벨과 로우 레벨 사이에서 주기적으로 토글링할 수 있다. 또한, 클록 게이팅 회로(255)는 클록 인에이블 신호 생성기(253)로부터 클록 인에이블 신호(CLK_EN)를 수신할 수 있다. 클록 게이팅 회로(255)는 클록 인에이블 신호(CLK_EN)에 응답하여 클록 신호(CLK)를 게이팅하여 게이팅된 클록 신호(GATED_CLK)를 생성할 수 있다. 일 실시예에서, 클록 인에이블 신호(CLK_EN)는 상기 반복 데이터 패턴이 전송되는 구간을 제외한 상기 수평 액티브 구간에서 온 레벨(예를 들어, 하이 레벨)을 가지고, 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 오프 레벨(예를 들어, 로우 레벨)을 가질 수 있다. 상기 반복 데이터 패턴이 전송되는 구간을 제외한 상기 수평 액티브 구간에서, 클록 게이팅 회로(255)는 상기 온 레벨을 가지는 클록 인에이블 신호(CLK_EN)에 기초하여 게이팅된 클록 신호(GATED_CLK)로서 클록 신호(CLK)를 출력하고, 따라서 게이팅된 클록 신호(GATED_CLK)는 주기적으로 토글링할 수 있다. 또한, 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서, 클록 게이팅 회로(255)는 상기 오프 레벨을 가지는 클록 인에이블 신호(CLK_EN)에 기초하여 게이팅된 클록 신호(GATED_CLK)로서 클록 신호(CLK)를 출력하지 않고, 따라서 게이팅된 클록 신호(GATED_CLK)는 일정한 레벨(예를 들어, 로우 레벨)을 가질 수 있다.
데이터 출력 회로(257)는 복수의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)을 통하여 데이터 드라이버(130)의 샘플링 회로(230)에 영상 데이터(DAT)를 전송할 수 있다. 일 실시예에서, 영상 데이터(DAT)의 각 화소 데이터의 복수의 비트들이 복수의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)을 통하여 동시에 전송될 수 있다. 예를 들어, 영상 데이터(DAT)의 각 화소 데이터는 8개의 비트들을 가지고, 각 화소 데이터는 8개의 비트들이 클록 신호(GATED_CLK)의 한 사이클 동안 8개의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)을 통하여 각각 전송될 수 있다. 한편, 도 2에는 컨트롤러(150)와 데이터 드라이버(130) 사이에 8개의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)이 배치된 예가 도시되어 있으나, 데이터 전송 라인들(DTL1, DTL2, …, DTL8)의 개수는 도 8의 예에 한정되지 않는다. 예를 들어, 컨트롤러(150)와 데이터 드라이버(130) 사이에 16개, 24개, 32개 등등의 데이터 전송 라인들이 배치될 수 있다. 또한, 클록 게이팅 회로(255)는 클록 신호 라인(CLKL)을 통하여 데이터 드라이버(130)의 샘플링 회로(230)에 게이팅된 클록 신호(GATED_CLK)를 전송할 수 있다.
샘플링 회로(230)는 복수의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)을 통하여 영상 데이터(DAT)를 수신하고, 클록 신호 라인(CLKL)을 통하여 게이팅된 클록 신호(GATED_CLK)를 수신할 수 있다. 샘플링 회로(230)는 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링함으로써 샘플링된 영상 데이터(SDAT)를 생성할 수 있다. 일 실시예에서, 도 2에 도시된 바와 같이, 샘플링 회로(230)는 게이팅된 클록 신호(GATED_CLK)의 에지(예를 들어, 하강 에지 또는 상승 에지)에서 영상 데이터(DAT)를 샘플링 또는 캡쳐하는 복수의 플립-플롭(FF)들(231, 232, …, 238)을 포함할 수 있다. 일 실시예에서, 샘플링 회로(230)는 상기 반복 데이터 패턴이 전송되는 구간을 제외한 상기 수평 액티브 구간에서 주기적으로 토글링하는 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링하고, 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 상기 일정한 레벨을 가지는 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링하지 않을 수 있다. 이에 따라, 샘플링 회로(230)가 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 영상 데이터(DAT)를 샘플링하지 않으므로, 데이터 드라이버(130) 및 표시 장치(100)의 전력 소모가 감소될 수 있다.
도 3에는 영상 데이터(DAT)의 일 예가 도시되어 있고, 도 4에는 도 3의 영상 데이터(DAT)가 전송되는 예가 도시되어 있다. 예를 들어, 표시 패널(110)은 N개의 화소 행들(PR1, PR2, …, PRN)을 포함하고, 도 3에 도시된 바와 같이, 영상 데이터(DAT)는 N개의 화소 행들(PR1, PR2, …, PRN)에 대한 N개의 라인 데이터(LD1, LD2, …, LDN)을 포함할 수 있다. 제1 라인 데이터(LD1)는 제1 화소 행(PR1)의 화소들(PX)에 대한 화소 데이터(D11, D12, D13, D14, …) 및 수평 블랭크 데이터(HBD)를 포함하고, 제2 라인 데이터(LD2)는 제2 화소 행(PR2)의 화소들(PX)에 대한 화소 데이터(D21, D22, D23, D24, …) 및 수평 블랭크 데이터(HBD)를 포함하며, 제N 라인 데이터(LDN)는 제N 화소 행(PRN)의 화소들(PX)에 대한 화소 데이터(DN1, DN2, DN3, DN4, …) 및 수평 블랭크 데이터(HBD)를 포함할 수 있다. 컨트롤러(150)와 데이터 드라이버(130) 사이에서 N개의 라인 데이터(LD1, LD2, …, LDN)가 순차적으로 전송될 수 있다.
제1 라인 데이터(LD1)가 동일한 화소 데이터를 가지지 않는 경우, 즉 제1 라인 데이터(LD1)의 제2 화소 데이터(D12)가 제1 라인 데이터(LD1)의 제1 화소 데이터(D11)와 다르고, 제1 라인 데이터(LD1)의 제3 화소 데이터(D13)가 제1 라인 데이터(LD1)의 제2 화소 데이터(D12)와 다르며, 제1 라인 데이터(LD1)의 제4 화소 데이터(D14)가 제1 라인 데이터(LD1)의 제3 화소 데이터(D13)와 다른 경우, 패턴 검출기(251)는 제1 라인 데이터(LD1)에 반복 데이터 패턴(RDP)이 없는 것으로 판단할 수 있다. 이 경우, 도 4에 도시된 바와 같이, 제1 라인 데이터(LD1)가 전송되는 제1 수평 시간(H1)의 수평 액티브 구간(HAP) 동안, 클록 인에이블 신호 생성기(253)는 상기 온 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성하고, 클록 게이팅 회로(255)는 주기적으로 토글링하는 게이팅된 클록 신호(GATED_CLK)를 출력할 수 있다. 샘플링 회로(230)의 복수의 플립-플롭들(231, 232, …, 238)은 게이팅된 클록 신호(GATED_CLK)의 제1 사이클에서 제1 라인 데이터(LD1)의 제1 화소 데이터(D11)의 복수의 비트들(B1, B2, …, B8)을 각각 샘플링하고, 게이팅된 클록 신호(GATED_CLK)의 제2 사이클에서 제1 라인 데이터(LD1)의 제2 화소 데이터(D12)의 복수의 비트들(B1, B2, …, B8)을 각각 샘플링하며, 게이팅된 클록 신호(GATED_CLK)의 제3 사이클에서 제1 라인 데이터(LD1)의 제3 화소 데이터(D13)의 복수의 비트들(B1, B2, …, B8)을 각각 샘플링하고, 게이팅된 클록 신호(GATED_CLK)의 제4 사이클에서 제1 라인 데이터(LD1)의 제4 화소 데이터(D14)의 복수의 비트들(B1, B2, …, B8)을 각각 샘플링할 수 있다. 제1 수평 시간(H1)의 수평 블랭크 구간(HBP) 동안, 클록 인에이블 신호 생성기(253)는 상기 오프 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성하고, 클록 게이팅 회로(255)는 로우 레벨을 가지는 게이팅된 클록 신호(GATED_CLK)를 출력하며, 샘플링 회로(230)는 수평 블랭크 데이터(HBD)를 샘플링하지 않을 수 있다. 수평 블랭크 구간(HBP) 동안, 게이팅된 클록 신호(GATED_CLK)가 토글링되지 않고, 샘플링 회로(230)가 샘플링 동작을 수행하지 않으므로, 표시 장치(100)의 전력 소모가 감소될 수 있다.
또한, 제2 라인 데이터(LD2)가 동일한 화소 데이터를 가지는 경우, 즉 제2 라인 데이터(LD2)의 제2, 제3 및 제4 화소 데이터(D22, D23, D24)가 제2 라인 데이터(LD2)의 제1 화소 데이터(D21)와 동일한 경우, 패턴 검출기(251)는 제2 라인 데이터(LD2)의 제2, 제3 및 제4 화소 데이터(D22, D23, D24)를 반복 데이터 패턴(RDP)으로 검출할 수 있다. 이 경우, 도 4에 도시된 바와 같이, 제2 라인 데이터(LD2)가 전송되는 제2 수평 시간(H2)의 수평 액티브 구간(HAP)에서, 클록 인에이블 신호 생성기(253)는 클록 신호(CLK)의 제1 사이클에서 상기 온 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성하고, 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP)에서, 즉 클록 신호(CLK)의 제2 내지 제4 사이클들에서 상기 오프 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성할 수 있다. 클록 게이팅 회로(255)는 클록 신호(CLK)의 상기 제1 사이클에서 토글링하는 게이팅된 클록 신호(GATED_CLK)를 출력하고, 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP)에서, 즉 클록 신호(CLK)의 상기 제2 내지 제4 사이클들에서 상기 일정한 레벨(예를 들어, 상기 로우 레벨)을 가지는 게이팅된 클록 신호(GATED_CLK)를 출력할 수 있다. 샘플링 회로(230)의 복수의 플립-플롭들(231, 232, …, 238)은 게이팅된 클록 신호(GATED_CLK)의 제1 사이클에서 제2 라인 데이터(LD2)의 제1 화소 데이터(D21)의 복수의 비트들(B1, B2, …, B8)을 각각 샘플링할 수 있다. 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP)에서, 복수의 데이터 전송 라인들(DTL1, DLT2, …, DTL8) 상기 동일한 화소 데이터에 상응하는 일정한 레벨들을 가지고, 샘플링 회로(230)는 제2 라인 데이터(LD2)의 제2, 제3 및 제4 화소 데이터(D22, D23, D24)를 샘플링하지 않을 수 있다. 이에 따라, 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP) 동안, 게이팅된 클록 신호(GATED_CLK)가 토글링되지 않고, 샘플링 회로(230)가 샘플링 동작을 수행하지 않으므로, 표시 장치(100)의 전력 소모가 더욱 감소될 수 있다. 한편, 도 4에는 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP)에서 복수의 데이터 전송 라인들(DTL1, DLT2, …, DTL8)이 로우 레벨을 가지는 예가 도시되어 있으나, 복수의 데이터 전송 라인들(DTL1, DLT2, …, DTL8)의 상기 일정한 레벨들은 상기 동일한 화소 데이터에 따라 결정될 수 있다. 또한, 제2 수평 시간(H2)의 수평 블랭크 구간(HBP) 동안, 클록 게이팅 회로(255)는 상기 로우 레벨을 가지는 게이팅된 클록 신호(GATED_CLK)를 출력하고, 샘플링 회로(230)는 수평 블랭크 데이터(HBD)를 샘플링하지 않을 수 있다.
또한, 제N 라인 데이터(LDN)가 동일한 화소 데이터를 가지지 않는 경우, 패턴 검출기(251)는 제N 라인 데이터(LDN)에 반복 데이터 패턴(RDP)이 없는 것으로 판단할 수 있다. 이 경우, 도 4에 도시된 바와 같이, 제N 라인 데이터(LDN)가 전송되는 제N 수평 시간(HN)의 수평 액티브 구간(HAP) 동안, 게이팅된 클록 신호(GATED_CLK)는 주기적으로 토글링하고, 샘플링 회로(230)는 제N 라인 데이터(LDN)의 화소 데이터(DN1, DN2, DN3, DN4, …)를 샘플링할 수 있다. 제N 수평 시간(HN)의 수평 블랭크 구간(HBP) 동안, 게이팅된 클록 신호(GATED_CLK)는 상기 로우 레벨을 가지고, 샘플링 회로(230)는 수평 블랭크 데이터(HBD)를 샘플링하지 않을 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 표시 장치(100)에서, 컨트롤러(150)는 영상 데이터(DAT)에서 상기 동일한 화소 데이터가 반복되는 반복 데이터 패턴(RDP)을 검출하고, 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP)에서 상기 오프 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성하고, 클록 인에이블 신호(CLK_EN)에 응답하여 클록 신호(CLK)를 게이팅하여 게이팅된 클록 신호(GATED_CLK)를 생성할 수 있다. 또한, 데이터 드라이버(150)는 반복 데이터 패턴(RDP)이 전송되는 구간(RDPP)에서 영상 데이터(DAT)를 샘플링하지 않을 수 있다. 이에 따라, 표시 장치(100)의 전력 소모가 감소될 수 있다.
도 5는 본 발명의 일 실시예에 따른 컨트롤러와 데이터 드라이버 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 5를 참조하면, 컨트롤러(150)는 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고(S310), 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고(S330), 상기 클록 인에이블 신호에 응답하여 클록 신호를 게이팅하여 게이팅된 클록 신호를 생성하며(S350), 데이터 드라이버(130)에 상기 영상 데이터 및 상기 게이팅된 클록 신호를 전송할 수 있다(S370).
데이터 드라이버(130)는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링할 수 있다(S390). 한편, 상기 게이팅된 클록 신호는 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 토글링하지 않고, 일정한 레벨을 가질 수 있다. 따라서, 데이터 드라이버(130)는 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 상기 영상 데이터를 샘플링하지 않을 수 있다. 이에 따라, 표시 장치의 전력 소모가 감소될 수 있다.
도 6는 본 발명의 다른 실시예에 따른 컨트롤러와 데이터 드라이버 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 6을 참조하면, 컨트롤러(150)는 영상 데이터에서 일정 개수 이상 연속적으로 반복된 동일한 화소 데이터를 반복 데이터 패턴으로 검출할 수 있다(S305, S315). 즉, 상기 동일한 화소 데이터가 상기 일정 개수 미만으로 연속적으로 반복되는 경우(S305: NO), 컨트롤러(150)는 상기 일정 개수 미만으로 연속적으로 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출하지 않을 수 있다. 그러나, 상기 동일한 화소 데이터가 상기 일정 개수 이상으로 연속적으로 반복되는 경우(S305: YES), 컨트롤러(150)는 상기 일정 개수 이상으로 연속적으로 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출할 수 있다(S315). 예를 들어, 상기 일정 개수는 약 50개일 수 있으나, 이에 한정되지 않는다.
컨트롤러(150)는 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고(S330), 상기 클록 인에이블 신호에 응답하여 클록 신호를 게이팅하여 게이팅된 클록 신호를 생성하며(S350), 데이터 드라이버(130)에 상기 영상 데이터 및 상기 게이팅된 클록 신호를 전송할 수 있다(S370).
데이터 드라이버(130)는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링할 수 있다(S390). 데이터 드라이버(130)는 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 상기 영상 데이터를 샘플링하지 않을 수 있다. 이에 따라, 표시 장치의 전력 소모가 감소될 수 있다.
도 7은 본 발명의 다른 실시예들에 따른 표시 장치를 나타내는 블록도이고, 도 8은 본 발명의 실시예들에 따른 표시 장치에 포함된 컨트롤러의 일 예를 나타내는 블록도이다.
도 7을 참조하면, 본 발명의 다른 실시예들에 따른 표시 장치(400)는 표시 패널(410) 및 패널 구동부(420)를 포함할 수 있다. 일 실시예에서, 패널 구동부(120)는 데이터 드라이버(430), 스캔 드라이버(440) 및 컨트롤러(450)를 포함할 수 있다. 컨트롤러(450)는 송신 블록(460) 및 수신 블록(470)을 포함할 수 있다. 도 7의 표시 장치(400)는, 컨트롤러(450)의 송신 블록(460)과 컨트롤러(450)의 수신 블록(470) 사이에서 본 발명의 실시예들에 따른 데이터 전송 방법이 수행되는 것을 제외하고, 도 1의 표시 장치(100)와 유사한 구성 및 유사한 동작을 가질 수 있다.
컨트롤러(450)는 입력 영상 데이터(IDAT) 및 제어 신호(CTRL)에 기초하여 출력 영상 데이터(ODAT) 및 데이터 제어 신호(DCTRL)를 생성하고, 데이터 드라이버(430)에 출력 영상 데이터(ODAT) 및 데이터 제어 신호(DCTRL)를 제공하여 데이터 드라이버(430)를 제어할 수 있다.
컨트롤러(450)의 송신 블록(460)은 복수의 데이터 전송 라인들(DTL)을 통하여 표시 패널(410)의 복수의 화소들(PX)에 대한 복수의 화소 데이터를 포함하는 영상 데이터(DAT)를 출력하고, 클록 신호 라인(CLKL)을 통하여 게이팅된 클록 신호(GATED_CLK)를 출력할 수 있다. 컨트롤러(450)의 수신 블록(470)은 복수의 데이터 전송 라인들(DTL)을 통하여 송신 블록(460)으로부터 영상 데이터(DAT)를 수신하고, 클록 신호 라인(CLKL)을 통하여 송신 블록(460)으로부터 게이팅된 클록 신호(GATED_CLK)를 수신할 수 있다. 또한, 수신 블록(470)은 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링할 수 있다. 송신 블록(460) 및 수신 블록(470)은 컨트롤러(450) 내의 임의의 블록들 또는 아이피(IP)들일 수 있다. 일 실시예에서, 송신 블록(460)은 외부의 호스트 프로세서로부터 입력 영상 데이터(IDAT)를 수신하는 인터페이스 블록이고, 수신 블록(470)은 영상 데이터(DAT)에 대한 데이터 보상을 수행하는 데이터 처리 블록일 수 있으나, 이에 한정되지 않는다.
본 발명의 다른 실시예들에 따른 표시 장치(400)에서, 송신 블록(460)은 영상 데이터(DAT)에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨(예를 들어, 로우 레벨)을 가지는 클록 인에이블 신호를 생성하며, 상기 클록 인에이블 신호에 응답하여 클록 신호를 게이팅하여 게이팅된 클록 신호(GATED_CLK)를 생성할 수 있다. 일 실시예에서, 송신 블록(460)에 의해 생성된 게이팅된 클록 신호(GATED_CLK)는 상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하고, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가질 수 있다. 수신 블록(470)은 주기적으로 토글링하는 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링하고, 상기 일정한 레벨을 가지는 게이팅된 클록 신호(GATED_CLK)에 응답하여 영상 데이터(DAT)를 샘플링하지 않을 수 있다.
이러한 동작들을 수행하도록, 도 8에 도시된 바와 같이, 컨트롤러(450)의 송신 블록(460)은 패턴 검출기(561), 클록 인에이블 신호 생성기(563) 및 클록 게이팅 회로(565)를 포함하고, 컨트롤러(450)의 수신 블록(470)은 샘플링 회로(570)를 포함할 수 있다. 일 실시예에서, 송신 블록(460)은 데이터 출력 회로(567) 및/또는 클록 생성기(569)를 더 포함할 수 있다.
패턴 검출기(561)는 영상 데이터(DAT)에서 상기 반복 데이터 패턴을 검출할 수 있다. 클록 인에이블 신호 생성기(563)는 상기 수평 액티브 구간 내의 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 상기 오프 레벨을 가지는 클록 인에이블 신호(CLK_EN)를 생성할 수 있다. 클록 게이팅 회로(565)는 클록 인에이블 신호(CLK_EN)에 응답하여 클록 신호(CLK)를 게이팅하여 게이팅된 클록 신호(GATED_CLK)를 생성할 수 있다. 영상 데이터(DAT)의 각 화소 데이터의 복수의 비트들은 복수의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)을 통하여 각각 동시에 전송되고, 게이팅된 클록 신호(GATED_CLK)는 클록 신호 라인(CLKL)을 통하여 전송될 수 있다. 샘플링 회로(570)의 복수의 플립-픕롭들(571, 572, …, 578)은 게이팅된 클록 신호(GATED_CLK)에 응답하여 복수의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)을 통하여 전송된 각 화소 데이터의 상기 복수의 비트들을 각각 동시에 샘플링할 수 있다. 한편, 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간 동안, 게이팅된 클록 신호(GATED_CLK)는 상기 일정한 레벨(예를 들어, 로우 레벨)을 가지고, 복수의 데이터 전송 라인들(DTL1, DTL2, …, DTL8)은 일정한 레벨들을 가지며, 샘플링 회로(570)는 상기 일정한 레벨을 가지는 게이팅된 클록 신호(GATED_CLK)에 기초하여 샘플링 동작을 수행하지 않을 수 있다. 이에 따라, 표시 장치(400)의 전력 소모가 감소될 수 있다.
도 9는 본 발명의 일 실시예에 따른 송신 블록과 수신 블록 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 9를 참조하면, 컨트롤러의 송신 블록(460)은 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고(S610), 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고(S630), 상기 클록 인에이블 신호에 응답하여 클록 신호를 게이팅하여 게이팅된 클록 신호를 생성하며(S650), 상기 컨트롤러의 수신 블록(470)에 상기 영상 데이터 및 상기 게이팅된 클록 신호를 전송할 수 있다(S670).
수신 블록(470)은 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링할 수 있다(S690). 한편, 상기 게이팅된 클록 신호는 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 토글링하지 않고, 일정한 레벨을 가질 수 있다. 따라서, 수신 블록(470)은 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 상기 영상 데이터를 샘플링하지 않을 수 있다. 이에 따라, 표시 장치의 전력 소모가 감소될 수 있다.
도 10은 본 발명의 다른 실시예에 따른 송신 블록과 수신 블록 사이의 데이터 전송 방법을 나타내는 순서도이다.
도 10을 참조하면, 컨트롤러의 송신 블록(460)은 영상 데이터에서 일정 개수 이상 연속적으로 반복된 동일한 화소 데이터를 반복 데이터 패턴으로 검출할 수 있다(S605, S615). 즉, 상기 동일한 화소 데이터가 상기 일정 개수 미만으로 연속적으로 반복되는 경우(S605: NO), 송신 블록(460)은 상기 일정 개수 미만으로 연속적으로 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출하지 않을 수 있다. 그러나, 상기 동일한 화소 데이터가 상기 일정 개수 이상으로 연속적으로 반복되는 경우(S605: YES), 송신 블록(460)은 상기 일정 개수 이상으로 연속적으로 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출할 수 있다(S615).
송신 블록(460)은 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고(S630), 상기 클록 인에이블 신호에 응답하여 클록 신호를 게이팅하여 게이팅된 클록 신호를 생성하며(S650), 상기 컨트롤러의 수신 블록(470)에 상기 영상 데이터 및 상기 게이팅된 클록 신호를 전송할 수 있다(S670).
수신 블록(470)은 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링할 수 있다(S690). 수신 블록(470)은 상기 반복 데이터 패턴이 전송되는 구간 및 상기 수평 블랭크 구간에서 상기 영상 데이터를 샘플링하지 않을 수 있다. 이에 따라, 표시 장치의 전력 소모가 감소될 수 있다.
도 11은 본 발명의 실시예들에 따른 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
도 11을 참조하면, 전자 기기(1100)는 호스트 프로세서(1110), 메모리 장치(1120), 저장 장치(1130), 입출력 장치(1140), 파워 서플라이(1150) 및 표시 장치(1160)를 포함할 수 있다. 전자 기기(1100)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
호스트 프로세서(1110)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 호스트 프로세서(1110)는 어플리케이션 프로세서(Application Processor; AP), 그래픽 처리부(Graphic Processing Unit; GPU), 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 호스트 프로세서(1110)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 호스트 프로세서(1110)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(1120)는 전자 기기(1100)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(1120)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(1130)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(1140)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(1150)는 전자 기기(1100)의 동작에 필요한 파워를 공급할 수 있다. 표시 장치(1160)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
표시 장치(1160)는 복수의 화소들을 포함하는 표시 패널, 및 상기 표시 패널을 구동하는 패널 구동부를 포함할 수 있다. 상기 패널 구동부는 상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 게이팅된 클록 신호를 출력하는 송신부, 및 상기 송신부로부터 상기 영상 데이터 및 상기 게이팅된 클록 신호를 수신하고, 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 수신부를 포함할 수 있다. 일 실시예에서, 상기 송신부는 컨트롤러이고, 상기 수신부는 데이터 드라이버일 수 있다. 다른 실시예에서, 상기 송신부는 상기 컨트롤러에 포함된 송신 블록이고, 상기 수신부는 상기 컨트롤러에 포함된 수신 블록일 수 있다. 상기 송신부는 상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고, 상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고, 상기 클록 인에이블 신호에 응답하여 클록 신호를 게이팅하여 게이팅된 클록 신호를 생성할 수 있다. 상기 수신부는 상기 반복 데이터 패턴이 전송되는 구간에서 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않을 수 있다. 이에 따라, 표시 장치(1160)의 전력 소모가 감소될 수 있다.
실시예들에 따라, 전자 기기(1000)는 휴대폰(Mobile Phone), 스마트 폰(Smart Phone), 태블릿 컴퓨터(Tablet Computer), 디지털 TV(Digital Television), 3D TV, VR(Virtual Reality) 기기, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 내비게이션(Navigation) 등과 같은 표시 장치(1160)를 포함하는 임의의 전자 기기일 수 있다.
본 발명은 임의의 표시 장치 및 이를 포함하는 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 디지털 휴대폰, 스마트 폰, 태블릿 컴퓨터, TV, 3D TV, HMD, VR 기기, PC, 가정용 전자기기, 노트북 컴퓨터, PDA, PMP, 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 내비게이션 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 400: 표시 장치
110, 410: 표시 패널
120, 420: 패널 구동부
130, 430: 데이터 드라이버
140, 440: 스캔 드라이버
150, 450: 컨트롤러
251, 561: 패턴 검출기
253, 563: 클록 인에이블 신호 생성기
255, 565: 클록 게이팅 회로
257, 567: 데이터 출력 회로
259, 569: 클록 생성기
231, 232, 238, 571, 572, 578: 플립-픕롭

Claims (20)

  1. 복수의 화소들을 포함하는 표시 패널;
    상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 컨트롤러; 및
    상기 컨트롤러로부터 상기 영상 데이터 및 상기 클록 신호를 수신하고, 상기 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 데이터 드라이버를 포함하고,
    상기 컨트롤러는,
    상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고,
    상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고,
    상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 것을 특징으로 하는 표시 장치.
  2. 제1 항에 있어서, 상기 데이터 드라이버는,
    상기 반복 데이터 패턴이 전송되는 구간에서 상기 영상 데이터를 샘플링하지 않는 것을 특징으로 하는 표시 장치.
  3. 제1 항에 있어서, 상기 게이팅된 클록 신호는,
    상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하고,
    상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가지는 것을 특징으로 하는 표시 장치.
  4. 제3 항에 있어서, 상기 데이터 드라이버는,
    주기적으로 토글링하는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하고,
    상기 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않는 것을 특징으로 하는 표시 장치.
  5. 제1 항에 있어서, 상기 컨트롤러는,
    상기 영상 데이터에서 상기 반복 데이터 패턴을 검출하는 패턴 검출기;
    상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 상기 오프 레벨을 가지는 상기 클록 인에이블 신호를 생성하는 클록 인에이블 신호 생성기; 및
    상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 클록 게이팅 회로를 포함하는 것을 특징으로 하는 표시 장치.
  6. 제1 항에 있어서, 상기 데이터 드라이버는,
    상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하고, 상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않는 샘플링 회로를 포함하는 것을 특징으로 하는 표시 장치.
  7. 제1 항에 있어서,
    상기 컨트롤러로부터 상기 데이터 드라이버로 상기 게이팅된 클록 신호가 전송되는 클록 신호 라인; 및
    상기 컨트롤러로부터 상기 데이터 드라이버로 상기 영상 데이터가 전송되는 복수의 데이터 전송 라인들을 더 포함하는 것을 특징으로 하는 표시 장치.
  8. 제7 항에 있어서, 상기 영상 데이터의 각 화소 데이터의 복수의 비트들이 상기 복수의 데이터 전송 라인들을 통하여 동시에 전송되는 것을 특징으로 하는 표시 장치.
  9. 제7 항에 있어서, 상기 복수의 데이터 전송 라인들은 상기 반복 데이터 패턴이 전송되는 구간에서 상기 동일한 화소 데이터에 상응하는 일정한 레벨들을 가지는 것을 특징으로 하는 표시 장치.
  10. 제1 항에 있어서, 상기 컨트롤러는,
    상기 영상 데이터에서 상기 동일한 화소 데이터가 일정 개수 이상 반복되는 경우, 상기 일정 개수 이상 반복된 상기 동일한 화소 데이터를 상기 반복 데이터 패턴으로 검출하는 것을 특징으로 하는 표시 장치.
  11. 복수의 화소들을 포함하는 표시 패널;
    상기 복수의 화소들에 데이터 신호들을 제공하는 데이터 드라이버;
    상기 복수의 화소들에 스캔 신호들을 제공하는 스캔 드라이버; 및
    상기 데이터 드라이버 및 상기 스캔 드라이버를 제어하는 컨트롤러를 포함하고,
    상기 컨트롤러는,
    상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 송신 블록; 및
    상기 송신 블록으로부터 상기 영상 데이터 및 상기 클록 신호를 수신하고, 상기 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 수신 블록을 포함하고,
    상기 송신 블록은,
    상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고,
    상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고,
    상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 것을 특징으로 하는 표시 장치.
  12. 제11 항에 있어서, 상기 게이팅된 클록 신호는,
    상기 반복 데이터 패턴이 전송되는 구간을 제외한 수평 액티브 구간에서 주기적으로 토글링하고,
    상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 일정한 레벨을 가지는 것을 특징으로 하는 표시 장치.
  13. 제12 항에 있어서, 상기 수신 블록은,
    주기적으로 토글링하는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하고, 상기 일정한 레벨을 가지는 상기 게이팅된 클록 신호에 응답하여 상기 영상 데이터를 샘플링하지 않는 샘플링 회로를 포함하는 것을 특징으로 하는 표시 장치.
  14. 제11 항에 있어서, 상기 송신 블록은,
    상기 영상 데이터에서 상기 반복 데이터 패턴을 검출하는 패턴 검출기;
    상기 반복 데이터 패턴이 전송되는 구간 및 수평 블랭크 구간에서 상기 오프 레벨을 가지는 상기 클록 인에이블 신호를 생성하는 클록 인에이블 신호 생성기; 및
    상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 클록 게이팅 회로를 포함하는 것을 특징으로 하는 표시 장치.
  15. 제11 항에 있어서, 상기 컨트롤러는,
    상기 송신 블록으로부터 상기 수신 블록으로 상기 게이팅된 클록 신호가 전송되는 클록 신호 라인; 및
    상기 송신 블록으로부터 상기 수신 블록으로 상기 영상 데이터가 전송되는 복수의 데이터 전송 라인들을 더 포함하는 것을 특징으로 하는 표시 장치.
  16. 제15 항에 있어서, 상기 영상 데이터의 각 화소 데이터의 복수의 비트들이 상기 복수의 데이터 전송 라인들을 통하여 동시에 전송되는 것을 특징으로 하는 표시 장치.
  17. 제15 항에 있어서, 상기 복수의 데이터 전송 라인들은 상기 반복 데이터 패턴이 전송되는 구간에서 상기 동일한 화소 데이터에 상응하는 일정한 레벨들을 가지는 것을 특징으로 하는 표시 장치.
  18. 복수의 화소들을 포함하는 표시 패널; 및
    상기 표시 패널을 구동하는 패널 구동부를 포함하고,
    상기 패널 구동부는,
    상기 복수의 화소들에 대한 복수의 화소 데이터를 포함하는 영상 데이터, 및 클록 신호를 출력하는 송신부; 및
    상기 송신부로부터 상기 영상 데이터 및 상기 클록 신호를 수신하고, 상기 클록 신호에 응답하여 상기 영상 데이터를 샘플링하는 수신부를 포함하고,
    상기 송신부는,
    상기 영상 데이터에서 동일한 화소 데이터가 반복되는 반복 데이터 패턴을 검출하고,
    상기 반복 데이터 패턴이 전송되는 구간에서 오프 레벨을 가지는 클록 인에이블 신호를 생성하고,
    상기 클록 인에이블 신호에 응답하여 상기 클록 신호를 게이팅하는 것을 특징으로 하는 표시 장치.
  19. 제18 항에 있어서,
    상기 패널 구동부는 데이터 드라이버, 스캔 드라이버 및 컨트롤러를 포함하고,
    상기 송신부는 상기 컨트롤러이고,
    상기 수신부는 상기 데이터 드라이버인 것을 특징으로 하는 표시 장치.
  20. 제18 항에 있어서,
    상기 패널 구동부는 데이터 드라이버, 스캔 드라이버 및 컨트롤러를 포함하고,
    상기 송신부는 상기 컨트롤러에 포함된 송신 블록이고,
    상기 수신부는 상기 컨트롤러에 포함된 수신 블록인 것을 특징으로 하는 표시 장치.
KR1020210098125A 2021-07-26 2021-07-26 클록 게이팅을 수행하는 표시 장치 KR20230016767A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020210098125A KR20230016767A (ko) 2021-07-26 2021-07-26 클록 게이팅을 수행하는 표시 장치
US17/656,913 US11670209B2 (en) 2021-07-26 2022-03-29 Display device performing clock gating
EP22186790.6A EP4125081A1 (en) 2021-07-26 2022-07-25 Display device performing clock gating
CN202210877456.0A CN115691379A (zh) 2021-07-26 2022-07-25 执行时钟选通的显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210098125A KR20230016767A (ko) 2021-07-26 2021-07-26 클록 게이팅을 수행하는 표시 장치

Publications (1)

Publication Number Publication Date
KR20230016767A true KR20230016767A (ko) 2023-02-03

Family

ID=82703077

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210098125A KR20230016767A (ko) 2021-07-26 2021-07-26 클록 게이팅을 수행하는 표시 장치

Country Status (4)

Country Link
US (1) US11670209B2 (ko)
EP (1) EP4125081A1 (ko)
KR (1) KR20230016767A (ko)
CN (1) CN115691379A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116470966B (zh) * 2023-06-20 2023-10-03 国开启科量子技术(北京)有限公司 用于提取光信号的方法、装置和可编程控制器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101252090B1 (ko) 2008-09-17 2013-04-12 엘지디스플레이 주식회사 액정표시장치
KR100948057B1 (ko) 2009-08-18 2010-03-19 주식회사 대청마스터스 절전형 엘이디 전광판 시스템
KR101849578B1 (ko) 2011-09-26 2018-06-01 엘지디스플레이 주식회사 표시장치용 구동장치
AU2014205135B2 (en) 2013-01-14 2016-04-21 Apple Inc. Low power display device with variable refresh rate
KR102105410B1 (ko) 2013-07-25 2020-04-29 삼성전자주식회사 Ddi, 상기 ddi를 포함하는 장치들, 및 이의 동작 방법
JP2017181839A (ja) * 2016-03-31 2017-10-05 パナソニック液晶ディスプレイ株式会社 液晶表示装置
KR20190047158A (ko) * 2017-10-25 2019-05-08 삼성디스플레이 주식회사 표시장치
KR102489597B1 (ko) 2017-12-27 2023-01-17 엘지디스플레이 주식회사 디스플레이 인터페이스 장치
US11114057B2 (en) 2018-08-28 2021-09-07 Samsung Display Co., Ltd. Smart gate display logic

Also Published As

Publication number Publication date
US20230023898A1 (en) 2023-01-26
US11670209B2 (en) 2023-06-06
EP4125081A1 (en) 2023-02-01
CN115691379A (zh) 2023-02-03

Similar Documents

Publication Publication Date Title
CN111292693B (zh) 数据驱动器、显示设备及操作显示设备的方法
KR20210028774A (ko) 스캔 드라이버 및 표시 장치
KR20160049169A (ko) 표시 장치의 동작 방법
US11227555B2 (en) Display device performing adaptive refresh
KR20190110661A (ko) 가변 화소 블록 경계를 가지는 표시 장치
KR20210154297A (ko) 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
KR20230016767A (ko) 클록 게이팅을 수행하는 표시 장치
KR102383116B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
KR20220016350A (ko) 스캔 드라이버 및 표시 장치
KR20210016205A (ko) 스캔 펄스를 조절하는 표시 장치
US20220351660A1 (en) Display device and method of driving the display device
CN117897763A (zh) 显示装置及操作该显示装置的方法
US11521531B2 (en) Display device performing still image detection, and method of detecting a still image in a display device
US20160180766A1 (en) Display panel and display device including the same
KR20220058712A (ko) 표시 장치
KR20220064444A (ko) 표시 장치, 및 표시 장치의 구동 방법
KR102617050B1 (ko) 정지 영상 검출을 수행하는 표시 장치, 및 표시 장치의 구동 방법
US9697756B2 (en) Timing controller including configurable clock signal generators according to display mode and display device having the same
US11592859B2 (en) Gate clock generator and display device
KR20180133978A (ko) 디지털-아날로그 변환기 및 이를 포함하는 표시 장치의 구동 회로
CN220553283U (zh) 显示系统
US11107383B2 (en) Display device and method of operating a display device
US20240194117A1 (en) Display device
EP4328897A1 (en) Display device
KR20230113444A (ko) 표시 장치 및 이의 구동 방법