KR20160114054A - 접속체 및 접속체의 제조 방법 - Google Patents

접속체 및 접속체의 제조 방법 Download PDF

Info

Publication number
KR20160114054A
KR20160114054A KR1020167017703A KR20167017703A KR20160114054A KR 20160114054 A KR20160114054 A KR 20160114054A KR 1020167017703 A KR1020167017703 A KR 1020167017703A KR 20167017703 A KR20167017703 A KR 20167017703A KR 20160114054 A KR20160114054 A KR 20160114054A
Authority
KR
South Korea
Prior art keywords
conductive particles
anisotropic conductive
electrode
liquid crystal
connection
Prior art date
Application number
KR1020167017703A
Other languages
English (en)
Other versions
KR102368746B1 (ko
Inventor
겐이치 사루야마
야스시 아쿠츠
Original Assignee
데쿠세리아루즈 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 데쿠세리아루즈 가부시키가이샤 filed Critical 데쿠세리아루즈 가부시키가이샤
Priority to KR1020227006213A priority Critical patent/KR102639862B1/ko
Publication of KR20160114054A publication Critical patent/KR20160114054A/ko
Application granted granted Critical
Publication of KR102368746B1 publication Critical patent/KR102368746B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R11/00Individual connecting elements providing two or more spaced connecting locations for conductive members which are, or may be, thereby interconnected, e.g. end pieces for wires or cables supported by the wire or cable and having means for facilitating electrical connection to some other wire, terminal, or conductive member, blocks of binding posts
    • H01R11/01Individual connecting elements providing two or more spaced connecting locations for conductive members which are, or may be, thereby interconnected, e.g. end pieces for wires or cables supported by the wire or cable and having means for facilitating electrical connection to some other wire, terminal, or conductive member, blocks of binding posts characterised by the form or arrangement of the conductive interconnection between the connecting locations
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J11/00Features of adhesives not provided for in group C09J9/00, e.g. additives
    • C09J11/02Non-macromolecular additives
    • C09J11/04Non-macromolecular additives inorganic
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J201/00Adhesives based on unspecified macromolecular compounds
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J5/00Adhesive processes in general; Adhesive processes not provided for elsewhere, e.g. relating to primers
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J9/00Adhesives characterised by their physical nature or the effects produced, e.g. glue sticks
    • C09J9/02Electrically-conducting adhesives
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B5/00Non-insulated conductors or conductive bodies characterised by their form
    • H01B5/16Non-insulated conductors or conductive bodies characterised by their form comprising conductive material in insulating or poorly conductive material, e.g. conductive rubber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R4/00Electrically-conductive connections between two or more conductive members in direct contact, i.e. touching one another; Means for effecting or maintaining such contact; Electrically-conductive connections having two or more spaced connecting locations for conductors and using contact members penetrating insulation
    • H01R4/04Electrically-conductive connections between two or more conductive members in direct contact, i.e. touching one another; Means for effecting or maintaining such contact; Electrically-conductive connections having two or more spaced connecting locations for conductors and using contact members penetrating insulation using electrically conductive adhesives
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R43/00Apparatus or processes specially adapted for manufacturing, assembling, maintaining, or repairing of line connectors or current collectors or for joining electric conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • H05K3/323Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives by applying an anisotropic conductive adhesive layer over an array of pads
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2203/00Applications of adhesives in processes or use of adhesives in the form of films or foils
    • C09J2203/326Applications of adhesives in processes or use of adhesives in the form of films or foils for bonding electronic components such as wafers, chips or semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13012Shape in top view
    • H01L2224/13013Shape in top view being rectangular or square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1412Layout
    • H01L2224/1413Square or rectangular array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27436Lamination of a preform, e.g. foil, sheet or layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29301Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29311Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29301Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29316Lead [Pb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29317Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/29324Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29344Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29347Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29355Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29357Cobalt [Co] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/2936Iron [Fe] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29363Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/29371Chromium [Cr] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/29386Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/29386Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2224/29387Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/2939Base material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/29393Base material with a principal constituent of the material being a solid not provided for in groups H01L2224/293 - H01L2224/29391, e.g. allotropes of carbon, fullerene, graphite, carbon-nanotubes, diamond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29499Shape or distribution of the fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/8113Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/81132Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed outside the semiconductor or solid-state body, i.e. "off-chip"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/812Applying energy for connecting
    • H01L2224/81201Compression bonding
    • H01L2224/81203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/819Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector with the bump connector not providing any mechanical bonding
    • H01L2224/81901Pressing the bump connector against the bonding areas by means of another connector
    • H01L2224/81903Pressing the bump connector against the bonding areas by means of another connector by means of a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/8313Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/83132Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors using marks formed outside the semiconductor or solid-state body, i.e. "off-chip"
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83399Material
    • H01L2224/83486Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83851Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester being an anisotropic conductive adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83862Heat curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83874Ultraviolet [UV] curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0263Details about a collection of particles
    • H05K2201/0269Non-uniform distribution or concentration of particles

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Organic Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Inorganic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Liquid Crystal (AREA)
  • Adhesives Or Adhesive Processes (AREA)
  • Non-Insulated Conductors (AREA)
  • Manufacturing Of Electrical Connectors (AREA)

Abstract

회로 기판의 배선 피치나 전자 부품의 전극 단자가 파인 피치화되어도, 전자 부품과 회로 기판의 도통성을 확보함과 함께, 전자 부품의 전극 단자 간에 있어서의 쇼트를 방지한다.
회로 기판(12) 상에 이방성 도전 접착제(1)를 개재하여 전자 부품(18)이 접속된 접속체(10)에 있어서, 이방성 도전 접착제(1)는, 바인더 수지(3)에 도전성 입자(4)가 규칙적으로 배열되고, 전자 부품(18)에 형성된 접속 전극(19) 사이의 스페이스(23)에 있어서의 도전성 입자(4)끼리의 입자 간 거리는, 회로 기판(12)에 형성된 기판 전극(17)과 접속 전극(19) 사이에 포착된 도전성 입자(4)끼리의 입자 간 거리보다 길다.

Description

접속체 및 접속체의 제조 방법{CONNECTION BODY AND CONNECTION BODY PRODUCTION METHOD}
본 발명은, 전자 부품과 회로 기판이 접속된 접속체 및 접속체의 제조 방법에 관한 것이고, 특히 도전성 입자를 함유하는 접착제를 개재하여 전자 부품이 회로 기판에 접속된 접속체 및 접속체의 제조 방법에 관한 것이다. 본 출원은, 일본에 있어서 2014년 1월 28일에 출원된 일본 특허출원 번호 일본 특허출원 2014-013696 및 일본에 있어서 2014년 10월 28일에 출원된 일본 특허출원 번호 일본 특허출원 2014-219705를 기초로 해서 우선권을 주장하는 것이고, 이들 출원은 참조됨으로써 본 출원에 원용된다.
종래부터, 텔레비전이나 PC 모니터, 휴대전화나 스마트 폰, 휴대형 게임기, 타블렛 단말이나 웨어러블 단말, 혹은 차재용 모니터 등의 각종 표시 수단으로서 액정 표시 장치나 유기 EL 패널이 사용되고 있다. 최근, 이와 같은 표시 장치에 있어서는, 파인 피치화, 경량 박형화 등의 관점에서, 구동용 IC를 직접 표시 패널의 유리 기판 상에 실장하는 이른바 COG(chip on glass)가 채용되고 있다.
예를 들어 COG 실장 방식이 채용된 액정 표시 패널에 있어서는, 도 12(A)(B)에 나타내는 바와 같이, 유리 기판 등으로 이루어지는 투명 기판(101)에, ITO(산화인듐주석) 등으로 이루어지는 투명 전극(102)이 복수 형성되고, 이들 투명 전극(102) 상에 액정 구동용 IC(103) 등의 전자 부품이 접속된다. 액정 구동용 IC(103)는, 실장면에, 투명 전극(102)에 대응해 복수의 전극 단자(104)가 형성되고, 이방성 도전 필름(105)을 개재하여 투명 기판(101) 상에 열압착됨으로써, 전극 단자(104)와 투명 전극(102)이 접속된다.
이방성 도전 필름(105)은, 바인더 수지에 도전성 입자를 혼합해 필름상으로 한 것이고, 2개의 도체 사이에서 가열 압착됨으로써 도전성 입자에 의해 도체 간의 전기적 도통이 취해지고, 바인더 수지에 의해 도체 간의 기계적 접속이 유지된다. 이방성 도전 필름(105)을 구성하는 접착제로서는, 통상 신뢰성이 높은 열경화성 바인더 수지가 사용되지만, 광경화성 바인더 수지 또는 광열 병용형 바인더 수지여도 된다.
이와 같은 이방성 도전 필름(105)을 개재하여 액정 구동용 IC(103)를 투명 전극(102)에 접속시키는 경우에는, 먼저 투명 기판(101)의 투명 전극(102) 상에 이방성 도전 필름(105)을 도시하지 않은 가압착 수단에 의해 가부착한다. 계속해서, 이방성 도전 필름(105)을 개재하여 투명 기판(101) 상에 액정 구동용 IC(103)를 탑재해 가접속체를 형성한 후, 열압착 헤드(106) 등의 열압착 수단에 의해 액정 구동용 IC(103)를 이방성 도전 필름(105)과 함께 투명 전극(102)측으로 가열 압박한다. 이 열압착 헤드(106)에 의한 가열에 의해 이방성 도전 필름(105)은 열경화 반응을 일으키고, 이것에 의해 액정 구동용 IC(103)가 투명 전극(102) 상에 접착된다.
일본 특허 제 4789738호 일본 특허공개 2004-214374호 공보 일본 특허공개 2005-203758호 공보
최근의 액정 표시 장치, 그 밖의 전자 기기의 소형화, 고정세화에 수반해, 회로 기판의 배선 피치나 전자 부품의 전극 단자의 파인 피치화도 진행되어, 이방성 도전 필름을 사용하여 전극 단자가 파인 피치화된 회로 기판 상에 IC칩 등의 전자 부품을 COG 접속시키는 경우, 협소화된 전극 단자 사이에 있어서도 확실하게 도전성 입자가 협지되어 도통을 확보하기 위해서, 도전성 입자를 고밀도로 충전할 필요가 있다.
그러나, 도 13에 나타내는 바와 같이, 회로 기판의 배선 피치나 전자 부품의 전극 단자의 파인 피치화가 진행되는 가운데 도전성 입자(107)를 고밀도로 충전하면, 전극 단자(104) 사이에 분산된 도전성 입자(107)가 연속되는 것에 의한 단자 간 쇼트의 발생률이 높아진다.
또한, 일반적으로 회로 기판에 형성되는 전극은 인쇄 등에 의해 수십㎚∼수㎛오더의 얇기로 형성되기 때문에, 회로 기판측의 전극 간에 있어서의 쇼트는 문제가 되지 않는다.
그래서 본 발명은, 회로 기판의 배선 피치나 전자 부품의 전극 단자가 파인 피치화되어도, 전자 부품과 회로 기판의 도통성을 확보함과 함께, 전자 부품의 전극 단자 간에 있어서의 쇼트를 방지할 수 있는 접속체 및 접속체의 제조 방법을 제공하는 것을 목적으로 한다.
상기 서술한 과제를 해결하기 위해서 본 발명에 관련된 접속체는, 회로 기판 상에 이방성 도전 접착제를 개재하여 전자 부품이 접속된 접속체에 있어서, 상기 이방성 도전 접착제는, 바인더 수지에 도전성 입자가 배열되고, 상기 전자 부품에 형성된 접속 전극 사이의 스페이스에 있어서의 도전성 입자끼리의 입자 간 거리는, 상기 회로 기판에 형성된 기판 전극과 상기 접속 전극 사이에 포착된 상기 도전성 입자끼리의 입자 간 거리보다 긴 것이다.
또, 본 발명에 관련된 접속체의 제조 방법은, 회로 기판 상에, 도전성 입자를 함유한 접착제를 개재하여 전자 부품을 탑재하고, 상기 전자 부품을 상기 회로 기판에 대해 압박함과 함께, 상기 접착제를 경화시킴으로써, 상기 전자 부품을 상기 회로 기판 상에 접속시키는 접속체의 제조 방법에 있어서, 상기 이방성 도전 접착제는, 바인더 수지에 도전성 입자가 배열되고, 상기 접속 전극 사이의 스페이스에 있어서의 도전성 입자끼리의 입자 간 거리는, 상기 회로 기판에 형성된 기판 전극과 상기 전자 부품에 형성된 접속 전극 사이에 포착된 상기 도전성 입자끼리의 입자 간 거리보다 긴 것이다.
본 발명에 의하면, 인접하는 전극 단자 사이의 단자 간 스페이스에 있어서의 도전성 입자끼리의 입자 간 거리는, 접속 전극과 기판 전극 사이에 포착된 도전성 입자끼리의 입자 간 거리보다 길다. 따라서, 파인 피치화된 접속 전극의 단자 간 스페이스에 있어서 도전성 입자가 연결되는 것에 의한 단자 간 쇼트를 방지할 수 있다.
도 1은, 접속체의 일례로서 나타내는 액정 표시 패널의 단면도이다.
도 2는, 액정 구동용 IC와 투명 기판의 접속 공정을 나타내는 단면도이다.
도 3은, 액정 구동용 IC의 전극 단자(범프) 및 단자 간 스페이스를 나타내는 평면도이다.
도 4는, 액정 구동용 IC와 투명 기판에 있어서, 전극 단자 및 단자부의 배열 방향에 있어서의 최소 거리(D)를 나타내는 단면도이다.
도 5는, 이방성 도전 필름을 나타내는 단면도이다.
도 6은, 도전성 입자가 격자상으로 규칙 배열된 이방성 도전 필름을 나타내는 평면도이다.
도 7은, 도전성 입자가 규칙 배열된 이방성 도전 필름과, 랜덤 분산된 이방성 도전 필름을 사용한 접속체에 있어서의 전극 단자의 입자 포착수의 분포를 나타내는 그래프이다.
도 8(A)는, 도전성 입자가 길이 방향으로 성기게, 폭 방향으로 조밀하게 배열된 이방성 도전 필름을 나타내는 평면도이고, 도 8(B)는, 도전성 입자가 길이 방향으로 조밀하게, 폭 방향으로 성기게 배열된 이방성 도전 필름을 나타내는 평면도이다.
도 9는, 도전성 입자를 필름 길이 방향 및 폭 방향에 대해 경사지게 배열시킨 이방성 도전 필름을, 필름 길이 방향을 단자부의 배열 방향을 따라 단자부 상에 배치한 상태를 나타내는 평면도이다.
도 10은, 도전성 입자를 필름 길이 방향 및 폭 방향에 대해 경사지게 배열시킨 다른 이방성 도전 필름을, 필름 길이 방향을 단자부의 배열 방향을 따라 단자부 상에 배치한 상태를 나타내는 평면도이다.
도 11은, 도전성 입자를 필름 길이 방향 및 폭 방향에 대해 경사지게 배열시킨 다른 이방성 도전 필름을, 필름 길이 방향을 단자부의 배열 방향을 따라 단자부 상에 배치한 상태를 나타내는 평면도이다.
도 12는, 액정 표시 패널의 투명 기판에 IC칩을 접속시키는 공정을 나타내는 단면도이고, (A)는 접속 전의 공정, (B)는 접속 공정을 나타낸다.
도 13은, 종래의 투명 기판과 IC칩의 접속 상태를 나타내는 단면도이다.
이하, 본 발명이 적용된 접속체 및 접속체의 제조 방법에 대해, 도면을 참조하면서 상세하게 설명한다. 또한 본 발명은, 이하의 실시형태에만 한정되는 것은 아니고, 본 발명의 요지를 일탈하지 않는 범위 내에 있어서 여러 가지 변경이 가능한 것은 물론이다. 또, 도면은 모식적인 것이고, 각 치수의 비율 등은 현실의 것과는 상이한 경우가 있다. 구체적인 치수 등은 이하의 설명을 참작해 판단해야 할 것이다. 또, 도면 상호 간에 있어서도 서로의 치수 관계나 비율이 상이한 부분이 포함되어 있는 것은 물론이다.
[액정 표시 패널]
이하에서는, 본 발명이 적용된 접속체로서, 유리 기판에 전자 부품으로서 액정 구동용 IC칩이 실장된 액정 표시 패널을 예로 설명한다. 이 액정 표시 패널(10)은, 도 1에 나타내는 바와 같이 유리 기판 등으로 이루어지는 2장의 투명 기판(11, 12)이 대향 배치되고, 이들 투명 기판(11, 12)이 프레임상의 시일(13)에 의해 서로 첩합(貼合)되어 있다. 그리고, 액정 표시 패널(10)은, 투명 기판(11, 12)에 의해 둘러싸인 공간 내에 액정(14)이 봉입됨으로써 패널 표시부(15)가 형성되어 있다.
투명 기판(11, 12)은, 서로 대향하는 양 내측 표면에, ITO(산화인듐주석) 등으로 이루어지는 줄무늬상의 1쌍의 투명 전극(16, 17)이, 서로 교차하도록 형성되어 있다. 그리고, 양 투명 전극(16, 17)은, 이들 양 투명 전극(16, 17)의 당해 교차 부위에 의해 액정 표시의 최소 단위로서의 화소가 구성되도록 되어 있다.
양 투명 기판(11, 12) 중, 일방의 투명 기판(12)은, 타방의 투명 기판(11)보다 평면 치수가 크게 형성되어 있고, 이 크게 형성된 투명 기판(12)의 가장자리부(12a)에는, 전자 부품으로서 액정 구동용 IC(18)가 실장되는 COG 실장부(20)가 형성되어 있다. 또한, COG 실장부(20)에는, 투명 전극(17)의 단자부(17a), 및 액정 구동용 IC(18)에 형성된 IC측 얼라인먼트 마크(22)와 중첩시키는 기판측 얼라인먼트 마크(21)가 형성되어 있다.
액정 구동용 IC(18)는, 화소에 대해 액정 구동 전압을 선택적으로 인가함으로써, 액정의 배향을 부분적으로 변화시켜 소정의 액정 표시를 행할 수 있도록 되어 있다. 또, 도 2에 나타내는 바와 같이, 액정 구동용 IC(18)는, 투명 기판(12)에의 실장면(18a)에, 투명 전극(17)의 단자부(17a)와 도통 접속되는 복수의 전극 단자(19)(범프)가 형성되어 있다. 전극 단자(19)는, 예를 들어 구리 범프나 금 범프, 혹은 구리 범프에 금 도금을 실시한 것 등이 바람직하게 사용된다.
[전극 단자]
액정 구동용 IC(18)는, 예를 들어 도 3에 나타내는 바와 같이 실장면(18a)의 일방의 측가장자리를 따라 전극 단자(19)(입력 범프)가 일렬로 배열되고, 일방의 측가장자리와 대향하는 타방의 측가장자리를 따라 전극 단자(19)(출력 범프)가 복수열로 지그재그상으로 배열되어 있다. 전극 단자(19)와, 투명 기판(12)의 COG 실장부(20)에 형성되어 있는 단자부(17a)는, 각각 동수로 또한 동일 피치로 형성되고, 투명 기판(12)과 액정 구동용 IC(18)가 위치 맞춤되어 접속됨으로써, 접속된다.
또한, 최근의 액정 표시 장치, 그 밖의 전자 기기의 소형화, 고기능화에 수반해, 액정 구동용 IC(18) 등의 전자 부품도 소형화, 저배화가 요구되어, 전극 단자(19)도 그 높이가 낮아지고 있다(예를 들어 6∼15㎛).
또, 상기 서술한 바와 같이, 최근의 액정 표시 장치, 그 밖의 전자 기기의 소형화, 고정세화에 수반해, 회로 기판의 배선 피치나 전자 부품의 전극 단자의 파인 피치화도 진행되고 있다. 예를 들어, 액정 구동용 IC(18)는 전극 단자(19)의 단자부(17a)와 접속되는 접속면의 크기가, 폭 8∼60㎛, 길이 400㎛ 이하이고 하한이 폭과 동일 거리(8∼60㎛) 또는 도전성 입자경의 7배 미만으로 되어 있다. 또, 전극 단자(19) 사이의 최소 거리도, 전극 단자(19)의 폭에 준해 예를 들어 8∼30㎛로 된다. 또 예를 들어, 도 4에 나타내는 전극 단자(19) 및 단자부(17a)의 배열 방향에 있어서의 최소 거리(D)(이 거리는, 이방성 접속이 가능한 범위에서 배열 방향으로 어긋나 있어도 된다)가 도전성 입자경의 4배 미만으로 할 수 있다.
또 후술하는 바와 같이, 액정 구동용 IC(18)는 투명 기판(12)의 COG 실장부(20)에 실장됨으로써, 이방성 도전 필름(1)의 바인더 수지의 유동성이 전극 단자(19) 상과, 인접하는 전극 단자(19) 사이의 스페이스(23)에서 상이하고, 이 단자 간 스페이스(23)에 있어서의 바인더 수지의 유동성쪽이 높아, 유동하기 쉽다. 이 유동성에서 기인해, 액정 표시 패널(10)은 단자부(17a)와 접속되는 전극 단자(19) 상에 있어서의 도전성 입자(4)의 가장 근접하는 입자와의 거리(이하, 「입자 간 거리」라고도 한다)보다, 단자 간 스페이스(23)에 있어서의 도전성 입자(4)의 입자 간 거리가 길어진다.
또 액정 구동용 IC(18)는, 실장면(18a)에, 기판측 얼라인먼트 마크(21)와 중첩시킴으로써 투명 기판(12)에 대한 얼라인먼트를 행하는 IC측 얼라인먼트 마크(22)가 형성되어 있다. 또한, 투명 기판(12)의 투명 전극(17)의 배선 피치나 액정 구동용 IC(18)의 전극 단자(19)의 파인 피치화가 진행되고 있으므로, 액정 구동용 IC(18)와 투명 기판(12)은, 고정밀도의 얼라인먼트 조정이 요구되고 있다.
기판측 얼라인먼트 마크(21) 및 IC측 얼라인먼트 마크(22)는, 조합됨으로써 투명 기판(12)과 액정 구동용 IC(18)의 얼라인먼트가 잡히는 여러 가지 마크를 사용할 수 있다.
COG 실장부(20)에 형성되어 있는 투명 전극(17)의 단자부(17a) 상에는, 회로 접속용 접착제로서 이방성 도전 필름(1)을 사용하여 액정 구동용 IC(18)가 접속된다. 이방성 도전 필름(1)은, 도전성 입자(4)를 함유하고 있고, 액정 구동용 IC(18)의 전극 단자(19)와 투명 기판(12)의 가장자리부(12a)에 형성된 투명 전극(17)의 단자부(17a)를, 도전성 입자(4)를 개재하여 전기적으로 접속시키는 것이다. 이 이방성 도전 필름(1)은, 열압착 헤드(33)에 의해 열압착됨으로써 바인더 수지가 유동화해 도전성 입자(4)가 단자부(17a)와 액정 구동용 IC(18)의 전극 단자(19) 사이에서 눌려 찌그러지고, 이 상태에서 바인더 수지가 경화된다. 이것에 의해, 이방성 도전 필름(1)은, 투명 기판(12)과 액정 구동용 IC(18)를 전기적, 기계적으로 접속한다.
또, 양 투명 전극(16, 17) 상에는, 소정의 러빙 처리가 실시된 배향막(24)이 형성되어 있고, 이 배향막(24)에 의해 액정 분자의 초기 배향이 규제되도록 되어 있다. 또한, 양 투명 기판(11, 12)의 외측에는, 1쌍의 편광판(25, 26)이 배치 설치되어 있고, 이들 양 편광판(25, 26)에 의해 백라이트 등의 광원(도시 생략)으로부터의 투과광의 진동 방향이 규제되도록 되어 있다.
[이방성 도전 필름]
이어서, 이방성 도전 필름(1)에 대해 설명한다. 이방성 도전 필름(ACF : Anisotropic Conductive Film)(1)은, 도 5에 나타내는 바와 같이 통상 기재가 되는 박리 필름(2) 상에 도전성 입자(4)를 함유하는 바인더 수지층(접착제층)(3)이 형성된 것이다. 이방성 도전 필름(1)은, 열경화형 혹은 자외선 등의 광경화형 접착제이고, 액정 표시 패널(10)의 투명 기판(12)에 형성된 투명 전극(17) 상에 첩착(貼着)됨과 함께 액정 구동용 IC(18)가 탑재되고, 열압착 헤드(33)에 의해 열가압됨으로써 유동화해 도전성 입자(4)가 서로 대향하는 투명 전극(17)의 단자부(17a)와 액정 구동용 IC(18)의 전극 단자(19) 사이에서 눌려 찌그러지고, 가열 혹은 자외선 조사에 의해 도전성 입자가 눌려 찌그러진 상태에서 경화된다. 이것에 의해 이방성 도전 필름(1)은, 투명 기판(12)과 액정 구동용 IC(18)를 접속해, 도통시킬 수 있다.
또, 이방성 도전 필름(1)은, 막 형성 수지, 열경화성 수지, 잠재성 경화제, 실란 커플링제 등을 함유하는 통상적인 바인더 수지층(3)에 도전성 입자(4)가 소정 패턴으로 규칙적으로 배열되어 있다.
바인더 수지층(3)을 지지하는 박리 필름(2)은, 예를 들어 PET(Poly Ethylene Terephthalate), OPP(Oriented Polypropylene), PMP(Poly-4-methylpentene-1), PTFE(Polytetrafluoroethylene) 등에 실리콘(silicone) 등의 박리제를 도포해 이루어지고, 이방성 도전 필름(1)의 건조를 방지함과 함께, 이방성 도전 필름(1)의 형상을 유지한다.
바인더 수지층(3)에 함유되는 막 형성 수지로서는, 평균 분자량이 10000∼80000 정도인 수지가 바람직하다. 막 형성 수지로서는, 에폭시 수지, 변형 에폭시 수지, 우레탄 수지, 페녹시 수지 등의 각종 수지를 들 수 있다. 그 중에서도, 막 형성 상태, 접속 신뢰성 등의 관점에서 페녹시 수지가 특히 바람직하다.
열경화성 수지로서는, 특별히 한정되지 않고, 예를 들어 시판되는 에폭시 수지, 아크릴 수지 등을 들 수 있다.
에폭시 수지로서는, 특별히 한정되지 않지만, 예를 들어 나프탈렌형 에폭시 수지, 비페닐형 에폭시 수지, 페놀노볼락형 에폭시 수지, 비스페놀형 에폭시 수지, 스틸벤형 에폭시 수지, 트리페놀메탄형 에폭시 수지, 페놀아르알킬형 에폭시 수지, 나프톨형 에폭시 수지, 디시클로펜타디엔형 에폭시 수지, 트리페닐메탄형 에폭시 수지 등을 들 수 있다. 이들은 단독이어도 되고, 2종 이상의 조합이어도 된다.
아크릴 수지로서는, 특별히 제한은 없고, 목적에 따라 아크릴 화합물, 액상 아크릴레이트 등을 적절히 선택할 수 있다. 예를 들어, 메틸아크릴레이트, 에틸아크릴레이트, 이소프로필아크릴레이트, 이소부틸아크릴레이트, 에폭시아크릴레이트, 에틸렌글리콜디아크릴레이트, 디에틸렌글리콜디아크릴레이트, 트리메틸올프로판트리아크릴레이트, 디메티올트리시클로데칸디아크릴레이트, 테트라메틸렌글리콜테트라아크릴레이트, 2-하이드록시-1,3-디아크릴옥시프로판, 2,2-비스[4-(아크릴옥시메톡시)페닐]프로판, 2,2-비스[4-(아크릴옥시에톡시)페닐]프로판, 디시클로펜테닐아크릴레이트, 트리시클로데카닐아크릴레이트, 트리스(아크릴옥시에틸)이소시아누레이트, 우레탄아크릴레이트, 에폭시아크릴레이트 등을 들 수 있다. 또한, 아크릴레이트를 메타크릴레이트로 한 것을 사용할 수도 있다. 이들은, 1종 단독으로 사용 해도 되고, 2종 이상을 병용해도 된다.
잠재성 경화제로서는, 특별히 한정되지 않지만, 예를 들어 가열 경화형, UV 경화형 등의 각종 경화제를 들 수 있다. 잠재성 경화제는, 통상에서는 반응하지 않고, 열, 광, 가압 등의 용도에 따라 선택되는 각종 트리거에 의해 활성화해, 반응을 개시한다. 열 활성형 잠재성 경화제의 활성화 방법에는, 가열에 의한 해리 반응 등으로 활성종(카티온이나 아니온, 라디칼)을 생성하는 방법, 실온 부근에서는 에폭시 수지 중에 안정적으로 분산되어 있고 고온에서 에폭시 수지와 상용·용해해, 경화 반응을 개시하는 방법, 몰레큘러 시브 봉입 타입 경화제를 고온에서 용출시켜 경화 반응을 개시하는 방법, 마이크로 캡슐에 의한 용출·경화 방법 등이 존재한다. 열 활성형 잠재성 경화제로서는, 이미다졸계, 하이드라지드계, 삼불화붕소-아민 착체, 술포늄염, 아민이미드, 폴리아민염, 디시안디아미드 등이나, 이들의 변성물이 있고, 이들은 단독이어도 되고, 2종 이상의 혼합체여도 된다. 그 중에서도, 마이크로 캡슐형 이미다졸계 잠재성 경화제가 바람직하다.
실란 커플링제로서는, 특별히 한정되지 않지만, 예를 들어 에폭시계, 아미노계, 메르캅토·술파이드계, 우레이도계 등을 들 수 있다. 실란 커플링제를 첨가함으로써 유기 재료와 무기 재료의 계면에 있어서의 접착성이 향상된다.
[도전성 입자]
도전성 입자(4)로서는, 이방성 도전 필름(1)에 있어서 사용되고 있는 공지된 어느 도전성 입자를 들 수 있다. 도전성 입자(4)로서는, 예를 들어 니켈, 철, 구리, 알루미늄, 주석, 납, 크롬, 코발트, 은, 금 등의 각종 금속이나 금속 합금의 입자, 금속 산화물, 카본, 그라파이트, 유리, 세라믹, 플라스틱 등의 입자의 표면에 금속을 코팅한 것, 혹은 이들 입자의 표면에 추가로 절연 박막을 코팅한 것 등을 들 수 있다. 수지 입자의 표면에 금속을 코팅한 것인 경우, 수지 입자로서는 예를 들어 에폭시 수지, 페놀 수지, 아크릴 수지, 아크릴로니트릴·스티렌(AS) 수지, 벤조구아나민 수지, 디비닐벤젠계 수지, 스티렌계 수지 등의 입자를 들 수 있다. 도전성 입자(4)의 크기는 1∼10㎛가 바람직하지만, 본 발명은 이것에 한정되는 것은 아니다.
[도전성 입자의 규칙 배열]
이방성 도전 필름(1)은, 도전성 입자(4)가 평면으로 볼 때에 있어서 소정의 배열 패턴으로 규칙적으로 배열되고, 예를 들어 도 6에 나타내는 바와 같이 격자상으로 또한 균등하게 배열되는 것이다. 평면으로 볼 때에 있어서 규칙적으로 배열됨으로써, 이방성 도전 필름(1)은, 도전성 입자(4)가 랜덤으로 분산되어 있는 경우에 비해, 액정 구동용 IC(18)의 인접하는 전극 단자(19) 사이가 파인 피치화해 단자 간 면적이 협소화함과 함께, 도전성 입자(4)가 고밀도로 충전되어 있어도, 액정 구동용 IC(18)의 접속 공정에 있어서, 도전성 입자(4)의 응집체에 의한 전극 단자(19) 간의 쇼트를 방지할 수 있다.
또 이방성 도전 필름(1)은, 도전성 입자(4)가 규칙적으로 배열됨으로써, 바인더 수지층(3)에 고밀도로 충전한 경우에도 도전성 입자(4)의 응집에 의한 소밀의 발생이 방지되어 있다. 따라서, 이방성 도전 필름(1)에 의하면, 파인 피치화된 단자부(17a)나 전극 단자(19)에 있어서도 도전성 입자(4)를 포착할 수 있다. 도전성 입자(4)의 균등 배열 패턴은 임의로 설정할 수 있다. 액정 구동용 IC(18)의 접속 공정에 대해서는 후에 상세히 서술한다.
이와 같은 이방성 도전 필름(1)은, 예를 들어 연신 가능한 시트 상에 점착제를 도포하고, 그 위에 도전성 입자(4)를 단층 배열한 후, 당해 시트를 원하는 연신 배율로 연신시키는 방법, 도전성 입자(4)를 기판 상에 소정의 배열 패턴으로 정렬시킨 후, 박리 필름(2)에 지지된 바인더 수지층(3)에 도전성 입자(4)를 전사하는 방법, 혹은 박리 필름(2)에 지지된 바인더 수지층(3) 상에, 배열 패턴에 따른 개구부가 형성된 배열판을 개재하여 도전성 입자(4)를 공급하는 방법 등에 의해 제조할 수 있다.
[입자 개수 밀도]
여기서, 투명 기판(12)의 투명 전극(17)의 배선 피치나 액정 구동용 IC(18)의 전극 단자(19)의 파인 피치화가 진행되고 있으므로, 투명 기판(12) 상에 액정 구동용 IC(18)를 COG 접속시키는 경우, 파인 피치화된 전극 단자(19) 및 단자부(17a)와의 사이에 있어서도 확실하게 도전성 입자가 협지되어 도통을 확보하기 위해서, 이방성 도전 필름(1)은, 도전성 입자(4)가 고밀도로 배열되어 있다.
구체적으로, 이방성 도전 필름(1)은, 도전성 입자(4)가 5000∼60000개/㎟의 개수 밀도로 배열되어 있다. 입자 개수 밀도가 5000개/㎟보다 적으면 파인 피치화된 전극 단자(19) 및 단자부(17a)와의 사이에 있어서의 입자 포착수가 감소하고, 도통 저항이 상승한다. 또, 입자 개수 밀도가 60000개/㎟보다 많으면 협소화된 전극 단자(19) 사이의 단자 간 스페이스(23)에 있는 도전성 입자(4)가 연결되어 버려, 인접하는 전극 단자(19) 간을 쇼트시킬 우려가 있다. 또한, 이것들은 일례이고, 입자 개수 밀도는 도전성 입자(4)의 크기로부터 임의로 조정하는 것이며, 본 발명은 이것에 한정되는 것은 아니다.
또한, 이방성 도전 필름(1)의 형상은, 특별히 한정되지 않지만, 예를 들어 도 5에 나타내는 바와 같이 권취 릴(6)에 권회 가능한 장척 테이프 형상으로 하고, 소정 길이만큼 컷팅해서 사용할 수 있다.
또, 상기 서술한 실시형태에서는, 이방성 도전 필름(1)으로서 바인더 수지층(3)에 도전성 입자(4)를 규칙 배열한 열경화성 수지 조성물을 필름상으로 성형한 접착 필름을 예로 설명했지만, 본 발명에 관련된 접착제는 이것에 한정되지 않고, 예를 들어 바인더 수지(3)만으로 이루어지는 절연성 접착제층과 도전성 입자(4)를 규칙 배열한 바인더 수지(3)로 이루어지는 도전성 입자 함유층을 적층한 구성으로 할 수 있다. 또, 이방성 도전 필름(1)은, 도전성 입자(4)가 평면으로 볼 때 규칙 배열되어 있으면, 도 5에 나타내는 바와 같이 단층 배열되어 있는 것 외, 복수의 바인더 수지층(3)에 걸쳐 도전성 입자(4)가 배열됨과 함께 평면으로 볼 때에 있어서 규칙 배열되는 것이어도 된다. 또, 이방성 도전 필름(1)은, 다층 구성의 적어도 하나의 층 내에서, 소정 거리로 단일로 분산된 것이어도 된다.
[접속 공정]
이어서, 투명 기판(12)에 액정 구동용 IC(18)를 접속하는 접속 공정에 대해 설명한다. 먼저, 투명 기판(12)의 단자부(17a)가 형성된 COG 실장부(20) 상에 이방성 도전 필름(1)을 가부착한다. 이어서, 이 투명 기판(12)을 접속 장치의 스테이지 상에 재치(載置)하고, 투명 기판(12)의 실장부 상에 이방성 도전 필름(1)을 개재하여 액정 구동용 IC(18)를 배치한다.
이어서, 바인더 수지층(3)을 경화시키는 소정 온도로 가열된 열압착 헤드(33)에 의해, 소정 압력, 시간으로 액정 구동용 IC(18) 상으로부터 열가압한다. 이것에 의해, 이방성 도전 필름(1)의 바인더 수지층(3)은 유동성을 나타내고, 액정 구동용 IC(18)의 실장면(18a)과 투명 기판(12)의 COG 실장부(20) 사이로부터 유출됨과 함께, 바인더 수지층(3) 중의 도전성 입자(4)는, 액정 구동용 IC(18)의 전극 단자(19)와 투명 기판(12)의 단자부(17a) 사이에서 협지되고 눌려 찌그러진다.
그 결과, 전극 단자(19)와 단자부(17a) 사이에서 도전성 입자(4)를 협지함으로써 전기적으로 접속되고, 이 상태에서 열압착 헤드(33)에 의해 가열된 바인더 수지가 경화된다. 이것에 의해, 액정 구동용 IC(18)의 전극 단자(19)와 투명 기판(12)에 형성된 단자부(17a) 간에 도통성이 확보된 액정 표시 패널(10)을 제조할 수 있다.
전극 단자(19)와 단자부(17a) 사이에 없는 도전성 입자(4)는, 인접하는 전극 단자(19) 사이의 단자 간 스페이스(23)에 있어서 바인더 수지에 분산되어 있고, 전기적으로 절연된 상태를 유지하고 있다. 이것에 의해, 액정 구동용 IC(18)의 전극 단자(19)와 투명 기판(12)의 단자부(17a) 사이에서만 전기적 도통이 도모된다. 또한, 바인더 수지로서 라디칼 중합 반응계의 속경화 타입의 것을 사용함으로써, 짧은 가열 시간에 의해서도 바인더 수지를 속경화시킬 수 있다. 또, 이방성 도전 필름(1)으로서는, 열경화형에 한정하지 않고, 가압 접속을 행하는 것이라면 광경화형 혹은 광열 병용형 접착제를 사용해도 된다.
[도전성 입자 간 거리]
여기서, 본 발명에 있어서는, 인접하는 전극 단자(19) 사이의 단자 간 스페이스(23)에 있어서의 도전성 입자(4)끼리의 입자 간 거리는, 전극 단자(19)와 단자부(17a) 사이에 포착된 도전성 입자(4)끼리의 입자 간 거리보다 길다. 따라서, 액정 표시 패널(10)은, 파인 피치화된 전극 단자(19)의 단자 간 스페이스(23)에 있어서 도전성 입자(4)가 연결되는 것에 의한 단자 간 쇼트를 방지할 수 있다.
즉, 본 발명에 있어서는, 이방성 도전 필름(1)의 도전성 입자(4)가 규칙적으로 배치되어 있다. 또, 열압착 헤드(33)에 의한 열 가압 시에 있어서, 액정 구동용 IC(18)는, 전극 단자(19) 상보다, 단자 간 스페이스(23)쪽이 바인더 수지의 유동성이 높아 유동하기 쉽다. 또한, 전극 단자(19)와 단자부(17a) 사이에 포착된 도전성 입자(4)는, 바인더 수지의 유동에 의한 영향이 낮다.
한편, 단자 간 스페이스(23)에 있어서의 도전성 입자(4)는, 전극 단자(19)나 단자부(17a)에 협지되어 있지 않고, 열압착 헤드(33)에 의한 열가압에 의해 유동하는 바인더 수지의 영향을 상대적으로 크게 받는다. 이 때문에, 단자 간 스페이스(23)에 있어서의 도전성 입자(4)는, 입자 간 거리가 상대적으로 커진다. 따라서, 액정 표시 패널(10)은, 전극 단자(19)와 단자부(17a) 사이에서 확실하게 도전성 입자(4)를 포착해 도통성을 확보할 수 있고, 또한 인접하는 전극 단자(19) 사이의 단자 간 스페이스(23)에 있어서 입자 간 거리를 유지하므로, 전극 단자(19) 간의 쇼트를 방지할 수 있다.
또 상기 서술한 바와 같이, 도전성 입자의 개수 밀도는 5000∼60000개/㎟로 되어 있는 것이 바람직하다. 당해 개수 밀도를 가짐으로써, 액정 표시 패널(10)은, 협소화된 단자 간 스페이스(23)에 있어서 도전성 입자(4)가 연속하는 것에 의한 단자 간 쇼트를 방지함과 함께, 파인 피치화된 전극 단자(19)와 단자부(17a) 사이에서 도전성 입자(4)를 확실하게 포착해, 도통성을 향상시킬 수 있다.
도 7은, 도전성 입자(4)가 규칙적으로 배치된 이방성 도전 필름(1)(개수 밀도 : 28000개/㎟)과 도전성 입자가 랜덤으로 분산되어 있는 이방성 도전 필름(개수 밀도 : 60000개/㎟)을 사용하여 각각 이방성 도전 접속된 접속체에 있어서의 하나의 전극 단자(19)의 도전성 입자 포착수의 분포를 대비한 그래프이다. 전극 단자(19)의 사이즈는 14㎛×50㎛(=700㎛2), 전극 단자(19) 간의 거리는 14㎛이다. 또, 이방성 도전 필름(1)의 바인더 및 접속 조건은, 하기 실시예 및 비교예에 준한다.
도 7에 나타내는 바와 같이, 이방성 도전 필름(1)을 사용하여 제조된 접속체에서는, 포착의 확실성이 향상되어 있는 것을 알 수 있다.
[필름 길이 방향으로 소밀 배열]
또, 도 8(A)에 나타내는 바와 같이, 이방성 도전 필름(1)은, 단자부(17a) 및 전극 단자(19)의 배열 방향을 길이 방향으로 하는 필름상으로 형성되고, 도전성 입자(4)가, 길이 방향에 걸쳐 성기게, 폭 방향에 걸쳐 조밀하게 배열되어 있어도 된다.
이방성 도전 필름(1)은, 길이 방향을 단자부(17a) 및 전극 단자(19)의 배열 방향에 따라 첩착된다. 따라서, 이방성 도전 필름(1)은, COG 실장부(20)에 첩합됨으로써, 도전성 입자(4)가 단자부(17a) 및 전극 단자(19)의 배열 방향에 걸쳐 성기게 배열되고, 단자부(17a) 및 전극 단자(19)의 길이 방향에 걸쳐 조밀하게 배열된다.
이와 같은 이방성 도전 필름(1)은, 상대적으로 도전성 입자(4)가 단자부(17a) 및 전극 단자(19)의 배열 방향에 걸쳐 성기게 배열됨으로써, 단자 간 스페이스(23)에 있어서 인접하는 전극 단자(19) 사이에 걸치는 도전성 입자(4)의 수가 감소해, 입자 간 거리가 넓어지기 때문에, 보다 전극 단자(19) 간의 쇼트를 방지할 수 있다.
또, 이방성 도전 필름(1)은, 상대적으로 도전성 입자(4)가 폭 방향에 걸쳐 조밀하게 배열되어 있기 때문에, 단자부(17a) 및 전극 단자(19) 사이에 있어서의 도전성 입자(4)의 입자 포착률이 상승한다. 따라서, 액정 구동용 IC(18)와의 도통성을 저해하는 일도 없다.
또한, 도 8(B)에 나타내는 바와 같이, 이방성 도전 필름(1)은, 단자부(17a) 및 전극 단자(19)의 배열 방향을 길이 방향으로 하는 필름상으로 형성되어, 도전성 입자(4)가 길이 방향에 걸쳐 조밀하게, 폭 방향에 걸쳐 성기게 배열되어 있어도 된다.
이 경우도, 단자 간 스페이스(23)에 있어서의 도전성 입자(4)는, 열압착 헤드(33)에 의한 열가압에 의해 유동하는 바인더 수지의 영향을 크게 받아 입자 간 거리가 상대적으로 커진다. 그 때문에, 액정 표시 패널(10)은, 전극 단자(19) 간의 쇼트를 방지할 수 있다.
또, 액정 표시 패널(10)은, 상대적으로 도전성 입자(4)가 필름의 길이 방향에 걸쳐 조밀하게 배열되어 있기 때문에, 단자부(17a) 및 전극 단자(19) 사이에 있어서 도전성 입자(4)를 확실하게 포착할 수 있고, 액정 구동용 IC(18)와의 도통성을 저해하는 일도 없다.
[고밀도 충전 배열]
또 도 9∼도 11에 나타내는 바와 같이, 이방성 도전 필름(1)은, 필름의 길이 방향(Lf)과 직교하는 폭 방향(Lt)에 대해, 도전성 입자(4)를 경사지게 배열하고, 필름의 길이 방향(Lf)을 단자부(17a)의 배열 방향과 평행하게, 또한 필름의 폭 방향(Lt)을 단자부(17a)의 길이 방향과 평행하게 배치시킴으로써, 이방성 도전 필름(1)의 길이 방향(Lf)에 직교하는 방향의, 도전성 입자(P)의 외접선(2점 쇄선)이, 그 도전성 입자(P)에 인접하는 도전성 입자(Pc, Pe)를 관통해도 된다.
이것에 의해, 투명 전극(17)의 단자부(17a)에 이방성 도전 필름(1)을 중첩한 평면도에 있어서, 단자부(17a)의 폭 방향(필름의 길이 방향(Lf))에 대한 인접하는 도전성 입자(4)의 입자 간 거리가 조밀해지고, 파인 피치화된 단자부(17a)의 접속면에서 차지하는 도전성 입자(4)의 포착률을 향상시킬 수 있다. 따라서, 이방성 도전 필름(1)은, 이방 도전 접속 시에 대향하는 전극 단자(19)와의 사이에서 협지되고 단자부(17a)로 압입되어, 전극 단자(19)와 단자부(17a) 간을 도통시키는 도전성 입자(P)의 수가 불충분해지는 것을 방지할 수 있다.
또한, 도 9∼도 11에 나타내는 이방성 도전 필름(1)은, 도전성 입자가 필름 폭 방향(Lt)으로의 제 2 배열 방향(L2)이 필름 폭 방향(Lt)에 대해 경사짐과 함께, 필름의 길이 방향(Lf)으로의 제 1 배열 방향(L1)이 필름 길이 방향(Lf)에 대해 경사짐으로써, 단자부(17a)의 폭 방향 및 길이 방향에 대한 인접하는 도전성 입자 간 거리가 조밀하게 되어, 보다 포착률이 향상되어 있다.
<실시예>
이어서, 본 발명의 실시예에 대해 설명한다. 본 실시예에서는, 도전성 입자가 규칙 배열된 이방성 도전 필름과, 도전성 입자가 랜덤으로 분산된 이방성 도전 필름을 사용하여, 평가용 유리 기판에 평가용 IC를 접속시킨 접속체 샘플을 제작하고, 각각 평가용 유리 기판에 형성된 기판 전극과 평가용 IC에 형성된 IC 범프 사이에 포착된 도전성 입자의 수 및 도전성 입자의 가장 근접하는 입자와의 거리(입자 간 거리), 인접하는 IC 범프 사이에 걸친 범프 간 스페이스에 있어서의 도전성 입자의 수 및 도전성 입자의 가장 근접하는 입자와의 거리(입자 간 거리), 초기 도통 저항, 인접하는 IC 범프 간의 쇼트 발생률을 측정했다.
[이방성 도전 필름]
평가용 IC의 접속에 사용하는 이방성 도전 필름의 바인더 수지층은, 페녹시 수지(상품명 : YP50, 신닛테츠카가쿠사 제조) 60질량부, 에폭시 수지(상품명 : jER828, 미츠비시카가쿠사 제조) 40질량부, 카티온계 경화제(상품명 : SI-60L, 산신카가쿠코교사 제조) 2질량부를 용제에 첨가한 바인더 수지 조성물을 조제하고, 이 바인더 수지 조성물을 박리 필름 상에 도포, 소성함으로써 형성했다.
[평가용 IC]
평가 소자로서, 외형 ; 1.8㎜×20㎜, 두께 0.5㎜, 범프(Au-plated) ; 폭 30㎛×길이 85㎛, 높이 15㎛, 범프 간 스페이스폭 ; 50㎛인 평가용 IC를 사용하였다.
[평가용 유리 기판]
평가용 IC가 접속되는 평가용 유리 기판으로서, 외형 ; 30㎜×50㎜, 두께 0.5㎜, 평가용 IC의 범프와 동일 사이즈 동일 피치의 빗살상의 전극 패턴이 형성된 ITO 패턴 글라스를 사용하였다.
이 평가용 유리 기판에 이방성 도전 필름을 가부착한 후, IC 범프와 기판 전극의 얼라인먼트를 잡으면서 평가용 IC를 탑재하고, 열압착 헤드에 의해 180℃, 80㎫, 5sec의 조건으로 열압착함으로써 접속체 샘플을 제작했다. 각 접속체 샘플에 대해, IC 범프와 기판 전극 사이에 협지되어 있는 도전성 입자의 포착수 및 입자 간 거리, 인접하는 IC 범프 사이에 걸친 범프 간 스페이스에 있는 도전성 입자의 수 및 입자 간 거리, 초기 도통 저항, 인접하는 IC 범프 간의 쇼트 발생률을 측정했다.
IC 범프와 기판 전극 사이에 협지되어 있는 도전성 입자의 포착수는, 각 접속체 샘플에 대해, 기판 전극에 나타나는 압흔을 평가용 유리 기판의 이면으로부터 관찰하고, 1쌍의 IC 범프 및 기판 전극 사이에 포착된 도전성 입자의 수를, 임의의 100개의 IC 범프 및 기판 전극에 대해 계측하고, 그 평균을 구했다. 마찬가지로, IC 범프와 기판 전극 사이에 포착된 도전성 입자의 입자 간 거리는, 기판 전극에 나타나는 압흔을 평가용 유리 기판의 이면으로부터 관찰하고, 임의의 100개의 IC 범프 및 기판 전극에 대해 계측하고, 그 평균 및 최소 거리를 구했다.
범프 간 스페이스에 있는 도전성 입자의 수는, 각 접속체 샘플에 대해 평가용 유리 기판의 이면으로부터 관찰하고, 임의의 100개의 범프 간 스페이스에 대해 계측하고, 그 평균을 구했다. 마찬가지로, 범프 간 스페이스에 있는 도전성 입자의 입자 간 거리는, 평가용 유리 기판의 이면으로부터 관찰하고, 임의의 100개의 범프 간 스페이스에 대해 계측하고, 그 평균 및 최소 거리를 구했다. 또한, 동일 관찰면에 있어서 깊이 방향으로 어긋나 있는 것은, 계측값으로부터 개산해 구했다.
또, 각 접속체 샘플은, 초기 도통 저항이 0.5Ω 이하, IC 범프 간의 쇼트 발생률이 50ppm 이하를 양호로 평가했다.
[실시예 1]
실시예 1에서는, 도전성 입자가 바인더 수지층에 규칙 배열된 이방성 도전 필름을 사용하였다. 실시예 1에서 사용한 이방성 도전 필름은, 연신 가능한 시트 상에 점착제를 도포하고, 그 위에 도전성 입자를 격자상으로 또한 균등하게 단층 배열한 후, 당해 시트를 원하는 연신 배율로 연신시킨 상태에서, 바인더 수지층을 라미네이트함으로써 제조했다. 사용한 도전성 입자(상품명 : AUL704, 세키스이카가쿠코교사 제조)는 입자경 4㎛이고, 접속 전에 있어서의 입자 간 거리는 0.5㎛, 입자 개수 밀도는 28000개/㎟이다.
[실시예 2]
실시예 2에서는, 접속 전에 있어서의 입자 간 거리가 1㎛, 입자 개수 밀도가 16000개/㎟인 이방성 도전 필름을 사용한 것 이외에는, 실시예 1과 동일한 조건으로 했다.
[실시예 3]
실시예 3에서는, 접속 전에 있어서의 입자 간 거리가 1.5㎛, 입자 개수 밀도가 10500개/㎟인 이방성 도전 필름을 사용한 것 이외에는, 실시예 1과 동일한 조건으로 했다.
[실시예 4]
실시예 4에서는, 접속 전에 있어서의 입자 간 거리가 3㎛, 입자 개수 밀도가 5200개/㎟인 이방성 도전 필름을 사용한 것 이외에는, 실시예 1과 동일한 조건으로 했다.
[실시예 5]
실시예 5에서는, 접속 전에 있어서의 입자 간 거리가 0.5㎛, 입자 개수 밀도가 50000개/㎟인 이방성 도전 필름을 사용한 것 이외에는, 실시예 1과 동일한 조건으로 했다.
[비교예 1]
비교예 1에서는, 바인더 수지 조성물에 도전성 입자를 첨가해 조제하고, 박리 필름 상에 도포, 소성함으로써, 바인더 수지층에 도전성 입자가 랜덤으로 분산되어 있는 이방성 도전 필름을 사용하였다. 사용한 도전성 입자(상품명 : AUL704, 세키스이카가쿠코교사 제조)는 입자경 4㎛이고, 입자 개수 밀도는 100000개/㎟이다.
[비교예 2]
비교예 2에서는, 입자 개수 밀도는 16000개/㎟인 것 이외에는, 비교예 1과 동일한 조건으로 했다.
Figure pct00001
표 1에 나타내는 바와 같이, 실시예 1∼5에 관련된 접속체 샘플에서는, 1쌍의 평가용 IC의 IC 범프 및 평가용 유리 기판의 기판 전극 사이에 협지된 도전성 입자의 수가 평균 8.1 이상이고, 초기 도통 저항이 0.4Ω 이하로 양호했다. 1쌍의 IC 범프 및 기판 전극 사이에 협지된 도전성 입자의 입자 간 거리는, 평균 1.2㎛ 이상이고, 최소로도 0.2㎛ 이상이었다.
또, 실시예 1∼5에 관련된 접속체 샘플에서는, 인접하는 IC 범프 사이에 걸친 범프 간 스페이스에 있어서의 도전성 입자의 수가 평균으로 14.3∼194.2라고 알 수 있었지만, 도전성 입자의 입자 간 거리는, 평균으로 1.4㎛ 이상, 최소로도 0.3㎛가 되고, IC 범프 간의 쇼트 발생률은 50ppm보다 낮아, 절연성도 양호했다.
한편, 비교예 1에서는, 개수 밀도가 100000개/㎟로 충전된 도전성 입자가 바인더 수지층에 랜덤으로 분산되어 있기 때문에, 기판 전극과 IC 범프 사이에 협지된 도전성 입자수는 평균 48개, 입자 간 거리는, 평균으로 0.5㎛, 최소 거리는 0㎛이고, 초기 도통 저항은 0.2Ω으로 문제는 없었다. 한편, 범프 간 스페이스에 있어서는, 도전성 입자의 수가 평균 80개, 입자 간 거리는 평균으로 0.7㎛, 최소 거리는 0㎛, 즉 도전성 입자끼리의 접촉이 보이고, 범프 간 쇼트의 발생률이 1000ppm 이상이 되었다.
또, 비교예 2에서는, 개수 밀도가 16000개/㎟로 충전된 도전성 입자가 랜덤으로 분산되어 있기 때문에, 범프 간 스페이스에 있어서는, 도전성 입자의 수가 평균 12.8개, 입자 간 거리는 평균으로 2.6㎛, 최소 거리는 0㎛, 즉 도전성 입자끼리의 접촉이 보였지만, 범프 간 쇼트의 발생률은 50ppm 이하가 되었다. 한편, 기판 전극과 IC 범프 사이에 협지된 도전성 입자수는 평균 7.7개, 입자 간 거리는, 평균으로 2.1㎛, 최소 거리는 0㎛이고, 도통 저항이 5Ω으로 높아졌다.
또한, 실시예 4 에서는, 도전성 입자의 개수 밀도가 5000개/㎟이지만, 도통 저항이 0.5Ω보다 큰 경우가 불량일 때 0.4Ω이고, 실용상 문제없었다. 또 실시예 5에서는, 도전성 입자의 개수 밀도가 50000개/㎟이지만, 범프 간의 쇼트수가 50ppm보다 큰 경우가 불량일 때 50ppm 이하이고, 실용상 문제없었다. 즉, 이방성 도전 필름의 접착 전에 있어서의 도전성 입자의 개수 밀도는, 5000∼60000개/㎟로 하는 것이 바람직한 것을 알 수 있다.
또한, 압흔으로부터 범프에 포착된 도전성 입자의 개수를 카운트하는 경우, 상기 서술한 바와 같이 기판측으로부터 관찰하는 것이 일반적이다. 이때, 범프 간 스페이스의 도전성 입자는, 범프에 포착된 도전성 입자와 동일 평면상에 존재하고 있는 것은 적다. 이것은, 유동에 의한 영향이라고 추측된다.
1 : 이방성 도전 필름
2 : 박리 필름
3 : 바인더 수지층
4 : 도전성 입자
6 : 권취 릴
10 : 액정 표시 패널
11, 12 : 투명 기판
12a : 가장자리부
13 : 시일
14 : 액정
15 : 패널 표시부
16, 17 : 투명 전극
17a : 단자부
18 : 액정 구동용 IC
18a : 실장면
19 : 전극 단자
20 : COG 실장부
21 : 기판측 얼라인먼트 마크
22 : IC측 얼라인먼트 마크
23 : 단자 간 스페이스
33 : 열압착 헤드

Claims (8)

  1. 회로 기판 상에 이방성 도전 접착제를 개재하여 전자 부품이 접속된 접속체에 있어서,
    상기 이방성 도전 접착제는, 바인더 수지에 도전성 입자가 배열되고,
    상기 전자 부품에 형성된 접속 전극 사이의 스페이스에 있어서의 도전성 입자끼리의 입자 간 거리는, 상기 회로 기판에 형성된 기판 전극과 상기 접속 전극 사이에 포착된 상기 도전성 입자끼리의 입자 간 거리보다 긴 접속체.
  2. 제 1 항에 있어서, 상기 이방성 도전 접착제는, 상기 도전성 입자 밀도가 5000개/㎟ 이상인 접속체.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 이방성 도전 접착제는, 상기 기판 전극 및 상기 접속 전극의 배열 방향을 길이 방향으로 하는 필름상으로 형성되고, 상기 도전성 입자가, 길이 방향에 걸쳐 성기게, 폭 방향에 걸쳐 조밀하게 배열되어 있는 접속체.
  4. 제 1 항 또는 제 2 항에 있어서, 상기 이방성 도전 접착제는, 상기 기판 전극 및 상기 접속 전극의 배열 방향을 길이 방향으로 하는 필름상으로 형성되고, 상기 도전성 입자가, 길이 방향에 걸쳐 조밀하게, 폭 방향에 걸쳐 성기게 배열되어 있는 접속체.
  5. 회로 기판 상에, 도전성 입자를 함유한 접착제를 개재하여 전자 부품을 탑재하고,
    상기 전자 부품을 상기 회로 기판에 대해 압박함과 함께, 상기 접착제를 경화시킴으로써, 상기 전자 부품을 상기 회로 기판 상에 접속시키는 접속체의 제조 방법에 있어서,
    상기 이방성 도전 접착제는, 바인더 수지에 도전성 입자가 배열되고,
    상기 접속 전극 사이의 스페이스에 있어서의 도전성 입자끼리의 입자 간 거리는, 상기 회로 기판에 형성된 기판 전극과 상기 전자 부품에 형성된 접속 전극 사이에 포착된 상기 도전성 입자끼리의 입자 간 거리보다 긴 접속체의 제조 방법.
  6. 제 5 항에 있어서, 상기 이방성 도전 접착제는, 상기 도전성 입자 밀도가 5000개/㎟ 이상인 접속체의 제조 방법.
  7. 제 5 항 또는 제 6 항에 있어서, 상기 이방성 도전 접착제는, 상기 기판 전극 및 상기 접속 전극의 배열 방향을 길이 방향으로 하는 필름상으로 형성되고, 상기 도전성 입자가, 길이 방향에 걸쳐 성기게, 폭 방향에 걸쳐 조밀하게 배열되어 있는 접속체의 제조 방법.
  8. 제 5 항 또는 제 6 항에 있어서, 상기 이방성 도전 접착제는, 상기 기판 전극 및 상기 접속 전극의 배열 방향을 길이 방향으로 하는 필름상으로 형성되고, 상기 도전성 입자가, 길이 방향에 걸쳐 조밀하게, 폭 방향에 걸쳐 성기게 배열되어 있는 접속체의 제조 방법.
KR1020167017703A 2014-01-28 2015-01-13 접속체 및 접속체의 제조 방법 KR102368746B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020227006213A KR102639862B1 (ko) 2014-01-28 2015-01-13 접속체 및 접속체의 제조 방법

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2014013696 2014-01-28
JPJP-P-2014-013696 2014-01-28
JP2014219705A JP6645730B2 (ja) 2014-01-28 2014-10-28 接続体及び接続体の製造方法
JPJP-P-2014-219705 2014-10-28
PCT/JP2015/050620 WO2015115161A1 (ja) 2014-01-28 2015-01-13 接続体及び接続体の製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020227006213A Division KR102639862B1 (ko) 2014-01-28 2015-01-13 접속체 및 접속체의 제조 방법

Publications (2)

Publication Number Publication Date
KR20160114054A true KR20160114054A (ko) 2016-10-04
KR102368746B1 KR102368746B1 (ko) 2022-02-28

Family

ID=53756738

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020227006213A KR102639862B1 (ko) 2014-01-28 2015-01-13 접속체 및 접속체의 제조 방법
KR1020167017703A KR102368746B1 (ko) 2014-01-28 2015-01-13 접속체 및 접속체의 제조 방법

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020227006213A KR102639862B1 (ko) 2014-01-28 2015-01-13 접속체 및 접속체의 제조 방법

Country Status (6)

Country Link
US (1) US10299382B2 (ko)
JP (1) JP6645730B2 (ko)
KR (2) KR102639862B1 (ko)
CN (1) CN106415937B (ko)
TW (1) TWI651989B (ko)
WO (1) WO2015115161A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7027390B2 (ja) * 2014-01-28 2022-03-01 デクセリアルズ株式会社 接続体及び接続体の製造方法
US10170403B2 (en) * 2014-12-17 2019-01-01 Kinsus Interconnect Technology Corp. Ameliorated compound carrier board structure of flip-chip chip-scale package
JP6769721B2 (ja) * 2016-03-25 2020-10-14 デクセリアルズ株式会社 電子部品、異方性接続構造体、電子部品の設計方法
CN118325319A (zh) * 2016-05-05 2024-07-12 迪睿合株式会社 填充剂配置膜
JP7119288B2 (ja) * 2016-05-05 2022-08-17 デクセリアルズ株式会社 フィラー配置フィルム
KR102621211B1 (ko) * 2016-05-05 2024-01-04 데쿠세리아루즈 가부시키가이샤 이방성 도전 필름
CN110268028B (zh) * 2017-02-06 2021-06-22 李京燮 微间距用各向异性导电粘合剂制备方法及根据该方法制备的微间距用各向异性导电粘合剂
JP7301468B2 (ja) 2019-04-17 2023-07-03 株式会社ディスコ 被加工物の加工方法、熱圧着方法
JP7537177B2 (ja) 2020-08-18 2024-08-21 セイコーエプソン株式会社 電気光学装置、及び電子機器
JP7547866B2 (ja) 2020-08-26 2024-09-10 セイコーエプソン株式会社 電気光学装置、及び電子機器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09293414A (ja) * 1996-04-26 1997-11-11 Toshiba Chem Corp 異方性導電膜
JPH09320345A (ja) * 1996-05-31 1997-12-12 Whitaker Corp:The 異方導電性フィルム
JP2004214374A (ja) 2002-12-27 2004-07-29 Toshiba Matsushita Display Technology Co Ltd 半導体素子及び液晶表示パネル
JP2005203758A (ja) 2003-12-16 2005-07-28 Samsung Electronics Co Ltd 駆動チップ及びこれを有する表示装置
JP2007035743A (ja) * 2005-07-25 2007-02-08 Asahi Kasei Electronics Co Ltd 回路接続方法および接続構造体
JP4789738B2 (ja) 2006-07-28 2011-10-12 旭化成イーマテリアルズ株式会社 異方導電性フィルム

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62177877A (ja) * 1986-01-31 1987-08-04 住友スリ−エム株式会社 異方導電性フイルムコネクタ
JPS63308880A (ja) * 1987-06-11 1988-12-16 Sony Chem Corp 異方性導電接着体
JPH0582199A (ja) * 1991-05-28 1993-04-02 Minato Electron Kk 異方導電性コネクタを有するコネクタ配置構造および異方導電性コネクタ
US5366140A (en) * 1993-09-30 1994-11-22 Minnesota Mining And Manufacturing Company Patterned array of uniform metal microbeads
US6245175B1 (en) * 1996-08-08 2001-06-12 Nitto Denko Corporation Anisotropic conductive film and production method thereof
JP3504134B2 (ja) * 1997-03-05 2004-03-08 セイコーインスツルメンツ株式会社 実装方法
KR100485967B1 (ko) * 1998-04-09 2005-05-03 세이코 엡슨 가부시키가이샤 압착 접속 기판, 액정 장치 및 전자 기기
JP3826605B2 (ja) * 1999-03-08 2006-09-27 セイコーエプソン株式会社 半導体装置の実装構造の製造方法、液晶装置、および電子機器
US20050104225A1 (en) * 2003-11-19 2005-05-19 Yuan-Chang Huang Conductive bumps with insulating sidewalls and method for fabricating
KR100597391B1 (ko) * 2004-05-12 2006-07-06 제일모직주식회사 절연 전도성 미립자 및 이를 함유하는 이방 전도성 접착필름
JP4735229B2 (ja) * 2005-12-12 2011-07-27 住友ベークライト株式会社 異方導電性フィルム
KR100882735B1 (ko) * 2007-03-19 2009-02-06 도레이새한 주식회사 이방성 전도필름 및 이의 접착방법
JP4623224B2 (ja) * 2008-06-26 2011-02-02 日立化成工業株式会社 樹脂フィルムシート及び電子部品
CN102449096A (zh) * 2010-07-26 2012-05-09 日立化成工业株式会社 粘接剂组合物、连接结构体、连接结构体的制造方法、以及粘接剂组合物的应用
JP2010251336A (ja) * 2010-07-26 2010-11-04 Sony Chemical & Information Device Corp 異方性導電フィルム及びこれを用いた接続構造体の製造方法
US9231133B2 (en) * 2010-09-10 2016-01-05 International Business Machines Corporation Nanowires formed by employing solder nanodots
US9102851B2 (en) * 2011-09-15 2015-08-11 Trillion Science, Inc. Microcavity carrier belt and method of manufacture
US9475963B2 (en) * 2011-09-15 2016-10-25 Trillion Science, Inc. Fixed array ACFs with multi-tier partially embedded particle morphology and their manufacturing processes

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09293414A (ja) * 1996-04-26 1997-11-11 Toshiba Chem Corp 異方性導電膜
JPH09320345A (ja) * 1996-05-31 1997-12-12 Whitaker Corp:The 異方導電性フィルム
JP2004214374A (ja) 2002-12-27 2004-07-29 Toshiba Matsushita Display Technology Co Ltd 半導体素子及び液晶表示パネル
JP2005203758A (ja) 2003-12-16 2005-07-28 Samsung Electronics Co Ltd 駆動チップ及びこれを有する表示装置
JP2007035743A (ja) * 2005-07-25 2007-02-08 Asahi Kasei Electronics Co Ltd 回路接続方法および接続構造体
JP4789738B2 (ja) 2006-07-28 2011-10-12 旭化成イーマテリアルズ株式会社 異方導電性フィルム

Also Published As

Publication number Publication date
KR102639862B1 (ko) 2024-02-22
CN106415937A (zh) 2017-02-15
WO2015115161A1 (ja) 2015-08-06
US20160381801A1 (en) 2016-12-29
KR102368746B1 (ko) 2022-02-28
TW201540146A (zh) 2015-10-16
CN106415937B (zh) 2020-05-19
JP6645730B2 (ja) 2020-02-14
TWI651989B (zh) 2019-02-21
US10299382B2 (en) 2019-05-21
JP2015164169A (ja) 2015-09-10
KR20220029770A (ko) 2022-03-08

Similar Documents

Publication Publication Date Title
KR20160114054A (ko) 접속체 및 접속체의 제조 방법
KR101937001B1 (ko) 접속체, 접속체의 제조 방법, 전자 기기
KR102386367B1 (ko) 접속체, 접속체의 제조 방법, 접속 방법, 이방성 도전 접착제
WO2016013593A1 (ja) 接続体、及び接続体の製造方法
KR20160118238A (ko) 얼라인먼트 방법, 전자 부품의 접속 방법, 접속체의 제조 방법, 접속체, 이방성 도전 필름
CN108476591B (zh) 连接体、连接体的制造方法、检测方法
JP7369756B2 (ja) 接続体及び接続体の製造方法
KR102519281B1 (ko) 접속체, 접속체의 제조 방법 및 검사 방법
JP2019140413A (ja) 接続体、接続体の製造方法、接続方法
KR20160098223A (ko) 전자 부품, 접속체, 접속체의 제조 방법 및 전자 부품의 접속 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant