KR20160093919A - 표시 모듈 및 표시 장치 - Google Patents

표시 모듈 및 표시 장치 Download PDF

Info

Publication number
KR20160093919A
KR20160093919A KR1020150014848A KR20150014848A KR20160093919A KR 20160093919 A KR20160093919 A KR 20160093919A KR 1020150014848 A KR1020150014848 A KR 1020150014848A KR 20150014848 A KR20150014848 A KR 20150014848A KR 20160093919 A KR20160093919 A KR 20160093919A
Authority
KR
South Korea
Prior art keywords
data
terminal
write protection
display module
connector
Prior art date
Application number
KR1020150014848A
Other languages
English (en)
Other versions
KR102316559B1 (ko
Inventor
김태군
김승학
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150014848A priority Critical patent/KR102316559B1/ko
Publication of KR20160093919A publication Critical patent/KR20160093919A/ko
Application granted granted Critical
Publication of KR102316559B1 publication Critical patent/KR102316559B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 장치의 조립 후나 양산 후에도 용이하게 쓰기 보호(write protection) 기능을 해제할 수 있는 표시 모듈 및 표시 장치에 관한 것으로, 본 발명의 표시 모듈은 복수개의 게이트 라인 및 데이터 라인을 포함한 표시 패널과, 인쇄 회로 기판에 실장되며, 쓰기 보호 단자를 갖는 메모리와, 상기 인쇄 회로 기판에 실장된, 타이밍 컨트롤러와, 상기 인쇄 회로 기판에 실장되며, 상기 쓰기 보호 단자에 연결된 부정 논리 회로(not gate) 및 상기 부정 논리 회로의 입력 단과 연결되어 외부로부터 전압 신호를 인가받는 커넥터를 포함하는 것을 특징으로 한다.

Description

표시 모듈 및 표시 장치 {Display Module and Display Device}
본 발명은 표시 장치에 관한 것으로, 특히 장치의 조립 후나 양산 후에도 용이하게 쓰기 보호(write protection) 기능을 해제할 수 있는 표시 모듈 및 표시 장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정표시장치(LCD: liquid crystal display), 플라즈마 표시장치(PDP: plasma display panel), 유기 전계발광표시장치 (OELD: organic electroluminescent display device)와 같은 여러가지 평판표시장치(flat display device)가 활용되고 있다.
이들 평판표시장치 중에서, 액정표시장치는 소형화, 경량화, 박형화, 저전력 구동의 장점을 가지고 있어, 최근에 널리 사용되고 있다.
액정표시장치로서는, 매트릭스형태로 배치된 화소 각각에 스위칭트랜지스터가 형성된 액티브매트릭스 타입(active matrix type)의 액정표시장치가 현재 보편적으로 사용되고 있다.
이와 같은 액티브매트릭스 타입의 액정표시장치에서는, 게이트배선이 스캔되면, 게이트 하이전압을 갖는 스캔펄스가 인가되어 스위칭트랜지스터가 턴온된다. 이에 동기하여, 데이터전압이 데이터배선을 통해 전달되어 해당 화소에 인가된다. 이에 따라, 해당 화소의 화소전극에 데이터전압이 인가되어, 이에 대응되는 빛이 발광된다.
이와 같은 액정표시장치는, 타이밍컨트롤러와 같은 제어회로를 구비하게 되는데, 타이밍컨트롤러로부터 생성되는 제어신호를 통해 액정표시장치에 구비된 구동회로를 제어하게 된다. 이와 같은 제어신호를 생성함에 있어, 타이밍컨트롤러는 외부 메모리(EEPROM: Electrically Erasable Programmable Read Only Memory)에 저장된 타이밍데이터를 읽어오게 되며, 이와 같은 타이밍데이터에 따라 제어신호가 생성되게 된다.
한편, 액정표시장치는, 다양한 구동방식으로 구동될 수 있는데, 예를 들면 액정의 느린 응답속도를 개선하기 위해 오버구동(over driving)이라고 불리우는 구동방식이 사용될 수 있다. 여기서, 오버구동방식은, 어느 하나의 화소에 입력되는 이전 프레임의 영상데이터와 현재 프레임의 영상데이터를 비교하여, 차이가 발생하는 경우에 현재 프레임의 영상데이터를 변조하는 구동방식에 해당된다. 예를 들면, 현재 프레임의 영상데이터 값이 이전 프레임의 영상데이터 값에 비해 높은 경우에는 현재 프레임의 영상데이터의 값을 더욱 높이고, 현재 프레임의 영상데이터 값이 이전 프레임의 영상데이터 값에 비해 낮은 경우에는 현재 프레임의 영상데이터 값을 더욱 낮추게 된다.
이와 같은 오버구동을 수행하기 위해 액정표시장치에는 오버구동회로가 구비되며, 오버구동회로는 외부 메모리(EEPROM)에 저장된 오버구동 데이터를 읽어오게 되고, 이와 같은 오버구동 데이터에 따라 현재 프레임의 영상데이터에 대한 오버구동처리가 수행된다.
전술한 바와 같이, 액정표시장치를 구동하기 위해 사용되는, 타이밍데이터와 오버구동 데이터 등의 구동데이터는 외부 메모리(EEPROM)에 저장되게 된다.
한편, 상기 PCB 상에 형성된 외부 메모리에 데이터를 기입한 후, 공급된 데이터나 생성된 타이밍 신호의 안정화를 위해 외부 메모리는 쓰기 보호(Write Protection) 상태를 유지한다. 그런데, 장치의 조립 후나 양산 이후에도 이용하고자 하는 외부 메모리에 데이터 변경이 필요한 경우가 있는데, 종래의 액정 표시 장치는 외부 메모리(EEPROM)가 쓰기 보호 단자에 연결되어 있어, 이러한 변경이 힘들다. 예를 들어, 상기 쓰기 보호 단자 부위를 물리적으로 단락시켜, 외부 메모리에 쓰기 보호 기능을 해제하고, 다시 물리적으로 단락된 단자 부위를 접속시켜 쓰기 보호 기능을 수행하는 것으로, 표시 장치의 조립 후나 양산 이후의 데이터 변경이 어려운 문제가 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 장치의 조립 후나 양산 후에도 용이하게 쓰기 보호(write protection) 기능을 해제할 수 있는 표시 모듈 및 표시 장치에 관한 것이다.
상기와 같은 목적을 달성하기 위한 본 발명의 표시 장치는 복수개의 게이트 라인 및 데이터 라인을 포함한 표시 패널과, 인쇄 회로 기판에 실장되며, 쓰기 보호 단자를 갖는 메모리와, 상기 인쇄 회로 기판에 실장된, 타이밍 컨트롤러와, 상기 인쇄 회로 기판에 실장되며, 상기 쓰기 보호 단자에 연결된 부정 논리 회로(not gate)와, 시스템으로부터 영상 데이터 및 전원 전압 신호를 전달하는 인터페이스 및 상기 인터페이스의 전압 신호 출력 단자와 상기 부정 논리 회로를 연결하는 커넥터를 포함하는 것에 그 특징이 있다.
상기 인터페이스의 전압 신호 출력 단자는 전원 전압 신호와 접지 신호를 상기 부정 논리 회로로 선택하여 전달하며, 이 중 쓰기 상태에서만 전원 전압 신호를 전달하고, 상기 인터페이스의 전압 신호 출력 단자는 쓰기 상태 이외에, 그라운드 신호를 전달한다.
본 발명의 표시 모듈 및 표시 장치는 다음과 같은 효과가 있다.
인쇄 회로 기판에 메모리(EEPROM)의 쓰기 보호 단자와 접속된 부정 논리 회로를 구비하여, 인터페이스 측에서의 전압 레벨을 변경하여 용이하게 쓰기 보호를 해제할 수 있다. 즉, 인쇄 회로 기판이 조립이 완료되어 커버 쉴드 등에 가려져 쓰기 보호 기능으로 유지된 상태에서도, 표시 패널 혹은 표시 모듈의 외측에 있는 인터페이스 측 내의 전압 상태 변경만으로 메모리에 다시 라이팅이 가능하여, 조립 이후나 양산 이후에도 필요에 따라 데이터 보정이 가능하다. 종래의 커버 쉴드를 해체하고, 쓰기 보호 단자의 저항 단자를 단락시키고, 이를 다시 보수하여야 하는 방식 대비 비용 및 재작업에 소요되는 시간을 현저히 줄일 수 있다.
도 1은 본 발명의 표시 장치를 나타낸 개략적으로 나타낸 도면
도 2는 도 1의 서브 픽셀을 나타낸 회로도
도 3은 메모리의 데이터 쓰기의 일 예를 나타낸 도면
도 4는 본 발명의 표시 모듈에 있어서, 데이터 쓰기 후 테스트 상태에서의 연결을 나타낸 도면
도 5는 본 발명의 표시 모듈에 있어서, 데이터 변경시의 연결을 나타낸 도면
도 6은 본 발명의 표시 장치에 있어서, 최종 데이터 변경 후, 인터페이스와 표시 모듈의 연결 상태를 나타낸 도면
이하, 도면을 참조하여 본 발명의 표시 모듈 및 표시 장치에 대해 상세히 설명한다.
이하에서 설명하는 표시 장치는 일예로 액정 표시 장치를 들었지만, 이에 한하지 않고, 메모리를 통해 데이터 쓰기를 하는 평판 표시 장치에는 모두 적용 가능할 것이다.
그리고, 이하에서 설명하는 용어로 '표시 모듈'은 표시 패널과 이에 형성된 라인들의 구동부를 포함한 것이고, '표시 장치'는 상기 표시 모듈에 더하여, 시스템 및 인터페이스와 같은 SET를 더한 것이다.
또한, 액정 표시 장치와 같이, 별도의 광원을 요구하는 경우, 액정 표시 모듈은 백라이트 유닛을 더 포함할 수 있다.
도 1은 본 발명의 표시 장치를 나타낸 개략적으로 나타낸 도면이며, 도 2는 도 1의 서브 픽셀을 나타낸 회로도이다.
도 1 및 도 2에 도시된 바와 같이, 본 발명의 표시장치는 서로 합착된 제 1, 2 기판(100, 200)과, 그 사이에 충진된 액정층(미도시)와, 상기 제 1 기판(100) 상에 서로 교차한 게이트 라인들(GL1 내지 GLn)과 데이터 라인들(DL1 내지 DLm)과, 그 교차부에 형성된 액정 셀(Clc)을 구동하기 위한 박막 트랜지스터(TFT: thin film transistor)을 포함한 표시패널(1000)과, 상기 표시패널(1000)의 데이터 라인들(DL1 내지 DLm)로 데이터 신호를 공급하기 위한 데이터 드라이버(120)와, 상기 표시패널(100)의 게이트 라인들(GL1 내지 GLn)로 스캔 신호를 공급하기 위한 게이트 드라이버(110)와, 게이트 드라이버(110)와 데이터 드라이버(120)를 제어하는 타이밍 컨트롤러(130)를 포함한다.
그리고, 상기 타이밍 컨트롤러(130)는 인쇄 회로 기판(160)에 실장되어 있으며, 상기 인쇄 회로 기판(160)에는 쓰기 보호 단자(WP)를 갖는 메모리(140)와, 상기 쓰기 보호 단자(WP)에 연결된 부정 논리 회로(not gate)(155)를 포함하고 있다.
그리고, 외부의 시스템(300)으로부터 영상 데이터 및 전원 전압 신호를 전달하는 인터페이스(250) 및 상기 인터페이스(250)의 전압 신호 출력 단자와 상기 부정 논리 회로(155)를 연결하는 커넥터(180)가 상기 인쇄 회로 기판(160) 외측에 위치한다.
도시된 표시 장치는 상기 메모리(140)에 쓰기가 완료되어, 세트 내에 포함되어 있는 것으로, 이 경우, 상기 인터페이스(250)는 내부에 전압 공급원을 포함하여, 이 중 접지 단자가 커넥터(180)와 연결되어, 그라운드 신호가 상기 부정 논리 회로의 입력단으로 인가된다. 즉, 표시 장치에 있어서는, 상기 부정 논리 회로(155)의 입력이 로우 레벨로 되고, 그 출력이 하이 레벨로, 실제 쓰기 보호 단자(WP)에 하이 레벨 신호가 인가되어, 최종 쓰기 보호 모드가 실행되어 있는 것이다.
한편, 상기 메모리(140)의 쓰기는 표시 장치를 제조과정 중 표시 모듈의 상태에서 하는 것으로 구체적인 예는 도 4 이하에서 설명한다.
도면에는 도시되지 않았지만, 표시장치는 외부로부터 공급된 전원을 이용하여 표시패널(1000)을 구동하기 위한 다양한 전원 전압을 생성하는 DC-DC 컨버터(미도시)와, 감마기준전압을 발생하여 데이터 드라이버(120)에 공급하는 감마전압 발생부(미도시)를 더 포함한다.
표시패널(1000)은 액정 셀마다 스위칭 소자로써, 박막 트랜지스터(TFT)가 형성된다. 박막 트랜지스터(TFT)의 게이트 전극은 게이트 라인들(GL1 내지 GLn)에 접속되고, 소스 전극은 데이터 라인들(DL1 내지 DLm)에 접속되며, 드레인 전극은 액정 셀(Clc)의 화소전극과 스토리지 캐패시터(Cst)의 일측 전극에 접속된다. 액정 셀(Clc)의 공통 전극에는 공통전압(Vcom)이 공급되고, 스토리지 캐패시터(Cst)는 박막 트랜지스터(TFT)가 턴-온될 때 데이터 라인들(DL1 내지 DLm)로부터 공급되는 데이터 전압을 충전하여 액정 셀(Clc)의 전압을 일정하게 유지시키는 역할을 한다.
스캔 펄스가 게이트 라인들(GL1 내지 GLn)에 순차적으로 공급되면, 박막 트랜지스터(TFT)는 턴-온되어 소스 전극과 드레인 전극 사이의 채널을 형성하여 데이터 라인(DL1 내지 DLm) 상의 전압을 액정 셀(Clc)의 화소전극에 공급한다. 이때 액정 셀(Clc)의 액정분자들은 화소 전극과 공통 전극 사이의 전계에 의해 배열이 바뀌면서 입사광을 변조하게 된다.
데이터 드라이버(120)는 타이밍 컨트롤러(130)로부터 공급되는 데이터 구동 제어신호(DCS)에 응답하여 데이터 신호를 데이터 라인들(DL1 내지 DLm)에 공급한다. 또한, 데이터 드라이버(120)는 타이밍 컨트롤러(130)로부터 입력된 영상 데이터(R, G, B Data)를 샘플링하여 래치한 다음 감마전압 발생부로부터 공급된 감마기준전압을 기준으로 표시패널(1000)의 액정 셀(Clc)에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터 라인들(DL1 내지 DLm)에 공급한다.
여기서, 상기 타이밍 컨트롤러(130)로부터 공급되는 데이터 구동 제어신호(DCS)는 SSP, SSC, SOE, POL 등을 포함한다.
게이트 드라이버(110)는 타이밍 컨트롤러(130)로부터 공급되는 게이트 구동 제어신호(GCS)에 의해 스캔 펄스 즉, 게이트 드라이버(110)는 스캔 펄스를 순차적으로 발생하여 게이트 라인들(GL1 내지 GLn)에 순차적으로 공급한다.
여기서, 상기 타이밍 컨트롤러(130)로부터 공급되는 게이트 구동 제어신호(GCS)는 GSP, GSC, GOE 등을 포함한다.
타이밍 컨트롤러(130)는 시스템(300)으로부터 인터페이스(250)를 거쳐 공급되는 수직/수평 동기신호(Vsync/Hsync), 데이터 인에이블 신호(DE), 클럭 신호(Clk) 및 데이터 신호(R, G, B Data)를 이용하여 데이터 드라이버(120) 및 게이트 드라이버(110)를 제어한다.
그리고, 상기 인터페이스(250)는 시스템(300)에서 타이밍 컨트롤러(130)로 데이터 및 타이밍 신호를 공급시 해당 표시 패널에 적합한 레벨로 변환하여 주는 것이며, 커넥터(180)를 통해 인터페이스(250)가 인쇄 회로 기판(160)과 연결되어 있다. 또한, 상기 커넥터(180)의 전압을 전달하는 입출력단은 상기 인터페이스(250)의 전압 신호 출력 단자가 상기 커넥터(180)의 입력단과 연결되며, 상기 커넥터(180)의 출력단이 상기 부정 논리 회로(155)의 입력단과 접속되어 있다.
도 3은 메모리의 데이터 쓰기의 일 예를 나타낸 도면이다.
도 3의 예는, 비교예로서, 메모리에 쓰기를 실행한 후 이후 데이터 변경하는 상태를 나타낸 것이다.
이 경우, 메모리는 쓰기 보호 단자(7)와, 시리얼 클럭 신호 단자(6), 시리얼 데이터 단자(5) 및 전원 전압/접지 전압 단자(1, 2, 3, 4, 8)를 구비하는데, 이미 쓰기가 메모리에 실행된 상태에서는 상기 쓰기 보호 단자(7)에 하이 레벨 신호가 인가되어, 쓰기 보호가 실행되어, 데이터가 유지되어 있다.
이 때, 비교예에서는 데이터 변경을 위해서, 상기 메모리의 쓰기 보호 단자(7)에 연결된 저항을 단락하여 해당 단자를 플로팅(floating) 상태로 하여, 쓰기 보호를 해제하고, 시리얼 클럭 신호 단자(6)와 시리얼 데이터 단자(5)에 각각 시리얼 클럭 신호 및 시리얼 데이터 신호를 전달하게 되는 것이다.
그러나, 데이터 쓰기 보호(writing protection) 상태가 이미 설정된 후는 인쇄 회로 기판을 표시 패널의 배면측에 접착하고, 커버 쉴드를 덮은 경우일 때가 많은 데, 이러한 데이터 변경을 위해 커버 쉴드를 분리하고, 저항을 단락시키고 데이터 변경을 실행하여, 데이터 변경에 물리적 작업이 필수적이었다.
이러한 비교예와 달리 본 발명의 표시 모듈 및 표시 장치는 데이터 쓰기 후의 변경을 인쇄 회로 기판 상의 물리적 변경없이 표시 모듈 구동용 보드에서 인가하는 전압 레벨을 변경하여 하는 것으로, 데이터 변경의 재작업에 드는 시간을 줄일 수 있다.
이하, 본 발명의 표시 장치의 정상 상태와 데이터 변경 상태를 도면을 이용하여 살펴본다.
이하의 도면에서 표현하는 메모리 부근은, 인쇄 회로 기판(160) 상의 메모리와 이와 연결된 부정 논리 회로(155)를 나타내었고, 상기 부정 논리 회로(155)에 전압 신호를 인가하기 위해 그 일측이 연결된 커넥터(180) 및 커넥터(180)의 타측에 연결된 인터페이스(250)이며, 나머지 부분은 생략되어 있다.
도 4는 본 발명의 표시 모듈에 있어서, 데이터 쓰기 후 테스트 상태에서의 연결을 나타낸 도면이며, 도 5는 본 발명의 표시 모듈에 있어서, 데이터 변경시의 연결을 나타낸 도면이다.
도 4 및 도 5와 같이, 본 발명의 표시 모듈에서는 인쇄 회로 기판(160) 상에 메모리(140)가 구비되어 있으며, 상기 메모리(140)는 총 8개의 단자를 갖는다. 상기 단자의 개수는 증감될 수 있다.
메모리의 1, 2, 8 번째 단자는 전원 전압 신호(Vcc)를 인가받으며, 메모리의 3, 4 번째 단자는 접지되어 있다 (그라운드 신호(GND)를 인가받는다).
그리고, 메모리의 5~7번째 단자는 인가되는 신호의 상태가 변경될 수 있는 것으로, 5, 6번째 단자가 각각 시리얼 데이터 단자, 시리얼 클럭 단자이며, 6번째 단자가 쓰기 보호 단자(WP)이다. 상기 쓰기 보호 단자는 정상 상태에서는, 하이 레벨 상태로 유지되어, 시리얼 데이터 단자, 시리얼 클럭 단자로부터의 신호를 메모리(140)에 기입하지 못하게 된다.
또한, 각 단자의 안정화를 위해 상기 메모리의 7번째 단자인 쓰기 보호 단자(WP)와 접지 단 사이에는 제 1 저항(R11)이 구비되며, 6번째 단자인 시리얼 클럭 단자와 전원 전압단 사이에 제 2 저항(R12)이 구비되며, 5번째 단자인 시리얼 데이터 단자와 전원 전압단 사이에 제 3 저항(R13)이 구비된다. 또한, 상기 메모리의 쓰기 보호 단자(WP)는 인쇄 회로 기판(160) 상에 구비된 쓰기 보호 단자와 제 4 저항(R14)을 통해 연결될 수 있다. 또한, 상기 전원 전압단과 접지단 사이에는 캐패시터(C11)가 구비될 수 있다. 상기 제 1 내지 제 4 저항(R1~R4) 및 캐패시터(C11)은 경우에 따라 생략될 수 있다.
그리고, 상기 쓰기 보호 단자(WP)와 연결된 부정 논리 회로(155)는 IC 형태로 인쇄 회로 기판(160)에 구비될 수도 있고, 혹은 인쇄 회로 기판(160) 상에 회로적으로 트랜지스터와 저항 등으로 설계하여, 이루어질 수도 있다.
한편, 표시 모듈은 데이터 쓰기가 메모리(140)에 완료되어도, 표시 모듈의 표시 상태를 테스트하기 위해 커넥터(180)는 표시 모듈 구동용 보드(350)에 연결되며, 테스트를 실시한다.
그리고, 일단 데이터 쓰기가 완료된 상태에서는 쓰기 보호 모드를 실행하기 위해, 상기 표시 모듈 구동용 보드(350)에 구비된 전압 공급원(355)에서 그라운드 신호(GND)를 출력하여, 커넥터(180)를 통해 상기 부정 논리 회로(155)로 인가한다.
상기 쓰기 보호 단자(WP)는 부정 논리 회로(155)와 연결되며, 상기 부정 논리 회로는 표시 모듈 구동용 보드(350)의 전압 공급원(355)으로부터 커넥터(180)를 통해 정상 상태에서 그라운드 신호(GND)를 인가받는다. 따라서, 입력단으로부터 그라운드 신호를 인가받은 부정 논리 회로(155)의 출력은 하이 레벨로 되어, 이를 쓰기 보호 단자(WP)에 전달하여, 메모리(140)의 쓰기 보호 모드(writing protection mode)를 설정하게 되는 것이다.
이 경우, 메모리(140)에 쓰기 상태가 완료되어, 쓰기 보호가 설정된 이후 조립이 완료되어, 인쇄 회로 기판(160)을 커버 쉴드(미도시)가 덮게 되더라도, 상기 부정 논리 회로(155)의 전압 신호 인가는 인터페이스(250) 측에서 이루어져, 커버 쉴드(미도시)가 덮어진 상태에서도 쓰기 보호 설정이 가능하다.
한편, 도시하지 않았지만, 상기 메모리(140)는 I2C(Inter-IC)와 인쇄 회로 기판(160) 상에 구비된 상기 쓰기 보호 단자(WP)와, 시리얼 클럭 단자 및 시리얼 데이터 단자가 연결되어, I2C 프로토콜을 통한 통신을 수행할 수도 있다.
표시 모듈 구동용 보드를 이용한 테스트시, 데이터 변경이 필요할 때는, 도 5와 같이, 데이터 쓰기 또는 데이터 변경을 수행한다. 경우에 따라, 일단 쓰기 보호 모드를 설정한 이후에도 데이터 변경이 필요한 경우가 있다.
이 경우, 도 5와 같이, 외부의 롬 라이팅 기기(400)와 표시 모듈 구동용 보드(350)를 연결하고, 외부의 롬 라이팅 기기(400)의 쓰기 동작에 의해, 표시 모듈 구동용 보드(350), 커넥터(180)를 거쳐, 시리얼 데이터 신호와 시리얼 클럭 신호를 상기 메모리(140)에 전달한다.
이러한 쓰기 동작 전 상기 메모리의 쓰기 보호 단자(WP)에 로우 레벨 신호를 인가하여 쓰기 보호 모드를 해제할 필요가 있다.
이 때, 상기 쓰기 보호 단자(WP)는 부정 논리 회로(155)와 연결되어 있으므로, 표시 모듈 구동용 보드(350)에서 전압 공급원(355)으로부터 출력되는 전압 신호를 하이 레벨(3.3V)으로 전환하여, 커넥터(180)를 통해 상기 부정 논리 회로의 입력단에 인가한다. 입력단으로부터 하이 레벨 신호를 인가받은 부정 논리 회로(155)의 출력은 로우 레벨로 되어, 이를 쓰기 보호 단자(WP)에 전달하여, 메모리(140)의 쓰기 보호 모드(writing protection mode)가 해제되며, 이에 따라, 롬 라이팅 기기(400)로부터, 표시 모듈 구동용 보드(350)와, 커넥터(180)를 거쳐 상기 메모리(140)의 시리얼 클럭 단자 및 시리얼 데이터 단자로 해당 시리얼 클럭 신호 및 시리얼 데이터 신호를 인가받아 메모리(140)에 저장된 데이터 변경이 가능하게 된다.
한편, 도시하지 않았지만, 상기 메모리(140)는 인쇄 회로 기판(160) 상에 구비된 I2C(Inter-IC)와 시리얼 클럭 단자 및 시리얼 데이터 단자가 연결되어, I2C 프로토콜을 통한 통신을 수행할 수도 있다.
도 6은 본 발명의 표시 장치에 있어서, 최종 데이터 변경 후, 인터페이스와 표시 모듈의 연결 상태를 나타낸 도면이다.
최종적으로 메모리에 데이터 기입이 완료된 후 표시 패널은 세트에 조립된다. 이 경우, 상기 표시 모듈에서 상술한 표시 모듈 구동용 보드가 분리되며, 커넥터는 시스템과 연결된 인터페이스(250)에 연결된다.
이 때, 상기 커넥터(180)는 시스템(도 1의 300 참조)로부터 신호를 인가받으며, 시스템(300)에서 발생하는 신호를 표시 패널에 적합한 구동 신호로 변환하여 주기 위해 상기 시스템(300)과 연결된 인터페이스(250)를 이용하며, 인터페이스(250)의 전압을 공급하는 단자 중 일 단자가 상기 커넥터와 연결되어, 부정 논리 회로(155)의 입력단에 인가하는 전압 신호를 일정하게 그라운드 신호(GND)로 유지하여, 쓰기 보호 상태를 최종적으로 유지할 수 있게 된다.
도 6에는 상기 메모리(140)와 타이밍 컨트롤러(130)가 시리얼 데이터 신호 단자와 시리얼 클럭 신호 단자를 공유한 상태를 나타내는데, 실제 인쇄 회로 기판(160)에서 상기 메모리(140)에 기입된 데이터 및 클럭 정보가 타이밍 컨트롤러(130)에 공급되게 하기 위함을 나타낸다.
따라서, 본 발명의 표시 장치는 인쇄 회로 기판에 메모리(EEPROM)의 쓰기 보호 단자와 접속된 부정 논리 회로를 구비하여, 인터페이스 측에서의 전압 레벨을 변경하여 용이하게 쓰기 보호를 해제할 수 있다. 즉, 인쇄 회로 기판이 조립이 완료되어 커버 쉴드 등에 가려져 쓰기 보호 기능으로 유지된 상태에서도, 표시 패널 혹은 표시 모듈의 외측에 있는 인터페이스 측 내의 전압 상태 변경만으로 메모리에 다시 라이팅이 가능하여, 조립 이후나 양산 이후에도 필요에 따라 데이터 보정이 가능하다. 종래의 커버 쉴드를 해체하고, 쓰기 보호 단자의 저항 단자를 단락시키고, 이를 다시 보수하여야 하는 방식 대비 비용 및 재작업에 소요되는 시간을 현저히 줄일 수 있다.
한편, 이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
100: 제 1 기판 110: 게이트 드라이버
120: 데이터 드라이버 130: 타이밍 컨트롤러
140: 메모리 155: 부정 논리 회로
160: 인쇄 회로 기판 180: 커넥터
200: 제 2 기판 250: 인터페이스
300: 시스템 350: 표시 모듈 구동용 보드
355: 전압 공급원
400: 롬 라이팅 기기

Claims (8)

  1. 복수개의 게이트 라인 및 데이터 라인을 포함한 표시 패널;
    인쇄 회로 기판에 실장되며, 쓰기 보호 단자를 갖는 메모리;
    상기 인쇄 회로 기판에 실장된, 타이밍 컨트롤러;
    상기 인쇄 회로 기판에 실장되며, 상기 쓰기 보호 단자에 연결된 부정 논리 회로(not gate); 및
    상기 부정 논리 회로의 입력 단과 연결되어 외부로부터 전압 신호를 인가받는 커넥터를 포함하는 표시 모듈.
  2. 제 1항에 있어서,
    상기 커넥터는 데이터 기입 및 변경시 상기 전압 신호를 표시 모듈 구동용 보드의 전압 공급원으로부터 인가받는 표시 모듈.
  3. 제 2항에 있어서,
    상기 표시 모듈 구동용 보드의 전압 공급원은 상기 인터페이스의 전압 신호 출력 단자는 전원 전압 신호와 접지 신호를 상기 부정 논리 회로로 선택하여 전달하는 표시 모듈.
  4. 제 3항에 있어서,
    상기 표시 모듈 구동용 보드는 쓰기 상태에서만 상기 전원 전압 신호를 커넥터로 전달하는 표시 모듈.
  5. 제 3항에 있어서,
    상기 표시 모듈 구동용 보드는 쓰기 상태 이외에, 그라운드 신호를 전달하는 표시 모듈.
  6. 제 4 항에 있어서,
    상기 쓰기 상태에서 상기 표시 모듈 구동용 보드는 임시적으로 일측이 커넥터와 연결되고, 타측이 롬 라이팅 기기와 연결된 표시 모듈.
  7. 복수개의 게이트 라인 및 데이터 라인을 포함한 표시 패널;
    인쇄 회로 기판에 실장되며, 쓰기 보호 단자를 갖는 메모리;
    상기 인쇄 회로 기판에 실장된, 타이밍 컨트롤러;
    상기 인쇄 회로 기판에 실장되며, 상기 쓰기 보호 단자에 연결된 부정 논리 회로(not gate);
    상기 부정 논리 회로의 입력 단과 연결된 커넥터; 및
    시스템으로부터 영상 데이터 및 전압 신호를 전달하며, 상기 커넥터와 연결된 인터페이스를 포함하는 표시 장치.
  8. 제 7항에 있어서,
    상기 인터페이스는 상기 커넥터를 통해 상기 부정 논리 회로의 입력 단에 그라운드 신호를 인가하는 표시 장치.
KR1020150014848A 2015-01-30 2015-01-30 표시 모듈 및 표시 장치 KR102316559B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150014848A KR102316559B1 (ko) 2015-01-30 2015-01-30 표시 모듈 및 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150014848A KR102316559B1 (ko) 2015-01-30 2015-01-30 표시 모듈 및 표시 장치

Publications (2)

Publication Number Publication Date
KR20160093919A true KR20160093919A (ko) 2016-08-09
KR102316559B1 KR102316559B1 (ko) 2021-10-25

Family

ID=56712325

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150014848A KR102316559B1 (ko) 2015-01-30 2015-01-30 표시 모듈 및 표시 장치

Country Status (1)

Country Link
KR (1) KR102316559B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11264083B2 (en) * 2018-11-09 2022-03-01 HKC Corporation Limited Data protection system and protection method of display apparatus

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11306086A (ja) * 1998-04-23 1999-11-05 Toshiba Microelectronics Corp メモリモジュール装置
KR20070002924A (ko) * 2005-06-30 2007-01-05 엘지.필립스 엘시디 주식회사 프로그램 가능한 메모리부 및 이를 구비한 액정표시장치
KR20080018070A (ko) * 2006-08-23 2008-02-27 슬림디스크 주식회사 읽기 전용 메모리 카드
JP2009211222A (ja) * 2008-03-01 2009-09-17 Toshiba Corp メモリシステム
KR20140087593A (ko) * 2012-12-31 2014-07-09 엘지디스플레이 주식회사 표시 장치용 메모리 인터페이스 장치 및 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11306086A (ja) * 1998-04-23 1999-11-05 Toshiba Microelectronics Corp メモリモジュール装置
KR20070002924A (ko) * 2005-06-30 2007-01-05 엘지.필립스 엘시디 주식회사 프로그램 가능한 메모리부 및 이를 구비한 액정표시장치
KR20080018070A (ko) * 2006-08-23 2008-02-27 슬림디스크 주식회사 읽기 전용 메모리 카드
JP2009211222A (ja) * 2008-03-01 2009-09-17 Toshiba Corp メモリシステム
KR20140087593A (ko) * 2012-12-31 2014-07-09 엘지디스플레이 주식회사 표시 장치용 메모리 인터페이스 장치 및 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11264083B2 (en) * 2018-11-09 2022-03-01 HKC Corporation Limited Data protection system and protection method of display apparatus

Also Published As

Publication number Publication date
KR102316559B1 (ko) 2021-10-25

Similar Documents

Publication Publication Date Title
KR102170556B1 (ko) 표시장치 및 그 구동방법
KR101285054B1 (ko) 액정표시장치
KR101246785B1 (ko) 스캐너 일체형 액정표시장치와 이의 스캐너 모드 구동방법
US10262742B2 (en) Memory protection circuit and liquid crystal display including same
TWI424422B (zh) 液晶顯示裝置及驅動該裝置的方法
US9978326B2 (en) Liquid crystal display device and driving method thereof
KR20160033351A (ko) 표시장치
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
US20170249005A1 (en) Display apparatus and method of driving the same
KR101537415B1 (ko) 액정표시장치
US8913046B2 (en) Liquid crystal display and driving method thereof
KR20100074858A (ko) 액정표시장치
KR101609110B1 (ko) 액정 표시 장치와 그의 구동 방법 및 제조 방법
KR101654323B1 (ko) 액정표시장치 및 그의 보상 방법
KR20080074303A (ko) 표시 장치의 구동 장치 및 방법
KR102066091B1 (ko) I2c 통신을 이용한 영상 표시장치의 구동장치와 그 구동방법
KR20160093919A (ko) 표시 모듈 및 표시 장치
KR101245912B1 (ko) 액정표시장치의 게이트 구동회로
KR20070072967A (ko) 액정 표시 모듈 및 그 구동 방법
KR101649232B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
KR20170037300A (ko) 표시 장치 및 그 구동 방법
KR20170080350A (ko) 게이트 펄스 변조 회로 및 이를 이용한 표시장치
KR102148489B1 (ko) 표시장치의 전원 공급 장치
KR102235715B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant