KR20160032751A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20160032751A
KR20160032751A KR1020140122649A KR20140122649A KR20160032751A KR 20160032751 A KR20160032751 A KR 20160032751A KR 1020140122649 A KR1020140122649 A KR 1020140122649A KR 20140122649 A KR20140122649 A KR 20140122649A KR 20160032751 A KR20160032751 A KR 20160032751A
Authority
KR
South Korea
Prior art keywords
black matrix
display area
disposed
liquid crystal
upper substrate
Prior art date
Application number
KR1020140122649A
Other languages
English (en)
Other versions
KR102153664B1 (ko
Inventor
서동민
이성민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140122649A priority Critical patent/KR102153664B1/ko
Publication of KR20160032751A publication Critical patent/KR20160032751A/ko
Application granted granted Critical
Publication of KR102153664B1 publication Critical patent/KR102153664B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022466Electrodes made of transparent conductive layers, e.g. TCO, ITO layers

Abstract

본 발명은 액정표시장치를 개시한다. 개시된 실시예에 따른 액정표시장치는, 표시 영역 및 비표시 영역으로 구분되는 하부 기판 및 상부 기판, 상기 비표시 영역에서 상기 하부 기판 및 상부 기판 사이에 배치된 실패턴, 상기 하부 기판의 표시 영역 상에 배치된 공통 전극 및 화소 전극, 상기 상부 기판의 제 1 면에서, 표시 영역에 배치된 제 1 블랙 매트릭스 및 컬러필터층, 비표시 영역에 배치된 제 2 블랙 매트릭스를 포함한다. 이때, 상기 하부 기판의 비표시 영역 상에 배치된 접지 배선과 상기 상부 기판의 제 2 면에 배치된 투명 도전층이 연결부를 통해 전기적으로 연결되고, 상기 제 1 블랙 매트릭스 및 상기 제 2 블랙 매트릭스는 서로 이격되어 홈이 형성되고, 상기 홈은 비표시 영역에 배치되는 것을 특징으로 한다.

Description

액정표시장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정표시장치에 관한 것으로, 보다 구체적으로는 정전기에 의한 손상을 효과적으로 방지할 수 있는 액정표시장치에 관한 것이다.
최근 정보화 시대에 발맞추어 디스플레이(display) 분야 또한 급속도로 발전해 왔고, 이에 부응해서 박형화, 경량화, 저소비전력화 장점을 지닌 평판표시장치(flat panel display device: FPD)로서 액정표시장치(liquid crystal display device : LCD), 플라즈마표시장치(plasma display panel device : PDP), 전기발광표시장치(electroluminescence display device : ELD), 전계방출표시장치(field emission display device : FED) 등이 소개되어 기존의 브라운관(cathode ray tube : CRT)을 빠르게 대체하며 각광받고 있다.
이중에서도 액정표시장치는 소비전력이 낮고, 휴대성이 양호한 기술 집약적이며, 부가가치가 높은 차세대 첨단 디스플레이(display)소자로 각광받고 있다. 이러한 액정표시장치 중에서도, 각 화소(pixel)별로 전압의 온(on)/오프(off)를 조절할 수 있는 박막트랜지스터가 구비되고, 상기 박막트랜지스터에 연결된 화소전극이 행렬방식으로 배열된 능동행렬 액정표시장치(AM-LCD : Active Matrix LCD 이하, 액정표시장치로 약칭함)가 해상도 및 동영상 구현능력이 우수하여 가장 주목받고 있다.
이러한 액정표시장치는 하부 기판, 상부 기판, 및 상기 양 기판 사이에 형성된 액정층을 포함하여 구성되며, 전계 인가 유무에 따라 액정층의 배열이 조절되고 그에 따라 광의 투과도가 조절되어 화상이 표시되는 표시장치이다. 즉, 액정표시장치는 액정의 광학적 이방성과 분극성질을 이용한다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 가지고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어한다. 따라서, 상기 액정의 분자배열 방향을 임의로 조절하면, 액정의 분자배열이 변하게 되고, 광학적 이방성에 의해 상기 액정의 분자배열 방향으로 빛이 굴절하여 화상정보를 표현한다.
이러한 액정표시장치는 상부 기판 상에 공통전극이 형성되고, 하부 기판 상에 화소전극이 형성될 수 있다. 이때, 상기 액정표시장치는 공통전극과 화소전극이 상하로 걸리는 전기장에 의해 액정을 구동하는 방식으로 투과율과 개구율 등의 특성이 우수하다. 그러나, 상하로 걸리는 전기장에 의한 액정구동은 시야각 특성이 우수하지 못한 단점을 가지고 있다. 따라서, 상기의 단점을 극복하기 위해 시야각 특성이 우수한 횡전계형 액정표시장치가 제안되었다.
횡전계 방식 액정표시장치는 공통전극과 화소전극이 모두 하부 기판 상에 형성된다. 이때, 횡전계 방식 액정표시장치는 넓은 시야각의 장점을 갖는다. 그러나, 상기 공통전극과 화소전극이 모두 하부 기판에 형성되기 때문에 정전기 방출이 어려운 문제점이 있다. 즉, 횡전계 방식 액정표시장치가 구동되는 동안 상부 기판인 컬러필터 기판에 정전기가 발생하는 경우, 이를 외부로 방출할 수 있는 구성이 존재하지 않는다.
따라서, 하부 기판에는 화소전극, 공통전극 등 금속물질로 이루어지는 구성 요소가 존재하기 때문에 이를 통해 정전기를 외부로 방출할 수 있으나, 상부 기판에는 컬러필터층 등 비금속물질로 이루어지는 구성 요소만이 존재하기 때문에, 정전기에 의한 손상이 발생하고 있다.
실시예는 상부 기판 상에 투명 도전층이 형성되고, 연결부에 의해 하부 기판 상에 형성된 접지 배선과 연결되어, 정전기에 의한 손상이 방지되는 액정표시장치를 제공하는데 그 목적이 있다.
또한, 실시예는 제 1 블랙 매트릭스와 제 2 블랙 매트릭스 사이에 홈이 형성되고, 서로 이격되어 형성되면서 표시 영역으로 전하가 유입되고 전계 이동으로 인해 발생하는 그리니쉬(greenish) 불량을 개선할 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
또한, 실시예는 게이트 패턴 또는 가이드 패널이 제 1 블랙 매트릭스와 제 2 블랙 매트릭스 사이에 홈과 중첩되도록 형성됨으로써, 빛샘 불량을 방지할 수 있는 액정표시장치를 제공하는데 그 목적이 있다.
상기와 같은 종래 기술의 과제를 해결하기 위한 실시예에 따른 액정표시장치는, 표시 영역 및 비표시 영역으로 구분되는 하부 기판 및 상부 기판, 상기 비표시 영역에서 상기 하부 기판 및 상부 기판 사이에 형성된 실패턴, 상기 하부 기판의 표시 영역 상에 형성된 공통 전극 및 화소 전극, 상기 상부 기판의 제 1 면에 형성되고, 표시 영역에 배치된 제 1 블랙 매트릭스 및 컬러필터층, 비표시 영역에 배치된 제 2 블랙 매트릭스를 포함한다. 이때, 상기 하부 기판의 비표시 영역 상에 형성된 접지 배선과 상기 상부 기판의 제 2 면에 형성된 투명 도전층이 연결부를 통해 전기적으로 연결되고, 상기 제 1 블랙 매트릭스 및 상기 제 2 블랙 매트릭스는 서로 이격되어 홈이 형성되고, 상기 홈은 비표시 영역에 배치되는 것을 특징으로 한다.
실시예에 따른 액정표시장치는, 상부 기판 상에 투명 도전층이 형성되고, 연결부에 의해 하부 기판 상에 형성된 접지 배선과 연결되어, 정전기에 의한 손상이 방지되는 효과가 있다.
또한, 실시예에 따른 액정표시장치는, 제 1 블랙 매트릭스와 제 2 블랙 매트릭스 사이에 홈이 형성되고, 서로 이격되어 형성되면서 표시 영역으로 전하가 유입되고 전계 이동으로 인해 발생하는 그리니쉬(greenish) 불량을 개선할 수 있는 효과가 있다.
또한, 실시예에 따른 액정표시장치는, 게이트 패턴 또는 가이드 패널이 제 1 블랙 매트릭스와 제 2 블랙 매트릭스 사이에 홈과 중첩되도록 형성됨으로써, 빛샘 불량을 방지할 수 있는 효과가 있다.
도 1은 제 1 실시예에 따른 액정표시장치의 평면도이다.
도 2는 제 1 실시예에 따른 액정표시장치의 단면도를 도시한 도면이다.
도 3은 제 2 실시예에 따른 액정표시장치의 단면도를 도시한 도면이다.
도 4는 제 3 실시예에 따른 액정표시장치의 단면도를 도시한 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간 적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함한다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 본 발명의 실시예들은 도면을 참고하여 상세하게 설명한다. 다음에 소개되는 실시예들은 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되는 것이다. 따라서, 본 발명은 이하 설명되는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고 도면들에 있어서, 장치의 크기 및 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
먼저, 도 1 및 도 2를 참조하여, 제 1 실시예에 따른 액정표시장치에 대해서 설명한다. 도 1은 제 1 실시예에 따른 액정표시장치의 평면도이다. 도 2는 제 1 실시예에 따른 액정표시장치의 단면도를 도시한 도면이다.
도 1 및 도 2를 참조하면, 제 1 실시예에 따른 액정표시장치는 액정표시패널(10)을 포함한다. 상기 액정표시패널(10)은 표시 영역(Active Area, AA)과 비표시 영역(Inactive Area, IA)으로 구분되는 하부 기판(100) 및 상부 기판(200)을 포함한다. 상기 하부 기판(100) 및 상부 기판(200)은 절연 기판이다. 예를 들면, 상기 하부 기판(100) 및 상부 기판(200)은 유리 또는 플라스틱으로 형성된다.
상기 하부 기판(100) 및 상부 기판(200) 사이에는 액정층(300)이 개재된다. 또한, 상기 하부 기판(100) 및 상부 기판(200) 사이에는 실패턴(seal pattern, 310)이 배치된다.
상기 액정층(300)은 표시 영역(AA)에 배치된다. 또한, 상기 실패턴(310)은 비표시 영역(IA)에 배치되어 상기 액정층(300)의 누설을 방지하고, 상기 하부 기판(100)과 상기 상부 기판(200)을 합착하는 역할을 한다.
상기 비표시 영역(IA)은 상기 표시 영역(AA) 주변에 배치된다. 즉, 상기 비표시 영역(IA)은 상기 표시 영역(AA)을 둘러싸고 배치된다. 또한, 상기 표시 영역(AA)은 다수의 화소 영역(P)을 포함한다. 상기 하부 기판(100) 상에 일 방향으로 게이트 배선(GL)이 형성되고, 상기 일 방향과 다른 방향으로 데이터 배선(DL)이 형성된다. 이때, 상기 게이트 배선(GL) 및 데이터 배선(DL)은 서로 교차하여 상기 표시 영역(AA)에서 화소 영역(P)을 정의한다.
도면에는 도시하지 않았으나, 상기 게이트 배선(GL)은 비표시 영역(IA)으로 연장되어 게이트 패드와 연결된다. 또한, 상기 게이트 패드는 회로 기판과 연결된다. 또한, 도면에는 도시하지 않았으나, 상기 데이터 배선(DL)은 비표시 영역(IA)으로 연장되어 데이터 패드와 연결된다. 또한, 상기 데이터 패드는 회로 기판과 연결된다.
즉, 상기 표시 영역(AA)에서, 상기 하부 기판(100) 상에는 상기 게이트 배선(GL)과 상기 데이터 배선(DL)의 교차 영역이 형성되고, 상기 교차 영역에는 박막 트랜지스터(Tr)가 형성된다. 상기 박막 트랜지스터(Tr)는 게이트 전극(110), 반도체층(120), 소스 전극(130) 및 드레인 전극(140)을 포함한다.
상기 표시 영역(AA)에서 상기 하부 기판(100) 상에 상기 게이트 배선(GL) 및 상기 게이트 배선(GL)으로부터 분기된 게이트 전극(110)이 형성된다. 도면 상에는 상기 게이트 전극(110)이 단층으로 도시되어 있으나, 이에 한정되지 않는다. 상기 게이트 배선(GL) 및 게이트 전극(110)은 2이상의 층으로 형성된 다중층으로 형성될 수 있다. 예를 들면, 상기 게이트 배선(GL) 및 게이트 전극(110)은 알루미늄(Al), 텅스텐(W), 구리(Cu), 은(Ag), 몰디브덴(Mo), 크롬(Cr), 탄탈륨(Ta), 티타늄(Ti), 몰리티타늄(MoTi) 및 이들의 조합으로 이루어진 군에서 선택되는 어느 하나를 포함한다.
상기 게이트 배선(GL) 및 게이트 전극(110) 상에는 게이트 절연막(115)이 형성된다. 예를 들면, 상기 게이트 절연막(115)은 SiOx, SiNx, SiON, HfO2, Al2O3, Y2O3, Ta2O5 등과 같은 유전체 또는 고유전율 유전체 또는 이들의 조합으로 이루어진다. 상기 게이트 절연막(115)은 도면 상에는 단층으로 도시되었으나, 2이상의 층으로 형성된 다중층으로 형성될 수 있다.
상기 게이트 절연막(115) 상에는 상기 게이트 전극(110)과 중첩되도록 반도체층(120)이 형성된다. 예를 들면, 상기 반도체층(120)은 산화물 반도체 물질, a-Si 및 p-Si를 포함하는 실리콘물질, 유기 반도체 물질, CNT(carbon nanotube) 및 그래핀(graphene)으로 이루어진 군에서 선택되는 적어도 하나의 물질로 형성된다. 또한, 도면 상에는 상기 반도체층(120)이 단층으로 도시되어 있으나, 2이상의 층으로 형성된 다중층으로 형성될 수 있다. 상기 반도체층(120)이 산화물 반도체 물질로 형성되는 경우, 도면에는 도시하지 않았지만, 상기 반도체층(120)의 채널 영역 상에 식각정지층이 더 형성된다.
상기 반도체층(120)이 형성된 하부 기판(100) 상에 데이터 배선(DL), 상기 데이터 배선(DL)으로부터 분기된 소스 전극(130) 및 드레인 전극(140)이 형성된다. 상기 데이터 배선(DL)은 상기 게이트 배선(GL)과 다른 방향으로 형성되어 서로 교차되도록 형성된다. 또한, 상기 소스 전극(130) 및 드레인 전극(140)은 상기 반도체층(120)과 중첩되고, 서로 이격되어 형성된다.
또한, 도면 상에는 상기 소스 전극(130) 및 드레인 전극(140)이 단층으로 도시되어 있으나, 이에 한정되지 않는다. 상기 데이터 배선(DL), 소스 전극(130) 및 드레인 전극(140)은 2이상의 층으로 형성된 다중층으로 형성될 수 있다. 예를 들면, 상기 데이터 배선(DL), 소스 전극(130) 및 드레인 전극(140)은 알루미늄(Al), 텅스텐(W), 구리(Cu), 은(Ag), 몰디브덴(Mo), 크롬(Cr), 탄탈륨(Ta), 티타늄(Ti), 몰리티타늄(MoTi) 및 이들의 조합으로 이루어진 군에서 선택되는 어느 하나를 포함한다.
이로 인해, 상기 표시 영역(AA)에 상기 게이트 전극(110), 반도체층(120), 소스 전극(130) 및 드레인 전극(140)으로 이루어진 박막 트랜지스터(Tr)가 형성된다. 또한, 상기 박막 트랜지스터(Tr) 상에 상기 드레인 전극(140)을 노출하는 콘택홀을 포함하는 보호층(125)이 형성된다. 상기 보호층(125)은 유기절연물질 또는 무기절연물질로 형성된다.
상기 보호층(125) 상에는 서로 교대로 배열되는 화소 전극(150) 및 공통 전극(160)이 형성된다. 상기 화소 전극(150)은 상기 보호층(125)에 형성된 콘택홀을 통해 노출된 상기 드레인 전극(140)과 연결된다. 또한, 상기 화소 전극(150)과 상기 공통 전극(160)은 수평 전계를 형성하여 상기 액정층(300)을 구동시킨다. 또한, 도면에는 도시되지 않았으나, 공통 배선이 더 형성될 수 있으며, 상기 공통 전극(160)은 상기 공통 배선과 전기적으로 연결된다.
도면 상에는 상기 화소 전극(150)과 공통 전극(160)이 상기 보호층(125) 상에서 동일층에 형성되는 구성을 도시하였으나, 이에 한정되지 않는다. 즉, 상기 화소 전극(150)과 상기 공통 전극(160)은 서로 다른 층에 형성될 수도 있다. 예를 들면, 상기 화소 전극(150) 및 상기 공통 전극(160) 중 어느 한 전극은 상기 보호층(125) 상면에 형성되고, 다른 한 전극은 상기 하부 기판(100)의 상면 또는 상기 게이트 절연막(115)의 상면 상에 형성될 수 있다.
이때, 상기 화소 전극(150) 및 상기 공통 전극(160) 중 어느 한 전극은 판 형상으로 형성될 수 있고, 다른 한 전극은 적어도 하나의 개구를 갖는 형상으로 형성될 수 있다. 즉, 상기 화소 전극(150) 및 상기 공통 전극(160)이 하부 기판(100) 상에 배치되면 충분하며, IPS(In Plane Switching) 모드 또는 FFS(Fringe Field Switching) 모드 등으로 다양하게 적용할 수 있다.
상기 비표시 영역(IA)에서, 상기 하부 기판(100) 상에는 접지 배선(170)이 형성된다. 상기 접지 배선(170)은 상기 게이트 배선(GL) 및 게이트 전극(110)과 동일층에서 동일 물질로 형성된다. 도면에 도시되어 있지 않으나, 상기 접지 배선(170)의 일측은 회로 기판과 연결된다.
또한, 도면 상에는 상기 비표시 영역(IA)에 게이트 절연막(115) 및 보호층(125)이 도시되어 있지 않으나 이에 한정되지 않는다. 상기 접지 배선(170) 상에 게이트 절연막(115) 및 보호층(125)이 형성되고, 상기 게이트 절연막(115) 및 보호층(125)은 상기 접지 배선(170)을 노출하는 콘택홀을 포함할 수 있다. 즉, 게이트 절연막(115) 및 보호층(125)의 형상은 도면에 한정되지 않으며, 상기 접지 배선(170)이 노출되는 형상이면 충분하다.
상기 상부 기판(200)은 제 1 면 및 상기 제 1 면과 대응되는 제 2 면을 포함한다. 상기 상부 기판(200)의 제 1 면은 상기 상부 기판(200)의 내측 면으로, 상기 하부 기판(100)과 대향하는 면이다. 또한, 상기 상부 기판(200)의 제 2 면은 상기 상부 기판(200)의 외측 면으로, 광이 방출되는 방향의 면이다.
상기 표시 영역(AA)에서, 상기 상부 기판(200)의 제 1 면 상에는 제 1 블랙 매트릭스(210) 및 컬러필터층(230)이 형성된다. 또한, 상기 상부 기판(200)은 표시 영역(AA)에서 적색을 구현하는 적색 서브화소, 녹색을 구현하는 녹색 서브화소 및 청색을 구현하는 청색 서브화소를 포함한다. 또한, 상기 상부 기판(200)은 백색을 구현하는 백색 서브화소를 더 포함할 수 있다.
상기 서브화소는 상기 제 1 블랙 매트릭스(210)에 의해 정의된다. 상기 제 1 블랙 매트릭스(210)는 상기 화소 영역(P)에서 개구부가 형성되도록 격자 또는 그물망 형태로 배열된다. 상기 개구부에 대응하여 적색, 녹색, 청색 등의 컬러필터층(230)이 형성되어 각각 서브화소를 이룬다.
또한, 상기 비표시 영역(IA)에서, 상기 상부 기판(200)의 제 1 면 상에는 제 2 블랙 매트릭스(220)가 형성된다. 또한, 상기 제 1 블랙 매트릭스(210)의 일부가 상기 비표시 영역(IA)의 일부에 형성된다.
상기 제 1 블랙 매트릭스(210) 및 제 2 블랙 매트릭스(220)는 흑색 물질로 형성된다. 이로 인해, 광원으로부터 화소 영역(P)에 형성된 개구부를 투과하는 광만 방출되도록 하고, 의도하지 않은 광은 차단함으로써, 콘트라스트 비를 개선한다.
또한, 상기 상부 기판(200)의 제 1 면 상에는 상기 제 1 블랙 매트릭스(210), 컬러필터층(230) 및 제 2 블랙 매트릭스(220) 상에 오버코트층(240)이 형성된다. 즉, 상기 오버코트층(240)은 상기 제 1 면 상에서 상기 상부 기판(200) 전면에 형성된다. 상기 오버코트층(240)은 상기 제 1 블랙 매트릭스(210), 컬러필터층(230) 및 제 2 블랙 매트릭스(220)로 인한 단차를 평탄화한다.
상기 상부 기판(200)의 제 2 면 상에는 투명 도전층(250)이 배치된다. 상기 투명 도전층(250)은 상기 상부 기판(200)의 전면에 형성된다. 상기 투명 도전층(250)은 광이 방출되는 면에 형성되므로, 투명한 물질로 형성되어야 한다. 예를 들면, 상기 투명 도전층(250)은 ITO 이다. 상기 투명 도전층(250)은 상기 상부 기판(200)에 발생하는 정전기를 외부로 방출하여 제거하기 위한 구성이다.
상기 화소 전극(150)과 공통 전극(160)이 모두 하부 기판(100) 상에 형성되는 경우, 상기 상부 기판(200)의 내측 면인 제 1 면 상에는 절연 물질만 형성된다. 즉, 제 1 블랙 매트릭스(210), 컬러필터층(220), 제 2 블랙 매트릭스(220) 및 오버코트층(240)은 모두 절연물질로 이루어지기 때문에, 상부 기판(200)에 정전기가 발생하는 경우 이를 제거할 수 없게 된다. 따라서, 상기 상부 기판(200)의 외측 면인 제 2 면 상에 도전성 물질을 이용하여 상기 투명 도전층(250)을 형성하고, 상기 투명 도전층(250)은 정전기의 통로 역할을 한다.
상기 투명 도전층(250)은 상기 접지 배선(170)과 연결되어 상기 상부 기판(200)에 발생한 정전기를 방출시킨다. 즉, 상기 투명 도전층(250)과 상기 하부 기판(100) 상에 형성된 상기 접지 배선(170)을 전기적으로 연결하기 위한 연결부(320)가 배치된다. 상기 연결부(320)는 금속 페이스트일 수 있다. 예를 들면, 상기 연결부(320)는 은(Ag) 페이스트이다.
다만, 정전기가 발생하여, 상기 투명 도전층(250)으로부터 상기 연결부(320)를 통해 전하가 이동하는 과정에서, 상기 오버코트층(240) 및 제 2 블랙 매트릭스(220)를 통해 일부 전하가 유입되어, 전계가 이동할 수 있었다. 특히, 고온, 고습 환경에서, 습도로 인해 오버코트층(240)의 비저항이 감소함으로 인해, 전하가 쉽게 유입되는 문제점이 있었다.
상기 오버코트층(240)을 통해 유입된 전하는 일정 거리 이상으로 유입되지 않지만, 상기 비표시 영역(IA)에 형성된 제 2 블랙 매트릭스(220)를 통해 표시 영역(AA) 측으로 유입될 수 있었다. 즉, 상기 오버코트층(240)은 통해 안으로 유입된 전하는 상기 비표시 영역(IA)에 형성된 제 2 블랙 매트릭스(220)를 거쳐, 상기 제 1 블랙 매트릭스(210) 및 컬러필터층(230)을 통해 상기 표시 영역(AA)까지 유입될 수 있었다.
이로 인해, 수직 방향으로 전계가 발생하고 상기 액정층(300)의 액정이 이상 구동이 발생하여 그리니쉬(greenish) 불량이 발생하였다. 하지만, 비표시 영역(IA) 상에 블랙 매트릭스를 제거하는 경우, 비표시 영역(IA)에서 빛샘이 발생하는 불량이 발생하였다.
따라서, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220) 사이에는 홈(H)이 형성된다. 상기 홈(H)은 상기 비표시 영역(IA)에 형성된다. 즉, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220)는 서로 이격되어 형성된다.
상기 제 2 블랙 매트릭스(220)는 상기 상부 기판(200)의 최 외곽에서 상기 표시 영역(AA)을 둘러싸는 형태로 배치된다. 또한, 상기 홈(H)도 상기 표시 영역(AA)을 둘러싸고 배치된다. 즉, 상기 홈(H) 및 상기 제 2 블랙 매트릭스(220)는 상기 표시 영역(AA)의 네 면을 둘러싸고 배치된다. 이때, 상기 제 2 블랙 매트릭스(220)는 상기 표시 영역(AA)과 이격하여 분리되도록 배치된다. 이로 인해, 상기 홈(H)이 상기 표시 영역(AA)의 네 면을 둘러싸도록 배치됨으로써, 전하의 유입을 네 면에서 모두 방지한다.
상기 홈(H)은 상기 실패턴(310)과 중첩되어 형성되거나, 상기 실패턴(310) 보다 내측, 즉, 표시 영역(AA) 측에 배치된다. 상기 홈(H)이 상기 실패턴(310)의 외측에 배치되는 경우, 상기 제 1 블랙 매트릭스(210)가 상기 표시 영역(AA)으로부터 상기 실패턴(310) 외측까지 연장되어 형성된다. 이로 인해, 홈(H)이 형성되더라도, 상기 오버코트층(240)을 통해 유입된 전하가 상기 제 1 블랙 매트릭스(210)를 통해 표시 영역(AA)으로 유입될 수 있다. 따라서, 상기 제 1 블랙 매트릭스(210)의 끝단은 상기 실패턴(310)과 중첩되거나, 상기 실패턴(310)의 내측에 배치된다.
이때, 상기 홈(H)의 폭은 10㎛ 일 수 있다. 즉, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220)의 간격은 10㎛일 수 있다. 상기 홈(H)의 폭이 10㎛ 초과일 경우, 빛샘이 발생할 우려가 있고, 상기 홈(H)의 폭이 10㎛ 미만일 경우, 전하가 제 2 블랙 매트릭스(220)로부터 상기 제 1 블랙 매트릭스(210)로 이동할 수 있다.
이로 인해, 정전기가 상기 투명 도전층(250)으로부터 상기 연결부(320)를 통해 상기 접지 배선(170)으로 방출되는 과정에서, 상기 오버코트층(240)을 통해 일부 전하가 유입되더라도, 표시 영역(AA)으로 유입을 방지하여, 액정의 이상 구동 불량을 방지한다. 즉, 상기 제 1 블랙 매트릭스(210)와 제 2 블랙 매트릭스(220) 사이에 전하가 이동하지 못하도록 홈(H)이 형성되어 전계 불량을 방지하고, 그리니쉬 현상을 방지한다.
이어서, 도 3을 참조하여, 제 2 실시예에 따른 액정표시장치에 대해서 설명한다. 도 3은 제 2 실시예에 따른 액정표시장치의 단면도를 도시한 도면이다.
제 2 실시예에 따른 액정표시장치는 앞서 설명한 제 1 실시예에 따른 액정표시장치와 동일 유사한 구성을 포함할 수 있다. 앞서 설명한 실시예와 중복되는 설명은 생략될 수 있다. 동일한 구성에 대해서는 동일한 도면 부호를 부여한다.
도 3을 참조하면, 제 2 실시예에 따른 액정표시장치는 액정표시패널(10)을 포함한다. 상기 액정표시패널(10)은 표시 영역(AA) 및 비표시 영역(IA)으로 구분되는 하부 기판(100) 및 상부 기판(200)을 포함한다. 상기 하부 기판(100) 및 상부 기판(200) 사이에는 액정층(300) 및 실패턴(310)이 배치된다. 이때, 상기 실패턴(310)은 상기 비표시 영역(IA)에 배치되고, 상기 액정층(300)은 상기 표시 영역(AA)에 배치된다.
상기 하부 기판(100) 상에는 박막 트랜지스터(Tr), 화소 전극(150), 공통 전극(160), 접지 배선(170) 및 게이트 패턴(180)이 형성된다. 보다 자세하게는, 상기 하부 기판(100)의 표시 영역(AA) 상에는 상기 박막 트랜지스터(Tr), 화소 전극(150) 및 공통 전극(160)이 형성된다. 또한, 상기 하부 기판(100)의 비표시 영역(IA) 상에는 상기 접지 배선(170) 및 게이트 패턴(180)이 형성된다. 상기 박막 트랜지스터(Tr)는 게이트 전극(110), 반도체층(120), 소스 전극(130) 및 드레인 전극(140)을 포함한다.
자세하게는, 상기 하부 기판(100) 상에 게이트 배선, 게이트 전극(110), 접지 배선(170) 및 게이트 패턴(180)이 형성된다. 즉, 상기 게이트 배선, 게이트 전극(110), 접지 배선(170) 및 게이트 패턴(180)은 동일층에서 동일 물질로 형성된다. 상기 게이트 배선 및 게이트 전극(110)은 표시 영역(AA) 상에 형성되고, 상기 접지 배선(170) 및 게이트 패턴(180)은 비표시 영역(IA) 상에 형성된다.
도면에는 도시하지 않았으나, 상기 게이트 배선은 비표시 영역(IA)으로 연장되어 게이트 패드와 연결된다. 또한, 상기 게이트 패드는 회로 기판과 연결된다.
상기 게이트 패턴(180)은 상기 게이트 배선과 게이트 패드와 연결하는 게이트 링크 배선일 수 있다. 또한, 상기 게이트 패턴(180)은 상기 실패턴(310)의 접착력을 향상시키고, 단차 보상을 위한 더미 패턴일 수 있다. 상기 게이트 패턴(180)은 상기 실패턴(310)과 중첩된다. 즉, 상기 게이트 패턴(180)은 상기 게이트 배선, 게이트 전극(110) 및 접지 배선(170)과 동일층에서 동일 물질로 형성되고, 상기 실패턴(310)과 중첩된다.
상기 게이트 배선 및 게이트 전극(110) 상에 게이트 절연막(115)이 형성된다. 도면 상에는 상기 게이트 절연막(115)이 표시 영역(AA)에만 도시되어 있으나, 상기 게이트 절연막(115)은 상기 비표시 영역(IA)에도 형성될 수도 있다. 이때, 상기 게이트 절연막(115)은 상기 접지 배선(170)을 노출하도록 형성된다.
상기 게이트 절연막(115) 상에 상기 게이트 전극(110)과 중첩되도록 반도체층(120)이 형성되고, 상기 반도체층(120)과 중첩되도록 소스 전극(130) 및 드레인 전극(140)이 형성된다. 이때, 상기 소스 전극(130) 및 드레인 전극(140)과 함께 데이터 배선이 형성된다.
상기 데이터 배선, 소스 전극(130) 및 드레인 전극(140) 상에 보호층(125)이 형성된다. 도면 상에는 상기 보호층(125)이 표시 영역(AA)에만 도시되어 있으나, 상기 보호층(125)은 상기 비표시 영역(IA)에도 형성될 수도 있다. 이때, 상기 보호층(125)은 상기 게이트 절연막(115)과 같이 상기 접지 배선(170)을 노출하도록 형성된다. 또한, 상기 보호층(125)은 상기 드레인 전극(140)을 노출하는 콘택홀을 포함한다.
상기 보호층(125) 상에 상기 노출된 드레인 전극(140)과 연결되는 화소 전극(150)과 공통 전극(160)이 형성된다. 상기 화소 전극(150) 및 상기 공통 전극(160)은 동일층에서 서로 교대로 배열된다. 또한, 도면에는 도시하지 않았으나, 상기 화소 전극(150) 및 상기 공통 전극(160)은 서로 다른층에 형성될 수도 있다. 즉, 상기 화소 전극(150) 및 상기 공통 전극(160)은 모두 상기 하부 기판(100) 상에 배치되면 충분하다.
상기 상부 기판(200)은 내측 면인 제 1 면과 외측 면인 제 2 면을 포함한다. 상기 상부 기판(200)의 제 1 면 상에는 제 1 블랙 매트릭스(210), 제 2 블랙 매트릭스(220), 컬러필터층(230) 및 오버코트층(240)이 배치된다. 또한, 상기 상부 기판(200)의 제 2 면 상에는 투명 도전층(250)이 형성된다.
상기 제 1 블랙 매트릭스(210)는 표시 영역(AA)에 배치되며, 상기 제 1 블랙 매트릭스(210)의 일부는 상기 표시 영역(AA)으로부터 상기 비표시 영역(IA)으로 연장되어 배치된다. 또한, 상기 컬러필터층(230)은 표시 영역(AA)에 배치되고, 상기 제 2 블랙 매트릭스(220)는 비표시 영역(IA)에 배치된다. 또한, 상기 오버코트층(240)은 상기 제 1 블랙 매트릭스(210), 제 2 블랙 매트릭스(220) 및 컬러필터층(230) 상에서 상기 상부 기판(200)의 전면에 형성된다.
상기 상부 기판(200)의 제 2 면 상에 형성된 투명 도전층(250)은 상기 상부 기판(200)의 전면에 형성된다. 상기 투명 도전층(250)은 상기 상부 기판(200)에 발생하는 정전기를 외부로 방출하여 제거하기 위한 구성이다.
상기 투명 도전층(250)은 상기 접지 배선(170)과 연결되어 상기 상부 기판(200)에 발생한 정전기를 방출시킨다. 즉, 상기 투명 도전층(250)과 상기 하부 기판(100) 상에 형성된 상기 접지 배선(170)을 전기적으로 연결하기 위한 연결부(320)가 배치된다.
상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220) 사이에는 홈(H)이 형성된다. 상기 홈(H)은 상기 비표시 영역(IA)에 형성된다. 즉, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220)는 서로 이격되어 형성된다. 이로 인해, 정전기가 상기 투명 도전층(250)으로부터 상기 연결부(320)를 통해 상기 접지 배선(170)으로 방출되는 과정에서, 상기 오버코트층(240)을 통해 일부 전하가 유입되더라도, 표시 영역(AA)으로 유입을 방지한다. 또한, 액정의 이상 구동 불량 및 전계 불량을 방지하고, 그리니쉬 현상을 방지한다.
또한, 상기 홈(H)은 상기 게이트 패턴(180)과 중첩되도록 형성된다. 이때, 상기 홈(H)의 폭은 상기 게이트 패턴(180)의 폭보다 작게 형성된다.
상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220) 사이에 형성된 홈(H)을 통해 빛샘이 발생할 수 있는 문제점을 개선할 수 있다. 즉, 상기 게이트 패턴(180)은 게이트 링크 배선 또는 상기 실패턴(310)의 접착력을 향상시키거나 단차를 보상하는 더미 패턴의 역할을 함과 동시에, 차광 패턴의 역할을 할 수도 있다.
또한, 상기 홈(H)은 상기 실패턴(310)과 중첩되어 형성되거나, 상기 실패턴(310) 보다 내측, 즉, 표시 영역(AA) 측에 배치된다. 또한, 상기 홈(H)의 폭은 10㎛일 수 있다.
또한, 상기 제 2 블랙 매트릭스(220)는 상기 상부 기판(200)의 최 외곽에서 상기 표시 영역(AA)을 둘러싸는 형태로 배치된다. 또한, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220) 사이에 배치되는 홈(H)도 상기 표시 영역(AA)을 둘러싸고 배치된다. 즉, 상기 홈(H) 및 상기 제 2 블랙 매트릭스(220)는 상기 표시 영역(AA)의 네 면을 둘러싸고 배치된다.
이로 인해, 상기 제 2 블랙 매트릭스(220)는 상기 표시 영역(AA)과 이격하여 분리되도록 배치된다. 또한, 상기 홈(H)이 상기 표시 영역(AA)의 네 면을 둘러싸도록 배치됨으로써, 전하의 유입을 네 면에서 모두 방지한다.
따라서, 실시예에 따른 액정표시장치는 정전기가 발생하여, 상기 투명 도전층(250)으로부터 상기 연결부(320)를 통해 전하가 이동하는 과정에서, 상기 오버코트층(240) 및 제 2 블랙 매트릭스(220)를 통해 일부 전하가 유입되어, 전계가 이동하는 문제점을 개선할 수 있다. 또한, 비표시 영역(IA)에 홈(H)이 형성되더라도 빛샘이 발생할 수 있는 문제점을 방지한다.
이어서, 도 4를 참조하여, 제 3 실시예에 따른 액정표시장치에 대해서 설명한다. 도 4는 제 3 실시예에 따른 액정표시장치의 단면도를 도시한 도면이다.
제 3 실시예에 따른 액정표시장치는 앞서 설명한 실시예들에 따른 액정표시장치와 동일 유사한 구성을 포함할 수 있다. 앞서 설명한 실시예와 중복되는 설명은 생략될 수 있다. 동일한 구성에 대해서는 동일한 도면 부호를 부여한다.
도 4를 참조하면, 제 3 실시예에 따른 액정표시장치는 액정표시패널(10) 및 백라이트 유닛(430)을 포함한다. 상기 액정표시패널(10)은 앞서 설명한 실시예들에 따른 액정표시패널(10)과 동일할 수 있다. 즉, 도면 상에는 일 실시예에 따른 액정표시패널(10)만 도시하였으나, 상기 액정표시패널(10)은 다른 실시예에 따른 액정표시패널(10)과 동일할 수도 있다.
상기 백라이트 유닛(430)은 상기 액정표시패널(10)의 하부에 배치된다. 자세하게는, 상기 백라이트 유닛(430)은 상기 액정표시패널(10)의 하부 기판(100)의 하부에 배치된다.
상기 백라이트 유닛(430)은 적색, 녹색, 청색 및 백색으로 이루어진 군에서 선택되는 적어도 하나의 색을 발광하는 광원과, 상기 광원에 전원을 공급하기 위해 다수개의 전원패턴들이 형성되어 있는 인쇄회로기판과, 상기 광원으로부터 공급되는 광을 면광원으로 변환시키는 도광판과, 상기 도광판 배면에 배치되어 광효율을 향상시키는 반사판과, 상기 도광판 전방(상측)에 배치되어 집광 및 확산 기능을 하는 광학시트를 포함한다.
상기 액정표시패널(10)과 상기 백라이트 유닛(430)은 하부 커버(420) 및 가이드 패널(410)을 통해 일체로 조립 및 결합된다. 상기 하부 커버(420)는 상기 백라이트 유닛(430) 및 액정표시패널(10)을 지지한다. 또한, 상기 가이드 패널(410)은 상기 백라이트 유닛(430)과 액정표시패널(10) 사이에 배치되고, 상기 액정표시패널(10)이 안정적으로 안착될 수 있도록 한다. 즉, 상기 가이드 패널(410)은 상기 백라이트 유닛(430) 및 액정표시패널(10)의 하부 기판(100) 사이에 배치된다. 또한, 도면에는 도시되어 있지 않으나, 상부 커버를 더 포함할 수도 있다.
상부 기판(200)의 제 2 면에 형성된 투명 도전층(250)으로부터, 하부 기판(100)에 형성된 접지 배선(170)으로 연결부(320)를 통해 정전기가 방출되는 과정에서, 표시 영역(AA)으로 전하가 유입되는 문제점을 개선하기 위해 상기 상부 기판(200)의 제 1 면에 형성된 제 1 블랙 매트릭스(210)와 제 2 블랙 매트릭스(220) 사이에는 홈(H)이 형성된다.
상기 홈(H)은 비표시 영역(IA)에 형성되고, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220)는 상기 홈(H)을 사이에 두고 서로 이격되어 형성된다. 이로 인해, 정전기가 방출되는 과정에서, 표시 영역(AA)으로 전하가 유입되어 발생하는 전계 불량 및 액정의 이상 구동 불량을 방지하고, 그리니쉬 현상을 방지한다.
상기 홈(H)은 상기 가이드 패널(410)과 중첩되도록 형성된다. 자세하게는, 상기 홈(H)은 상기 가이드 패널(410)과 중첩되는 위치에만 형성된다.
상기 가이드 패널(410)은 액정표시패널(10)을 상기 백라이트 유닛(430) 상에서 지지하기 위해 일 끝단이 내측으로 연장되도록 배치된다. 이때, 상기 가이드 패널(410)의 내측으로 연장된 일 끝단은 상기 홈(H)보다 내측, 즉, 표시 영역(AA) 측으로 배치된다. 즉, 상기 가이드 패널(410)의 내측으로 연장된 일 끝단은 상기 제 1 블랙 매트릭스(210)의 비표시 영역(IA)으로 연장된 끝단보다 내측으로 배치된다.
보다 자세하게는, 상기 가이드 패널(410)의 끝단은 상기 홈(H)보다 적어도 0.6mm 내측으로 배치된다. 즉, 상기 가이드 패널(410)의 끝단은 상기 제 1 블랙 매트릭스(210)의 끝단보다 적어도 0.6mm 내측으로 배치된다. 이로 인해, 상기 가이드 패널(410) 또는 상기 액정표시패널(10)의 유동이 발생하더라도, 상기 가이드 패널(410)과 상기 홈(H)이 중첩되어 형성된다. 이로 인해, 상기 제 1 블랙 매트릭스(210)와 상기 제 2 블랙 매트릭스(220) 사이에 형성된 홈(H)을 통해 빛샘이 발생할 수 있는 문제점을 개선한다.
또한, 상기 홈(H)은 상기 실패턴(310)과 중첩되어 형성되거나, 상기 실패턴(310) 보다 내측, 즉, 표시 영역(AA) 측에 배치된다. 또한, 상기 홈(H)의 폭은 10㎛일 수 있다. 또한, 상기 제 2 블랙 매트릭스(220) 및 상기 홈(H)은 표시 영역(AA)의 네 면을 둘러싸고 배치된다. 이로 인해, 전하의 유입을 네 면에서 모두 방지한다.
따라서, 실시예에 따른 액정표시장치는 상부 기판 상에 투명 도전층이 형성되고, 연결부에 의해 하부 기판 상에 형성된 접지 배선과 연결되어, 정전기에 의한 손상이 방지될 수 있다. 또한, 제 1 블랙 매트릭스와 제 2 블랙 매트릭스 사이에 홈이 형성되고, 서로 이격되어 형성되면서 표시 영역으로 전하가 유입되고 전계 이동으로 인해 발생하는 그리니쉬(greenish) 불량을 개선할 수 있다. 또한, 게이트 패턴 또는 가이드 패널이 제 1 블랙 매트릭스와 제 2 블랙 매트릭스 사이에 홈과 중첩되도록 형성됨으로써, 빛샘 불량을 방지할 수 있다.
상술한 실시예에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의하여 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
또한, 이상에서 실시예들을 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예들에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부한 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 하부 기판 300: 액정층
170: 접지 배선 310: 실패턴
200: 상부 기판 320: 연결부
210: 제 1 블랙 매트릭스 Tr: 박막 트랜지스터
220: 제 2 블랙 매트릭스 H: 홈
250: 투명 도전층

Claims (9)

  1. 표시 영역 및 비표시 영역으로 구분되는 하부 기판 및 상부 기판;
    상기 하부 기판의 표시 영역 상에 배치된 공통 전극 및 화소 전극;
    상기 하부 기판의 비표시 영역 상에 배치된 접지 배선;
    상기 상부 기판의 제 1 면에서, 표시 영역에 배치된 제 1 블랙 매트릭스 및 컬러필터층;
    상기 상부 기판의 제 1 면에서, 비표시 영역에 배치된 제 2 블랙매트릭스;
    상기 상부 기판의 제 2 면에 배치된 투명도전층; 및
    상기 투명도전층과 상기 접지 배선을 전기적으로 연결시키는 연결부를 포함하고,
    상기 제 1 블랙 매트릭스 및 상기 제 2 블랙 매트릭스 사이에 홈이 배치되고, 상기 홈은 비표시 영역에 배치되는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 제 2 블랙 매트릭스 및 상기 홈은 상기 표시 영역을 둘러싸고 배치되는 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    상기 비표시 영역에서 상기 하부 기판과 상기 상부 기판 사이에 배치되는 실패턴을 더 포함하고,
    상기 홈은 상기 실패턴과 중첩되어 배치되거나, 상기 실패턴 보다 내측에 배치되는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 실패턴과 중첩되도록 상기 하부 기판 상에 게이트 패턴이 더 구비되는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 홈은 상기 게이트 패턴과 중첩되도록 배치되는 것을 특징으로 하는 액정표시장치.
  6. 제 1 항에 있어서,
    상기 하부 기판 하부에 배치되는 백라이트 유닛;
    상기 백라이트 유닛 및 상기 하부 기판 사이에 배치되는 가이드 패널을 더 포함하고,
    상기 홈은 상기 가이드 패널과 중첩되도록 배치되는 것을 특징으로 하는 액정표시장치.
  7. 제 6 항에 있어서,
    상기 가이드 패널의 내측으로 연장된 일 끝단은 상기 홈보다 0.6mm 내측으로 배치되는 것을 특징으로 하는 액정표시장치.
  8. 제 1 항에 있어서,
    상기 홈의 폭은 10㎛인 것을 특징으로 하는 액정표시장치.
  9. 표시 영역 및 비표시 영역으로 구분되는 상부 기판;
    상기 상부 기판의 제 1 면에서, 표시 영역에 배치된 제 1 블랙 매트릭스; 및
    상기 상부 기판의 제 1 면에서, 비표시 영역에 배치되고, 상기 제 1 블랙 매트릭스를 둘러싸고 배치되는 제 2 블랙 매트릭스를 포함하고,
    상기 제 1 블랙 매트릭스 및 상기 제 2 블랙 매트릭스 사이에 홈이 배치되고, 상기 홈은 비표시 영역에 배치되는 것을 특징으로 하는 액정표시장치.
KR1020140122649A 2014-09-16 2014-09-16 액정표시장치 KR102153664B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140122649A KR102153664B1 (ko) 2014-09-16 2014-09-16 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140122649A KR102153664B1 (ko) 2014-09-16 2014-09-16 액정표시장치

Publications (2)

Publication Number Publication Date
KR20160032751A true KR20160032751A (ko) 2016-03-25
KR102153664B1 KR102153664B1 (ko) 2020-09-09

Family

ID=55645442

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140122649A KR102153664B1 (ko) 2014-09-16 2014-09-16 액정표시장치

Country Status (1)

Country Link
KR (1) KR102153664B1 (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170057933A (ko) * 2015-11-17 2017-05-26 엘지디스플레이 주식회사 액정표시장치
WO2019000912A1 (zh) * 2017-06-27 2019-01-03 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
US20190146256A1 (en) * 2017-03-30 2019-05-16 Beijing Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN113219702A (zh) * 2021-04-21 2021-08-06 惠科股份有限公司 一种彩膜基板及其制作方法和显示面板
CN113835260A (zh) * 2020-06-24 2021-12-24 深超光电(深圳)有限公司 液晶显示面板及液晶显示面板的制作方法
CN115202093A (zh) * 2021-04-13 2022-10-18 合肥京东方显示技术有限公司 显示面板及其制作方法、显示装置
CN115542593A (zh) * 2022-08-30 2022-12-30 惠科股份有限公司 显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11109373A (ja) * 1997-09-30 1999-04-23 Toshiba Corp 液晶表示素子
JP2012220677A (ja) * 2011-04-07 2012-11-12 Mitsubishi Electric Corp 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11109373A (ja) * 1997-09-30 1999-04-23 Toshiba Corp 液晶表示素子
JP2012220677A (ja) * 2011-04-07 2012-11-12 Mitsubishi Electric Corp 液晶表示装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170057933A (ko) * 2015-11-17 2017-05-26 엘지디스플레이 주식회사 액정표시장치
US20190146256A1 (en) * 2017-03-30 2019-05-16 Beijing Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
US10890809B2 (en) * 2017-03-30 2021-01-12 Beijing Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
WO2019000912A1 (zh) * 2017-06-27 2019-01-03 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
US11237437B2 (en) 2017-06-27 2022-02-01 Boe Technology Group Co., Ltd. Display panel and manufacture method thereof, and display apparatus
CN113835260A (zh) * 2020-06-24 2021-12-24 深超光电(深圳)有限公司 液晶显示面板及液晶显示面板的制作方法
CN115202093A (zh) * 2021-04-13 2022-10-18 合肥京东方显示技术有限公司 显示面板及其制作方法、显示装置
CN115202093B (zh) * 2021-04-13 2024-03-22 合肥京东方显示技术有限公司 显示面板及其制作方法、显示装置
CN113219702A (zh) * 2021-04-21 2021-08-06 惠科股份有限公司 一种彩膜基板及其制作方法和显示面板
CN115542593A (zh) * 2022-08-30 2022-12-30 惠科股份有限公司 显示面板
CN115542593B (zh) * 2022-08-30 2023-08-25 惠科股份有限公司 显示面板

Also Published As

Publication number Publication date
KR102153664B1 (ko) 2020-09-09

Similar Documents

Publication Publication Date Title
KR102153664B1 (ko) 액정표시장치
US9240149B2 (en) Liquid crystal display device and method of fabricating the same
US8426230B2 (en) Thin film transistor substrate and method for fabricating the same
KR101622655B1 (ko) 액정 표시 장치 및 이의 제조 방법
TWI526761B (zh) 液晶顯示面板
WO2021212620A1 (zh) 液晶显示面板及显示装置
US8570476B2 (en) Liquid crystal display device having the same openings and manufacturing method thereof
US10620487B2 (en) Pixel structure, array substrate, display device and method for manufacturing the same
KR20150137236A (ko) 표시장치
WO2018196438A1 (zh) 显示面板及其制作方法、显示装置
KR20120107269A (ko) 액정 표시 장치 및 이의 제조 방법
JP2017111327A (ja) 液晶表示装置
US10838270B2 (en) Liquid crystal display device
JP7097346B2 (ja) 液晶表示装置
US10910411B2 (en) Array substrate, manufacturing method thereof and display panel
KR20230044995A (ko) 액정 표시 장치
JP6045224B2 (ja) 液晶表示装置
CN107688258B (zh) 显示面板及其制作方法
JP2017111328A (ja) 液晶表示装置
US20140168045A1 (en) Array substrate, liquid crystal display panel and driving method
US10247992B2 (en) Display device
US10957716B2 (en) Array substrate, liquid crystal display panel, and organic electroluminescence display panel
KR101186865B1 (ko) 액정표시패널
KR101781214B1 (ko) 어레이 기판 및 이를 포함하는 액정표시장치
JP2008009272A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant