KR20150088119A - 표시 패널 및 이를 구비하는 표시 장치 - Google Patents

표시 패널 및 이를 구비하는 표시 장치 Download PDF

Info

Publication number
KR20150088119A
KR20150088119A KR1020140008533A KR20140008533A KR20150088119A KR 20150088119 A KR20150088119 A KR 20150088119A KR 1020140008533 A KR1020140008533 A KR 1020140008533A KR 20140008533 A KR20140008533 A KR 20140008533A KR 20150088119 A KR20150088119 A KR 20150088119A
Authority
KR
South Korea
Prior art keywords
data
data driver
timing controller
driver
signal
Prior art date
Application number
KR1020140008533A
Other languages
English (en)
Other versions
KR102262229B1 (ko
Inventor
모상문
김명수
박진호
김만성
서동일
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140008533A priority Critical patent/KR102262229B1/ko
Priority to US14/519,847 priority patent/US9564106B2/en
Publication of KR20150088119A publication Critical patent/KR20150088119A/ko
Priority to US15/396,139 priority patent/US9875716B2/en
Application granted granted Critical
Publication of KR102262229B1 publication Critical patent/KR102262229B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Abstract

표시 패널은 타이밍 컨트롤러 임베디드 데이터 구동부 및 제1 데이터 구동부를 포함한다. 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 영상 데이터를 기초로 제1 표시 영역에 대응하는 제1 데이터 신호 및 제2 표시 영역에 대응하는 제2 데이터 신호를 생성하는 영상 처리부 및 제2 데이터 신호를 기초로 제2 데이터 전압을 생성하여 제2 표시 영역에 출력하는 내부 데이터 구동부를 포함한다. 제1 데이터 구동부는 타이밍 컨트롤러 임베디드 데이터 구동부의 제1 측에 배치되며, 타이밍 컨트롤러 임베디드 데이터 구동부로부터 제1 데이터 신호를 수신하여 제1 데이터 신호를 기초로 제1 데이터 전압을 생성하여 제1 표시 영역에 출력한다.

Description

표시 패널 및 이를 구비하는 표시 장치{DISPLAY PANEL AND DISPLAY APPARATUS HAVING THE SAME}
본 발명은 표시 패널 및 이를 구비하는 표시 장치에 관한 것으로, 보다 상세하게는 표시 장치의 두께 및 소비 전력을 감소시킬 수 있는 표시 패널 및 이를 구비하는 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치는 화소 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
액정 표시 장치는 영상을 표시하는 표시 패널 및 상기 표시 패널을 구동하는 패널 구동부를 포함한다. 상기 패널 구동부는 타이밍 컨트롤러, 게이트 구동부 및 데이터 구동부를 포함한다.
일반적으로 상기 타이밍 컨트롤러는 인쇄 회로 기판(PCB) 상에 배치되며 플렉서블 인쇄 회로 기판(FPC)에 의해 상기 표시 패널에 연결된다. 상기 인쇄 회로 기판(PCB)은 상기 표시 패널의 배면에 배치된다.
상기 인쇄 회로 기판(PCB)에 의해 표시 장치의 두께가 증가하는 문제점이 있다. 또한, 상기 타이밍 컨트롤러와 상기 데이터 구동부 간의 신호 전송으로 인해 소비 전력이 증가하는 문제점이 있다.
이에 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 장치의 두께 및 소비 전력을 감소시킬 수 있는 표시 패널을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널을 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널은 타이밍 컨트롤러 임베디드 데이터 구동부 및 제1 데이터 구동부를 포함한다. 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 영상 데이터를 기초로 제1 표시 영역에 대응하는 제1 데이터 신호 및 제2 표시 영역에 대응하는 제2 데이터 신호를 생성하는 영상 처리부 및 상기 제2 데이터 신호를 기초로 제2 데이터 전압을 생성하여 상기 제2 표시 영역에 출력하는 내부 데이터 구동부를 포함한다. 상기 제1 데이터 구동부는 상기 타이밍 컨트롤러 임베디드 데이터 구동부의 제1 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제1 데이터 신호를 수신하여 상기 제1 데이터 신호를 기초로 제1 데이터 전압을 생성하여 상기 제1 표시 영역에 출력한다.
본 발명의 일 실시예에 있어서, 상기 영상 처리부는 상기 입력 영상 데이터를 기초로 제3 표시 영역에 대응하는 제3 데이터 신호를 생성할 수 있다. 상기 표시 패널은 상기 타이밍 컨트롤러 임베디드 데이터 구동부의 상기 제1 측에 반대되는 제2 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제3 데이터 신호를 수신하여 상기 제3 데이터 신호를 기초로 제3 데이터 전압을 생성하여 상기 제3 표시 영역에 출력하는 제2 데이터 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 제어 신호를 기초로 제1 게이트 제어 신호를 생성하는 신호 생성부 및 상기 제1 게이트 제어 신호의 레벨을 조절하여 제2 게이트 제어 신호를 생성하는 레벨 쉬프터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 표시 영역에 인접하여 배치되며, 상기 제1 및 제2 표시 영역에 게이트 신호를 출력하는 게이트 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 직접 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 제1 데이터 구동부에 전달할 수 있다. 상기 제1 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 구동부는 상기 표시 패널의 기판 상에 집적될 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 제1 칩의 형태를 가질 수 있다. 상기 제1 데이터 구동부는 상기 제1 칩과 이격된 제2 칩의 형태를 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 칩 및 상기 제2 칩은 상기 표시 패널의 기판 상에 실장될 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널 및 플렉서블 인쇄 회로 기판을 포함한다. 상기 표시 패널은 타이밍 컨트롤러 임베디드 데이터 구동부 및 제1 데이터 구동부를 포함한다. 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 영상 데이터를 기초로 제1 표시 영역에 대응하는 제1 데이터 신호 및 제2 표시 영역에 대응하는 제2 데이터 신호를 생성하는 영상 처리부 및 상기 제2 데이터 신호를 기초로 제2 데이터 전압을 생성하여 상기 제2 표시 영역에 출력하는 내부 데이터 구동부를 포함한다. 상기 제1 데이터 구동부는 상기 타이밍 컨트롤러 임베디드 데이터 구동부의 제1 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제1 데이터 신호를 수신하여 상기 제1 데이터 신호를 기초로 제1 데이터 전압을 생성하여 상기 제1 표시 영역에 출력한다. 상기 플렉서블 인쇄 회로 기판은 상기 표시 패널에 연결된다. 상기 플렉서블 인쇄 회로 기판은 상기 입력 영상 데이터를 상기 타이밍 컨트롤러 임베디드 데이터 구동부에 전달하는 커넥터 및 상기 타이밍 컨트롤러 임베디드 데이터 구동부 및 상기 제1 데이터 구동부에 전원 전압을 제공하는 전압 생성부를 포함한다.
본 발명의 일 실시예에 있어서, 상기 영상 처리부는 상기 입력 영상 데이터를 기초로 제3 표시 영역에 대응하는 제3 데이터 신호를 생성할 수 있다. 상기 표시 패널은 상기 타이밍 컨트롤러 임베디드 데이터 구동부의 상기 제1 측에 반대되는 제2 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제3 데이터 신호를 수신하여 상기 제3 데이터 신호를 기초로 제3 데이터 전압을 생성하여 상기 제3 표시 영역에 출력하는 제2 데이터 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 제어 신호를 기초로 제1 게이트 제어 신호를 생성하는 신호 생성부 및 상기 제1 게이트 제어 신호의 레벨을 조절하여 제2 게이트 제어 신호를 생성하는 레벨 쉬프터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 표시 영역에 인접하여 배치되며, 상기 제1 및 제2 표시 영역에 게이트 신호를 출력하는 게이트 구동부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 직접 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 제1 데이터 구동부에 전달할 수 있다. 상기 제1 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 게이트 구동부는 상기 표시 패널의 기판 상에 집적될 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 제어 신호를 기초로 제1 게이트 제어 신호를 생성하는 신호 생성부를 포함할 수 있다. 상기 플렉서블 인쇄 회로 기판은 상기 제1 게이트 제어 신호의 레벨을 조절하여 제2 게이트 제어 신호를 생성하는 레벨 쉬프터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 제1 칩의 형태를 가질 수 있다. 상기 제1 데이터 구동부는 상기 제1 칩과 이격된 제2 칩의 형태를 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 칩 및 상기 제2 칩은 상기 표시 패널의 기판 상에 실장될 수 있다.
이와 같은 표시 패널의 및 이를 포함하는 표시 장치에 따르면, 상기 표시 패널은 타이밍 컨트롤러의 기능 및 데이터 구동부의 기능을 동시에 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부를 포함하므로, 인쇄 회로 기판을 생략할 수 있다. 따라서, 표시 장치의 두께를 감소시킬 수 있다. 또한, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 타이밍 컨트롤러 및 상기 내장 데이터 구동부를 포함하므로, 상기 타이밍 컨트롤러와 데이터 구동부를 별도로 형성할 때에 비해 신호 전달의 소비 전력을 감소시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 2는 도 1의 표시 장치를 나타내는 블록도이다.
도 3은 도 1의 타이밍 컨트롤러 임베디드 데이터 구동부를 나타내는 블록도이다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 6은 도 5의 타이밍 컨트롤러를 나타내는 블록도이다.
도 7은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 8은 도 7의 표시 장치를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 플렉서블 인쇄 회로 기판(200)을 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시 영역(DA) 및 상기 표시 영역(DA)에 이웃하여 배치되는 주변 영역을 포함한다. 본 실시예에서, 상기 표시 패널(100)은 제1 표시 영역(DA1), 제2 표시 영역(DA2) 및 제3 표시 영역(DA3)을 갖는다.
상기 표시 패널(100)은 복수의 게이트 라인들, 복수의 데이터 라인들 및 상기 게이트 라인들과 상기 데이터 라인들 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들은 제1 방향으로 연장되고, 상기 데이터 라인들은 상기 제1 방향과 교차하는 제2 방향으로 연장된다.
각 픽셀은 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함할 수 있다. 상기 픽셀들은 매트릭스 형태로 배치될 수 있다.
상기 표시 패널(100)은 타이밍 컨트롤러 임베디드 데이터 구동부(TED, 110), 게이트 구동부(GATE, 120), 제1 데이터 구동부(DIC1, 130) 및 제2 데이터 구동부(DIC2, 140)를 포함한다. 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110), 상기 게이트 구동부(120), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)는 상기 표시 패널(100)의 주변 영역에 형성된다.
상기 제1 데이터 구동부(130)는 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)의 제1 측에 배치될 수 있다. 상기 제2 데이터 구동부(140)는 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)의 상기 제1 측에 반대되는 제2 측에 배치될 수 있다.
예를 들어, 상기 게이트 구동부(120)는 상기 표시 패널(100)의 기판 상에 집적될 수 있다. 이와는 달리 상기 게이트 구동부(120)는 상기 표시 패널(100)의 외부에 형성되어, 상기 표시 패널(100)에 연결될 수 있다.
예를 들어, 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)는 각각 칩의 형태를 가질 수 있다. 상기 타이밍 컨트롤러 임베디드 데이터 구동 칩(110), 상기 제1 데이터 구동 칩(130) 및 상기 제2 데이터 구동 칩(140)은 서로 이격되어 배치된다. 상기 타이밍 컨트롤러 임베디드 데이터 구동 칩(110), 상기 제1 데이터 구동 칩(130) 및 상기 제2 데이터 구동 칩(140)은 상기 표시 패널(100)의 기판 상에 실장될 수 있다.
이와는 달리 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)는 상기 표시 패널(100)의 외부에 형성되어, 상기 표시 패널(100)에 연결될 수 있다.
상기 플렉서블 인쇄 회로 기판(200)은 커넥터(CNT, 210), 전압 생성부(PMIC, 220)를 포함한다. 상기 플렉서블 인쇄 회로 기판(200)은 감마 기준 전압 생성부(GG, 230)를 더 포함할 수 있다.
상기 커넥터(210)는 외부로부터 입력 신호를 수신하여 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)에 전달한다. 예를 들어, 상기 커넥터(210)는 세트부로부터 상기 입력 신호를 수신할 수 있다.
상기 전압 생성부(220)는 상기 표시 패널(100)에서 필요로 하는 전원 전압을 생성할 수 있다. 예를 들어, 상기 전압 생성부(220)는 아날로그 AVDD 전압, 디지털 DVDD 전압, 게이트 온 전압, 게이트 오프 전압 및 공통 전압을 생성할 수 있다.
상기 전압 생성부(220)는 상기 전원 전압을 상기 표시 패널(100)의 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110), 상기 게이트 구동부(120), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)에 출력할 수 있다. 상기 전압 생성부(220)는 상기 공통 전압을 상기 표시 패널(100)의 공통 전극에 출력할 수 있다.
상기 감마 기준 전압 생성부(230)는 상기 전압 생성부(220)의 전원 전압을 이용하여 감마 기준 전압을 생성한다. 상기 감마 기준 전압 생성부(230)는 상기 감마 기준 전압을 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)에 출력한다.
예를 들어, 상기 감마 기준 전압은 디지털 감마 기준 전압일 수 있다. 이와는 달리, 상기 감마 기준 전압은 아날로그 감마 기준 전압일 수 있다.
도시한 바와 달리, 상기 감마 기준 전압 생성부(230)는 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110) 내에 형성될 수 있다.
도 2는 도 1의 표시 장치를 나타내는 블록도이다. 도 3은 도 1의 타이밍 컨트롤러 임베디드 데이터 구동부를 나타내는 블록도이다.
도 1 내지 도 3을 참조하면, 상기 커넥터(210)는 외부로부터 입력 영상 데이터(RGB) 및 입력 제어 신호(CONT)를 수신한다. 상기 커넥터(210)는 상기 입력 영상 데이터(RGB) 및 상기 입력 제어 신호(CONT)를 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)에 출력한다.
상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)는 상기 게이트 구동부(120), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)의 구동 타이밍을 제어하기 위한 제어 신호를 생성하는 타이밍 컨트롤러의 역할을 수행한다. 또한, 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)는 직접 표시 패널(100)로 데이터 전압을 출력하는 데이터 구동부의 역할도 수행한다.
반면, 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)는 타이밍 컨트롤러의 역할을 수행하지 않고, 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)로부터 데이터 신호 및 제어 신호를 수신하여 상기 표시 패널(100)에 데이터 전압을 출력하는 데이터 구동부의 역할만을 수행한다.
상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)는 영상 처리부(111), 내부 데이터 구동부(112), 신호 생성부(113) 및 레벨 쉬프터(114)를 포함한다.
상기 영상 처리부(111)는 상기 커넥터(210)로부터 상기 입력 영상 데이터(RGB)를 수신한다. 상기 입력 영상 데이터(RGB)는 상기 표시 패널(100)의 제1 내지 제3 표시 영역(DA1, DA2, DA3) 전체에 대응하는 계조 데이터를 갖는다.
상기 영상 처리부(111)는 상기 표시 패널(100)의 구조에 부합하도록 상기 입력 영상 데이터(RGB)를 재배치하여 데이터 신호를 생성한다. 또한, 상기 영상 처리부(111)는 상기 데이터 신호를 상기 제1 내지 제3 표시 영역(DA1, DA2, DA3)에 대응하여 분리할 수 있다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제1 표시 영역(DA1)에 대응하는 제1 데이터 신호(DATA1)를 생성하여, 상기 제1 데이터 구동부(130)로 출력한다. 예를 들어, 상기 제1 데이터 신호(DATA1)는 디지털 신호일 수 있다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제2 표시 영역(DA2)에 대응하는 제2 데이터 신호(DATA2)를 생성하여, 상기 내부 데이터 구동부(112)로 출력한다. 예를 들어, 상기 제2 데이터 신호(DATA2)는 디지털 신호일 수 있다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제3 표시 영역(DA3)에 대응하는 제3 데이터 신호(DATA3)를 생성하여, 상기 제2 데이터 구동부(140)로 출력한다. 예를 들어, 상기 제3 데이터 신호(DATA3)는 디지털 신호일 수 있다.
예를 들어, 상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)의 계조를 보정할 수 있다. 상기 영상 처리부(111)는 색 특성 보상부(미도시) 및 능동 캐패시턴스 보상부(미도시)를 포함할 수 있다.
상기 색 특성 보상부는 상기 입력 영상 데이터(RGB)의 계조 데이터를 수신하여 색 특성 보상(Adaptive Color Correction, 이하, ACC라 칭함)을 수행한다. 상기 색 특성 보상부는 감마 곡선을 이용하여 상기 계조 데이터를 보상할 수 있다.
상기 능동 캐패시턴스 보상부는 이전 프레임 데이터와 현재 프레임 데이터를 이용하여 상기 현재 프레임 데이터의 계조 데이터를 보정하는 능동 캐패시턴스 보상(Dynamic Capacitance Compensation, 이하, DCC라 칭함)을 수행한다.
상기 내부 데이터 구동부(112)는 상기 영상 처리부(111)로부터 상기 제2 데이터 신호(DATA2)를 수신한다. 상기 내부 데이터 구동부(112)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다.
상기 내부 데이터 구동부(112)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제2 데이터 신호(DATA2)를 기초로 제2 데이터 전압(DV2)을 생성하여 상기 제2 표시 영역(DA2)에 출력한다. 예를 들어, 상기 제2 데이터 전압(DV2)은 아날로그 신호일 수 있다.
상기 내부 데이터 구동부(112)는 쉬프트 레지스터, 래치, 디지털 투 아날로그 변환부 및 버퍼부를 포함할 수 있다.
상기 내부 데이터 구동부(112)는 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)와 실질적으로 동일한 기능을 수행할 수 있다.
상기 신호 생성부(113)는 상기 커넥터(210)로부터 입력 제어 신호(CONT)를 수신한다. 상기 신호 생성부(113)는 상기 입력 제어 신호(CONT)를 기초로 상기 게이트 구동부(120)의 구동 타이밍을 제어하기 위한 제1 게이트 제어 신호(CONT1D)를 생성한다. 상기 신호 생성부(113)는 상기 입력 제어 신호(CONT)를 기초로 상기 내부 데이터 구동부(112), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)의 구동 타이밍을 제어하기 위한 데이터 제어 신호(CONT2)를 생성한다.
상기 신호 생성부(113)는 상기 제1 게이트 제어 신호(CONT1D)를 상기 레벨 쉬프터(114)에 출력한다. 상기 신호 생성부(113)는 상기 데이터 제어 신호(CONT2)를 상기 내부 데이터 구동부(112), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)에 출력한다. 예를 들어, 상기 데이터 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 레벨 쉬프터(114)는 상기 신호 생성부(113)로부터 상기 제1 게이트 제어 신호(CONT1D)를 수신한다. 상기 레벨 쉬프터(114)는 상기 제1 게이트 제어 신호(CONT1D)의 레벨을 조절하여 제2 게이트 제어 신호(CONT1)를 생성한다. 상기 제2 게이트 제어 신호(CONT1)의 레벨은 상기 제1 게이트 제어 신호(CONT1D)의 레벨보다 클 수 있다.
상기 레벨 쉬프터(114)는 상기 제2 게이트 제어 신호(CONT2)를 상기 게이트 구동부(120)에 직접 출력한다. 예를 들어, 상기 제2 게이트 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
예를 들어, 상기 표시 패널(100)의 사이즈가 상대적으로 작은 경우 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)에서 상기 제2 게이트 제어 신호(CONT2)를 생성하는 것이 효율적일 수 있다. 따라서, 상기 레벨 쉬프터(114)는 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)에 포함될 수 있다.
상기 게이트 구동부(120)는 상기 레벨 쉬프터(114)로부터 상기 제2 제어 신호(CONT1)를 수신한다. 상기 게이트 구동부(120)는 상기 제2 제어 신호(CONT1)에 응답하여 상기 표시 영역(DA)의 게이트 라인들을 구동하기 위한 게이트 신호들(GS)을 생성한다.
상기 게이트 구동부(120)는 상기 게이트 신호들(GS)을 상기 게이트 라인들(GL)에 순차적으로 출력한다.
상기 제1 데이터 구동부(130)는 상기 영상 처리부(111)로부터 상기 제1 데이터 신호(DATA1)를 수신한다. 상기 제1 데이터 구동부(130)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다.
상기 제1 데이터 구동부(130)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제1 데이터 신호(DATA1)를 기초로 제1 데이터 전압(DV1)을 생성하여 상기 제1 표시 영역(DA1)에 출력한다. 예를 들어, 상기 제1 데이터 전압(DV1)은 아날로그 신호일 수 있다.
상기 제1 데이터 구동부(130)는 쉬프트 레지스터, 래치, 디지털 투 아날로그 변환부 및 버퍼부를 포함할 수 있다.
상기 제2 데이터 구동부(140)는 상기 영상 처리부(111)로부터 상기 제3 데이터 신호(DATA3)를 수신한다. 상기 제2 데이터 구동부(140)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다.
상기 제2 데이터 구동부(140)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제3 데이터 신호(DATA3)를 기초로 제3 데이터 전압(DV3)을 생성하여 상기 제3 표시 영역(DA3)에 출력한다. 예를 들어, 상기 제3 데이터 전압(DV3)은 아날로그 신호일 수 있다.
상기 제2 데이터 구동부(140)는 쉬프트 레지스터, 래치, 디지털 투 아날로그 변환부 및 버퍼부를 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 패널(100)은 상기 타이밍 컨트롤러 임베디드 데이터 구동부를 하나 포함하고, 상기 타이밍 컨트롤러의 기능을 갖지 않는 일반 데이터 구동부 둘 포함하는 것으로 도시하였으나, 본 발명은 이에 한정되지 않는다. 이와는 달리, 상기 표시 패널은 상기 타이밍 컨트롤러 임베디드 데이터 구동부를 하나 포함하고, 상기 타이밍 컨트롤러의 기능을 갖지 않는 일반 데이터 구동부를 하나 포함할 수 있다. 이와는 달리, 상기 표시 패널은 상기 타이밍 컨트롤러 임베디드 데이터 구동부를 하나 포함하고, 상기 타이밍 컨트롤러의 기능을 갖지 않는 일반 데이터 구동부를 세 개 이상 포함할 수 있다.
본 발명의 실시예에서, 상기 표시 패널(100)은 상기 제1 표시 영역(DA1)과 인접한 하나의 게이트 구동부(120)를 포함하는 것을 예시하였으나, 본 발명은 이에 한정되지 않는다. 이와는 달리, 상기 표시 패널(100)은 상기 제1 표시 영역(DA1)과 인접한 제1 게이트 구동부(120) 및 상기 제3 표시 영역(DA2)과 인접한 제2 게이트 구동부(미도시)를 포함할 수 있다.
본 실시예에 따르면, 상기 표시 패널은 타이밍 컨트롤러의 기능 및 데이터 구동부의 기능을 동시에 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부(110)가 상기 표시 패널(100) 내에 배치되므로, 상기 표시 장치는 타이밍 컨트롤러를 실장하기 위한 인쇄 회로 기판을 생략할 수 있다. 따라서, 표시 장치의 두께를 감소시킬 수 있다.
또한, 상기 영상 처리부(111) 및 상기 내장 데이터 구동부(112)는 동일한 칩 내에 형성되므로, 타이밍 컨트롤러와 데이터 구동부를 별도로 형성할 때에 비해 신호 전달의 소비 전력을 감소시킬 수 있다.
또한, 상기 제1 표시 영역(DA1)에 대응하는 데이터 신호, 상기 제2 표시 영역(DA2)에 대응하는 데이터 신호 및 상기 제3 표시 영역(DA3)에 대응하는 데이터 신호를 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110) 내에서 분리하므로, 세트부는 상기 표시 영역(DA1, DA2, DA3)에 따라 입력 영상 데이터를 분리하여 제공할 필요가 없다. 따라서, 일반적인 세트부와의 호환성을 유지할 수 있다.
도 4는 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 타이밍 컨트롤러 임베디드 데이터 구동부가 상기 게이트 구동부에 제어 신호를 출력하는 경로를 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 3 및 도 4를 참조하면, 상기 표시 장치는 표시 패널(100) 및 플렉서블 인쇄 회로 기판(200)을 포함한다.
상기 표시 패널(100)은 타이밍 컨트롤러 임베디드 데이터 구동부(110A), 게이트 구동부(120), 제1 데이터 구동부(130) 및 제2 데이터 구동부(140)를 포함한다.
상기 플렉서블 인쇄 회로 기판(200)은 커넥터(210), 전압 생성부(220)를 포함한다. 상기 플렉서블 인쇄 회로 기판(200)은 감마 기준 전압 생성부(230)를 더 포함할 수 있다.
상기 타이밍 컨트롤러 임베디드 데이터 구동부(110A)는 영상 처리부(111), 내부 데이터 구동부(112), 신호 생성부(113) 및 레벨 쉬프터(114)를 포함한다.
상기 신호 생성부(113)는 상기 커넥터(210)로부터 입력 제어 신호(CONT)를 수신한다. 상기 신호 생성부(113)는 상기 입력 제어 신호(CONT)를 기초로 상기 게이트 구동부(120)의 구동 타이밍을 제어하기 위한 제1 게이트 제어 신호(CONT1D)를 생성한다. 상기 신호 생성부(113)는 상기 입력 제어 신호(CONT)를 기초로 상기 내부 데이터 구동부(112), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)의 구동 타이밍을 제어하기 위한 데이터 제어 신호(CONT2)를 생성한다.
상기 신호 생성부(113)는 상기 제1 게이트 제어 신호(CONT1D)를 상기 레벨 쉬프터(114)에 출력한다. 상기 신호 생성부(113)는 상기 데이터 제어 신호(CONT2)를 상기 내부 데이터 구동부(112), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)에 출력한다.
상기 레벨 쉬프터(114)는 상기 신호 생성부(113)로부터 상기 제1 게이트 제어 신호(CONT1D)를 수신한다. 상기 레벨 쉬프터(114)는 상기 제1 게이트 제어 신호(CONT1D)의 레벨을 조절하여 제2 게이트 제어 신호(CONT1)를 생성한다.
상기 레벨 쉬프터(114)는 상기 제2 게이트 제어 신호(CONT2)를 상기 제1 데이터 구동부(130)에 전달한다.
상기 제1 데이터 구동부(130)는 상기 제2 게이트 제어 신호(CONT2)를 상기 게이트 구동부(120)에 출력한다. 상기 제1 데이터 구동부(130)는 상기 제2 게이트 제어 신호(CONT2)를 상기 게이트 구동부(120)에 전달하기 위한 전달 경로를 포함할 수 있다.
본 실시예에 따르면, 상기 표시 패널은 타이밍 컨트롤러의 기능 및 데이터 구동부의 기능을 동시에 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부(110A)가 상기 표시 패널(100) 내에 배치되므로, 상기 표시 장치는 타이밍 컨트롤러를 실장하기 위한 인쇄 회로 기판을 생략할 수 있다. 따라서, 표시 장치의 두께를 감소시킬 수 있다.
또한, 상기 영상 처리부(111) 및 상기 내장 데이터 구동부(112)는 동일한 칩 내에 형성되므로, 타이밍 컨트롤러와 데이터 구동부를 별도로 형성할 때에 비해 신호 전달의 소비 전력을 감소시킬 수 있다.
또한, 상기 제1 표시 영역(DA1)에 대응하는 데이터 신호, 상기 제2 표시 영역(DA2)에 대응하는 데이터 신호 및 상기 제3 표시 영역(DA3)에 대응하는 데이터 신호를 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110A) 내에서 분리하므로, 세트부는 상기 표시 영역(DA1, DA2, DA3)에 따라 입력 영상 데이터를 분리하여 제공할 필요가 없다. 따라서, 일반적인 세트부와의 호환성을 유지할 수 있다.
도 5는 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 블록도이다. 도 6은 도 5의 타이밍 컨트롤러를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 플렉서블 회로 기판이 상기 레벨 쉬프터를 포함하는 것을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 5 및 도 6을 참조하면, 상기 표시 장치는 표시 패널(100) 및 플렉서블 인쇄 회로 기판(200)을 포함한다.
상기 표시 패널(100)은 타이밍 컨트롤러 임베디드 데이터 구동부(110B), 게이트 구동부(120), 제1 데이터 구동부(130) 및 제2 데이터 구동부(140)를 포함한다.
상기 플렉서블 인쇄 회로 기판(200)은 커넥터(210), 전압 생성부(220)를 포함한다. 상기 플렉서블 인쇄 회로 기판(200)은 감마 기준 전압 생성부(230)를 더 포함할 수 있다. 본 실시예에서, 상기 플렉서블 인쇄 회로 기판(200)은 레벨 쉬프터(LS, 240)를 더 포함한다.
상기 타이밍 컨트롤러 임베디드 데이터 구동부(110B)는 영상 처리부(111), 내부 데이터 구동부(112) 및 신호 생성부(113)를 포함한다.
상기 신호 생성부(113)는 상기 커넥터(210)로부터 입력 제어 신호(CONT)를 수신한다. 상기 신호 생성부(113)는 상기 입력 제어 신호(CONT)를 기초로 상기 게이트 구동부(120)의 구동 타이밍을 제어하기 위한 제1 게이트 제어 신호(CONT1D)를 생성한다. 상기 신호 생성부(113)는 상기 입력 제어 신호(CONT)를 기초로 상기 내부 데이터 구동부(112), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)의 구동 타이밍을 제어하기 위한 데이터 제어 신호(CONT2)를 생성한다.
상기 신호 생성부(113)는 상기 제1 게이트 제어 신호(CONT1D)를 상기 플렉서블 인쇄 회로 기판(200)에 형성되는 레벨 쉬프터(240)에 출력한다. 상기 신호 생성부(113)는 상기 데이터 제어 신호(CONT2)를 상기 내부 데이터 구동부(112), 상기 제1 데이터 구동부(130) 및 상기 제2 데이터 구동부(140)에 출력한다.
상기 레벨 쉬프터(240)는 상기 신호 생성부(113)로부터 상기 제1 게이트 제어 신호(CONT1D)를 수신한다. 상기 레벨 쉬프터(240)는 상기 제1 게이트 제어 신호(CONT1D)의 레벨을 조절하여 제2 게이트 제어 신호(CONT1)를 생성한다.
상기 레벨 쉬프터(240)는 상기 제2 게이트 제어 신호(CONT2)를 상기 게이트 구동부(120)에 출력한다.
예를 들어, 상기 표시 패널(100)의 사이즈가 큰 경우 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110B)에서 상기 제2 게이트 제어 신호(CONT2)를 생성하는 것은 비효율적일 수 있다. 따라서, 상기 레벨 쉬프터(240)는 상기 플렉서블 인쇄 회로 기판(200)에 포함될 수 있다.
본 실시예에 따르면, 상기 표시 패널은 타이밍 컨트롤러의 기능 및 데이터 구동부의 기능을 동시에 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부(110B)가 상기 표시 패널(100) 내에 배치되므로, 상기 표시 장치는 타이밍 컨트롤러를 실장하기 위한 인쇄 회로 기판을 생략할 수 있다. 따라서, 표시 장치의 두께를 감소시킬 수 있다.
또한, 상기 영상 처리부(111) 및 상기 내장 데이터 구동부(112)는 동일한 칩 내에 형성되므로, 타이밍 컨트롤러와 데이터 구동부를 별도로 형성할 때에 비해 신호 전달의 소비 전력을 감소시킬 수 있다.
또한, 상기 제1 표시 영역(DA1)에 대응하는 데이터 신호, 상기 제2 표시 영역(DA2)에 대응하는 데이터 신호 및 상기 제3 표시 영역(DA3)에 대응하는 데이터 신호를 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110B) 내에서 분리하므로, 세트부는 상기 표시 영역(DA1, DA2, DA3)에 따라 입력 영상 데이터를 분리하여 제공할 필요가 없다. 따라서, 일반적인 세트부와의 호환성을 유지할 수 있다.
도 7은 본 발명의 다른 실시예에 따른 표시 장치를 나타내는 평면도이다. 도 8은 도 7의 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 표시 장치는 상기 표시 패널이 4개의 데이터 구동부를 포함하는 것을 제외하면, 도 1 내지 도 3의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 3, 도 7 및 도 8을 참조하면, 상기 표시 장치는 표시 패널(100C) 및 플렉서블 인쇄 회로 기판(200)을 포함한다.
상기 표시 패널(100C)은 타이밍 컨트롤러 임베디드 데이터 구동부(TED, 110), 게이트 구동부(GATE, 120), 제1 데이터 구동부(DIC1, 130), 제2 데이터 구동부(DIC2, 140), 제3 데이터 구동부(DIC3, 150) 및 제4 데이터 구동부(DIC4, 160)를 포함한다. 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110), 상기 게이트 구동부(120), 상기 제1 데이터 구동부(130), 제2 데이터 구동부(DIC2, 140), 제3 데이터 구동부(DIC3, 150) 및 제4 데이터 구동부(DIC4, 160)는 상기 표시 패널(100C)의 주변 영역에 형성된다.
상기 플렉서블 인쇄 회로 기판(200)은 커넥터(210), 전압 생성부(220)를 포함한다. 상기 플렉서블 인쇄 회로 기판(200)은 감마 기준 전압 생성부(230)를 더 포함할 수 있다.
상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)는 영상 처리부(111), 내부 데이터 구동부(112), 신호 생성부(113) 및 레벨 쉬프터(114)를 포함한다.
상기 영상 처리부(111)는 상기 커넥터(210)로부터 상기 입력 영상 데이터(RGB)를 수신한다. 상기 입력 영상 데이터(RGB)는 상기 표시 패널(100C)의 제1 내지 제5 표시 영역(DA1, DA2, DA3, DA4, DA5) 전체에 대응하는 계조 데이터를 갖는다.
상기 영상 처리부(111)는 상기 표시 패널(100C)의 구조에 부합하도록 상기 입력 영상 데이터(RGB)를 재배치하여 데이터 신호를 생성한다. 또한, 상기 영상 처리부(111)는 상기 데이터 신호를 상기 제1 내지 제5 표시 영역(DA1, DA2, DA3, DA4, DA5)에 대응하여 분리할 수 있다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제1 표시 영역(DA1)에 대응하는 제1 데이터 신호(DATA1)를 생성하여, 상기 제1 데이터 구동부(130)로 출력한다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제2 표시 영역(DA2)에 대응하는 제2 데이터 신호(DATA2)를 생성하여, 상기 제2 데이터 구동부(140)로 출력한다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제3 표시 영역(DA3)에 대응하는 제3 데이터 신호(DATA3)를 생성하여, 상기 내부 데이터 구동부(112)로 출력한다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제4 표시 영역(DA4)에 대응하는 제4 데이터 신호(DATA4)를 생성하여, 상기 제3 데이터 구동부(150)로 출력한다.
상기 영상 처리부(111)는 상기 입력 영상 데이터(RGB)를 기초로 상기 제5 표시 영역(DA5)에 대응하는 제5 데이터 신호(DATA5)를 생성하여, 상기 제4 데이터 구동부(160)로 출력한다.
상기 내부 데이터 구동부(112)는 상기 영상 처리부(111)로부터 상기 제3 데이터 신호(DATA3)를 수신한다. 상기 내부 데이터 구동부(112)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다. 상기 내부 데이터 구동부(112)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제3 데이터 신호(DATA3)를 기초로 제3 데이터 전압(DV3)을 생성하여 상기 제3 표시 영역(DA3)에 출력한다.
상기 제1 데이터 구동부(130)는 상기 영상 처리부(111)로부터 상기 제1 데이터 신호(DATA1)를 수신한다. 상기 제1 데이터 구동부(130)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다. 상기 제1 데이터 구동부(130)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제1 데이터 신호(DATA1)를 기초로 제1 데이터 전압(DV1)을 생성하여 상기 제1 표시 영역(DA1)에 출력한다.
상기 제2 데이터 구동부(140)는 상기 영상 처리부(111)로부터 상기 제2 데이터 신호(DATA2)를 수신한다. 상기 제2 데이터 구동부(140)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다. 상기 제2 데이터 구동부(140)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제2 데이터 신호(DATA2)를 기초로 제2 데이터 전압(DV2)을 생성하여 상기 제2 표시 영역(DA2)에 출력한다.
상기 제3 데이터 구동부(150)는 상기 영상 처리부(111)로부터 상기 제4 데이터 신호(DATA4)를 수신한다. 상기 제3 데이터 구동부(150)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다. 상기 제3 데이터 구동부(150)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제4 데이터 신호(DATA4)를 기초로 제4 데이터 전압(DV4)을 생성하여 상기 제4 표시 영역(DA4)에 출력한다.
상기 제4 데이터 구동부(160)는 상기 영상 처리부(111)로부터 상기 제5 데이터 신호(DATA5)를 수신한다. 상기 제4 데이터 구동부(160)는 상기 신호 생성부(113)로부터 데이터 제어 신호(CONT2)를 수신한다. 상기 제4 데이터 구동부(160)는 상기 데이터 제어 신호(CONT2)에 응답하여 상기 제5 데이터 신호(DATA5)를 기초로 제5 데이터 전압(DV5)을 생성하여 상기 제5 표시 영역(DA5)에 출력한다.
본 실시예에서는 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)로부터 상기 제1 및 제5 데이터 신호(DATA1, DATA5)가 상기 제1 및 제4 데이터 구동부(130, 160)로 직접 출력되는 것으로 도시하였으나, 이와는 달리, 상기 제1 및 제5 데이터 신호(DATA1, DATA5)는 상기 제2 및 제3 데이터 구동부(140, 150)를 거쳐 상기 제1 및 제4 데이터 구동부(130, 160)에 전달될 수 있다.
본 실시예에서는 도 2와 같이, 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)가 상기 레벨 쉬프터(114)를 포함하고, 상기 제2 게이트 구동 신호(CONT1)는 상기 게이트 구동부(120)로 직접 출력되는 것으로 도시하였으나, 상기 제2 게이트 구동 신호(CONT1)는 도 4와 같이, 상기 제1 및 제2 데이터 구동부(130, 140)를 거쳐 상기 게이트 구동부(120)에 전달될 수 있다.
본 실시예에서는 도 3과 같이, 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110)가 상기 레벨 쉬프터(114)를 포함하는 것으로 도시하였으나, 도 5와 같이, 상기 플렉서블 회로 기판(200)이 레벨 쉬프터를 포함할 수 있다.
본 실시예에 따르면, 상기 표시 패널은 타이밍 컨트롤러의 기능 및 데이터 구동부의 기능을 동시에 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부(110)가 상기 표시 패널(100C) 내에 배치되므로, 상기 표시 장치는 타이밍 컨트롤러를 실장하기 위한 인쇄 회로 기판을 생략할 수 있다. 따라서, 표시 장치의 두께를 감소시킬 수 있다.
또한, 상기 영상 처리부(111) 및 상기 내장 데이터 구동부(112)는 동일한 칩 내에 형성되므로, 타이밍 컨트롤러와 데이터 구동부를 별도로 형성할 때에 비해 신호 전달의 소비 전력을 감소시킬 수 있다.
또한, 상기 제1 표시 영역(DA1)에 대응하는 데이터 신호, 상기 제2 표시 영역(DA2)에 대응하는 데이터 신호 및 상기 제3 표시 영역(DA3)에 대응하는 데이터 신호를 상기 타이밍 컨트롤러 임베디드 데이터 구동부(110) 내에서 분리하므로, 세트부는 상기 표시 영역(DA1, DA2, DA3)에 따라 입력 영상 데이터를 분리하여 제공할 필요가 없다. 따라서, 일반적인 세트부와의 호환성을 유지할 수 있다.
이상에서 설명한 본 발명에 따른 표시 패널 및 이를 포함하는 표시 장치에 따르면, 상기 표시 패널은 타이밍 컨트롤러의 기능 및 데이터 구동부의 기능을 동시에 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부를 포함하므로 표시 장치의 두께 및 소비 전력을 감소시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 100C: 표시 패널
110, 110A, 110B: 타이밍 컨트롤러 임베디드 데이터 구동부
111: 영상 처리부 112: 내부 데이터 구동부
113: 신호 생성부 114: 레벨 쉬프터
120: 게이트 구동부 130: 제1 데이터 구동부
140: 제2 데이터 구동부 150: 제3 데이터 구동부
160: 제4 데이터 구동부 200: 플렉서블 인쇄 회로 기판
210: 커넥터 220: 전압 생성부
230: 감마 기준 전압 생성부 240: 레벨 쉬프터

Claims (19)

  1. 입력 영상 데이터를 기초로 제1 표시 영역에 대응하는 제1 데이터 신호 및 제2 표시 영역에 대응하는 제2 데이터 신호를 생성하는 영상 처리부 및 상기 제2 데이터 신호를 기초로 제2 데이터 전압을 생성하여 상기 제2 표시 영역에 출력하는 내부 데이터 구동부를 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부; 및
    상기 타이밍 컨트롤러 임베디드 데이터 구동부의 제1 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제1 데이터 신호를 수신하여 상기 제1 데이터 신호를 기초로 제1 데이터 전압을 생성하여 상기 제1 표시 영역에 출력하는 제1 데이터 구동부를 포함하는 표시 패널.
  2. 제1항에 있어서, 상기 영상 처리부는 상기 입력 영상 데이터를 기초로 제3 표시 영역에 대응하는 제3 데이터 신호를 생성하고,
    상기 타이밍 컨트롤러 임베디드 데이터 구동부의 상기 제1 측에 반대되는 제2 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제3 데이터 신호를 수신하여 상기 제3 데이터 신호를 기초로 제3 데이터 전압을 생성하여 상기 제3 표시 영역에 출력하는 제2 데이터 구동부를 더 포함하는 것을 특징으로 하는 표시 패널.
  3. 제1항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는
    입력 제어 신호를 기초로 제1 게이트 제어 신호를 생성하는 신호 생성부;
    상기 제1 게이트 제어 신호의 레벨을 조절하여 제2 게이트 제어 신호를 생성하는 레벨 쉬프터를 포함하는 것을 특징으로 하는 표시 패널.
  4. 제3항에 있어서, 상기 제1 표시 영역에 인접하여 배치되며, 상기 제1 및 제2 표시 영역에 게이트 신호를 출력하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시 패널.
  5. 제4항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 직접 출력하는 것을 특징으로 하는 표시 패널.
  6. 제4항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 제1 데이터 구동부에 전달하고,
    상기 제1 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 출력하는 것을 특징으로 하는 표시 패널.
  7. 제4항에 있어서, 상기 게이트 구동부는 상기 표시 패널의 기판 상에 집적되는 것을 특징으로 하는 표시 패널.
  8. 제1항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 제1 칩의 형태를 갖고,
    상기 제1 데이터 구동부는 상기 제1 칩과 이격된 제2 칩의 형태를 갖는 것을 특징으로 하는 표시 패널.
  9. 제8항에 있어서, 상기 제1 칩 및 상기 제2 칩은 상기 표시 패널의 기판 상에 실장되는 것을 특징으로 하는 표시 패널.
  10. 입력 영상 데이터를 기초로 제1 표시 영역에 대응하는 제1 데이터 신호 및 제2 표시 영역에 대응하는 제2 데이터 신호를 생성하는 영상 처리부 및 상기 제2 데이터 신호를 기초로 제2 데이터 전압을 생성하여 상기 제2 표시 영역에 출력하는 내부 데이터 구동부를 포함하는 타이밍 컨트롤러 임베디드 데이터 구동부 및 상기 타이밍 컨트롤러 임베디드 데이터 구동부의 제1 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제1 데이터 신호를 수신하여 상기 제1 데이터 신호를 기초로 제1 데이터 전압을 생성하여 상기 제1 표시 영역에 출력하는 제1 데이터 구동부를 포함하는 표시 패널; 및
    상기 표시 패널에 연결되며, 상기 입력 영상 데이터를 상기 타이밍 컨트롤러 임베디드 데이터 구동부에 전달하는 커넥터 및 상기 타이밍 컨트롤러 임베디드 데이터 구동부 및 상기 제1 데이터 구동부에 전원 전압을 제공하는 전압 생성부를 포함하는 플렉서블 인쇄 회로 기판을 포함하는 표시 장치.
  11. 제10항에 있어서, 상기 영상 처리부는 상기 입력 영상 데이터를 기초로 제3 표시 영역에 대응하는 제3 데이터 신호를 생성하고,
    상기 표시 패널은 상기 타이밍 컨트롤러 임베디드 데이터 구동부의 상기 제1 측에 반대되는 제2 측에 배치되며, 상기 타이밍 컨트롤러 임베디드 데이터 구동부로부터 상기 제3 데이터 신호를 수신하여 상기 제3 데이터 신호를 기초로 제3 데이터 전압을 생성하여 상기 제3 표시 영역에 출력하는 제2 데이터 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  12. 제10항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는
    입력 제어 신호를 기초로 제1 게이트 제어 신호를 생성하는 신호 생성부;
    상기 제1 게이트 제어 신호의 레벨을 조절하여 제2 게이트 제어 신호를 생성하는 레벨 쉬프터를 포함하는 것을 특징으로 하는 표시 장치.
  13. 제12항에 있어서, 상기 표시 패널은 상기 제1 표시 영역에 인접하여 배치되며, 상기 제1 및 제2 표시 영역에 게이트 신호를 출력하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시 장치.
  14. 제13항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 직접 출력하는 것을 특징으로 하는 표시 장치.
  15. 제13항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 제1 데이터 구동부에 전달하고,
    상기 제1 데이터 구동부는 상기 제2 게이트 제어 신호를 상기 게이트 구동부에 출력하는 것을 특징으로 하는 표시 장치.
  16. 제13항에 있어서, 상기 게이트 구동부는 상기 표시 패널의 기판 상에 집적되는 것을 특징으로 하는 표시 장치.
  17. 제10항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 입력 제어 신호를 기초로 제1 게이트 제어 신호를 생성하는 신호 생성부를 포함하고,
    상기 플렉서블 인쇄 회로 기판은 상기 제1 게이트 제어 신호의 레벨을 조절하여 제2 게이트 제어 신호를 생성하는 레벨 쉬프터를 더 포함하는 것을 특징으로 하는 표시 장치.
  18. 제10항에 있어서, 상기 타이밍 컨트롤러 임베디드 데이터 구동부는 제1 칩의 형태를 갖고,
    상기 제1 데이터 구동부는 상기 제1 칩과 이격된 제2 칩의 형태를 갖는 것을 특징으로 하는 표시 장치.
  19. 제18항에 있어서, 상기 제1 칩 및 상기 제2 칩은 상기 표시 패널의 기판 상에 실장되는 것을 특징으로 하는 표시 장치.

KR1020140008533A 2014-01-23 2014-01-23 표시 패널 및 이를 구비하는 표시 장치 KR102262229B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020140008533A KR102262229B1 (ko) 2014-01-23 2014-01-23 표시 패널 및 이를 구비하는 표시 장치
US14/519,847 US9564106B2 (en) 2014-01-23 2014-10-21 Display panel with a timing controller embedded data driver and display apparatus including the same
US15/396,139 US9875716B2 (en) 2014-01-23 2016-12-30 Display panel with a timing controller embedded data driver and display apparatus including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140008533A KR102262229B1 (ko) 2014-01-23 2014-01-23 표시 패널 및 이를 구비하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20150088119A true KR20150088119A (ko) 2015-07-31
KR102262229B1 KR102262229B1 (ko) 2021-06-09

Family

ID=53545328

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140008533A KR102262229B1 (ko) 2014-01-23 2014-01-23 표시 패널 및 이를 구비하는 표시 장치

Country Status (2)

Country Link
US (2) US9564106B2 (ko)
KR (1) KR102262229B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170038335A (ko) * 2015-09-30 2017-04-07 엘지디스플레이 주식회사 감마전압 발생장치 및 이를 포함하는 표시장치
CN110379386A (zh) * 2019-06-11 2019-10-25 惠科股份有限公司 显示面板和显示器

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6830765B2 (ja) * 2015-06-08 2021-02-17 株式会社半導体エネルギー研究所 半導体装置
KR20180000771A (ko) * 2016-06-23 2018-01-04 삼성디스플레이 주식회사 표시 장치
CN109300443B (zh) * 2018-12-03 2020-08-18 惠科股份有限公司 一种显示面板驱动方法和驱动电路
KR20200115830A (ko) * 2019-03-27 2020-10-08 삼성디스플레이 주식회사 디스플레이 장치 및 그의 구동 방법
CN116547739A (zh) * 2021-11-29 2023-08-04 京东方科技集团股份有限公司 显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060077197A1 (en) * 2004-03-11 2006-04-13 Chi Mei Optoelectronics Corp. Driving system of liquid crystal display
US20060232579A1 (en) * 2005-04-14 2006-10-19 Himax Technologies, Inc. WOA panel architecture
KR20090105758A (ko) * 2008-04-03 2009-10-07 엘지디스플레이 주식회사 표시장치
US20120223927A1 (en) * 2011-03-04 2012-09-06 Chunghwa Picture Tubes, Ltd. Liquid crystal display device and method for driving the same

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100759981B1 (ko) 2001-09-28 2007-09-18 삼성전자주식회사 데이터 드라이버 아이씨와 이를 구비하는 액정 표시 장치
KR100555302B1 (ko) 2002-08-16 2006-03-03 엘지.필립스 엘시디 주식회사 제어신호발생회로와 구동회로가 일체화된 액정표시장치
TWI261796B (en) 2005-05-23 2006-09-11 Sunplus Technology Co Ltd Control circuit and method for liquid crystal display
KR101314863B1 (ko) 2010-05-04 2013-10-22 (주)엠씨테크놀로지 표시 장치 및 그 구동 방법
KR101193219B1 (ko) 2010-05-18 2012-10-19 (주)엠씨테크놀로지 표시 장치 및 그 구동 방법
US20120086681A1 (en) 2010-10-11 2012-04-12 Mc Technology Co., Ltd. Driving apparatus and display divice including the same
KR101125471B1 (ko) 2010-10-25 2012-03-27 주식회사 티엘아이 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치
KR20120054442A (ko) 2010-11-19 2012-05-30 삼성전자주식회사 소스 구동 회로, 소스 구동 회로를 포함하는 디스플레이 장치 및 디스플레이 장치의 동작 방법
US8593493B2 (en) 2010-12-17 2013-11-26 Samsung Display Co., Ltd. Display device and control method of display device
KR101839328B1 (ko) 2011-07-14 2018-04-27 엘지디스플레이 주식회사 평판표시장치 및 이의 구동회로

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060077197A1 (en) * 2004-03-11 2006-04-13 Chi Mei Optoelectronics Corp. Driving system of liquid crystal display
US20060232579A1 (en) * 2005-04-14 2006-10-19 Himax Technologies, Inc. WOA panel architecture
KR20090105758A (ko) * 2008-04-03 2009-10-07 엘지디스플레이 주식회사 표시장치
US20120223927A1 (en) * 2011-03-04 2012-09-06 Chunghwa Picture Tubes, Ltd. Liquid crystal display device and method for driving the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170038335A (ko) * 2015-09-30 2017-04-07 엘지디스플레이 주식회사 감마전압 발생장치 및 이를 포함하는 표시장치
CN110379386A (zh) * 2019-06-11 2019-10-25 惠科股份有限公司 显示面板和显示器

Also Published As

Publication number Publication date
US20150206509A1 (en) 2015-07-23
US9875716B2 (en) 2018-01-23
US9564106B2 (en) 2017-02-07
KR102262229B1 (ko) 2021-06-09
US20170110080A1 (en) 2017-04-20

Similar Documents

Publication Publication Date Title
KR102262229B1 (ko) 표시 패널 및 이를 구비하는 표시 장치
KR102312958B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
JP6325999B2 (ja) ディスプレイパネル及びその駆動回路
KR102174104B1 (ko) 데이터 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN100483194C (zh) 液晶显示装置及其驱动方法
CN105788544B (zh) 显示设备
KR20160048303A (ko) 표시 장치
US10311821B2 (en) Data driver of liquid crystal display having two individually regulable gamma voltages
KR102487518B1 (ko) 데이터 구동 회로 및 이를 포함하는 표시 장치
KR20200018761A (ko) 표시 장치
KR20150017471A (ko) 표시 패널 구동 장치 및 이를 포함하는 표시 장치
US8988413B2 (en) Display apparatus and display method thereof
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR20110072116A (ko) 액정 표시장치 및 그의 구동방법
KR101487225B1 (ko) 액정표시장치
US9685128B2 (en) Display apparatus and method of driving the display apparatus
KR102098620B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US10008177B2 (en) Display device
JP2013003479A (ja) 液晶表示装置およびその駆動方法
KR20070097265A (ko) 표시 장치용 레벨 시프터
KR20210020400A (ko) 백라이트 유닛 및 이를 이용한 액정 표시 장치
KR20040077011A (ko) 액정 표시 장치의 구동 장치
KR20080049367A (ko) 액정 표시 패널 및 이를 구비하는 액정 표시 장치
KR20080041354A (ko) 액정 표시 장치
KR20070077281A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant