KR101125471B1 - 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치 - Google Patents

인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치 Download PDF

Info

Publication number
KR101125471B1
KR101125471B1 KR1020100103867A KR20100103867A KR101125471B1 KR 101125471 B1 KR101125471 B1 KR 101125471B1 KR 1020100103867 A KR1020100103867 A KR 1020100103867A KR 20100103867 A KR20100103867 A KR 20100103867A KR 101125471 B1 KR101125471 B1 KR 101125471B1
Authority
KR
South Korea
Prior art keywords
image data
driving
main
line
display panel
Prior art date
Application number
KR1020100103867A
Other languages
English (en)
Other versions
KR20100120275A (ko
Inventor
남장진
전용원
Original Assignee
주식회사 티엘아이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 티엘아이 filed Critical 주식회사 티엘아이
Priority to KR1020100103867A priority Critical patent/KR101125471B1/ko
Publication of KR20100120275A publication Critical patent/KR20100120275A/ko
Application granted granted Critical
Publication of KR101125471B1 publication Critical patent/KR101125471B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R12/00Structural associations of a plurality of mutually-insulated electrical connecting elements, specially adapted for printed circuits, e.g. printed circuit boards [PCB], flat or ribbon cables, or like generally planar structures, e.g. terminal strips, terminal blocks; Coupling devices specially adapted for printed circuits, flat or ribbon cables, or like generally planar structures; Terminals specially adapted for contact with, or insertion into, printed circuits, flat or ribbon cables, or like generally planar structures
    • H01R12/70Coupling devices
    • H01R12/7076Coupling devices for connection between PCB and component, e.g. display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit

Abstract

인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치가 개시된다. 본 발명의 디스플레이 패널 구동장치에서는, 소스 드라이버들 각각은 미니 타이밍 컨트롤러를 내장하며, 종단 저항이 마지막 또는 좌측 및 우측의 가장자리의 소스 드라이버의 내부에 형성된다. 그 결과, 본 발명의 디스플레이 패널 구동장치에 의하면, 인쇄회로기판 상이 소요면적이 현저히 감소하며, 제작비용도 크게 감소된다. 또한, 본 발명의 디스플레이 패널 구동장치에 의하면, 화상 데이터의 전송 특성이 크게 개선된다.

Description

인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치{Display pannel driving device with reducing the layout area on PCB and improving data transferring characteristic}
본 발명은 디스플레이 패널 구동장치에 관한 것으로서, 특히 인쇄회로기판(PCB) 상의 소요면적을 감소시키고, 입력되는 데이터의 소스 드라이버들까지의 전송 특성을 향상시키는 디스플레이 패널 구동장치에 관한 것이다.
LCD와 같은 디스플레이 패널은 데이터 라인과 게이트 라인에 의하여 특정되는 매트릭스 구조상에 배열되는 다수개의 픽셀들을 구비한다. 그리고, 활성화되는 게이트 라인에 연결되는 상기 픽셀들은 각자의 데이터 라인들을 통하여 전송되는 드라이빙 전압에 따른 영상을 디스플레이한다. 이때, 상기 데이터 라인들은 디스플레이 패널 구동장치의 대응하는 소스 드라이버의 드라이빙 버퍼에 의하여 구동된다.
한편, 디스플레이 패널 구동장치는, 전송되는 데이터의 용량을 증가시키기 위하여, 하나의 전송 채널에 여러 개의 소스 드라이버들을 연결하는 구조를 채용하고 있다.
도 1은 종래의 디스플레이 패널 구동장치를 나타내는 도면이다. 도 1의 디스플레이 패널 구동장치에서는, 타이밍 컨트롤러(10), 메인 커넥터(20) 및 메인 전송 라인(MTL)이 인쇄회로기판(PCB) 상에 형성된다.
상기 타이밍 컨트롤러(10)는 외부로부터 수신되는 화상 데이터(DIM)를 상기 메인 커넥터(20)에 적절한 타이밍으로 제공한다. 상기 메인 커넥터(20)는 상기 타이밍 컨트롤러(10)로부터 제공받은 상기 화상 데이터(DIM)를 상기 메인 전송 라인(MTL)으로 제공한다. 상기 소스 드라이버(SD)들은, 상기 메인 전송 라인(MTL)과 연결되는 각자의 스터브 라인(STL)을 통하여, 대응하는 화상 데이터(DIM)를 수신한다. 그리고, 상기 소스 드라이버(SD1~3)들 각각은 상기 화상 데이터(DIM)를 드라이빙 전압으로 변환하여, 디스플레이 패널(DISPAN) 상의 대응하는 데이터 라인(DL)을 구동한다.
그런데, 도 1과 같은 종래의 디스플레이 패널 구동장치에서, 종단저항(RTM)은, 인쇄회로기판(PCB) 상에서 상기 메인 전송 라인(MTL)의 종단부에 연결된다. 일반적으로, 인쇄회로기판 상에 구현되는 상기 메인 전송 라인(MTL)의 자체 저항이 매우 작은 점을 고려하면, 상기 종단저항(RTM)은 매우 큰 값의 저항이 요구되며, 이에 따라, 상기 종단 저항은 상당한 면적을 요구된다.
또한, 상기 종단저항(RTM)의 연결을 위하여, 상기 메인 전송 라인(MTL)이 마지막 소스 드라이버(SD3)의 스터브 라인의 분기점으로부터도 상당한 길이로 확장이 요구된다. 이에 따라, 반사파의 증가 등의 요인으로 인하여, 종래의 디스플레이 패널 구동장치는 전송되는 데이터의 특성이 저하되는 문제점을 지닌다.
본 발명의 목적은 종래기술의 문제점을 해결하기 위한 것으로서, 인쇄회로기판상의 소요면적을 감소시키며, 입력되는 데이터의 소스 드라이버들까지의 전송 특성을 향상시키는 디스플레이 패널 구동장치를 제공하는 데 있다.
상기와 같은 기술적 과제를 달성하기 위한 본 발명의 일면은 인쇄회로기판 상에 형성되며, 다수개의 픽셀들을 포함하는 디스플레이 패널을 구동하는 디스플레이 패널 구동장치로서, 상기 다수개의 픽셀들 각각은 대응하는 데이터 라인을 통하여 자신의 화상 데이터에 대응하는 드라이빙 전압으로 구동되는 상기 디스플레이 패널 구동장치에 관한 것이다. 본 발명의 일면에 따른 디스플레이 패널 구동장치는 외부로부터 상기 화상 데이터를 수신하여 송신하는 메인 커넥터; 상기 데이터 라인들을 구동하는 복수개의 소스 드라이버들로서, 상기 데이터 라인들 각각은 상기 화상 데이터에 대응하는 상기 드라이빙 전압으로 구동되는 복수개의 소스 드라이버들; 상기 메인 커넥터로부터 상기 화상 데이터를 전송하는 메인 전송 라인; 및 각각이 상기 메인 전송 라인으로부터 분기되어 대응하는 상기 소스 드라이버들로 상기 화상 데이터를 전송하는 복수개의 메인 스터브 라인들을 구비한다. 상기 복수개의 소스 드라이버들 각각은 대응하는 상기 메인 스터브 라인과 연결되는 내부 스터브 라인; 상기 내부 스터브 라인을 통하여 자신의 상기 화상 데이터를 수신하는 미니 타이밍 컨트롤러; 대응하는 상기 데이터 라인을 구동하는 하나 또는 둘 이상의 드라이빙 버퍼로서, 대응하는 상기 화상 데이터에 따른 상기 드라이빙 전압으로 대응하는 상기 데이터 라인을 구동하는 상기 하나 또는 둘 이상의 드라이빙 버퍼; 및 상기 미니 타이밍 컨트롤러로부터 상기 하나 또는 둘 이상의 드라이빙 버퍼에 대응하는 상기 화상 데이터를 전송하는 버퍼 전송 라인을 구비한다. 그리고, 상기 메인 커넥터로부터 마지막에 연결되는 상기 소스 드라이버는 상기 내부 스터브 라인에 연결되는 종단 저항을 더 포함한다.
상기와 같은 기술적 과제를 달성하기 위한 본 발명의 다른 일면도 인쇄회로기판 상에 형성되며, 다수개의 픽셀들을 포함하는 디스플레이 패널을 구동하는 디스플레이 패널 구동장치로서, 상기 다수개의 픽셀들 각각은 대응하는 데이터 라인을 통하여 자신의 화상 데이터에 대응하는 드라이빙 전압으로 구동되는 상기 디스플레이 패널 구동장치에 관한 것이다. 본 발명의 다른 일면에 따른 디스플레이 패널 구동장치는 외부로부터 상기 화상 데이터를 수신하여 송신하는 메인 커넥터로서, 인쇄회로기판 상의 소정의 기준영역에 배치되는 상기 메인 커넥터; 상기 데이터 라인들을 구동하는 복수개의 소스 드라이버들로서, 상기 데이터 라인들 각각은 상기 화상 데이터에 대응하는 상기 드라이빙 전압으로 구동되는 상기 복수개의 소스 드라이버들; 상기 메인 커넥터로부터 상기 화상 데이터를 전송하는 메인 전송 라인으로서, 상기 메인 커넥터의 좌측 및 우측으로 확장되는 상기 메인 전송라인; 및 상기 메인 전송 라인으로부터 소정의 간격으로 분기되어 대응하는 상기 복수개의 소스 드라이버들로 상기 화상 데이터를 전송하는 복수개의 메인 스터브 라인들을 구비한다. 상기 복수개의 소스 드라이버들 각각은 대응하는 상기 메인 스터브 라인과 연결되는 내부 스터브 라인; 상기 내부 스터브 라인을 통하여 자신의 상기 화상 데이터를 수신하는 미니 타이밍 컨트롤러; 대응하는 상기 데이터 라인을 구동하는 하나 또는 둘 이상의 드라이빙 버퍼로서, 대응하는 상기 화상 데이터에 따른 상기 드라이빙 전압으로 대응하는 상기 데이터 라인을 구동하는 상기 하나 또는 둘 이상의 드라이빙 버퍼; 및 상기 미니 타이밍 컨트롤러로부터 상기 하나 또는 둘 이상의 드라이빙 버퍼에 대응하는 상기 화상 데이터를 전송하는 버퍼 전송 라인을 구비한다. 그리고, 좌측 가장자리의 상기 소스 드라이버 및 우측 가장자리의 상기 소스 드라이버 각각은 상기 내부 스터브 라인에 연결되는 종단 저항을 더 포함한다.
본 발명의 디스플레이 패널 구동장치에 의하면, 종단 저항이 마지막 또는 좌측 및 우측의 가장자리의 소스 드라이버의 내부에 형성된다. 이에 따라, 인쇄회로기판 상이 소요면적이 현저히 감소하며, 제작비용도 크게 감소된다.
또한, 본 발명의 디스플레이 패널 구동장치에 의하면, 화상 데이터의 전송 특성이 크게 개선된다.
본 발명에서 사용되는 각 도면의 간단한 설명이 제공된다.
도 1은 종래의 디스플레이 패널 구동장치를 나타내는 도면이다.
도 2는 본 발명의 제1 실시예에 따른 디스플레이 패널 구동장치를 개념적으로 나타내는 도면이다.
도 3a는 도 2의 소스 드라이버들 중에서 첫번째 소스 드라이버를 나타내는 도면이며, 도 3b는 도 2의 소스 드라이버들 중에서 마지막의 소스 드라이버를 나타내는 도면이다.
도 4a는 시뮬레이션을 위한 도 1의 종래의 디스플레이 패널 구동장치에서의 주요부분의 조건을 설명하기 위한 도면이며, 도 4b는 도 4a의 조건에 따른 종래의 디스플레이 패널 구동장치에서의 화상 데이터의 전송 특성을 나타내는 시뮬레이션 도면이다.
도 5a는 시뮬레이션을 위한 도 2의 제1 실시예의 디스플레이 패널 구동장치에서의 주요부분의 조건을 설명하기 위한 도면이며, 도 5b는 도 5a의 조건에 따른 제1 실시예의 디스플레이 패널 구동장치에서의 화상 데이터의 전송 특성을 나타내는 시뮬레이션 도면이다.
도 6은 본 발명의 제2 실시예에 따른 디스플레이 패널 구동장치를 개념적으로 나타내는 도면이다.
도 7a는 시뮬레이션을 위한 도 6의 제2 실시예의 디스플레이 패널 구동장치에서의 주요부분의 조건을 설명하기 위한 도면이며, 도 7b는 도 7a의 조건에 따른 제2 실시예의 디스플레이 패널 구동장치에서의 화상 데이터의 전송 특성을 나타내는 시뮬레이션 도면이다.
본 발명과 본 발명의 동작상의 잇점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 첨부 도면에 기재된 내용을 참조하여야만 한다. 각 도면을 이해함에 있어서, 동일한 부재는 가능한 한 동일한 참조부호로 도시하고자 함에 유의해야 한다. 그리고, 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 공지 기능 및 구성에 대한 상세한 기술은 생략된다.
또한, 본 명세서에서, 메인 전송 라인, 메인 스터브 라인, 내부 스터브 라인, 버퍼 전송 라인 등은 비록 단수로 표현되더라도, 각각이 둘 또는 셋 이상의 라인이 한조를 형성하여 구현될 수 있으며, 차동 방식으로 데이터를 전송할 수 있음에 유의한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예들을 설명함으로써, 본 발명을 상세히 설명한다.
(제1 실시예 )
도 2는 본 발명의 제1 실시예에 따른 디스플레이 패널 구동장치를 개념적으로 나타내는 도면이다. 도 2의 디스플레이 패널 구동장치는 인쇄회로기판(PCB) 상에 형성되며, 디스플레이 패널(DISPAL)을 구동한다. 상기 디스플레이 패널(DISPAL)은 대응하는 데이터 라인(DL)을 통하여 공급되는 각자의 드라이빙 전압(VDR)에 의하여 구동되는 다수개의 픽셀(미도시)들을 포함한다.
도 2를 참조하면, 제1 실시예의 디스플레이 패널 구동장치는 메인 커넥터(MCN), 복수개의 소스 드라이버들(SDN1~3), 메인 전송 라인(MTLN) 및 복수개의 메인 스터브 라인들(MSL1~MSL3)을 구비한다.
상기 메인 커넥터(MCN)는 상기 인쇄회로기판(PCB) 상에 설치된다. 상기 메인 커넥터(MCN)는 외부 시스템으로부터 제공되는 화상 데이터(DIM)를 수신하며, 수신된 상기 화상 데이터(DIM)를 상기 메인 전송 라인(MTLN) 및 각자의 메인 스터브 라인(MSL1~3)을 통하여 상기 복수개의 소스 드라이버(SDN1~3)들로 전송한다.
상기 복수개의 소스 드라이버(SDN1~3)들도 상기 인쇄회로기판(PCB) 상에 형성된다. 이때, 상기 복수개의 소스 드라이버(SDN)들과 상기 인쇄회로기판(PCB) 사이에, 필름층(LFM)이 형성되어 완충 작용을 한다.
상기 복수개의 소스 드라이버(SDN1~3)들은 대응하는 상기 데이터 라인(DL)들을 구동한다. 이때, 상기 데이터 라인(DL)들은 상기 소스 드라이버(SDN1~3)들의 갯수에 대응하여 그룹핑되며, 각자에 대응하는 상기 소스 드라이버(SDN1~3)에 의하여 구동된다. 그리고, 상기 소스 드라이버(SDN1~3)는 디지털 성분의 상기 화상 데이터(DIM)를 아날로그 성분의 드라이빙 전압(VDR)으로 변환한다. 그리고, 상기 데이터 라인(DL)들 각각은 각자의 화상 데이터(DIM)에 대응하는 드라이빙 전압(VDR)으로 드라이빙되어, 이에 따른 영상을 디스플레이한다.
상기 메인 전송 라인(MTLN)은 상기 메인 커넥터(MCN)로부터 수신되는 상기 화상 데이터(DIM)를 전송한다.
상기 메인 스터브 라인들(MSL1~MLS3) 각각은 상기 메인 전송 라인(MTLN)으로부터 분기되어, 대응하는 상기 소스 드라이버들(SDN1~3)로 상기 화상 데이터(DIM)를 전송한다.
이때, 각 소스 드라이버(SDN1~3)는 상기 메인 커넥터(MCN)로부터 제어신호를 수신하거나, 카운터 등의 제어회로를 내장하여, 대응하는 상기 화상 데이터(DIM)를 적절한 타이밍으로 수신할 수 있다.
본 실시예에서, 상기 메인 전송 라인(MTLN)은 2개의 전송 라인이 한 조를 이룬다. 상기 메인 전송 라인(MTLN)을 통하여, 상기 화상 데이터(DIM)는 차동 방식으로 전송된다.
도 3a는 도 2의 소스 드라이버들 중에서 첫번째 소스 드라이버(SDN1)를 나타내는 도면이며, 도 3b는 도 2의 소스 드라이버들 중에서 마지막의 소스 드라이버(SDN3)를 나타내는 도면이다. 그리고, 두번째 소스 드라이버(SDN2)는 첫번째 소스 드라이버(SDN1)와 동일하게 구현될 수 있으므로, 그에 대한 구체적인 기술은 생략된다.
도 3a를 참조하면, 첫번째 상기 소스 드라이버(SDN1)는 내부 전송 라인(ITL), 내부 스터브 라인(INL), 미니 타이밍 컨트롤러(MITCON), 하나 또는 둘 이상의 드라이빙 버퍼(DBUF) 및 버퍼 전송 라인(BTL)을 구비한다.
상기 내부 전송 라인(ITL)은 자신의 소스 드라이버(SDN1)의 내부에 설치되는 입력 패드(PDI)와 출력 패드(PDU)를 연결한다. 상기 입력 패드(PDI)는 상기 메인 커넥터(MCN)와 연결되는 상기 메인 전송 라인(MTLN)에 연결되며, 상기 출력 패드(PDU)는 뒷단의 소스 드라이버(SDN2)의 입력 패드(PDI)에 연결되는 상기 메인 전송 라인(MTLN)에 연결된다. 이와 같이, 상기 내부 전송 라인(ITL)이 상기 입력 패드(PDI)와 상기 출력 패드(PDU)를 연결함으로써, 전체적으로 상기 메인 전송 라인(MTLN)의 전송 채널이 형성된다.
상기 내부 스터브 라인(INL)은 상기 내부 전송 라인(ITL)으로부터 분기된다.
상기 미니 타이밍 컨트롤러(MITCON)는 자신이 포함되는 소스 드라이버(SDN1)의 상기 내부 스터브 라인(INL)을 통하여 대응하는 상기 화상 데이터(DIM)를 수신하며, 수신된 상기 화상 데이터(DIM)를 상기 버퍼 전송 라인(BTL)에 전송한다.
상기 버퍼 전송 라인(BTL)은 상기 미니 타이밍 컨트롤러(MITCON)로부터 상기 화상 데이터(DIM)를 하나 또는 둘 이상의 드라이빙 버퍼(DBUF)에 전송한다. 본 실시예에서, 상기 버퍼 전송 라인(BTL)은 상기 미니 타이밍 컨트롤러(MITCON)와 다수개의 상기 드라이빙 버퍼(DBUF)를 멀티 드럽(multi-drop) 방식으로 연결한다. 그리고, 상기 드라이빙 버퍼(DBUF)는 상기 버퍼 전송 라인(BTL)을 통하여 전송되는 상기 화상 데이터(DIM)를 적절한 타이밍으로 수신한다.
한편, 도 3b의 마지막 소스 드라이버(SDN3)도 도 3a의 첫번째 소스 드라이버(SDN1)와 거의 동일한 구성 및 작용효과를 가진다. 다만, 상기 마지막의 소스 드라이버(SDN3)는 상기 내부 스터브 라인 그룹(INL)에 연결되는 종단 저항(RTM)을 더 포함한다.
즉, 제1 실시예의 디스플레이 패널 구동장치에 의하면, 종단저항(RTM)이 인쇄회로기판 상에 구현되는 것이 아니라, 마지막 소스 드라이버(SDN3) 내에 구현된다. 이에 따라, 인쇄회로기판 상의 소요면적 및 인쇄회로기판의 두께가 현저히 감소된다.
또한, 종단저항(RTM)이 마지막 소스 드라이버(SDN3)에 형성되는 제1 실시예의 디스플레이 패널 구동장치에 의하면, 상기 화상 데이터(DIM)의 전송 특성이 크게 개선된다.
계속하여, 제1 실시예의 디스플레이 패널 구동장치에 의하여, 상기 화상 데이터(DIM)의 전송 특성이 개선된 점을 시뮬레이션 결과를 통하여 살펴본다.
도 4a는 시뮬레이션을 위한 도 1의 종래의 디스플레이 패널 구동장치에서의 주요부분의 조건을 설명하기 위한 도면이며, 도 4b는 도 4a의 조건에 따른 종래의 디스플레이 패널 구동장치에서의 화상 데이터(DIM)의 전송 특성을 나타내는 시뮬레이션 도면이다. 이때, 시뮬레이션 조건을 살펴보면, 메인 전송 라인(MTL)의 각 부분의 길이에 대하여, L11은 5cm, L12는 12cm, L13는 2cm이며, 스터브 라인(STL)의 길이 L14는 1cm이다. 그리고, 종단저항(RTM)의 저항값은 110Ω이며, 주로 필름층(LFM)에서 발생되는 상기 스터브 라인(STL)의 인덕턴스 H1은 10nH이다.
도 5a는 시뮬레이션을 위한 도 2의 제1 실시예의 디스플레이 패널 구동장치에서의 주요부분의 조건을 설명하기 위한 도면이며, 도 5b는 도 5a의 조건에 따른 제1 실시예의 디스플레이 패널 구동장치에서의 화상 데이터(DIM)의 전송 특성을 나타내는 시뮬레이션 도면이다. 이때, 시뮬레이션 조건을 살펴보면, 메인 전송 라인(MTLN)의 각 부분의 길이에 대하여, L21은 5cm, L22는 12cm이며, 메인 스터브 라인(MSL)의 길이 L23는 1cm이다. 그리고, 종단저항(RTM)의 저항값은 110Ω이며, 주로 필름층(LFM)에서 발생되는 상기 메인 전송 그룹(MTLN)의 인덕턴스 H2는 10nH이다.
그리고, 도 4b 및 도 5b의 시뮬레이션에서, 상기 메인 전송 라인(MTL, MTLN) 및스터브 라인(STL, MSL)의 굵기는 동일하며, 구동전류는 2mA로 동일하다. 그리고, 동일한 주파수로 상기 화상 데이터(DIM)가 전송된다.
도 4b 및 도 5b의 시뮬레이션 결과를 참조하면, 본 발명의 제1 실시예의 경우, 종래기술에 비하여, 데이터 전송 특성이 훨씬 양호함을 알 수 있다.
(제2 실시예 )
도 6은 본 발명의 제2 실시예에 따른 디스플레이 패널 구동장치를 개념적으로 나타내는 도면이다. 도 6의 디스플레이 패널 구동장치도 인쇄회로기판(PCB) 상에 형성되며, 디스플레이 패널(DISPAL)을 구동한다. 상기 디스플레이 패널(DISPAL)은 대응하는 데이터 라인(DL)을 통하여 공급되는 각자의 드라이빙 전압(VDR)에 의하여 구동되는 다수개의 픽셀(미도시)들을 포함한다.
도 6을 참조하면, 제2 실시예의 디스플레이 패널 구동장치는 메인 커넥터(MCN), 복수개의 소스 드라이버들(SDN1~3), 메인 전송 라인(MTLN) 및 복수개의 메인 스터브 라인들(MSL1~MSL3)을 구비한다.
본 명세서에서는, 설명의 간략화를 위하여, 소스 드라이버는 3개가 도시되어 있으나, 본 발명은 이에 한정되는 것이 아니다. 오히려, 본 발명에서, 소스 드라이버는 2 또는 4 이상으로 구현될 수도 있다.
상기 메인 커넥터(MCN)는 상기 인쇄회로기판(PCB) 상에 설치된다. 상기 메인 커넥터(MCN)는 외부 시스템으로부터 제공되는 화상 데이터(DIM)를 수신하며, 수신된 상기 화상 데이터(DIM)를 상기 메인 전송 라인(MTLN) 및 각자의 메인 스터브 라인(MSL1~3)을 통하여 상기 복수개의 소스 드라이버(SDN1~3)들로 전송한다.
상기 복수개의 소스 드라이버(SDN1~3)들도 상기 인쇄회로기판(PCB) 상에 형성된다. 이때, 상기 복수개의 소스 드라이버(SDN)들과 상기 인쇄회로기판(PCB) 사이에, 필름층(LFM)이 형성되어 완충 작용을 한다.
상기 복수개의 소스 드라이버(SDN1~3)들은 대응하는 상기 데이터 라인(DL)들을 구동한다. 이때, 상기 데이터 라인(DL)들은 상기 소스 드라이버(SDN1~3)들의 갯수에 대응하여 그룹핑되며, 각자에 대응하는 상기 소스 드라이버(SDN1~3)에 의하여 구동된다. 이때, 상기 소스 드라이버(SDN1~3)는 디지털 성분의 상기 화상 데이터(DIM)를 아날로그 성분의 드라이빙 전압(VDR)으로 변환한다. 그리고, 상기 데이터 라인(DL)들 각각은 각자의 화상 데이터(DIM)에 대응하는 드라이빙 전압(VDR)으로 드라이빙되어, 이에 따른 영상을 디스플레이한다.
한편, 본 실시예에서는, 상기 메인 커넥터(MCN)는 상기 인쇄회로기판(PCB) 상의 소정의 기준영역(RFAR)에 배치된다. 바람직하기로는, 상기 기준영역(RFAR)은 상기 메인 전송 라인(MTLN)의 중앙부의 위쪽에 위치한다.
다시 기술하면, 상기 메인 전송 라인(MTLN)은 상기 기준 영역(RFAR)에 배치되는 상기 메인 커넥터(MCN)의 좌측 및 우측으로 대칭적으로 확장된다. 그리고, 상기 소스 드라이버들(SDN1~3)은 좌측 및 우측으로 확장되는 상기 메인 전송 라인(MTLN)에 대응하여 상기 메인 커넥터(MCN)의 좌측 및 우측 방향에 대칭적으로 배치된다.
그리고, 상기 메인 전송 라인(MTLN)은 상기 메인 커넥터(MCN)로부터 수신되는 상기 화상 데이터(DIM)를 전송한다.
그리고, 상기 메인 스터브 라인들(MSL1~MLS3) 각각은 상기 메인 전송 라인(MTLN)으로부터 소정의 간격으로 분기되어, 대응하는 상기 소스 드라이버들(SDN1~3)로 상기 화상 데이터(DIM)를 전송한다.
이때, 첫번째 소스 드라이버(SDN1)는 좌측 가장자리에 배치되며, 세번째 소스 드라이버(SDN3)는 우측 가장자리에 배치된다. 그리고, 각 소스 드라이버(SDN1~3)는 상기 메인 커넥터(MCN)로부터 제어신호를 수신하거나, 카운터 등의 제어회로를 내장하여, 대응하는 상기 화상 데이터(DIM)를 적절한 타이밍으로 수신할 수 있다.
본 실시예에서, 상기 메인 전송 라인(MTLN)은 2개의 전송 라인이 한 조를 이룬다. 상기 메인 전송 라인(MTLN)을 통하여, 상기 화상 데이터(DIM)는 차동 방식으로 전송된다.
한편, 본 실시예에서, 좌측 및 우측 가장자리에 배치되는 첫번째 소스 드라이버(SDN1) 및 셋번째 소스 드라이버(SDN3)는 제1 실시예와 관련하여 도 3b에 도시되고 기술된 것과 동일하게 구현된다. 그리고, 좌측 및 우측 가장자리에 배치되는 첫번째 소스 드라이버(SDN1) 및 셋번째 소스 드라이버(SDN3)를 제외한 나머지 소스 드라이버(도 5에서는 두번째 소스 드라이버(SDN2))는 제1 실시예와 관련하여 도 3a에 도시되고 기술된 것과 동일하게 구현된다.
즉, 본 실시예에서, 좌측 및 우측 가장자리에 배치되는 첫번째 소스 드라이버(SDN1) 및 셋번째 소스 드라이버(SDN3) 각각에는 종단저항(RTM)이 내장된다.
제2 실시예에서, 상기 소스 드라이버들(SDN1~3)의 구성 및 작용효과는 제1 실시예와 관련하여 도시되고 기술된 도 3a 및 도 3b의 소스 드라이버들을 참고하면, 당업자에게는 용이하게 이해될 수 있으므로, 본 명세서에서는, 설명의 간략화를 위하여, 그에 대한 구체적인 기술은 생략된다.
한편, 제2 실시예의 디스플레이 패널 구동장치에 의하면, 종단저항(RTM)이 인쇄회로기판 상에 구현되는 것이 아니라, 좌측 및 우측 가장자리의 소스 드라이버(SDN1, SDN3) 내에 구현된다. 이에 따라, 인쇄회로기판 상의 소요면적 및 인쇄회로기판의 두께가 현저히 저감된다. 그리고, 제작단가로 크게 감소된다.
또한, 종단저항(RTM)이 좌측 및 우측 가장자리의 소스 드라이버(SDN1, SDN3) 내에에 형성되는 제2 실시예의 디스플레이 패널 구동장치에 의하면, 상기 화상 데이터(DIM)의 전송 특성이 크게 개선된다.
계속하여, 제2 실시예의 디스플레이 패널 구동장치에 의하여, 상기 화상 데이터(DIM)의 전송 특성이 개선된 점을 시뮬레이션 결과를 통하여 살펴본다.
도 7a는 시뮬레이션을 위한 도 6의 제2 실시예의 디스플레이 패널 구동장치에서의 주요부분의 조건을 설명하기 위한 도면이며, 도 7b는 도 7a의 조건에 따른 제2 실시예의 디스플레이 패널 구동장치에서의 화상 데이터(DIM)의 전송 특성을 나타내는 시뮬레이션 도면이다. 이때, 시뮬레이션 조건을 살펴보면, 메인 전송 라인(MTLN)의 각 부분의 길이에 대하여, L31은 12cm이며, 메인 스터브 라인(MSL1~3)의 길이 L32는 1cm이다. 그리고, 각 종단저항(RTM)의 저항값은 110Ω이며, 주로 필름층(LFM)에서 발생되는 상기 스터브 전송 라인(MSL1~3)의 인덕턴스 H3는 10nH이다.
그리고, 도 7b에서, 상기 메인 전송 라인(MTLN) 및 메인 스터브 라인(MSL1~3)의 굵기는 도 4b의 경우와 동일하며, 구동전류는 4mA이다. 그리고, 동일한 주파수로 상기 화상 데이터(DIM)가 전송된다.
도 7b의 결과를 도 4b의 결과와 비교하면, 제2 실시예의 경우도, 종래기술에 비하여, 데이터 전송 특성이 크게 개선됨을 알 수 있다.
따라서, 본 발명의 디스플레이 패널 구동장치에 의하면, 상기 화상 데이터(DIM)의 전송 특성이 현저히 개선됨을 알 수 있다.
본 발명은 도면에 도시된 일 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다.
예를 들면, 본 명세서에서는, 종단저항이 마지막 또는 가장자리의 소스 드라이버 내에만 내장되는 실시예들이 도시되고 기술되었다. 그러나, 종단저항이 마지막 또는 가장자리의 소스 드라이버 뿐만아니라, 나머지 소스 드라이버 내에도 함께 내장되는 실시예에 의해서도 본 발명의 기술적 사상이 구현될 수 있음은 당업자에게는 자명한 사실이다.
따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.

Claims (6)

  1. 인쇄회로기판 상에 형성되며, 다수개의 픽셀들을 포함하는 디스플레이 패널을 구동하는 디스플레이 패널 구동장치로서, 상기 다수개의 픽셀들 각각은 대응하는 데이터 라인을 통하여 자신의 화상 데이터에 대응하는 드라이빙 전압으로 구동되는 상기 디스플레이 패널 구동장치에 있어서,
    외부로부터 상기 화상 데이터를 수신하여 송신하는 메인 커넥터;
    상기 데이터 라인들을 구동하는 복수개의 소스 드라이버들로서, 상기 데이터 라인들 각각은 상기 화상 데이터에 대응하는 상기 드라이빙 전압으로 구동되는 복수개의 소스 드라이버들;
    상기 메인 커넥터로부터 상기 화상 데이터를 전송하는 메인 전송 라인; 및
    각각이 상기 메인 전송 라인으로부터 분기되어 대응하는 상기 소스 드라이버들로 상기 화상 데이터를 전송하는 복수개의 메인 스터브 라인들을 구비하며,
    상기 복수개의 소스 드라이버들 각각은
    대응하는 상기 메인 스터브 라인과 연결되는 내부 스터브 라인;
    상기 내부 스터브 라인을 통하여 자신의 상기 화상 데이터를 수신하는 미니 타이밍 컨트롤러;
    대응하는 상기 데이터 라인을 구동하는 하나 또는 둘 이상의 드라이빙 버퍼로서, 대응하는 상기 화상 데이터에 따른 상기 드라이빙 전압으로 대응하는 상기 데이터 라인을 구동하는 상기 하나 또는 둘 이상의 드라이빙 버퍼; 및
    상기 미니 타이밍 컨트롤러로부터 상기 하나 또는 둘 이상의 드라이빙 버퍼에 대응하는 상기 화상 데이터를 전송하는 버퍼 전송 라인을 구비하며,
    상기 메인 커넥터로부터 마지막에 연결되는 상기 소스 드라이버는
    상기 내부 스터브 라인에 연결되는 종단 저항을 더 포함하는 것을 특징으로 하는 디스플레이 패널 구동장치.
  2. 제1 항에 있어서, 상기 버퍼 전송 라인은
    상기 미니 타이밍 컨트롤러와 상기 하나 또는 둘 이상의 드라이빙 버퍼를 멀티 드럽 방식으로 연결하는 것을 특징으로 하는 디스플레이 패널 구동장치.
  3. 제1 항에 있어서, 상기 메인 전송 라인은
    상기 화상 데이터를 차동 방식으로 전송하는 것을 특징으로 하는 디스플레이 패널 구동장치.
  4. 인쇄회로기판 상에 형성되며, 다수개의 픽셀들을 포함하는 디스플레이 패널을 구동하는 디스플레이 패널 구동장치로서, 상기 다수개의 픽셀들 각각은 대응하는 데이터 라인을 통하여 자신의 화상 데이터에 대응하는 드라이빙 전압으로 구동되는 상기 디스플레이 패널 구동장치에 있어서,
    외부로부터 상기 화상 데이터를 수신하여 송신하는 메인 커넥터로서, 인쇄회로기판 상의 소정의 기준영역에 배치되는 상기 메인 커넥터;
    상기 데이터 라인들을 구동하는 복수개의 소스 드라이버들로서, 상기 데이터 라인들 각각은 상기 화상 데이터에 대응하는 상기 드라이빙 전압으로 구동되는 상기 복수개의 소스 드라이버들;
    상기 메인 커넥터로부터 상기 화상 데이터를 전송하는 메인 전송 라인으로서, 상기 메인 커넥터의 좌측 및 우측으로 확장되는 상기 메인 전송라인; 및
    상기 메인 전송 라인으로부터 소정의 간격으로 분기되어 대응하는 상기 복수개의 소스 드라이버들로 상기 화상 데이터를 전송하는 복수개의 메인 스터브 라인들을 구비하며,
    상기 복수개의 소스 드라이버들 각각은
    대응하는 상기 메인 스터브 라인과 연결되는 내부 스터브 라인;
    상기 내부 스터브 라인을 통하여 자신의 상기 화상 데이터를 수신하는 미니 타이밍 컨트롤러;
    대응하는 상기 데이터 라인을 구동하는 하나 또는 둘 이상의 드라이빙 버퍼로서, 대응하는 상기 화상 데이터에 따른 상기 드라이빙 전압으로 대응하는 상기 데이터 라인을 구동하는 상기 하나 또는 둘 이상의 드라이빙 버퍼; 및
    상기 미니 타이밍 컨트롤러로부터 상기 하나 또는 둘 이상의 드라이빙 버퍼에 대응하는 상기 화상 데이터를 전송하는 버퍼 전송 라인을 구비하며,
    좌측 가장자리의 상기 소스 드라이버 및 우측 가장자리의 상기 소스 드라이버 각각은
    상기 내부 스터브 라인에 연결되는 종단 저항을 더 포함하는 것을 특징으로 하는 디스플레이 패널 구동장치.
  5. 제4 항에 있어서, 상기 버퍼 전송 라인은
    상기 미니 타이밍 컨트롤러와 상기 하나 또는 둘 이상의 드라이빙 버퍼를 멀티 드럽 방식으로 연결하는 것을 특징으로 하는 디스플레이 패널 구동장치.
  6. 제4 항에 있어서, 상기 메인 전송 라인은
    상기 화상 데이터를 차동 방식으로 전송하는 것을 특징으로 하는 디스플레이 패널 구동장치.
KR1020100103867A 2010-10-25 2010-10-25 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치 KR101125471B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100103867A KR101125471B1 (ko) 2010-10-25 2010-10-25 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100103867A KR101125471B1 (ko) 2010-10-25 2010-10-25 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치

Publications (2)

Publication Number Publication Date
KR20100120275A KR20100120275A (ko) 2010-11-15
KR101125471B1 true KR101125471B1 (ko) 2012-03-27

Family

ID=43405891

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100103867A KR101125471B1 (ko) 2010-10-25 2010-10-25 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치

Country Status (1)

Country Link
KR (1) KR101125471B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9564106B2 (en) 2014-01-23 2017-02-07 Samsung Display Co., Ltd. Display panel with a timing controller embedded data driver and display apparatus including the same
US9858897B2 (en) 2014-12-01 2018-01-02 Samsung Electronics Co., Ltd. Display driver integrated circuit including a plurality of timing controller-embedded drivers for driving a plurality of display regions in synchronization and a display device including the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050054338A (ko) * 2003-12-04 2005-06-10 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정 표시 장치
JP2008257089A (ja) 2007-04-09 2008-10-23 Nec Lcd Technologies Ltd 表示装置
KR20100006416A (ko) * 2008-07-09 2010-01-19 엘지디스플레이 주식회사 액정표시장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050054338A (ko) * 2003-12-04 2005-06-10 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정 표시 장치
JP2008257089A (ja) 2007-04-09 2008-10-23 Nec Lcd Technologies Ltd 表示装置
KR20100006416A (ko) * 2008-07-09 2010-01-19 엘지디스플레이 주식회사 액정표시장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9564106B2 (en) 2014-01-23 2017-02-07 Samsung Display Co., Ltd. Display panel with a timing controller embedded data driver and display apparatus including the same
US9875716B2 (en) 2014-01-23 2018-01-23 Samsung Display Co., Ltd. Display panel with a timing controller embedded data driver and display apparatus including the same
US9858897B2 (en) 2014-12-01 2018-01-02 Samsung Electronics Co., Ltd. Display driver integrated circuit including a plurality of timing controller-embedded drivers for driving a plurality of display regions in synchronization and a display device including the same

Also Published As

Publication number Publication date
KR20100120275A (ko) 2010-11-15

Similar Documents

Publication Publication Date Title
US10403194B2 (en) Display panel and display device
CN107065376B (zh) 一种阵列基板和电子纸显示装置
CN106782256B (zh) 一种带有面板测试电路的显示装置
CN111508353B (zh) 显示器
CN100589168C (zh) 补偿馈通电压显示装置
KR20140012271A (ko) 표시 장치
US20060001822A1 (en) Liquid crystal display apparatus
US10782814B2 (en) Touch display panel
CN113299220A (zh) 显示面板及其装置、驱动方法
US10127873B2 (en) Slim display device
US20030030604A1 (en) Liquid crystal display
CN105977264A (zh) 双栅阵列基板及其制作方法、显示面板、显示装置
KR102098717B1 (ko) 표시 장치
KR101125471B1 (ko) 인쇄회로기판 상의 소요면적으로 감소시키고, 데이터 전송 특성을 향상시키는 디스플레이 패널 구동장치
US10997939B2 (en) Display device including clock line connected to compensator
US20160018711A1 (en) Display device
CN101136189A (zh) 显示器及其中传送影像数据的方法
KR20150059549A (ko) 표시 기판 및 이를 포함하는 표시 장치
CN109976009B (zh) 显示面板、芯片及柔性电路板
CN107608103A (zh) 显示面板及其应用的显示装置
CN108831404B (zh) 显示面板及其驱动方法与显示装置
CN204632309U (zh) 一种显示面板和显示装置
KR101171750B1 (ko) 인쇄회로기판의 두께를 감소시키는 디스플레이 패널 구동장치
KR101157961B1 (ko) 액정 표시 장치
KR20200009163A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150303

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160303

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170224

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180223

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190225

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200224

Year of fee payment: 9