KR20150000815A - 반도체 장치 - Google Patents
반도체 장치 Download PDFInfo
- Publication number
- KR20150000815A KR20150000815A KR1020140028242A KR20140028242A KR20150000815A KR 20150000815 A KR20150000815 A KR 20150000815A KR 1020140028242 A KR1020140028242 A KR 1020140028242A KR 20140028242 A KR20140028242 A KR 20140028242A KR 20150000815 A KR20150000815 A KR 20150000815A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- normally
- metal substrate
- semiconductor device
- drain
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 106
- 239000000758 substrate Substances 0.000 claims abstract description 90
- 229910052751 metal Inorganic materials 0.000 claims abstract description 88
- 239000002184 metal Substances 0.000 claims abstract description 88
- 150000004767 nitrides Chemical class 0.000 claims abstract description 15
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 13
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 13
- 239000010703 silicon Substances 0.000 claims abstract description 13
- 230000004888 barrier function Effects 0.000 claims description 27
- 239000000463 material Substances 0.000 claims description 7
- 230000015556 catabolic process Effects 0.000 description 18
- 229920005989 resin Polymers 0.000 description 13
- 239000011347 resin Substances 0.000 description 13
- 229910002601 GaN Inorganic materials 0.000 description 9
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 9
- 230000020169 heat generation Effects 0.000 description 9
- 230000000694 effects Effects 0.000 description 7
- 230000003071 parasitic effect Effects 0.000 description 7
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 6
- 239000000853 adhesive Substances 0.000 description 6
- 230000001070 adhesive effect Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 229910052709 silver Inorganic materials 0.000 description 6
- 239000004332 silver Substances 0.000 description 6
- 238000011084 recovery Methods 0.000 description 5
- 238000010992 reflux Methods 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 2
- 230000002411 adverse Effects 0.000 description 2
- NWAIGJYBQQYSPW-UHFFFAOYSA-N azanylidyneindigane Chemical compound [In]#N NWAIGJYBQQYSPW-UHFFFAOYSA-N 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 229910021478 group 5 element Inorganic materials 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 230000005533 two-dimensional electron gas Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0617—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
- H01L27/0629—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/492—Bases or plates or solder therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49537—Plurality of lead frames mounted in one device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49575—Assemblies of semiconductor devices on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/62—Protection against overvoltage, e.g. fuses, shunts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/105—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
- H01L29/7786—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/866—Zener diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/872—Schottky diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/45124—Aluminium (Al) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48153—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
- H01L2224/48195—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being a discrete passive component
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48257—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48464—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area also being a ball bond, i.e. ball-to-ball
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49562—Geometry of the lead-frame for devices being provided for in H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49568—Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Junction Field-Effect Transistors (AREA)
- Electronic Switches (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
실시 형태의 반도체 장치는, 제1 금속 기판과, 제1 금속 기판과 분리된 제2 금속 기판과, 제1 금속 기판 상에 설치되는 실리콘 반도체의 노멀리 오프 트랜지스터와, 제2 금속 기판 상에 설치되는 질화물 반도체의 노멀리 온 트랜지스터를 구비한다.
Description
<관련 출원의 상호 참조>
본 출원은 2013년 6월 25일에 출원된 일본 특허 출원 제2013-133108호에 기초하고, 그 우선권의 이익을 주장하며, 그 전체 내용은 본 명세서에서 참조로 원용된다.
본원에 설명된 실시 형태는 일반적으로 반도체 장치에 관한 것이다.
차세대의 파워 반도체 디바이스용 재료로서 Ⅲ족 질화물, 예를 들면 GaN(질화갈륨)계의 질화물 반도체가 기대되고 있다. GaN계의 반도체 디바이스는 Si(실리콘)에 비해 넓은 밴드 갭을 구비하고, Si의 반도체 디바이스에 비해, 높은 내압 및 낮은 손실을 실현할 수 있다.
GaN계의 트랜지스터에서는, 일반적으로, 2차원 전자 가스(2DEG)를 캐리어로 하는 HEMT(High Electron Mobility Transistor) 구조가 적용된다. 통상의 HEMT에서는, 게이트에 전압을 인가하지 않아도 도통되는 노멀리 온 트랜지스터가 된다. 이 때문에, 게이트에 전압을 인가하지 않는 한 도통하지 않는 노멀리 오프 트랜지스터를 실현하는 것이 곤란하다는 문제가 있다.
수백V 내지 1천V라는 큰 전력을 다루는 전원 회로 등에서는, 안전면을 중시하여 노멀리 오프 동작이 요구된다. 따라서, 질화물 반도체의 노멀리 온 트랜지스터와 실리콘 반도체의 노멀리 오프 트랜지스터를 동일 기판 상에 캐스코드 접속하여, 노멀리 오프 동작을 실현하는 회로 구성이 제안되고 있다.
그러나, 이와 같은 회로 구성에 있어서는, 소비 전력이 큰 노멀리 온 트랜지스터에서의 발열이, 다른 소자의 동작에 영향을 주어, 특성이 변동될 우려가 있다.
도 1은 제1 실시 형태의 반도체 장치의 모식 단면도.
도 2는 제1 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 3은 제1 실시 형태의 반도체 장치의 회로도.
도 4는 제2 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 5는 제3 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 6은 제3 실시 형태의 반도체 장치의 회로도.
도 7은 제4 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 8은 제4 실시 형태의 반도체 장치의 회로도.
도 2는 제1 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 3은 제1 실시 형태의 반도체 장치의 회로도.
도 4는 제2 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 5는 제3 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 6은 제3 실시 형태의 반도체 장치의 회로도.
도 7은 제4 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도.
도 8은 제4 실시 형태의 반도체 장치의 회로도.
실시 형태의 반도체 장치는, 제1 금속 기판과, 제1 금속 기판과 분리된 제2 금속 기판과, 제1 금속 기판 상에 설치되는 실리콘 반도체의 노멀리 오프 트랜지스터와, 제2 금속 기판 상에 설치되는 질화물 반도체의 노멀리 온 트랜지스터를 구비한다.
이하, 도면을 참조하면서 본 발명의 실시 형태를 설명한다. 또한, 이하의 설명에서는, 동일한 부재 등에는 동일한 부호를 붙이고, 한번 설명한 부재 등에 대해서는 적절히 그 설명을 생략한다.
또한, 본 명세서에서, 반도체 장치란, 디스크리트(discrete) 반도체 등의 복수의 소자가 조합된 파워 모듈 또는 디스크리트 반도체 등의 복수의 소자에 이들 소자를 구동하는 구동 회로나 자기 보호 기능을 내장한 인텔리전트 파워 모듈, 혹은, 파워 모듈이나 인텔리전트 파워 모듈을 구비한 시스템 전체를 포함하는 개념이다.
또한, 본 명세서에서, 노멀리 온 트랜지스터란, 소스와 게이트가 동전위일 때, 채널이 온 상태로 되어, 소스와 드레인간에 전류가 흐르는 트랜지스터를 의미하는 것으로 한다. 또한, 본 실시 형태에 있어서, 노멀리 오프 트랜지스터란, 소스와 게이트가 동전위일 때, 채널이 오프 상태로 되어, 소스와 드레인간에 전류가 흐르지 않는 트랜지스터를 의미하는 것으로 한다.
또한, 본 명세서에서, 질화물 반도체란, Ⅲ-Ⅴ족 반도체에 있어서, Ⅴ족 원소로서 질소를 사용한 반도체이다. 예를 들면, GaN(질화갈륨), AlN(질화알루미늄), InN(질화인듐) 또는 그들의 중간의 조성을 구비하는 반도체이다. 또한, GaN계 반도체란, 질화물 반도체 중, Ⅲ족 원소로서 Ga(갈륨)를 포함하는 Ⅲ-Ⅴ족 반도체의 총칭이다.
(제1 실시 형태)
본 실시 형태의 반도체 장치는, 제1 금속 기판과, 제1 금속 기판과 분리된 제2 금속 기판과, 제1 금속 기판 상에 설치되는 실리콘 반도체의 노멀리 오프 트랜지스터와, 제2 금속 기판 상에 설치되는 질화물 반도체의 노멀리 온 트랜지스터를 구비한다.
도 1은 본 실시 형태의 반도체 장치의 모식 단면도이다. 도 2는 본 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도이다. 도 1은 도 2의 A-A 단면도이다. 도 3은 본 실시 형태의 반도체 장치의 회로도이다.
본 실시 형태의 반도체 장치는, 실리콘 반도체의 노멀리 오프 트랜지스터(10)와, 질화물 반도체의 노멀리 온 트랜지스터(20)를 구비한다. 본 실시 형태의 반도체 장치는, 예를 들면 정격 전압이 600V나 1200V의 파워 모듈이다.
도 3에 도시한 바와 같이, 본 실시 형태의 반도체 장치는, 노멀리 오프 트랜지스터(10)와, 노멀리 온 트랜지스터(20)가 직렬로 접속되어 파워 모듈을 구성한다. 노멀리 오프 트랜지스터(10)는, 예를 들면 Si(실리콘)로 형성되는 종형 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)이다. 또한, 노멀리 온 트랜지스터(20)는, 예를 들면 횡형 GaN(질화갈륨)계 반도체로 형성되는 HEMT이다. 노멀리 온 트랜지스터(20)는 게이트 절연막을 구비한다.
노멀리 오프 트랜지스터(10)는 노멀리 온 트랜지스터(20)에 비해 소자 내압이 낮다. 노멀리 오프 트랜지스터(10)의 소자 내압은, 예를 들면 10 내지 30V이다. 또한, 노멀리 온 트랜지스터(20)의 소자 내압은, 예를 들면 600 내지 1200V이다.
반도체 장치는, 소스 단자(100)와, 드레인 단자(200)와, 게이트 단자(300)를 구비한다. 그리고, 노멀리 오프 트랜지스터(10)는, 소스 단자(100)에 접속되는 제1 소스(11)와, 제1 드레인(12), 게이트 단자(300)에 접속되는 제1 게이트(13)를 갖는다. 또한, 노멀리 온 트랜지스터(20)는, 제1 드레인(12)에 접속되는 제2 소스(21), 드레인 단자(200)에 접속되는 제2 드레인(22), 소스 단자(100)에 접속되는 제2 게이트(23)를 갖는다.
본 실시 형태의 반도체 장치는, 상기 구성에 의해, 소스 단자(100)와, 드레인 단자(200)와, 게이트 단자(300)를 구비하는 노멀리 오프 트랜지스터로서 기능한다.
도 1, 도 2에 도시한 바와 같이, 본 실시 형태의 반도체 장치는, 제1 금속 기판(95)과, 제1 금속 기판(95)과 물리적으로 분리된 제2 금속 기판(96)을 구비한다. 제1 금속 기판(95)과 제2 금속 기판(96)은, 제1 금속 기판(95)과 제2 금속 기판(96)보다 열전도율이 낮은 물질을 개재함으로써 물리적으로 분리된다. 제1 및 제2 금속 기판(95, 96)은, 예를 들면 구리 합금이다.
그리고, 제1 금속 기판(95) 상에 노멀리 오프 트랜지스터(10)가 설치되고, 제2 금속 기판(96) 상에 노멀리 온 트랜지스터(20)가 설치된다. 노멀리 오프 트랜지스터(10)는, 예를 들면 제1 금속 기판(95) 상에 은 페이스트 등의 도전성 접착재에 의해 접착된다. 또한, 노멀리 온 트랜지스터(20)는, 예를 들면 제2 금속 기판(96) 상에 은 페이스트 등의 도전성 접착재에 의해 접착된다.
노멀리 오프 트랜지스터(10)의 상면에는, 제1 소스(11)의 전극 패드(111)와 제1 게이트(13)의 전극 패드(113)가 설치된다. 노멀리 오프 트랜지스터(10)의 하면은, 제1 드레인(12)의 전극으로 되어 있다.
또한, 노멀리 온 트랜지스터(20)의 상면에는, 제2 소스(21)의 전극 패드(121), 제2 드레인(22)의 전극 패드(122), 제2 게이트(23)의 전극 패드(123)가 설치된다.
그리고, 소스의 리드(91), 드레인의 리드(92), 게이트의 리드(93)를 더 구비한다. 소스의 리드(91), 드레인의 리드(92) 및 게이트의 리드(93)는, 예를 들면 구리 합금이다.
그리고, 소스의 리드(91)와, 제1 소스(11)의 전극 패드(111)가 전기적으로 접속되고, 드레인의 리드(92)와, 제2 드레인(22)의 전극 패드(122)가 전기적으로 접속된다. 게이트의 리드(93)는 제1 게이트(13)의 전극 패드(113)에 전기적으로 접속된다.
그리고, 제1 소스(11)의 전극 패드(111)와, 제2 게이트(23)의 전극 패드(123)가 전기적으로 접속된다. 또한, 제1 금속 기판(95)과 제2 금속 기판(96)이 전기적으로 접속된다. 또한, 제2 금속 기판(96)이, 제2 소스(21)의 전극 패드(121)에 접속된다.
상기 접속은, 예를 들면 본딩 와이어(99)를 사용한 와이어 본딩에 의해 행해진다. 본딩 와이어(99)에는, 예를 들면 금(Au), 구리(Cu), 알루미늄(Al) 등의 재료가 사용된다.
또한, 노멀리 오프 트랜지스터(10)의 하면의 제1 드레인(12)의 전극은, 제1 금속 기판(95)과, 예를 들면 은 페이스트 등의 도전성 접착재에 의해 전기적으로 접속된다.
노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)는, 몰드 수지(98)에 의해 밀봉되어 일체화되어 있다. 몰드 수지(98)는, 제1 금속 기판(95)과 제2 금속 기판(96)보다 열전도율이 낮다. 몰드 수지(98)는, 예를 들면 에폭시 수지이다.
또한, 실시 형태에서는, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)가 몰드 수지(98)로 밀봉되는 경우를 예로 들어 설명하고 있지만, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)는, 반드시 몰드 수지(98)로 밀봉되어 있지 않아도 된다. 예를 들면, 동일한 세라믹 기판 상에, 제1 금속 기판(95)과 제2 금속 기판(96)이 설치되고, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20) 사이가 공기로 되는 구성이어도 상관없다.
본 실시 형태의 파워 모듈의 동작 시에는, 소비 전력이 큰 질화물 반도체의 노멀리 온 트랜지스터(20)에서, 노멀리 오프 트랜지스터(10)보다 발열량이 현저하게 높아진다. 그리고, 실리콘 반도체의 노멀리 오프 트랜지스터(10)는, 열에 대한 내성이 질화물 반도체의 노멀리 온 트랜지스터(20)에 비해 낮다. 즉, 노멀리 오프 트랜지스터(10)는, 온도 상승에 의한 누설 전류의 증대, 임계값의 변동이 노멀리 온 트랜지스터(20)에 비해 크다. 또한, 소자 파괴에 이르는 온도도 노멀리 온 트랜지스터(20)에 비해 낮다.
본 실시 형태에서는, 노멀리 오프 트랜지스터(10)가 실장되는 제1 금속 기판(95)과, 노멀리 온 트랜지스터(20)가 실장되는 제2 금속 기판(96)을, 열전도율이 낮은 물질을 개재하여 물리적으로 분리한다. 이 구성에 의해, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)를 열적으로 분리하여, 노멀리 온 트랜지스터(20)에서의 발열에 의한 열적인 영향이 노멀리 오프 트랜지스터(10)에 미치는 것을 억제하고 있다. 따라서, 특성 변동이 적고 신뢰성이 높은 반도체 장치가 실현된다.
본 실시 형태에 있어서, 제2 금속 기판(96)의 열전도율이 제1 금속 기판(95)의 열전도율보다 작은 것이 바람직하다. 이 구성에 의해, 노멀리 온 트랜지스터(20)의 열의 제2 금속 기판(96) 내에서의 전도가 억제된다. 따라서, 노멀리 온 트랜지스터(20)에서의 발열에 의한 열적인 영향이 노멀리 오프 트랜지스터(10)에 도달하는 것을 더욱 억제하는 것이 가능해진다.
또한, 본 실시 형태에서는, 제1 금속 기판(95)이 제1 드레인(12)에 전기적으로 접속되고, 제2 금속 기판(96)이 제2 소스(21)에 전기적으로 접속된다. 즉, 제2 금속 기판(96)과 제2 소스(21)의 전위가 공통화되어 있다. 그리고, 제2 금속 기판(96)은 노멀리 온 트랜지스터(20)의 하면측에서, 제2 소스(21)로부터 제2 드레인(22)에 걸쳐 존재한다.
이 때문에, 제2 금속 기판(96)이 노멀리 온 트랜지스터(20)의 소스 필드 플레이트로서 기능한다. 소스 필드 플레이트는, 제2 소스(21)와 제2 드레인(22) 사이의 소스 영역 및 드레인 영역에서의 전계를 완화하여, 전류 붕괴(current collapse)를 억제한다.
이상과 같이, 본 실시 형태의 반도체 장치에 의하면, 열적으로 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)를 분리함으로써, 특성 변동이 적고 신뢰성이 높은 반도체 장치가 실현된다. 또한, 본 실시 형태의 반도체 장치에 의하면, 제2 금속 기판(96)을 소스 필드 플레이트로서 기능시킴으로써, 전류 붕괴를 억제하여, 신뢰성이 높은 반도체 장치가 실현된다.
(제2 실시 형태)
본 실시 형태의 반도체 장치는, 제2 금속 기판이 제2 드레인에 전기적으로 접속되는 점에서, 제1 실시 형태와 상이하다. 제1 실시 형태와 중복되는 내용에 대해서는 기술을 생략한다.
도 4는 본 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도이다. 본 실시 형태의 회로 구성은, 도 3에 도시한 제1 실시 형태의 회로 구성과 마찬가지이다.
본 실시 형태에서는, 소스의 리드(91)와, 제1 소스(11)의 전극 패드(111)가 전기적으로 접속되고, 드레인의 리드(92)와, 제2 금속 기판(96)이 전기적으로 접속된다. 게이트의 리드(93)는 제1 게이트(13)의 전극 패드(113)에 전기적으로 접속된다.
그리고, 제1 소스(11)의 전극 패드(111)와, 제2 게이트(23)의 전극 패드(123)가 전기적으로 접속된다. 또한, 제1 금속 기판(95)과, 제2 소스(21)의 전극 패드(121)가 전기적으로 접속된다. 또한, 제2 드레인(22)의 전극 패드(122)가 제2 금속 기판(96)에 전기적으로 접속된다.
또한, 노멀리 오프 트랜지스터(10)의 하면의 제1 드레인(12)의 전극은, 제1 금속 기판(95)과, 예를 들면 은 페이스트 등의 도전성 접착재에 의해 전기적으로 접속된다.
본 실시 형태에서는, 제1 실시 형태와 마찬가지로, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)를 열적으로 분리하여, 노멀리 온 트랜지스터(20)에서의 발열에 의한 열적인 영향이 노멀리 오프 트랜지스터(10)에 미치는 것을 억제하고 있다. 따라서, 특성 변동이 적고 신뢰성이 높은 반도체 장치가 실현된다.
또한, 본 실시 형태에서는, 제1 실시 형태와 달리, 제2 금속 기판(96)이 제1 드레인(12)에도 제2 소스(21)에도 직접적으로는 전기적으로 접속되지 않는다. 바꿔 말하면, 제2 금속 기판(96)은, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 접속부(이하, 간단히 접속부라고도 칭함)에는, 직접적으로는 전기적으로 접속되지 않는다.
제2 금속 기판(96)은, 반도체 장치의 동작 중에 반도체 장치에 기생하는 안테나로서 작용할 우려가 있다. 즉, 반도체 장치 외부의 노이즈를 끌어들여 반도체 장치의 동작을 불안정하게 할 우려가 있다. 또한, 반대로, 반도체 장치로부터 반도체 장치 외부로 노이즈를 방출하여, 반도체 장치 외부의 소자의 동작에 악영향을 줄 우려가 있다. 이 때문에, 특히, 제2 금속 기판(96)이, 전위가 고정되지 않는 접속부 등에 접속되어 있으면, 소자의 동작이 불안정해질 우려가 높아진다.
본 실시 형태에서는, 제2 금속 기판(96)은 드레인의 리드(92)에 접속됨으로써, 드레인 전압으로 고정된다. 이 때문에, 제2 금속 기판(96)이 안테나로서 작용하여, 반도체 장치 자신의 동작, 혹은, 반도체 장치 외부의 소자의 동작에 영향이 미치는 것을 억제한다.
일반적으로, 발열량이 큰 노멀리 온 트랜지스터(20)가 실장되는 제2 금속 기판(96)은, 제1 금속 기판(95)보다 대면적의 방열판 등에 접속된다. 이 때문에, 기생 안테나로서 작용하는 도체의 표면적이 커지기 쉽다. 따라서, 표면적이 큰 제2 금속 기판(96)의 전위를 드레인 전압으로 고정하는 것은 노이즈 억제에 유효하다.
또한, 본 실시 형태와 같이 제1 금속 기판(95)과 제2 금속 기판(96)을 상이한 전위로 하는 것은, 제1 금속 기판(95)과 제2 금속 기판(96)을 물리적으로 분리함으로써 가능하게 된다.
이상과 같이, 본 실시 형태의 반도체 장치에 의하면, 열적으로 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)를 분리함으로써, 특성 변동이 적고 신뢰성이 높은 반도체 장치가 실현된다. 또한, 제2 금속 기판(96)을 드레인 전압으로 고정함으로써, 동작이 안정되고 주위의 소자에도 악영향을 주지 않는 반도체 장치가 실현된다.
(제3 실시 형태)
본 실시 형태의 반도체 장치는, 제1 금속 기판 상에 설치되는 다이오드를 더 구비하는 점에서, 제1 실시 형태와 상이하다. 제1 실시 형태와 중복되는 내용에 대해서는 기술을 생략한다.
본 실시 형태의 다이오드는 제너 다이오드이다.
도 5는 본 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도이다. 도 6은 본 실시 형태의 반도체 장치의 회로도이다. 본 실시 형태의 반도체 장치는, 노멀리 오프 트랜지스터(10)에 대하여 병렬로, 예를 들면 실리콘 반도체의 제너 다이오드(30)가 설치된다.
도 6에 도시한 바와 같이, 제너 다이오드(30)는 제1 애노드(31)와 제1 캐소드(32)를 갖는다. 제1 애노드(31)는 제1 소스(11)에 접속된다. 또한, 제1 캐소드(32)는 제1 드레인(12) 및 제2 소스(21)에 접속된다.
여기서, 제너 다이오드(30)의 제너 전압이, 노멀리 오프 트랜지스터(10)의 애벌란시 항복 전압보다 낮아지도록 설정된다. 또한, 제너 전압은, 노멀리 온 트랜지스터(20)의 게이트 절연막의 내압보다 낮게 설정된다. 이에 의해, 노멀리 오프 트랜지스터(10)의 오프 시의 제1 소스(11)와 제1 드레인(12) 사이의 내압이, 노멀리 온 트랜지스터(20)의 제2 소스(21)와 제2 게이트(23) 사이의 내압보다 낮아진다.
도 5에 도시한 바와 같이, 제너 다이오드(30)의 상면에는 제1 애노드(31)의 전극 패드(131)가 설치된다. 그리고, 제1 소스(11)의 전극 패드(111)와, 제1 애노드(31)의 전극 패드(131)가, 예를 들면 본딩 와이어(99)에 의해 전기적으로 접속된다.
또한, 제너 다이오드(30)의 하면은, 제1 캐소드(32)의 전극으로 되어 있다. 그리고, 제1 금속 기판(95)과, 예를 들면 은 페이스트 등의 도전성 접착재에 의해 전기적으로 접속된다.
그리고, 제너 다이오드(30)와 노멀리 온 트랜지스터(20)의 거리가, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 거리보다 길다. 여기서 2개의 소자간의 거리란, 2개의 소자의 사이의 최단 거리를 의미하는 것으로 한다.
노멀리 오프 트랜지스터(10)와, 노멀리 온 트랜지스터(20)가 직렬로 접속된 회로 구성에서는, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 접속부에, 디바이스 동작 중에 과전압이 발생할 우려가 있다. 과전압은, 예를 들면 반도체 장치가 온 상태로부터 오프 상태로 이행할 때, 소스 단자(100)와 드레인 단자(200) 사이에 인가되어 있는 고전압이, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 기생 용량의 비로 분압됨으로써 발생할 수 있다. 혹은, 반도체 장치의 오프 시에, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20) 각각의 누설 전류비로, 소스 단자(100)와 드레인 단자(200) 사이에 인가되어 있는 고전압이 분압됨으로써 발생할 수 있다.
과전압이 발생하면, 노멀리 온 트랜지스터(20)의 제2 소스(21)와, 제2 게이트(23) 사이에 고전압이 인가된다. 이 과전압이 게이트 절연막의 내압 이상으로 되면, 노멀리 온 트랜지스터(20)의 게이트 절연막의 누설 전류가 증대되거나, 혹은 파괴될 우려가 있다. 노멀리 온 트랜지스터(20)의 게이트 절연막의 누설 전류가 증대되거나, 혹은, 게이트 절연막이 파괴되면 반도체 장치가 동작 불량이 된다. 이 때문에, 반도체 장치의 신뢰성이 저하된다.
또한, 게이트 절연막에 문제가 발생하지 않는 경우라도, 노멀리 온 트랜지스터(20)의 제2 소스(21)와, 제2 게이트(23) 사이에 고전압이 인가됨으로써, 제2 소스(21)측에 전하가 포획된다. 이에 의해, 전류 붕괴가 발생할 우려가 있다. 전류 붕괴가 발생하면 온 전류가 저하되기 때문에 동작 불량이 된다. 따라서, 반도체 장치의 신뢰성이 역시 저하된다.
본 실시 형태의 반도체 장치에서는, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 접속부에 과전압이 발생한 경우, 과전압이 제너 전압에 도달한 시점에서, 전하가 제너 다이오드(30)로 방출되어, 소스 단자(100)로 빠져나간다. 따라서, 접속부의 전압 상승이 억제되어, 노멀리 온 트랜지스터(20)의 게이트 절연막의 누설 전류의 증대, 게이트 절연막의 파괴가 방지된다. 또한, 전류 붕괴도 방지된다. 따라서, 반도체 장치의 신뢰성이 향상된다.
또한, 노멀리 오프 트랜지스터(10)의 제1 드레인(12)에 노이즈 등의 예기하지 않은 고전압이 인가된 경우라도, 제너 다이오드(30)에 의해 전하를 방출할 수 있다. 이 때문에, 노멀리 오프 트랜지스터(10)의 보호에도 기여한다.
일반적으로, 제너 다이오드(30)는, 열에 대한 내성이 질화물 반도체의 노멀리 온 트랜지스터(20)에 비해 낮다. 즉, 제너 다이오드(30)는, 온도 상승에 의한 누설 전류의 증대, 제너 전압의 변화 등, 특성 변동이 크다. 또한, 소자 파괴에 이르는 온도도 노멀리 온 트랜지스터(20)에 비해 낮다.
본 실시 형태에서는, 제너 다이오드(30)가 실장되는 제1 금속 기판(95)과, 노멀리 온 트랜지스터(20)가 실장되는 제2 금속 기판(96)을, 열전도율이 낮은 물질을 개재하여 물리적으로 분리한다. 이 구성에 의해, 제너 다이오드(30)와 노멀리 온 트랜지스터(20)를 열적으로 분리하여, 노멀리 온 트랜지스터(20)에서의 발열에 의한 열적인 영향이 제너 다이오드(30)에 미치는 것을 억제하고 있다. 따라서, 특성 변동이 적고 신뢰성이 높은 반도체 장치가 실현된다.
또한, 일반적으로, 제너 다이오드(30)는, 열에 대한 내성이 실리콘 반도체의 노멀리 오프 트랜지스터(10)에 비해 낮다. 즉, 제너 다이오드(30)는, 온도 상승에 의한 누설 전류의 증대, 제너 전압의 변화 등, 특성 변동이 노멀리 오프 트랜지스터(10)에 비해 크다. 또한, 소자 파괴에 이르는 온도도 노멀리 오프 트랜지스터(10)에 비해 낮다.
본 실시 형태에서는, 제너 다이오드(30)와 노멀리 온 트랜지스터(20)의 거리가, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 거리보다 길다. 이 구성에 의해, 제너 다이오드(30)의 온도 상승을, 노멀리 오프 트랜지스터(10)의 온도 상승보다 낮게 억제한다. 따라서, 노멀리 온 트랜지스터(20)에서의 발열에 의한 열적인 영향이 제너 다이오드(30)에 미치는 것을 더욱 억제하고 있다. 따라서, 특성 변동이 적고 보다 신뢰성이 높은 반도체 장치가 실현된다.
이상과 같이, 본 실시 형태의 반도체 장치에 의하면, 제1 실시 형태의 효과 외에, 접속부에 과전압이 발생하였을 때의 내성이 향상되는 효과가 얻어진다. 또한, 전류 붕괴를 억제하는 효과도 얻어진다. 그리고, 제너 다이오드(30)가 노멀리 온 트랜지스터(20)와 열적으로 분리되기 때문에 발열에 의한 특성 변동도 억제된다. 따라서, 특성 변동이 적고, 또한 신뢰성이 높은 반도체 장치가 실현된다.
(제4 실시 형태)
본 실시 형태의 반도체 장치는, 제1 금속 기판 상에, 쇼트키 배리어 다이오드를 더 구비하는 점에서, 제3 실시 형태와 상이하다. 제1 및 제3 실시 형태와 중복되는 내용에 대해서는 기술을 생략한다.
도 7은 본 실시 형태의 반도체 장치에 있어서 몰드 수지를 제거한 모식 상면도이다. 도 8은 본 실시 형태의 반도체 장치의 회로도이다.
본 실시 형태의 반도체 장치는, 노멀리 오프 트랜지스터(10)에 대하여 병렬로 제너 다이오드(30)와, 쇼트키 배리어 다이오드(60)가 설치된다.
도 8에 도시한 바와 같이, 제너 다이오드(30)는 제1 애노드(31)와 제1 캐소드(32)를 갖는다. 제1 애노드(31)는 제1 소스에 접속된다. 또한, 제1 캐소드(32)는 제1 드레인(12) 및 제2 소스(21)에 접속된다.
또한, 쇼트키 배리어 다이오드(60)는 제2 애노드(61)와 제2 캐소드(62)를 구비한다. 그리고, 제2 애노드(61)는 제1 소스(11)에 접속된다. 또한, 제2 캐소드(62)는 제1 드레인(12) 및 제2 소스(21)에 접속된다.
쇼트키 배리어 다이오드(60)의 순방향 강하 전압(Vf)은, 노멀리 오프 트랜지스터의 기생 보디 다이오드(도시 생략)의 순방향 강하 전압(Vf)보다 낮다. 그리고, 쇼트키 배리어 다이오드(60)는, 제1 드레인(12) 및 제2 소스(21)와, 제1 소스(11) 사이에, 제너 다이오드(30)와 병렬로 설치된다.
도 7에 도시한 바와 같이, 쇼트키 배리어 다이오드(60)의 상면에는, 제2 애노드(61)의 전극 패드(161)가 설치된다. 그리고, 소스의 리드(91)와, 제2 애노드(61)의 전극 패드(161)가, 예를 들면 본딩 와이어(99)에 의해 전기적으로 접속된다.
또한, 쇼트키 배리어 다이오드(60)의 하면은, 제2 캐소드(62)의 전극으로 되어 있다. 그리고, 제1 금속 기판(95)과, 예를 들면 은 페이스트 등의 도전성 접착재에 의해 전기적으로 접속된다.
그리고, 제너 다이오드(30) 및 쇼트키 배리어 다이오드(60)와 노멀리 온 트랜지스터(20)의 거리가, 노멀리 오프 트랜지스터(10)와 노멀리 온 트랜지스터(20)의 거리보다 길다.
쇼트키 배리어 다이오드(60)를 설치하지 않는 경우에는, 소스 단자(100)가 드레인 단자(200)에 대하여 플러스 전압으로 되는 환류 모드 시에, 전류는 노멀리 오프 트랜지스터(10)의 기생 보디 다이오드를 흐른다. 본 실시 형태에서는, 노멀리 오프 트랜지스터(10)의 기생 보디 다이오드의 순방향 강하 전압(Vf)보다 낮은 순방향 강하 전압(Vf)을 갖는 쇼트키 배리어 다이오드(60)를 설치한다. 이에 의해, 환류 모드 시에 전류는 쇼트키 배리어 다이오드(60)를 흐른다.
쇼트키 배리어 다이오드는, PIN 다이오드와 달리 다수 캐리어만을 사용하여 동작한다. 따라서, PIN 다이오드에 비해 리커버리 특성이 우수하다. 따라서, 환류 모드 시의 리커버리 특성을 향상시키는 것이 가능하게 된다. 따라서, 신뢰성 및 리커버리 특성이 우수한 반도체 장치를 실현할 수 있다. 내압의 대부분은 노멀리 온 트랜지스터(20)가 담당하기 때문에 쇼트키 배리어 다이오드(60)는 저내압의 제품을 선택할 수 있다. 이에 의해, 저내압 제품과 마찬가지의 Vf 특성ㆍ리커버리 특성을 구비하면서 고내압의 보디 다이오드 동작을 달성할 수 있다.
또한, 순방향 강하 전압(Vf)이 작기 때문에, 환류 모드 시의 도통 손실이나 스위칭 손실도 저감하는 것이 가능하다. 또한, 쇼트키 배리어 다이오드(60)의 기생 용량에 의해, 접속부에서의 과전압의 인가가 억제된다. 또한, 쇼트키 배리어 다이오드(60)의 누설 전류에 의해, 접속부로부터 전하를 방출할 수 있기 때문에, 접속부의 과전압의 인가가 억제된다. 따라서, 신뢰성이 더욱 향상된 반도체 장치가 실현된다.
또한, 쇼트키 배리어 다이오드(60)는, 애벌란시 항복에 대해 보장되지 않으므로, 쇼트키 배리어 다이오드(60)의 내압은, 노멀리 오프 트랜지스터(10)의 애벌란시 항복 전압보다 높은 것이 바람직하다.
일반적으로, 쇼트키 배리어 다이오드(60)는, 열에 대한 내성이 질화물 반도체의 노멀리 온 트랜지스터(20)에 비해 낮다. 즉, 쇼트키 배리어 다이오드(60)는, 온도 상승에 의한 누설 전류의 증대, 제너 전압의 변화 등, 특성 변동이 크다. 또한, 소자 파괴에 이르는 온도도 노멀리 온 트랜지스터(20)에 비해 낮다.
본 실시 형태에서는, 쇼트키 배리어 다이오드(60)가 실장되는 제1 금속 기판(95)과, 노멀리 온 트랜지스터(20)가 실장되는 제2 금속 기판(96)을, 열전도율이 낮은 물질을 개재하여 물리적으로 분리한다. 이 구성에 의해, 쇼트키 배리어 다이오드(60)와 노멀리 온 트랜지스터(20)를 열적으로 분리하여, 노멀리 온 트랜지스터(20)에서의 발열에 의한 열적인 영향이 제너 다이오드(30)에 도달하는 것을 억제하고 있다.
또한, 일반적으로, 쇼트키 배리어 다이오드(60)는, 열에 대한 내성이 제너 다이오드(30)에 비해 낮다. 즉, 쇼트키 배리어 다이오드(60)는, 제너 다이오드(30)에 비해, 온도 상승에 의한 누설 전류의 증대 등, 특성 변동이 크다.
본 실시 형태에서는, 쇼트키 배리어 다이오드(60)와 주된 발열원으로 되는 노멀리 온 트랜지스터(20)의 거리가, 제너 다이오드(30)와 노멀리 온 트랜지스터(20)의 거리보다 길다. 따라서, 쇼트키 배리어 다이오드(60)에 대한 온도 상승의 영향을 저감하는 것이 가능하게 된다. 따라서, 특성 변동이 적고 신뢰성이 높은 반도체 장치가 실현된다.
이상과 같이, 본 실시 형태의 반도체 장치에 의하면, 제1 및 제3 실시 형태의 효과 외에, 접속부에 과전압이 발생하였을 때의 내성이 향상되는 효과가 얻어진다. 또한, 전류 붕괴를 억제하는 효과도 얻어진다. 또한, 환류 모드 시의 리커버리 특성을 향상시키는 것이 가능하게 된다. 또한, 제너 다이오드(30)와 쇼트키 배리어 다이오드(60)가 노멀리 온 트랜지스터(20)와 열적으로 분리되기 때문에 발열에 의한 특성 변동도 억제된다. 따라서, 특성 변동이 적고, 또한 신뢰성이 높은 반도체 장치가 실현된다.
또한, 실시 형태에 있어서는, 실리콘 반도체의 노멀리 오프 트랜지스터와 질화물 반도체의 노멀리 온 트랜지스터가 직렬 접속되는 회로 구성을 예로 들어 설명하였지만, 실리콘 반도체의 노멀리 오프 트랜지스터와 질화물 반도체의 노멀리 온 트랜지스터가 상이한 금속 기판 상에 실장되는 것이면, 반드시 실시 형태의 회로 구성에 한정되는 것은 아니다.
본 발명의 몇 가지의 실시 형태를 예시하였지만, 이들 실시 형태는 예로서 제시한 것이며, 발명의 범위를 한정하는 것은 의도하고 있지 않다. 또한, 본원에서 기술한 반도체 장치는, 그 밖의 다양한 형태로 실시되는 것이 가능하고, 발명의 요지를 일탈하지 않는 범위에서, 다양한 생략, 치환, 변경 등을 행할 수 있다. 이들 실시 형태나 그 변형예는, 발명의 범위나 요지에 포함됨과 함께, 특허 청구 범위에 기재된 발명과 그 균등의 범위에 포함된다.
Claims (12)
- 제1 금속 기판과,
상기 제1 금속 기판과 분리된 제2 금속 기판과,
상기 제1 금속 기판 상에 설치되는 실리콘 반도체의 노멀리 오프 트랜지스터와,
상기 제2 금속 기판 상에 설치되는 질화물 반도체의 노멀리 온 트랜지스터를 구비하는 것을 특징으로 하는 반도체 장치. - 제1항에 있어서,
상기 제1 금속 기판 상에 설치되는 다이오드를 더 구비하는 것을 특징으로 하는 반도체 장치. - 제2항에 있어서,
상기 다이오드와 상기 노멀리 온 트랜지스터의 거리는, 상기 노멀리 오프 트랜지스터와 상기 노멀리 온 트랜지스터의 거리보다 긴 것을 특징으로 하는 반도체 장치. - 제2항에 있어서,
상기 다이오드는 제너 다이오드인 것을 특징으로 하는 반도체 장치. - 제2항에 있어서,
상기 다이오드는 쇼트키 배리어 다이오드인 것을 특징으로 하는 반도체 장치. - 제1항에 있어서,
상기 노멀리 오프 트랜지스터는, 소스 단자에 접속되는 제1 소스, 제1 드레인, 게이트 단자에 접속되는 제1 게이트를 갖고,
상기 노멀리 온 트랜지스터는, 상기 제1 드레인에 접속되는 제2 소스, 드레인 단자에 접속되는 제2 드레인, 상기 소스 단자에 접속되는 제2 게이트를 갖는 것을 특징으로 하는 반도체 장치. - 제6항에 있어서,
상기 제1 금속 기판은 상기 제1 드레인에 전기적으로 접속되고, 상기 제2 금속 기판은 상기 제2 소스에 전기적으로 접속되는 것을 특징으로 하는 반도체 장치. - 제6항에 있어서,
상기 제1 금속 기판은 상기 제1 드레인에 전기적으로 접속되고, 상기 제2 금속 기판은 상기 제2 드레인에 전기적으로 접속되는 것을 특징으로 하는 반도체 장치. - 제1항에 있어서,
상기 노멀리 온 트랜지스터는 GaN계의 HEMT인 것을 특징으로 하는 반도체 장치. - 제1항에 있어서,
상기 노멀리 오프 트랜지스터는 종형 MOSFET인 것을 특징으로 하는 반도체 장치. - 제1항에 있어서,
상기 제1 금속 기판과 상기 제2 금속 기판 사이에, 상기 제1 금속 기판 및 상기 제2 금속 기판의 양쪽보다 열전도율이 작은 물질이 설치되는 것을 특징으로 하는 반도체 장치. - 제1항에 있어서,
상기 제2 금속 기판의 열전도율은 상기 제1 금속 기판의 열전도율보다 작은 것을 특징으로 하는 반도체 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2013-133108 | 2013-06-25 | ||
JP2013133108A JP6211829B2 (ja) | 2013-06-25 | 2013-06-25 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150000815A true KR20150000815A (ko) | 2015-01-05 |
KR101539531B1 KR101539531B1 (ko) | 2015-07-24 |
Family
ID=50193392
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140028242A KR101539531B1 (ko) | 2013-06-25 | 2014-03-11 | 반도체 장치 |
Country Status (5)
Country | Link |
---|---|
US (2) | US9087766B2 (ko) |
EP (1) | EP2819161A3 (ko) |
JP (1) | JP6211829B2 (ko) |
KR (1) | KR101539531B1 (ko) |
CN (1) | CN104253117B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160104165A (ko) * | 2015-02-25 | 2016-09-05 | 한국전자통신연구원 | 고속 스위칭 성능을 갖는 캐스코드 타입의 스위치 회로 |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6044703B2 (ja) * | 2013-03-18 | 2016-12-14 | 株式会社安川電機 | 電力変換装置 |
JP6113542B2 (ja) * | 2013-03-21 | 2017-04-12 | 株式会社東芝 | 半導体装置 |
JP6211829B2 (ja) * | 2013-06-25 | 2017-10-11 | 株式会社東芝 | 半導体装置 |
US9431327B2 (en) * | 2014-05-30 | 2016-08-30 | Delta Electronics, Inc. | Semiconductor device |
DE102015102041A1 (de) * | 2015-02-12 | 2016-08-18 | Danfoss Silicon Power Gmbh | Leistungsmodul |
JP6626267B2 (ja) * | 2015-04-10 | 2019-12-25 | シャープ株式会社 | 半導体装置 |
WO2016167015A1 (ja) * | 2015-04-15 | 2016-10-20 | シャープ株式会社 | 半導体装置および複合型半導体装置 |
US10715131B2 (en) * | 2015-05-27 | 2020-07-14 | Visic Technologies Ltd | Switching power device |
WO2017017901A1 (ja) * | 2015-07-29 | 2017-02-02 | パナソニックIpマネジメント株式会社 | 半導体装置 |
US10270239B2 (en) * | 2016-06-15 | 2019-04-23 | Texas Instruments Incorporated | Overvoltage protection and short-circuit withstanding for gallium nitride devices |
US10741644B2 (en) * | 2016-11-22 | 2020-08-11 | Delta Electronics, Inc. | Semiconductor devices with via structure and package structures comprising the same |
US10431538B2 (en) * | 2017-06-30 | 2019-10-01 | Hamilton Sundstrand Corporation | Transistor packages |
DE102017117165B4 (de) * | 2017-07-28 | 2023-04-27 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Elektronisches Bauteil und Verfahren zur Herstellung eines elektronischen Bauteils |
JP6953234B2 (ja) * | 2017-08-28 | 2021-10-27 | ラピスセミコンダクタ株式会社 | 半導体装置及び半導体装置の製造方法 |
JP6983958B2 (ja) * | 2017-11-30 | 2021-12-17 | 株式会社東芝 | 半導体装置 |
US10886201B2 (en) * | 2018-02-15 | 2021-01-05 | Epistar Corporation | Power device having a substrate with metal layers exposed at surfaces of an insulation layer and manufacturing method thereof |
KR20220140215A (ko) | 2021-04-09 | 2022-10-18 | 삼성전자주식회사 | 반도체 패키지 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7202528B2 (en) * | 2004-12-01 | 2007-04-10 | Semisouth Laboratories, Inc. | Normally-off integrated JFET power switches in wide bandgap semiconductors and methods of making |
US7745930B2 (en) * | 2005-04-25 | 2010-06-29 | International Rectifier Corporation | Semiconductor device packages with substrates for redistributing semiconductor device electrodes |
JP5558714B2 (ja) * | 2005-09-21 | 2014-07-23 | インターナショナル レクティフィアー コーポレイション | 半導体パッケージ |
JP5358882B2 (ja) * | 2007-02-09 | 2013-12-04 | サンケン電気株式会社 | 整流素子を含む複合半導体装置 |
US7960997B2 (en) * | 2007-08-08 | 2011-06-14 | Advanced Analogic Technologies, Inc. | Cascode current sensor for discrete power semiconductor devices |
US8138529B2 (en) * | 2009-11-02 | 2012-03-20 | Transphorm Inc. | Package configurations for low EMI circuits |
US8816497B2 (en) * | 2010-01-08 | 2014-08-26 | Transphorm Inc. | Electronic devices and components for high efficiency power circuits |
US8766275B2 (en) * | 2010-01-25 | 2014-07-01 | Sharp Kabushiki Kaisha | Composite semiconductor device |
WO2011100304A1 (en) * | 2010-02-09 | 2011-08-18 | Massachusetts Institute Of Technology | Dual-gate normally-off nitride transistors |
US8847408B2 (en) * | 2011-03-02 | 2014-09-30 | International Rectifier Corporation | III-nitride transistor stacked with FET in a package |
US9859882B2 (en) | 2011-03-21 | 2018-01-02 | Infineon Technologies Americas Corp. | High voltage composite semiconductor device with protection for a low voltage device |
US8987833B2 (en) * | 2011-04-11 | 2015-03-24 | International Rectifier Corporation | Stacked composite device including a group III-V transistor and a group IV lateral transistor |
US20120262220A1 (en) * | 2011-04-13 | 2012-10-18 | Semisouth Laboratories, Inc. | Cascode switches including normally-off and normally-on devices and circuits comprising the switches |
JP2013045979A (ja) * | 2011-08-25 | 2013-03-04 | Advanced Power Device Research Association | 半導体デバイスパッケージ及び半導体デバイスパッケージの製造方法 |
CN103946978B (zh) * | 2011-11-24 | 2017-03-01 | 夏普株式会社 | 半导体装置以及电子设备 |
JP2013219306A (ja) * | 2012-04-12 | 2013-10-24 | Advanced Power Device Research Association | 半導体ダイオード装置 |
JP6211829B2 (ja) * | 2013-06-25 | 2017-10-11 | 株式会社東芝 | 半導体装置 |
-
2013
- 2013-06-25 JP JP2013133108A patent/JP6211829B2/ja active Active
-
2014
- 2014-03-06 EP EP20140158158 patent/EP2819161A3/en not_active Withdrawn
- 2014-03-11 KR KR1020140028242A patent/KR101539531B1/ko active IP Right Grant
- 2014-03-12 US US14/206,032 patent/US9087766B2/en active Active
- 2014-05-22 CN CN201410219075.9A patent/CN104253117B/zh active Active
-
2015
- 2015-05-20 US US14/716,968 patent/US20150255453A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160104165A (ko) * | 2015-02-25 | 2016-09-05 | 한국전자통신연구원 | 고속 스위칭 성능을 갖는 캐스코드 타입의 스위치 회로 |
Also Published As
Publication number | Publication date |
---|---|
EP2819161A3 (en) | 2015-05-06 |
US9087766B2 (en) | 2015-07-21 |
JP6211829B2 (ja) | 2017-10-11 |
KR101539531B1 (ko) | 2015-07-24 |
US20150255453A1 (en) | 2015-09-10 |
US20140374801A1 (en) | 2014-12-25 |
CN104253117A (zh) | 2014-12-31 |
CN104253117B (zh) | 2017-03-29 |
EP2819161A2 (en) | 2014-12-31 |
JP2015008431A (ja) | 2015-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101539531B1 (ko) | 반도체 장치 | |
US9276569B2 (en) | Semiconductor device | |
US7884394B2 (en) | III-nitride devices and circuits | |
US9653449B2 (en) | Cascoded semiconductor device | |
US9654001B2 (en) | Semiconductor device | |
JP5358882B2 (ja) | 整流素子を含む複合半導体装置 | |
US9041456B2 (en) | Power semiconductor device | |
US10290566B2 (en) | Electronic component | |
US9123536B2 (en) | Semiconductor device | |
US20210391311A1 (en) | Module configurations for integrated iii-nitride devices | |
US9300223B2 (en) | Rectifying circuit and semiconductor device | |
JP2006351691A (ja) | 半導体装置 | |
KR20120098667A (ko) | 낮은 emi 회로를 위한 패키지 구성 | |
US9331572B2 (en) | Semiconductor device and power conversion device | |
JP2013201242A (ja) | 窒化物半導体素子 | |
JP2014187086A (ja) | 半導体装置 | |
US20150262997A1 (en) | Switching power supply | |
WO2024167620A1 (en) | Configurations for four quadrant iii-nitride switches |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20190617 Year of fee payment: 5 |