KR20140026163A - Method of manufacutruing semiconductor device structure - Google Patents
Method of manufacutruing semiconductor device structure Download PDFInfo
- Publication number
- KR20140026163A KR20140026163A KR1020120093207A KR20120093207A KR20140026163A KR 20140026163 A KR20140026163 A KR 20140026163A KR 1020120093207 A KR1020120093207 A KR 1020120093207A KR 20120093207 A KR20120093207 A KR 20120093207A KR 20140026163 A KR20140026163 A KR 20140026163A
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor
- semiconductor device
- device structure
- light
- encapsulant
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 209
- 238000000034 method Methods 0.000 title claims description 31
- 238000004519 manufacturing process Methods 0.000 claims abstract description 45
- 239000008393 encapsulating agent Substances 0.000 claims description 51
- 239000000463 material Substances 0.000 claims description 17
- 239000002184 metal Substances 0.000 claims description 9
- 229910052751 metal Inorganic materials 0.000 claims description 9
- 239000000565 sealant Substances 0.000 abstract 3
- 239000000758 substrate Substances 0.000 description 18
- 230000008569 process Effects 0.000 description 13
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 9
- 239000000853 adhesive Substances 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 230000001070 adhesive effect Effects 0.000 description 6
- 239000003795 chemical substances by application Substances 0.000 description 5
- 229910052594 sapphire Inorganic materials 0.000 description 5
- 239000010980 sapphire Substances 0.000 description 5
- 238000007789 sealing Methods 0.000 description 5
- 238000000206 photolithography Methods 0.000 description 4
- 238000005215 recombination Methods 0.000 description 4
- 230000006798 recombination Effects 0.000 description 4
- 235000002245 Penicillium camembertii Nutrition 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 238000000605 extraction Methods 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000001312 dry etching Methods 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 239000002904 solvent Substances 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- BPQQTUXANYXVAA-UHFFFAOYSA-N Orthosilicate Chemical compound [O-][Si]([O-])([O-])[O-] BPQQTUXANYXVAA-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910010413 TiO 2 Inorganic materials 0.000 description 1
- 239000002390 adhesive tape Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 239000011324 bead Substances 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 238000009616 inductively coupled plasma Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 230000031700 light absorption Effects 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000003754 machining Methods 0.000 description 1
- 238000010297 mechanical methods and process Methods 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 230000001376 precipitating effect Effects 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000005488 sandblasting Methods 0.000 description 1
- 239000003566 sealing material Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/52—Encapsulations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/58—Optical field-shaping elements
- H01L33/60—Reflective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/23—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
- H01L2224/24—Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
- H01L2224/241—Disposition
- H01L2224/24135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/24137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4847—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
- H01L2224/48472—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Led Device Packages (AREA)
Abstract
Description
본 개시(Disclosure)는 전체적으로 반도체 소자 구조물을 제조하는 방법에 관한 것으로, 특히 제조가 간단한 반도체 소자 구조물을 제조하는 방법에 관한 것이다.Disclosure relates generally to a method of manufacturing a semiconductor device structure, and more particularly, to a method of manufacturing a semiconductor device structure that is simple to manufacture.
여기기, 반도체 소자라 함은 반도체 발광소자(예: 레이저 다이오드), 반도체 수광소자(예: 포토 다이오드), p-n접합 다이오드 전기 소자, 반도체 트랜지스터 등을 포함하며, 대표적으로 3족 질화물 반도체 발광소자를 예로 들 수 있다. 3족 질화물 반도체 발광소자는 Al(x)Ga(y)In(1-x-y)N (0≤x≤1, 0≤y≤1, 0≤x+y≤1)로 된 화합물 반도체층을 포함하는 발광다이오드와 같은 발광소자를 의미하며, 추가적으로 SiC, SiN, SiCN, CN와 같은 다른 족(group)의 원소들로 물질이나 이들 물질로 된 반도체층을 포함하는 것을 배제하는 것은 아니다.Here, the semiconductor device includes a semiconductor light emitting device (eg, a laser diode), a semiconductor light receiving device (eg, a photodiode), a pn junction diode electric device, a semiconductor transistor, and the like, and typically includes a group III nitride semiconductor light emitting device. Can be mentioned. The group III nitride semiconductor light emitting device includes a compound semiconductor layer of Al (x) Ga (y) In (1-xy) N (0 ≦ x ≦ 1, 0 ≦ y ≦ 1, 0 ≦ x + y ≦ 1). It means a light emitting device such as a light emitting diode, and does not exclude the inclusion of a material or a semiconductor layer of these materials with elements of other groups such as SiC, SiN, SiCN, CN.
여기서는, 본 개시에 관한 배경기술이 제공되며, 이들이 반드시 공지기술을 의미하는 것은 아니다(This section provides background information related to the present disclosure which is not necessarily prior art).Herein, the background art relating to the present disclosure is provided, and these are not necessarily meant to be known arts.
도 1은 종래의 반도체 발광소자의 일 예(Lateral Chip)를 나타내는 도면으로서, 반도체 발광소자는 기판(100), 기판(100) 위에, 버퍼층(200), 제1 도전성을 가지는 제1 반도체층(300), 전자와 정공의 재결합을 통해 빛을 생성하는 활성층(400), 제1 도전성과 다른 제2 도전성을 가지는 제2 반도체층(500)이 순차로 증착되어 있으며, 그 위에 전류 확산을 위한 투광성 전도막(600)과, 본딩 패드로 역할하는 전극(700)이 형성되어 있고, 식각되어 노출된 제1 반도체층(300) 위에 본딩 패드로 역할하는 전극(800)이 형성되어 있다. 여기서, 기판(100) 측이 패키지에 놓일 때, 장착면으로 기능한다.1 is a view illustrating a conventional semiconductor light emitting device (Lateral Chip), the semiconductor light emitting device is a
도 2는 종래의 반도체 발광소자의 다른 예(Flip Chip)를 나타내는 도면으로서, 반도체 발광소자는 기판(100; 예: 사파이어 기판), 기판(100) 위에, 제1 도전성을 가지는 제1 반도체층(300; 예: n형 GaN층), 전자와 정공의 재결합을 통해 빛을 생성하는 활성층(400; 예: InGaN/(In)GaN MQWs), 제1 도전성과 다른 제2 도전성을 가지는 제2 반도체층(500; 예: p형 GaN층)이 순차로 증착되어 있으며, 그 위에 기판(100) 측으로 빛을 반사시키기 위한 3층으로 된 전극막(901; 예: Ag 반사막), 전극막(902; 예: Ni 확산 방지막) 및 전극막(903; 예: Au 본딩층)이 형성되어 있고, 식각되어 노출된 제1 반도체층(300) 위에 본딩 패드로 기능하는 전극(800; 예: Cr/Ni/Au 적층 금속 패드)이 형성되어 있다. 여기서, 전극막(903) 측이 패키지에 놓일 때, 장착면으로 기능한다. 열방출 효율의 관점에서, 도 1에 도시된 래터럴 칩(Lateral Chip)보다 도 2에 도시된 플립 칩(Flip Chip) 또는 정션 다운형(Junction Down Type) 칩이 열방출 효율이 우수하다. 래터럴 칩이 80~180㎛의 두께를 가지는 사파이어 기판(100)을 통해 열을 외부로 방출해야 하는 반면에, 플립 칩은 활성층(400)에 가깝게 위치하는 금속으로 된 전극(901,902,903)을 통해 열을 방출할 수 있기 때문이다.FIG. 2 is a diagram illustrating another example of a conventional semiconductor light emitting device, wherein the semiconductor light emitting device includes a substrate 100 (eg, a sapphire substrate) and a first semiconductor layer having a first conductivity on the
도 15는 종래의 반도체 발광소자 패키지 또는 반도체 발광소자 구조물의 일 예를 나타내는 도면으로서, 반도체 발광소자 패키지는 리드 프레임(110,120), 몰드(130), 그리고 캐비티(140) 내에 수직형 반도체 발광소자(150; Vertical Type Light-emitting Chip)가 구비되어 있고, 캐비티(140)는 형광체(160)를 함유하는 봉지제(170)로 채워져 있다. 수직형 반도체 발광소자(150)의 하면이 리드 프레임(110)에 전기적으로 연결되고, 상면이 와이어(180)에 의해 리드 프레임(120)에 전기적으로 연결되어 있다. 수직형 반도체 발광소자(150)에서 나온 광(예: 청색광)의 일부가 형광체(160)를 여기시켜 형광체(160)가 광(예: 황색광)을 만들고, 이 광들(청색광+황색광)이 백색광을 만든다. 여기서, 몰드(130)-봉지제(170) 또는 리드 프레임(110,120)-몰드(130)-봉지제(170)가 수직형 반도체 발광소자를 담지한 채로, 반도체 발광소자 패키지의 지지체 즉, 캐리어(Carrier)로 역할한다.15 is a view showing an example of a conventional semiconductor light emitting device package or semiconductor light emitting device structure, the semiconductor light emitting device package is a vertical semiconductor light emitting device (in the
이에 대하여 '발명의 실시를 위한 구체적인 내용'의 후단에 기술한다.This will be described later in the Specification for Implementation of the Invention.
여기서는, 본 개시의 전체적인 요약(Summary)이 제공되며, 이것이 본 개시의 외연을 제한하는 것으로 이해되어서는 아니된다(This section provides a general summary of the disclosure and is not a comprehensive disclosure of its full scope or all of its features).SUMMARY OF THE INVENTION Herein, a general summary of the present disclosure is provided, which should not be construed as limiting the scope of the present disclosure. of its features).
본 개시에 따른 일 태양에 의하면(According to one aspect of the present disclosure), 반도체 소자 구조물을 제조하는 방법에 있어서, 플레이트 위에 반도체 발광소자인 반도체 소자를 위치 고정하는 단계;로서, 반도체 소자의 전극이 플레이트를 향하도록 위치 고정하는 단계; 반도체 소자를 봉지제로 덮는 단계; 봉지제가 덮힌 반도체 소자를 플레이트로부터 분리하는 단계; 반도체 발광소자에서 생성된 광을 반사하도록 전극이 위치하는 측에서 봉지제에 광 반사면을 형성하는 단계; 그리고, 광 반사면에 광 반사막을 형성하는 단계;를 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법이 제공된다.According to one aspect of the present disclosure (According to one aspect of the present disclosure), a method of manufacturing a semiconductor device structure, comprising: positioning a semiconductor device, which is a semiconductor light emitting device, on a plate; Positioning to face the plate; Covering the semiconductor element with an encapsulant; Separating the semiconductor device covered with the encapsulant from the plate; Forming a light reflection surface on the encapsulant at the side where the electrode is positioned to reflect light generated in the semiconductor light emitting device; And, forming a light reflection film on the light reflection surface; there is provided a method of manufacturing a semiconductor device structure comprising a.
이에 대하여 '발명의 실시를 위한 구체적인 내용'의 후단에 기술한다.This will be described later in the Specification for Implementation of the Invention.
도 1은 종래의 반도체 발광소자의 일 예(Lateral Chip)를 나타내는 도면,
도 2는 종래의 반도체 발광소자의 다른 예(Flip Chip)를 나타내는 도면,
도 3은 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 일 예를 나타내는 도면,
도 4는 본 개시에 따라 플립 칩 패키지를 제조하는 방법의 일 예를 나타내는 도면,
도 5는 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 다른 예를 나타내는 도면,
도 6은 본 개시에 따른 반도체 소자 구조물의 일 예를 나타내는 도면,
도 7은 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 또 다른 예를 나타내는 도면,
도 8은 본 개시에 따른 반도체 소자 구조물의 다른 예를 나타내는 도면,
도 9는 본 개시에 따른 반도체 소자 구조물 사용의 일 예를 나타내는 도면,
도 10은 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 또 다른 예를 나타내는 도면,
도 11은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 12은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 13은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 14는 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 15는 종래의 반도체 발광소자 패키지 또는 반도체 발광소자 구조물의 일 예를 나타내는 도면,
도 16은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 17은 도 16에 도시된 반도체 소자 구조물을 제조하는 방법의 일 예를 나타내는 도면,
도 18 및 도 19는 본 개시에 따른 반사면의 예들을 나타내는 도면,
도 20 및 도 21은 본 개시에 따른 반사면 형성의 원리를 설명하는 도면,
도 22는 본 개시에 따른 봉지제 전체 형상의 일 예를 나타내는 도면,
도 23은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 24는 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면,
도 25는 도 24에 도시된 반도체 소자 구조물을 제조하는 방법의 일 예를 나타내는 도면,
도 26은 도 24에 도시된 반도체 소자 구조물을 제조하는 방법의 다른 예를 나타내는 도면,
도 27 및 도 28은 도 24에 도시된 반도체 소자 구조물의 변형 예들을 나타내는 도면.1 is a view showing an example of a conventional semiconductor light emitting device (lateral chip)
2 is a view showing another example (Flip Chip) of a conventional semiconductor light emitting device,
3 illustrates an example of a method of manufacturing a semiconductor device structure according to the present disclosure;
4 illustrates an example of a method of manufacturing a flip chip package according to the present disclosure;
5 illustrates another example of a method of manufacturing a semiconductor device structure according to the present disclosure;
6 is a diagram illustrating an example of a semiconductor device structure according to the present disclosure;
7 illustrates another example of a method of manufacturing a semiconductor device structure according to the present disclosure;
8 illustrates another example of a semiconductor device structure according to the present disclosure;
9 illustrates an example of using a semiconductor device structure according to the present disclosure;
10 illustrates another example of a method of manufacturing a semiconductor device structure according to the present disclosure;
11 illustrates another example of a semiconductor device structure according to the present disclosure;
12 illustrates another example of a semiconductor device structure according to the present disclosure;
13 illustrates another example of a semiconductor device structure according to the present disclosure;
14 illustrates another example of a semiconductor device structure according to the present disclosure;
15 is a view showing an example of a conventional semiconductor light emitting device package or semiconductor light emitting device structure,
16 illustrates another example of a semiconductor device structure according to the present disclosure;
17 is a diagram illustrating an example of a method of manufacturing the semiconductor device structure illustrated in FIG. 16;
18 and 19 show examples of reflective surfaces according to the present disclosure;
20 and 21 illustrate the principle of reflective surface formation according to the present disclosure;
22 is a view showing an example of an entire shape of an encapsulant according to the present disclosure;
23 is a diagram showing another example of the semiconductor device structure according to the present disclosure,
24 is a view showing still another example of the semiconductor device structure according to the present disclosure,
25 is a view showing an example of a method of manufacturing the semiconductor device structure shown in FIG. 24,
26 is a view showing another example of a method of manufacturing the semiconductor device structure shown in FIG. 24,
Figs. 27 and 28 are views showing modifications of the semiconductor device structure shown in Fig. 24. Fig.
이하, 본 개시를 첨부된 도면을 참고로 하여 자세하게 설명한다(The present disclosure will now be described in detail with reference to the accompanying drawing(s)). The present disclosure will now be described in detail with reference to the accompanying drawing (s).
도 3은 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 일 예를 나타내는 도면으로서, 플레이트(1)를 준비한 다음, 두 개의 전극(80,90)이 구비된 반도체 소자(2)를 접착제(3)를 이용하여 플레이트(1)에 위치 고정한다. 다음으로, 봉지제(4; encapsulating material)를 이용하여, 반도체 소자(2)를 감싼다. 다음으로, 플레이트(1)와 반도체 소자(2)를 분리한다. 플레이트(1)를 이루는 물질에는 특별한 제한이 없으며, 사파이어와 같은 물질을 사용하여도 좋고, 금속이나 유리 등의 평평평한 구조물을 사용하여도 좋다. 접착제(3)를 이루는 물질에도 특별한 제한이 없으며, 반도체 소자(2)를 플레이트(1)에 위치 고정만 할 수 있다면 어떠한 접착제여도 좋다. 봉지제(3)를 이루는 물질로는 종래에 LED 패키지에 사용되는 실리콘 에폭시가 사용될 수 있다. 봉지제(4)가 형성된 후, 반도체 소자(2)와 플레이트(1)의 분리는 접착제(3)를 녹일 수 있는 열을 가하거나, 접착제(3)를 녹일 수 있는 용제를 이용함으로써 가능하다. 열과 용제를 함께 사용하는 것도 가능하다. 또한 접착 테이프를 이용하는 것도 가능하다. 봉지제(4)는 종래에 사용되는 디스펜싱, 스크린 프린팅, 몰딩, 스핀 코팅 등의 방법으로 형성할 수 있으며, 광경화성 수지(UV경화성 수지)를 도포한 후, 광을 조사함으로써 형성하는 것도 가능하다. 플레이트(1)로 사파이어와 같이 투광성 플레이트가 사용되는 경우에, 플레이트(1) 측으로부터 광을 조사하는 것도 가능하다. 설명을 위해, 플레이트(1) 위에 하나의 반도체 소자(2)를 도시하였지만, 복수의 반도체 소자(2)를 플레이트(1) 위에 두고 공정을 행할 수 있다. 여기서 반도체 소자(2)는 두 개의 전극(80,90)을 가지는 것으로 설명되었지만, 그 수에 특별히 제한이 있는 것은 아니다. 예를 들어, 트랜지스터의 경우에 세 개의 전극을 가질 수 있다.3 is a view illustrating an example of a method of manufacturing a semiconductor device structure according to the present disclosure. After the
도 4는 본 개시에 따라 플립 칩 패키지를 제조하는 방법의 일 예를 나타내는 도면으로서, 반도체 소자(2)로서, 정션 다운 형 칩이 제시되어 있다. 정션 다운 형 칩으로서, 도 2에 도시된 것과 같은 플립 칩형 반도체 발광소자를 예로 들 수 있다. 따라서 반도체 발광소자는 도 2에서와 같이, 기판(100; 예: 사파이어 기판), 기판(100) 위에, 제1 도전성을 가지는 제1 반도체층(300; 예: n형 GaN층), 전자와 정공의 재결합을 통해 빛을 생성하는 활성층(400; 예: InGaN/(In)GaN MQWs), 제1 도전성과 다른 제2 도전성을 가지는 제2 반도체층(500; 예: p형 GaN층)이 순차로 증착되어 있으며, 그 위에 기판(100) 측으로 빛을 반사시키기 위한 3층으로 된 전극막(901; 예: Ag 반사막), 전극막(902; 예: Ni 확산 방지막) 및 전극막(903; 예: Au 본딩층)이 형성되어 있고, 식각되어 노출된 제1 반도체층(300) 위에 본딩 패드로 기능하는 전극(800; 예: Cr/Ni/Au 적층 금속 패드)이 형성된 구조를 가질 수 있다. 반도체 소자(2)는 두 개의 전극(80,90)을 가지며, 전극(90)은 도 2의 전극(901,902,903)과 같은 구성을 가져도 좋고, DBR(Distributed Bragg Reflector)과 금속 반사막의 조합으로 이루어져도 좋다. 전극(80)과 전극(90)은 SiO2와 같은 절연막(5)에 의해 전기적으로 절연되어 있다. 이후의 과정은 동일하며, 봉지제(4; encapsulating material)를 이용하여, 반도체 소자(2)를 감싼다. 다음으로, 플레이트(1)와 접착제(3)로부터 반도체 소자(2)를 분리한다.4 is a view illustrating an example of a method of manufacturing a flip chip package according to the present disclosure, wherein a junction down chip is presented as the
도 5는 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 다른 예를 나타내는 도면으로서, 플레이트(1) 위에 복수의 반도체 소자(2,2)가 일체로 봉지제(4)에 의해 덮혀 있다. 플레이트(1)를 제거한 후, 반도체 소자(2,2)를 일체로서 하나의 패키지화하는 것이 용이해진다. 반도체 소자(2)와 반도체 소자(2)의 전기적 연결 방법에 대해서는 후술한다. 또한 이들을 도 3에서와 같이 개별적인 반도체 소자(2)로 분리하는 것도 가능하다. 이는 복수의 반도체 소자(2,2)를 플레이트(1)로부터 분리한 후, 쏘잉(sawing) 등의 공정을 통해 개별화함으로써 가능하다. 경화후 연성을 가지는 봉지제(4)를 사용함으로써, 연성 회로기판과의 결합을 한층 높일 수 있게 된다.FIG. 5 shows another example of a method for manufacturing a semiconductor device structure according to the present disclosure, in which a plurality of
도 6은 본 개시에 따른 반도체 소자 구조물의 일 예를 나타내는 도면으로서, 봉지제(4)의 측면(4a)이 경사지도록 형성되어 있다. 반도체 소자(2)가 발광소자인 경우에, 봉지제(4)가 다양한 각의 외면을 갖게 되어, 패키지 외부로의 광 추출 효율이 높아지게 된다. 스크린 프린팅시, 스크린 격벽을 경사지게 형성하여 측면(4a)의 형성이 가능하며, 쏘잉시, 끝이 뾰족한 커터를 이용함으로써 측면(4a)의 형성이 가능하다.6 is a view illustrating an example of a semiconductor device structure according to the present disclosure, and is formed such that the
도 7은 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 또 다른 예를 나타내는 도면으로서, 플레이트(1)가 제거된 후, SiO2와 같은 절연막(6)을 전극(80)과 전극(90)을 노출한 상태로 구비하고 있다. 이후, 전극(80)에 외부 전극(81)을 연결하고, 전극(90)에 외부 전극(91)을 형성하여, 종래의 패키지와 같은 구조로 만들 수 있게 된다. 외부 전극(81,91)은 종래 패키지의 리드 프레임에 대응할 수 있다. 또한 외부 전극(81,91)을 반사막으로 기능하도록 넓게 펼쳐 증착하는 것도 가능하다. 절연막(6)은 단순히 절연 기능만을 하여도 좋고, 외부 전극(81,91)에 의한 광 흡수를 줄이도록 SiO2/TiO2의 교대 적층구조를 형성하거나 DBR을 이루어도 좋다. 도 4에서와 같이 반도체 소자(2)가 절연막(5)을 구비하는 경우에는 절연막(6)이 생략될 수도 있다. 절연막(6)과 외부 전극(81,91)의 형성에 사용되는 증착 공정과 포토리쏘그라피 공정 등은 반도체 칩 공정에서 일반적인 것으로 당업자에 매우 익숙한 것이다. 외부 전극(81,91)을 구비함으로써, PCB, COB 등에의 장착이 보다 용이해질 수 있다. 필요한 경우에, 외부 전극(81,91) 없이 절연막(6)만을 구비하는 것도 가능하다. 절연막(6) 반도체 소자(2)와 봉지제(4) 사이를 보호하는 기능을 할 뿐만 아니라, 봉지제(4)를 외부 전극(81,91) 형성 공정으로부터 보호하는 기능도 할 수 있다. 또한 절연막(6)을 백색 물질로 형성하여, 절연막(6)을 반사막으로 기능하게 할 수 있다. 예를 들어, 백색의 PSR(Photo Sloder Regist)을 절연막(6)으로 이용하거나, 코팅하여 사용할 수 있다. 예를 들어, 백색의 PSR을 스크린 프린팅 또는 스핀 코팅한 다음, 일반적인 포토리소그라피 공정을 통해 패터닝할 수 있다.FIG. 7 is a view showing another example of a method of manufacturing a semiconductor device structure according to the present disclosure. After the
도 8은 본 개시에 따른 반도체 소자 구조물의 다른 예를 나타내는 도면으로서, 전기적으로 직렬 연결된 반도체 소자(2A)와 반도체 소자(2B)가 구비되어 있다. 반도체 소자(2A)의 음(-) 전극(80A)과 반도체 소자(2B)의 양(+) 전극(90B)을 외부 전극(89)을 통해 연결함으로써 이러한 구성이 가능해진다. 미설명 부호 4는 봉지제이며, 6은 절연막이고, 90A은 반도체 소자(2A)의 양(+) 전극이며, 80B는 반도체 소자(2B)의 음(-) 전극이다. 이러한 구성을 통해, 모노리식 기판의 사용 없이, 봉지제(4)를 통해 일체화된 반도체 소자(2A,2B) 간의 전기적 연결을 형성할 수 있게 된다. 모노리식 기판의 경우에, 그 위의 반도체 소자의 구조가 동일하지만, 본 개시의 방법에 의하면, 반도체 소자(2A)와 반도체 소자(2B)가 같은 기능의 소자일 필요가 없다. 반도체 소자(2A,2B)를 병렬연결할 수 있음은 물론이다. 또한 봉지제(4)의 측면(4a)을 도 6에서와 같이 경사지게 형성할 수 있으며, 이러한 구성은 기존에 상상할 수 없었던 고전압(High-Voltage) 반도체 발광소자 패키지 내지는 반도체 발광소자 구조물을 가능하게 한다.8 is a diagram illustrating another example of a semiconductor device structure according to the present disclosure, and includes a
도 9는 본 개시에 따른 반도체 소자 구조물 사용의 일 예를 나타내는 도면으로서, 반도체 소자(2C)는 인쇄회로기판(7)의 도선(7a)과 전극(80,90)이 직접 연결되어 있으며, 반도체 소자(2D)는 도선(7b)과 외부 전극(81,91)을 통해 연결되어 있다. 인쇄회로기판(7)은 연성 회로기판이어도 좋다.9 is a view illustrating an example of the use of a semiconductor device structure according to the present disclosure. In the
도 10은 본 개시에 따라 반도체 소자 구조물을 제조하는 방법의 또 다른 예를 나타내는 도면으로서, 도 2에 도시된 것과 같은 반도체 소자(2)가 구비되어 있으며, 반도체 소자(2)는 기판(100), 기판(100) 위에, 제1 도전성을 가지는 제1 반도체층(300), 전자와 정공의 재결합을 통해 빛을 생성하는 활성층(400), 제1 도전성과 다른 제2 도전성을 가지는 제2 반도체층(500)이 성장되며, 전극(80,90)이 형성되어 있다. 반도체 소자(2)를 접착제(3)를 이용해 플레이트(1)에 붙인 다음, 봉지제(4)로 덮기에 앞서, 기판(100)을 제거하고, 바람직하게는 광 취출 효율을 높이기 위해 거친 표면(301)을 형성한다. 이후의 과정은 동일하다. 기판(100)의 제거는 레이저 리프트 오프(Laser Lift-off)와 같은 공정에 의해 가능하며, 거친 표면(301)은 ICP(Inductively Coupled Plasma)와 같은 건식 식각을 통해 가능하다. 이것은 칩 레벨 레이저 리프트 오프를 가능하게 한다.FIG. 10 is a view showing another example of a method of manufacturing a semiconductor device structure according to the present disclosure, in which a
도 11은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 봉지제(4)에 형광체가 포함되어 있다. YAG, Silicate, Nitride 형광체 등을 이용하여 원하는 색의 광을 발광할 수 있게 된다.FIG. 11 is a view showing another example of a semiconductor device structure according to the present disclosure, in which an
도 12은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 봉지제(4) 내에 또는 봉지제(4) 하부에 형광체층(8)이 형성되어 있다. 이는 봉지제(4) 내에서 형광체를 침전시키거나, 별도로 스핀 코팅하거나, 휘발성 액체에 담긴 형광체를 도포한 후 휘발시켜 형광체만 남긴 후 봉지제(4)로 덮음으로써 형성할 수 있다. 필요에 따라 복수의 형광체층(8)의 형성도 가능하다.12 illustrates another example of the semiconductor device structure according to the present disclosure, in which a
도 13은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 봉지제(4)에 광 취출 효율을 높이기 위한 거친 표면(4g)이 형성되어 있다. 거친 표면(4g)은 pressing, 나노임프린트(nanoimprint) 등의 성형을 통해 형성이 가능하다. 또한 bead 물질을 도포한 후, 에칭, 샌드블라스팅 등의 방법을 통해 형성하는 것도 가능하다. 거친 표면(4g)은 플레이트(1)의 분리 이전 또는 분리 이후에 형성될 수 있다.FIG. 13 is a view showing still another example of the semiconductor device structure according to the present disclosure, wherein the
도 14는 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 봉지제(4)에 렌즈(4c)가 형성되어 있다. 바람직하게는 렌즈(4c)는 봉지제와 일체로 형성된다. 이러한 일체형 렌즈(4c)는 압축성형 등으로 방법으로 형성하는 것이 가능하다.FIG. 14 is a view showing still another example of the semiconductor device structure according to the present disclosure, in which a
도 16은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 반도체 소자(2)가 도 4에 도시된 것과 같은 플립 칩형 반도체 발광소자인 경우이며, 봉지제(4)의 측면(4a)이 활성층(400; 도 2 참조)에서 생성된 빛을 상측으로 반사시키는 광 반사면(4b)을 구비한다. 광 반사면(4b)은 측면(4a)의 전체에 형성되어도 좋고, 일부에 형성되어 좋다. 바람직하게는 반도체 소자(2)가 위치하는 측면(4a)의 하부에 형성된다. 도 16에서 광 반사면(4b)이 형성되지 않은 측면(4a)의 상부(4e)는 일정 이상의 높이를 가지는 것이 바람직하다. 상부(4e)는 평탄한 상면(4d)에 대한 수직한 방향을 가질 수 있으며, 그 전체를 형상의 일 예를 도 22에 나타내었다. 상부(4e)를 일정 높이 이상으로 구비하여, 반도체 소자 구조물을 별도의 렌즈 없이 빔 프로젝터의 광원으로도 이용할 수 있다. 도 16에서 광 반사면(4b)은 곡면으로 되어 있으며, 도 18 및 도 19에 광 반사면(4b)의 다른 예가 도시되어 있다. 도 18에서는 두 개의 경사를 달리하는 직선 경사면(4b1,4b2)이 반사면을 형성한다. 도 19에서는 경사면(4b1) 위에 계단(4b3)이 형성된 측면(4a)이 구비되어 있다. 경사면(4b1)과 계단(4b3)을 복수 회 도입하는 것도 가능하다. 광 반사면(4b)의 원리에 대해서는 도 20 및 도 21에서 설명한다. 도 6에 도시된 측면(4a)도 반사면의 하나로 볼 수 있다. 미설명 동일부호에 대한 설명은 생략한다. 형광체(8)는 반드시 구비되어야 하는 것은 아니며, 도 16에서와 같이 컨포멀(conformal) 코팅되어도 좋고, 도 11에서와 같이 봉지제(4) 전체에 함유되어도 좋고, 봉지제(4)의 일부에만 구비되어도 좋다. 절연막(6)과 외부 전극(81,91)이 구비되는 경우에, 이들은 전극(80,90) 측의 봉지제(4) 전면에 형성된 다음, 후술하는 블레이드(41)에 의한 쏘잉 공정에서 제거되는 형태일 수 있으며, 미리 광 반사면(4b)이 형성되는 영역에는 형성되지 않는 형태일 수도 있다.FIG. 16 is a view showing another example of a semiconductor device structure according to the present disclosure, in which the
도 17은 도 16에 도시된 반도체 소자 구조물을 제조하는 방법의 일 예를 나타내는 도면으로서, 기본적으로 도 4 내지 도 6에 설명된 과정과 동일하지만, 반도체 소자(2c,2d)를 분리 내지는 측면(4a)을 형성하는 과정에서, 광 반사면(4b)과 상부(4e)의 형상을 가지는 블레이드(41; Saw Blade)를 이용하여, 반도체 소자(2)를 분리하는 것과 동시에 측면(4a)을 형성하는 것이 가능해진다. 도 18에 도시된 경사면(4b1,4b2)은 두 개의 각도를 달리하는 블레이드를 이용함으로써 형성이 가능하며, 도 19에 도시된 경사면(4b1)과 계단(4b3)은 계단(4b3)에 대응하는 형상의 블레이드와 경사면(4b1)에 대응하는 블레이드를 이용함으로써 형성이 가능하다. 쏘잉과 같은 기계 가공을 이용함으로써, 측면(4a) 내지는 광 반사면(4b)을 원하는 형태로 정확하게 형성할 수 있는 이점을 가진다. 이는 도 15에서와 같이, 봉지제(170)를 디스펜싱하는 경우에, 그 외곽 형상의 제어가 um 이상의 수준(예를 들어, COB에 봉지제를 디스펜싱하는 경우)에서는 거의 불가능하지만, 본 개시에 따른 방법에 의하면, 이것이 용이해진다. 또한 종래의 패키지에서, 도 14에서와 같은 렌즈(4c) 형상을 가지기 위해서는 금형이 필요하지만, 본 개시에 따른 방법에 의하면, 이러한 금형의 도움없이도 광 반사면(4b)을 형성할 수 있게 된다.FIG. 17 is a diagram illustrating an example of a method of manufacturing the semiconductor device structure illustrated in FIG. 16, and is basically the same as the process described with reference to FIGS. 4 to 6, but the
도 20 및 도 21은 본 개시에 따른 반사면 형성의 원리를 설명하는 도면으로서, 광원(S)으로부터 빛(L1)이 수직한 측면(4a)으로 입사하는 경우에, 빛(L1)은 임계각을 표시하는 삼각형(C1) 내로 진입하는 경우에, 굴절률이 높이 매질(예: 봉지제(4))과 굴절률이 낮은 매질(예: 공기)의 경계인 수직한 측면(4a)을 지나 굴절률이 낮은 매질로 진행한다. 그러나, 빛(L1)의 입사각이 큰 경우에는 수직한 측면(4a)에서 반사되어 상면(4d)을 향하게 되며, 마찬가지로 상면(4d)에서 동일한 원리의 적용을 받게 된다. 반면, 수직한 측면(4a)에 대해서 우측으로 경사진 광 반사면(4b)의 경우에, 수직한 측면(4a)에 대해서는 입사각이 더 작아서 삼각형(C1) 내로 진입하는 빛(L2)에 대해서도 삼각형(C2) 내로 진입하지 않게 되어, 빛(L2)을 상면(4d) 측으로 반사시킬 수 있게 된다. 광 반사면(4b)이 곡면인 경우에, 광 반사면(4b) 내의 각각의 점에 대한 접선에서 동일한 원리가 적용된다. 이러한 적용을 받아, 광 반사면(4b)을 직선, 포물선, 원호 등으로 구성할 수 있으며, 제조가 가능하다면 이들의 조합으로 구성할 수도 있다. 바람직하게는, 광 반사면(4b)에 입사하는 모든 빛을 상면(4d)으로 반사하도록 광 반사면(4b)을 구성할 수 있지만, 반드시 그러해야 하는 것은 아니다. 더욱 바람직하게는, 광 반사면(4b)은 광 반사면(4b)에서 반사된 빛(L2)이 상면(4d)의 삼각형(C3) 내로 입사될 수 있도록 설계된다. 이러한 설계는 광학 분야에서 당업자에게 주지의 기술이다. 도 21에 도시된 바와 같이, 하나의 빛(L)에 대해서, 빛(L)이 수직한 측면(4a)에 반사되어 상면(4d)을 향하는 경우의 입사각(θ1)보다 광 반사면(4b)에 반사되어 상면(4d)을 향하는 경우의 입사각(θ2)이 작아지는 것을 알 수 있다. 입사각을 작게 해양 상면(4d)을 통해 방출될 확률이 높아지게 된다.20 and 21 illustrate the principle of reflective surface formation according to the present disclosure, in the case where the light L1 is incident from the light source S to the
반도체 소자(2)가 발광소자인 경우에, 광 반사면(4b) 및/또는 백색 절연막(6)을 구비함으로써, 상면(4d) 내지는 반도체 소자(2) 상방으로의 광 취출 효율을 크게 높일 수 있게 된다. 종래에, 도 15에서와 같은 구조에서도, 백색의 몰드(130)가 사용되며, 몰드(130)는 패키지 전체의 형상을 구현하고, 캐비티(140)를 제공하는 한편, 캐비티(140) 내의 빛을 반사시키는 기능을 제공한다. 본 개시에 있어서, 백색의 몰드(130)에 의한 빛의 반사 기능은 광 반사면(4b)에 의해 대체되며(봉지제(4b)와 외부와의 굴절률의 차이를 이용함), 백색 절연막(6)은 그 위치와 기능에 있어서, 백색의 몰드(13)와 차별된다. 그리고 이러한 광 반사면(4b)의 구비와 백색 절연막(6)의 구비는 본 개시에 따른 제조 방법의 특유한 방식에 기인한다.In the case where the
도 23은 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 반도체 소자(2a)와 제2 반도체 소자(2b)가 봉지제(4)에 의해 일체로 형성되어 있다. 반도체 소자(2a)와 제2 반도체 소자(2b) 사이에는 홈(4f)이 형성되어 있으며, 홈(4f)은 슬릿 등 다양한 형태를 가질 수 있다. 홈(4f)은 반도체 소자(2a)와 제2 반도체 소자(2b)를 구분하면서 일체화하는데 역할하며, 반도체 소자(2a)의 기능과 제2 반도체 소자(2b)의 기능이 불필요하게 간섭되는 것을 방지하는 데도 이용될 수 있다. 반도체 소자(2a)와 제2 반도체 소자(2b)가 동일한 기능의 소자일 필요는 없다. 예를 들어, 하나는 기능성 소자이고, 하나는 정전기 방지를 위한 제너 다이오드일 수 있다. 반도체 소자(2a)와 제2 반도체 소자(2b)가 발광소자인 경우에, 반도체 소자(2a)와 제2 반도체 소자(2b)는 각각 다른 색의 빛을 발광할 수 있음은 물론이다. 반도체 소자(2a)와 제2 반도체 소자(2b)가 발광소자인 경우에, 홈(4f)은 광 반사면(4b)을 형성하는데 역할한다. 홈(4f)을 광 반사면(4b)으로 형성함으로써, 반도체 소자(2a)와 제2 반도체 소자(2b)는 서로 간섭 없이 각각의 상면(4d)으로 빛을 방출할 수 있게 된다. 홈(4f)의 형성은 봉지제(4) 전체를 절단하지 않는 깊이를 가지는 블레이드를 이용하여 가능하다. 광 반사면(4b)은 일측의 반도체 소자(2a)에만 형성될 수도 있다.FIG. 23 is a view showing still another example of the semiconductor device structure according to the present disclosure, in which the
도 24는 본 개시에 따른 반도체 소자 구조물의 또 다른 예를 나타내는 도면으로서, 광 반사면(4b)이 절연막(6)에 의해 덮혀 있다. 절연막(6)은 백색 PSR과 같은 광 반사막으로 기능하게 할 수 있다. 이러한 의미에서 본 실시예에서 절연막(6)은 광 반사막이라 할 수 있다. 또한 봉지제(4)를 절연막(6)에 비해 상대적으로 높은 굴절률의 물질로 구성함으로써, 양자 사이에 반사 성능을 높이면서, 광 반사면(4b)을 절연막(6)에 의해 보호하는 것도 가능하다. 절연막(6)을 봉지제(4)에 비해 낮은 굴절률의 물질로 구성하는 것도 가능하며, 본 개시에 속하지만, 본 실시예에는 벗어난다. 광 반사막(6)을 절연 물질이 아니라, 금속(예: Al, Ag, Au) 증착을 통해 금속 막으로 구성하는 것도 가능하다.24 is a diagram showing another example of the semiconductor device structure according to the present disclosure, in which the
도 25는 도 24에 도시된 반도체 소자 구조물을 제조하는 방법의 일 예를 나타내는 도면으로서, 봉지제(4)로 반도체 발광소자인 반도체 소자(2)를 덮은 후, 플레이트(1; 도 3 참조)를 제거한다. 다음으로, 블레이드(도시 생략)를 이용하여, 홈(4m)을 형성하여(일반화하면, 봉지제(4)를 제거함으로써 홈(4m)을 형성하여), 봉지제(4)에 광 반사면(4b)을 형성한 다음, 절연막(6)으로 광 반사면(4b)을 덮은 다음, 포토리소그라피 공정을 통해 절연막(6)을 통해 전극(80,90)을 노출시키고, 외부 전극(81,91)을 전극(80,90)에 각각 연결한다. 다음으로, 절단선(C)을 기준으로 반도체 소자(2,2)를 분리한다.24 is a view showing an example of a method of manufacturing the semiconductor element structure shown in Fig. 24, in which the
도 26은 도 24에 도시된 반도체 소자 구조물을 제조하는 방법의 다른 예를 나타내는 도면으로서, 전극(80,90)에 외부 전극(81,90) 증착 또는 도금과 같은 방법으로 먼저 형성한 다음, 광 반사면(4b)에 절연막(6)이 형성된다. 이후 포토리소그라피 공정을 거쳐 외부 전극(81,91)을 절연막(6) 밖으로 노출시키고, 반도체 소자(2,2)를 절단선(C)을 기준으로 절단한다.26 is a view showing another example of a method of manufacturing the semiconductor device structure shown in Fig. 24, which is first formed in such a manner as deposition or plating of
도 27 및 도 28은 도 24에 도시된 반도체 소자 구조물의 변형 예들을 나타내는 도면으로서, 도 27에는 광 반사면이 하나의 경사면(4b1)을 이루고 있으며, 도 28에는 광 반사면이 두 개의 경사면면(4b1,4b2)을 이루고 있다. 반도체 소자(2,2)를 개별적으로 분리될 수 있지만, 복수의 반도체 소자(2,2)가 함께 분리될 수도 있다.27 and 28 show modifications of the semiconductor device structure shown in Fig. 24. In Fig. 27, the light reflecting surface forms one inclined surface 4b1, and in Fig. 28, the light reflecting surface has two inclined surface (4b1, 4b2). Although the
이하 본 개시의 다양한 실시 형태에 대하여 설명한다.Various embodiments of the present disclosure will be described below.
(1) 봉지제가 캐리어로 역할하는 반도체 소자 구조물.(1) A semiconductor device structure in which an encapsulant serves as a carrier.
(2) 플레이트로부터 분리된 봉지제 하면을 가지는 반도체 소자 구조물.(2) A semiconductor device structure having a lower surface of the encapsulant separated from the plate.
(3) 반도체 소자의 전극이 위치하는 면을 제외한 봉지제의 외면들이 구조물 또는 패키지의 외면을 이루는 반도체 소자 구조물.(3) A semiconductor device structure in which the outer surfaces of the encapsulant except the surface where the electrodes of the semiconductor device are located form the outer surface of the structure or package.
(4) 반도체 소자들을 봉지제를 이용하여 결합한 반도체 소자 구조물.(4) A semiconductor device structure in which semiconductor devices are bonded using an encapsulant.
(5) 반도체 소자 구조물을 제조하는 방법에 있어서, 플레이트 위에 반도체 소자를 위치 고정하는 단계;로서, 반도체 소자의 전극이 플레이트를 향하도록 위치 고정하는 단계; 반도체 소자를 봉지제로 덮는 단계; 그리고, 봉지제가 덮힌 반도체 소자를 플레이트로부터 분리하는 단계;를 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(5) A method of fabricating a semiconductor device structure, comprising: positioning a semiconductor device on a plate, the method comprising: positioning the electrode of the semiconductor device to face the plate; Covering the semiconductor element with an encapsulant; And separating the semiconductor device covered with the encapsulant from the plate.
(6) 반도체 소자 구조물을 제조하는 방법에 있어서, 플레이트 위에 반도체 발광소자인 반도체 소자를 위치 고정하는 단계;로서, 반도체 소자의 전극이 플레이트를 향하도록 위치 고정하는 단계; 반도체 소자를 봉지제로 덮는 단계; 봉지제가 덮힌 반도체 소자를 플레이트로부터 분리하는 단계; 반도체 발광소자에서 생성된 광을 반사하도록 전극이 위치하는 측에서 봉지제에 광 반사면을 형성하는 단계; 그리고, 광 반사면에 광 반사막을 형성하는 단계;를 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법. 여기서 광 반사면은 기계적인 방법, 건식 식각, 습식 식각, 등 다양한 방법에 의해 형성될 수 있다.(6) A method of manufacturing a semiconductor device structure, comprising the steps of: (a) fixing a semiconductor device, which is a semiconductor light emitting device, on a plate, Covering the semiconductor element with an encapsulant; Separating the semiconductor device covered with the encapsulant from the plate; Forming a light reflection surface on the encapsulant at the side where the electrode is positioned to reflect light generated in the semiconductor light emitting device; And forming a light reflection film on the light reflection surface. Here, the light reflecting surface can be formed by various methods such as mechanical method, dry etching, wet etching, and the like.
(7) 광 반사막은 절연막인 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(7) The method of manufacturing a semiconductor device structure, wherein the light reflecting film is an insulating film.
(8) 광 반사막은 백색 절연막인 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(8) A method of manufacturing a semiconductor device structure, wherein the light reflecting film is a white insulating film.
(9) 광 반사막은 봉지제의 굴절률을 낮은 굴절률을 가지는 물질로 되어 있는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(9) A method of manufacturing a semiconductor device structure, wherein the light reflecting film is made of a material having a low refractive index of the refractive index of the encapsulant.
(10) 광 반사막은 금속으로 이루어지는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(10) A method of manufacturing a semiconductor device structure, wherein the light reflection film is made of metal.
(11) 광 반사막을 형성하는 단계에서, 전극이 노출되며, 노출된 전극에 외부 전극을 연결하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(11) In the step of forming the light reflection film, the electrode is exposed, and the external electrode is connected to the exposed electrode.
(12) 광 반사막을 형성하는 단계에 앞서, 전극에 외부 전극을 연결하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.(12) The method of manufacturing a semiconductor device structure according to any one of the preceding claims, further comprising the step of connecting an external electrode to the electrode prior to the step of forming the light reflection film.
(13) 광 반사면은 봉지제를 제거함으로써 형성되는 것을 특징으로 반도체 소자 구조물을 제조하는 방법.(13) A method of manufacturing a semiconductor device structure, characterized in that the light reflecting surface is formed by removing an encapsulant.
본 개시에 따른 하나의 반도체 소자 구조물을 제조하는 방법에 의하면, 반도체 소자 구조물 또는 패키지를 쉽게 제조할 수 있게 된다.The method of manufacturing a semiconductor device structure according to the present disclosure makes it possible to easily manufacture a semiconductor device structure or a package.
또한 본 개시에 따른 다른 반도체 소자 구조물을 제조하는 방법에 의하면, 봉지제가 캐리어로 역할하는 구조물 또는 패키지를 만들 수 있게 된다.In addition, according to the method of manufacturing another semiconductor device structure according to the present disclosure, it is possible to make a structure or package in which the encapsulant serves as a carrier.
또한 본 개시에 따른 또 다른 반도체 소자 구조물을 제조하는 방법에 의하면, 투광성 봉지제가 캐리어로 역할하는 발광소자 구조물 또는 패키지를 만들 수 있게 된다.Further, according to another method of manufacturing a semiconductor device structure according to the present disclosure, a light emitting device structure or a package in which a transparent encapsulant serves as a carrier can be manufactured.
또한 본 개시에 따른 또 다른 반도체 소자 구조물을 제조하는 방법에 의하면, 복수의 반도체 소자를 쉽게 전기적으로 연결할 수 있게 된다.Further, according to another method of manufacturing a semiconductor device structure according to the present disclosure, a plurality of semiconductor devices can be easily electrically connected.
또한 본 개시에 따른 또 다른 반도체 소자 구조물을 제조하는 방법에 의하면, 다른 구조의 반도체 소자들을 쉽게 전기적으로 연결할 수 있게 된다.In addition, according to the method of manufacturing another semiconductor device structure according to the present disclosure, semiconductor devices of different structures can be easily electrically connected.
또한 본 개시에 따른 또 다른 반도체 소자 구조물을 제조하는 방법에 의하면, 도 15와 같은 반도체 소자 구조물의 구성 요소를 모두 갖춘 반도체 소자 구조물을 용이하게 제조할 수 있게 된다.According to another method of manufacturing a semiconductor device structure according to the present disclosure, a semiconductor device structure having all of the components of the semiconductor device structure as shown in FIG. 15 can be easily manufactured.
100: 기판 200: 버퍼층 300,400,500: 반도체층100: substrate 200:
Claims (8)
플레이트 위에 반도체 발광소자인 반도체 소자를 위치 고정하는 단계;로서, 반도체 소자의 전극이 플레이트를 향하도록 위치 고정하는 단계;
반도체 소자를 봉지제로 덮는 단계;
봉지제가 덮힌 반도체 소자를 플레이트로부터 분리하는 단계;
반도체 발광소자에서 생성된 광을 반사하도록 전극이 위치하는 측에서 봉지제에 광 반사면을 형성하는 단계; 그리고,
광 반사면에 광 반사막을 형성하는 단계;를 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.In the method of manufacturing a semiconductor device structure,
Positioning a semiconductor element, which is a semiconductor light emitting element, on the plate, the position fixing the electrode of the semiconductor element facing the plate;
Covering the semiconductor element with an encapsulating material;
Separating the encapsulant-covered semiconductor element from the plate;
Forming a light reflecting surface on the encapsulant on the side where the electrode is positioned so as to reflect light generated in the semiconductor light emitting device; And,
Forming a light reflecting film on the light reflecting surface.
광 반사막은 절연막인 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.The method according to claim 1,
The light reflecting film is a method of manufacturing a semiconductor device structure, characterized in that the insulating film.
광 반사막은 백색 절연막인 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.The method according to claim 1,
The light reflecting film is a method of manufacturing a semiconductor device structure, characterized in that the white insulating film.
광 반사막은 봉지제의 굴절률을 낮은 굴절률을 가지는 물질로 되어 있는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.The method according to claim 1,
The light reflection film is a method of manufacturing a semiconductor device structure, characterized in that the refractive index of the encapsulant is made of a material having a low refractive index.
광 반사막은 금속으로 이루어지는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.The method according to claim 1,
The method of manufacturing a semiconductor device structure, characterized in that the light reflecting film is made of a metal.
광 반사막을 형성하는 단계에서, 전극이 노출되며,
노출된 전극에 외부 전극을 연결하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.The method according to claim 1,
In the step of forming the light reflecting film, the electrode is exposed,
And connecting an external electrode to the exposed electrode. ≪ Desc / Clms Page number 20 >
광 반사막을 형성하는 단계에 앞서, 전극에 외부 전극을 연결하는 단계;를 더 포함하는 것을 특징으로 하는 반도체 소자 구조물을 제조하는 방법.The method according to claim 1,
A method of manufacturing a semiconductor device structure, further comprising: connecting the external electrode to the electrode, prior to forming the light reflecting film.
광 반사면은 봉지제를 제거함으로써 형성되는 것을 특징으로 반도체 소자 구조물을 제조하는 방법.
The method according to claim 1,
Wherein the light reflecting surface is formed by removing the encapsulant.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120093207A KR101461154B1 (en) | 2012-08-24 | 2012-08-24 | Method of manufacutruing semiconductor device structure |
PCT/KR2013/002883 WO2013151391A1 (en) | 2012-04-06 | 2013-04-05 | Method for manufacturing semiconductor device structure, and semiconductor device structure using same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120093207A KR101461154B1 (en) | 2012-08-24 | 2012-08-24 | Method of manufacutruing semiconductor device structure |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140026163A true KR20140026163A (en) | 2014-03-05 |
KR101461154B1 KR101461154B1 (en) | 2014-11-12 |
Family
ID=50640995
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120093207A KR101461154B1 (en) | 2012-04-06 | 2012-08-24 | Method of manufacutruing semiconductor device structure |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101461154B1 (en) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160141202A (en) * | 2015-05-29 | 2016-12-08 | 엘지디스플레이 주식회사 | Light emitting diode package and method for manufacturing the same, backlight unit and liquid crystal display device using the same |
US10008648B2 (en) | 2015-10-08 | 2018-06-26 | Semicon Light Co., Ltd. | Semiconductor light emitting device |
US10032963B2 (en) | 2016-04-29 | 2018-07-24 | Lg Display Co., Ltd. | Light emitting diode package module and display device having the same |
KR20180125578A (en) * | 2016-04-13 | 2018-11-23 | 오스람 옵토 세미컨덕터스 게엠베하 | For fabricating a device with a reflector and devices |
KR20190117174A (en) * | 2018-04-06 | 2019-10-16 | 엘지이노텍 주식회사 | Semiconductor Package |
US11038086B2 (en) | 2016-03-07 | 2021-06-15 | Semicon Light Co., Ltd. | Semiconductor light-emitting element and manufacturing method therefor |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2264798B1 (en) * | 2003-04-30 | 2020-10-14 | Cree, Inc. | High powered light emitter packages with compact optics |
KR20110099512A (en) * | 2010-03-02 | 2011-09-08 | 삼성엘이디 주식회사 | Light emitting device package and method of manufacturing the same |
KR20120014818A (en) * | 2010-08-10 | 2012-02-20 | 주식회사인셈 | Direct mounting type light emitting unit, back light unit using the same and display apparatus employing the back light unit |
KR20120032899A (en) * | 2010-09-29 | 2012-04-06 | 삼성엘이디 주식회사 | Light emitting diode package and manufacturing method for the same |
-
2012
- 2012-08-24 KR KR1020120093207A patent/KR101461154B1/en active IP Right Grant
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160141202A (en) * | 2015-05-29 | 2016-12-08 | 엘지디스플레이 주식회사 | Light emitting diode package and method for manufacturing the same, backlight unit and liquid crystal display device using the same |
US10008648B2 (en) | 2015-10-08 | 2018-06-26 | Semicon Light Co., Ltd. | Semiconductor light emitting device |
US11038086B2 (en) | 2016-03-07 | 2021-06-15 | Semicon Light Co., Ltd. | Semiconductor light-emitting element and manufacturing method therefor |
KR20180125578A (en) * | 2016-04-13 | 2018-11-23 | 오스람 옵토 세미컨덕터스 게엠베하 | For fabricating a device with a reflector and devices |
US10615323B2 (en) | 2016-04-13 | 2020-04-07 | Osram Oled Gmbh | Component having a reflector and method of producing components |
US10032963B2 (en) | 2016-04-29 | 2018-07-24 | Lg Display Co., Ltd. | Light emitting diode package module and display device having the same |
KR20190117174A (en) * | 2018-04-06 | 2019-10-16 | 엘지이노텍 주식회사 | Semiconductor Package |
Also Published As
Publication number | Publication date |
---|---|
KR101461154B1 (en) | 2014-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9882097B2 (en) | Optoelectronic semiconductor chip, optoelectronic semiconductor component, and a method for producing an optoelectronic semiconductor component | |
KR101476771B1 (en) | Semiconductor device structure and method of manufacutruing the same | |
US9773950B2 (en) | Semiconductor device structure | |
KR20150107086A (en) | Semiconductor device structure and method of manufacutruing the same | |
JP5990651B2 (en) | Optoelectronic component and manufacturing method thereof | |
KR101461154B1 (en) | Method of manufacutruing semiconductor device structure | |
US20110215353A1 (en) | Light emitting device package and method for fabricating the same | |
KR101291092B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101360324B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101450216B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101299563B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101299562B1 (en) | Semiconductor device structure | |
WO2013151391A1 (en) | Method for manufacturing semiconductor device structure, and semiconductor device structure using same | |
KR101460742B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101300463B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101863538B1 (en) | Semiconductor Light Emitting Device And Method of Manufacturing the same | |
KR101538083B1 (en) | Semiconductor device structure | |
KR101779084B1 (en) | Semicondutor light emitting device structure and method of manufacturing the same | |
KR20130114011A (en) | Method of manufacutruing semiconductor device structure | |
KR20140048178A (en) | Method of manufacutruing semiconductor device structure | |
KR101465708B1 (en) | Method of manufacturing a semiconductor device structure | |
KR101461153B1 (en) | Method of manufacutruing semiconductor device structure | |
KR101403640B1 (en) | Semiconductor light emitting device and method of encapsulating the same | |
KR101494440B1 (en) | Method of manufacutruing semiconductor device structure and semiconductor device structure using the method | |
KR101464326B1 (en) | Method of manufacutruing semiconductor device structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20191002 Year of fee payment: 6 |