KR20120107269A - Liquid crystal display device and method for fabricating the same - Google Patents

Liquid crystal display device and method for fabricating the same Download PDF

Info

Publication number
KR20120107269A
KR20120107269A KR1020110024857A KR20110024857A KR20120107269A KR 20120107269 A KR20120107269 A KR 20120107269A KR 1020110024857 A KR1020110024857 A KR 1020110024857A KR 20110024857 A KR20110024857 A KR 20110024857A KR 20120107269 A KR20120107269 A KR 20120107269A
Authority
KR
South Korea
Prior art keywords
electrode
layer
passivation layer
pixel electrode
forming
Prior art date
Application number
KR1020110024857A
Other languages
Korean (ko)
Other versions
KR101818452B1 (en
Inventor
송인덕
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110024857A priority Critical patent/KR101818452B1/en
Publication of KR20120107269A publication Critical patent/KR20120107269A/en
Application granted granted Critical
Publication of KR101818452B1 publication Critical patent/KR101818452B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/50Protective arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

PURPOSE: A liquid crystal display device and a manufacturing method thereof are provided to laminate an inorganic insulating film and an organic insulating film by a first protection film, thereby guaranteeing a source electrode, a drain electrode, and the protection film are in contact with each other, and reducing the load on a common electrode. CONSTITUTION: A second contact hole selectively eliminates only a second protection film. The second contact hole exposes a pixel electrode. A connection electrode(280b) is formed on the second protection film. The connection electrode connects a drain electrode with the pixel electrode by a first contact hole and the second contact hole. A common electrode(280a) is formed on the same layer as the connection electrode. The common electrode forms a fringe electric field with the pixel electrode.

Description

액정 표시 장치 및 이의 제조 방법{LIQUID CRYSTAL DISPLAY DEVICE AND METHOD FOR FABRICATING THE SAME}Liquid crystal display and its manufacturing method {LIQUID CRYSTAL DISPLAY DEVICE AND METHOD FOR FABRICATING THE SAME}

본 발명은 액정 표시 장치에 관한 것으로, 특히, 액정 표시 장치의 화질을 향상시키고 소비전력을 감소시킬 수 있는 액정 표시 장치 및 이의 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device, and more particularly, to a liquid crystal display device and a manufacturing method thereof capable of improving image quality and reducing power consumption of the liquid crystal display device.

정보화 사회가 발전함에 따라 표시 장치에 대한 요구도 다양한 형태로 점증하고 있으며, 이에 부응하여 근래에는 LCD(Liquid Crystal Display Device), PDP(Plasma Display Panel), ELD(Electro Luminescent Display), VFD(Vacuum Fluorescent Display) 등 여러 가지 평판 표시 장치가 연구되어 왔고, 일부는 이미 여러 장비에서 표시 장치로 활용되고 있다.(PDP), Electro Luminescent Display (ELD), Vacuum Fluorescent (VFD), and the like have been developed in recent years in response to the demand for display devices. Display) have been studied, and some of them have already been used as display devices in various devices.

그 중에, 현재 화질이 우수하고 경량, 박형, 저소비 전력의 특징 및 장점으로 인하여 이동형 화상 표시 장치의 용도로 CRT(Cathode Ray Tube)를 대체하면서 액정 표시 장치가 가장 많이 사용되고 있으며, 노트북 컴퓨터의 모니터와 같은 이동형의 용도 이외에도 방송 신호를 수신하여 디스플레이하는 텔레비젼 및 컴퓨터의 모니터 등으로 다양하게 개발되고 있다.Among them, the liquid crystal display is the most widely used, replacing the CRT (Cathode Ray Tube) for mobile image display due to the excellent image quality, light weight, thinness, and low power consumption. In addition to the mobile use, various developments have been made for televisions and monitors for receiving and displaying broadcast signals.

이러한 액정 표시 장치는 컬러 필터 어레이가 형성된 컬러 필터 기판, 박막 트랜지스터 어레이가 형성된 박막 트랜지스터 기판 및 컬러 필터 기판과 박막 트랜지스터 기판 사이에 형성된 액정층을 포함하여 이루어진다.The liquid crystal display includes a color filter substrate having a color filter array, a thin film transistor substrate having a thin film transistor array, and a liquid crystal layer formed between the color filter substrate and the thin film transistor substrate.

컬러 필터 기판은 컬러 구현을 위한 컬러 필터 및 빛샘 방지를 위한 블랙 매트릭스가 형성된다. 그리고, 박막 트랜지스터 기판에는 데이터 신호가 개별적으로 공급되는 다수의 화소 전극이 매트릭스 형태로 형성된다. 또한 박막 트랜지스터 기판에는 다수의 화소 전극을 개별적으로 구동하기 위한 박막 트랜지스터, 박막 트랜지스터를 제어하는 게이트 라인 및 박막 트랜지스터에 데이터 신호를 공급하는 데이터 라인이 형성된다.The color filter substrate is formed with a color filter for color implementation and a black matrix for light leakage prevention. In the thin film transistor substrate, a plurality of pixel electrodes to which data signals are separately supplied are formed in a matrix form. Also, a thin film transistor for driving a plurality of pixel electrodes individually, a gate line for controlling the thin film transistor, and a data line for supplying a data signal to the thin film transistor are formed on the thin film transistor substrate.

액정 분자는 구조가 가늘고 길며 배열에 방향성을 가지고 있어서, 액정 표시 장치에 전계를 가하면, 액정층에 인가되는 전기장에 의해 액정 분자가 움직이며 광투과율이 달라져 화상이나 문자가 표현된다. 이러한 액정 표시 장치는 화질이 우수하며, 가볍고, 소비 전력이 낮아 차세대 첨단 디스플레이 소자로 각광받고 있다.The liquid crystal molecules are thin and long in structure and have an orientation in the arrangement. When an electric field is applied to the liquid crystal display, the liquid crystal molecules are moved by an electric field applied to the liquid crystal layer, and the light transmittance is changed to display an image or a character. Such liquid crystal display devices have been spotlighted as next generation advanced display devices due to their excellent image quality, light weight, and low power consumption.

이하, 첨부된 도면을 참조하여 일반적인 액정 표시 장치를 설명하면 다음과 같다.Hereinafter, a general liquid crystal display will be described with reference to the accompanying drawings.

도 1은 일반적인 액정 표시 장치의 단면도로, 박막 트랜지스터 기판만을 도시하였다.FIG. 1 is a cross-sectional view of a general liquid crystal display and illustrates only a thin film transistor substrate.

도 1과 같이, 일반적인 액정 표시 장치의 박막 트랜지스터 기판은, 기판(100), 기판(100) 상에 형성된 게이트 전극(110a), 게이트 전극(110a)을 포함한 기판(100) 전면에 형성된 게이트 절연막(120), 게이트 절연막(120) 상에 형성되며, 반도체층(130a)과 오믹콘택층(130b)이 차례로 적층된 액티브층(130), 액티브층(130) 상에 형성되며 소정 영역 이격된 소스, 드레인 전극(140a, 140b), 소스, 드레인 전극(140a, 140b)을 포함한 게이트 절연막(120) 전면에 형성된 보호막(150) 및 보호막(150)을 선택적으로 제거하여 형성된 콘택홀(미도시)을 통해 드레인 전극(140b)과 접속되는 화소 전극(160)을 포함한다.As shown in FIG. 1, a thin film transistor substrate of a general liquid crystal display device includes a gate insulating film formed on the entire surface of the substrate 100 including the substrate 100, the gate electrode 110a formed on the substrate 100, and the gate electrode 110a. 120, the active layer 130 formed on the gate insulating layer 120 and the semiconductor layer 130a and the ohmic contact layer 130b are sequentially stacked, the source formed on the active layer 130 and spaced apart from a predetermined region, A protective layer 150 formed on the entire surface of the gate insulating layer 120 including the drain electrodes 140a and 140b, the source and the drain electrodes 140a and 140b, and a contact hole formed by selectively removing the protective layer 150. The pixel electrode 160 is connected to the drain electrode 140b.

그런데, 금속 물질로 형성된 소스, 드레인 전극(140a, 140b)을 포함한 게이트 절연막(120) 전면에 유기 절연막으로 보호막(150)을 형성하면, 금속과 유기 절연막의 물질 차이에 의해 소스, 드레인 전극(140a, 140b)과 보호막(150)의 접촉 특성이 저하된다.However, when the passivation layer 150 is formed of the organic insulating layer on the entire gate insulating layer 120 including the source and drain electrodes 140a and 140b formed of the metal material, the source and drain electrodes 140a may be formed due to the material difference between the metal and the organic insulating layer. , 140b) and the protective film 150 are degraded.

구체적으로, 접촉 특성이 저하된 보호막(150)이 들떠 소스, 드레인 전극(140a, 140b)과 보호막(150) 사이에 홀(Hole)이 형성되면, 보호막(150) 내부에 이물질이 혼입될 수 있다. 이로 인해, 액정 표시 장치의 불량이 발생할 수 있으며, 보호막(150)이 제 기능을 하지 못하여 보호막(150)에 콘택홀을 형성하거나 보호막(150) 상에 화소 전극(160)을 형성할 때 에천트(Etchant)로 인해 액정 표시 장치의 박막 트랜지스터 및 전극이 손상되는 문제점이 발생한다.Specifically, when a hole is formed between the source and drain electrodes 140a and 140b and the passivation layer 150 due to the passivation layer 150 having poor contact characteristics, foreign matter may be mixed in the passivation layer 150. . As a result, a defect of the liquid crystal display may occur, and the etchant may be caused when the passivation layer 150 does not function properly to form a contact hole in the passivation layer 150 or to form the pixel electrode 160 on the passivation layer 150. (Etchant) causes a problem that the thin film transistor and the electrode of the liquid crystal display is damaged.

본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 제 1 보호막으로 무기 절연막과 유기 절연막을 적층하여 공정성을 확보하고, 유기 절연막이 소오스와 공통전극 사이의 부하를 감소시켜 소비전력을 감소시킬 수 있는 액정 표시 장치 및 이의 제조 방법을 제공하는데, 그 목적이 있다.The present invention has been made to solve the above problems, the first protective film is laminated with an inorganic insulating film and an organic insulating film to ensure fairness, the organic insulating film can reduce the power consumption by reducing the load between the source and the common electrode It is an object of the present invention to provide a liquid crystal display device and a method for manufacturing the same.

상기와 같은 목적을 달성하기 위한 본 발명의 액정 표시 장치는, 기판; 상기 기판 상에 종횡으로 형성되어 화소 영역을 정의하는 게이트 라인과 데이터 라인; 상기 게이트 라인과 데이터 라인의 교차 영역에 형성된 박막 트랜지스터; 상기 박막 트랜지스터를 포함한 상기 기판 상에 형성되며 무기 절연막과 유기 절연막이 차례로 적층된 제 1 보호막; 상기 제 1 보호막 상에 형성되는 화소 전극; 상기 화소 전극을 포함한 상기 제 1 보호막 전면에 형성되는 제 2 보호막; 상기 제 1, 제 2 보호막을 선택적으로 제거하여 상기 박막 트랜지스터의 드레인 전극을 노출시키는 제 1 콘택홀과 상기 제 2 보호막 만을 선택적으로 제거하여 상기 화소 전극을 노출시키는 제 2 콘택홀; 상기 제 2 보호막 상에 형성되며 상기 제 1, 제 2 콘택홀을 통해 상기 드레인 전극과 화소 전극을 접속시키는 연결 전극; 및 상기 연결 전극과 동일 층에 형성되어 상기 화소 전극과 프린지 전계를 이루는 공통 전극을 포함한다.The liquid crystal display device of the present invention for achieving the above object, the substrate; A gate line and a data line formed vertically and horizontally on the substrate to define a pixel area; A thin film transistor formed at an intersection of the gate line and the data line; A first passivation layer formed on the substrate including the thin film transistor and in which an inorganic insulating layer and an organic insulating layer are sequentially stacked; A pixel electrode formed on the first passivation layer; A second passivation layer formed on an entire surface of the first passivation layer including the pixel electrode; A second contact hole exposing the pixel electrode by selectively removing the first and second passivation layers by selectively removing the first and second passivation layers to expose the drain electrode of the thin film transistor; A connection electrode formed on the second passivation layer and connecting the drain electrode and the pixel electrode through the first and second contact holes; And a common electrode formed on the same layer as the connection electrode to form a fringe electric field with the pixel electrode.

상기 제 1 보호막의 무기 절연막의 두께가 유기 절연막의 두께보다 얇다.The thickness of the inorganic insulating film of the first protective film is thinner than the thickness of the organic insulating film.

상기 무기 절연막의 두께는 1000Å 내지 2000Å 이다.The inorganic insulating film has a thickness of 1000 kPa to 2000 kPa.

상기 공통 전극은 복수개의 오픈 영역을 갖는다.The common electrode has a plurality of open regions.

상기 연결 전극은 상기 제 2 보호막 상에 섬 모양으로 형성된다.The connection electrode is formed in an island shape on the second passivation layer.

상기 제 2 보호막의 상부 면이 평탄하다.The upper surface of the second passivation layer is flat.

또한, 동일 목적을 달성하기 위한 본 발명의 액정 표시 장치의 제조 방법은, 기판 상에 게이트 라인과 게이트 전극을 형성하는 단계; 상기 게이트 라인과 게이트 전극을 포함하는 상기 기판 상에 게이트 절연막을 형성하는 단계; 상기 게이트 절연막 상에 반도체층과 오믹 콘택층이 차례로 적층된 액티브층을 형성하는 단계; 상기 액티브층을 포함한 상기 게이트 절연막 상에 데이터 전극 물질을 증착하고 이를 패터닝하여 상기 게이트 라인과 수직으로 교차하여 화소 영역을 정의하는 데이터 라인을 형성함과 동시에 소스, 드레인 전극을 형성하는 단계; 소스, 드레인 전극을 포함한 상기 게이트 절연막 상에 무기 절연막과 유기 절연막을 차례로 증착하여 제 1 보호막을 형성하는 단계; 상기 제 1 보호막 상에 화소 전극을 형성하는 단계; 상기 화소 전극을 포함한 상기 제 1 보호막 전면에 제 2 보호막을 형성하는 단계; 상기 제 1, 제 2 보호막을 선택적으로 제거하여 상기 드레인 전극을 노출시키는 제 1 콘택홀과 상기 제 2 보호막 만을 선택적으로 제거하여 상기 화소 전극을 노출시키는 제 2 콘택홀을 형성하는 단계; 및 상기 제 1, 제 2 콘택홀을 통해 상기 드레인 전극과 화소 전극을 접속시키는 연결 전극을 형성함과 동시에 상기 화소 전극과 프린지 전계를 이루는 공통 전극을 형성하는 단계를 포함한다.In addition, the manufacturing method of the liquid crystal display device of the present invention for achieving the same object comprises the steps of forming a gate line and a gate electrode on a substrate; Forming a gate insulating film on the substrate including the gate line and a gate electrode; Forming an active layer in which a semiconductor layer and an ohmic contact layer are sequentially stacked on the gate insulating layer; Depositing and patterning a data electrode material on the gate insulating layer including the active layer to form a source line and a drain electrode at the same time as forming a data line crossing the gate line to define a pixel region; Forming a first passivation layer by sequentially depositing an inorganic insulating layer and an organic insulating layer on the gate insulating layer including a source and a drain electrode; Forming a pixel electrode on the first passivation layer; Forming a second passivation layer on an entire surface of the first passivation layer including the pixel electrode; Selectively removing the first and second passivation layers to form a first contact hole exposing the drain electrode and selectively removing only the second passivation layer to form a second contact hole exposing the pixel electrode; And forming a connection electrode connecting the drain electrode and the pixel electrode through the first and second contact holes and forming a common electrode forming a fringe electric field with the pixel electrode.

상기 제 1 콘택홀과 제 2 콘택홀을 동시에 형성한다.The first contact hole and the second contact hole are simultaneously formed.

상기 제 1 보호막의 유기 절연막을 상기 무기 절연막 보다 더 두껍게 형성한다.The organic insulating film of the first protective film is formed thicker than the inorganic insulating film.

상기 공통 전극은 복수개의 오픈 영역을 갖도록 형성한다.The common electrode is formed to have a plurality of open regions.

상기 연결 전극은 상기 제 2 보호막 상에 섬 모양으로 형성한다.The connection electrode is formed in an island shape on the second passivation layer.

상기와 같은 본 발명의 액정 표시 장치 및 이의 제조 방법은 소스, 드레인 전극을 포함한 게이트 절연막 상에 무기 절연막과 유기 절연막이 차례로 적층된 보호막을 형성함으로써, 소스, 드레인 전극과 보호막의 접촉 특성을 향상시킬 수 있다. 또한, 공통 전극과 데이터 라인 사이에 형성되는 커패시턴스를 감소시켜 액정 표시 장치의 화질을 향상시키고 소비 전력을 감소시킬 수 있다.As described above, the liquid crystal display of the present invention and a method of manufacturing the same may form a protective film in which an inorganic insulating film and an organic insulating film are sequentially stacked on a gate insulating film including a source and a drain electrode, thereby improving contact characteristics between the source and drain electrodes and the protective film. Can be. In addition, the capacitance formed between the common electrode and the data line may be reduced to improve the image quality of the liquid crystal display and to reduce power consumption.

도 1은 일반적인 액정 표시 장치의 단면도.
도 2는 본 발명의 액정 표시 장치의 평면도.
도 3a는 도 2의 Ⅰ-Ⅰ'에 따른 단면도.
도 3b는 도 2의 Ⅱ-Ⅱ'에 따른 단면도.
도 4a 내지 도 4f는 본 발명의 액정 표시 장치의 제조 방법을 나타낸 공정 단면도.
1 is a cross-sectional view of a general liquid crystal display device.
2 is a plan view of the liquid crystal display of the present invention.
3A is a cross-sectional view taken along the line II ′ of FIG. 2.
3b is a sectional view taken along the line II-II 'of FIG. 2;
4A to 4F are cross-sectional views illustrating a method of manufacturing the liquid crystal display of the present invention.

액정 표시 장치에서 가장 많이 사용되는 대표적인 구동 모드(Mode)는 액정 방향자가 90°트위스트 되도록 배열한 후 전압을 가하여 액정 방향자를 제어하는 TN(Twisted Nematic) 모드와, 한 기판 상에 나란하게 배열된 화소 전극과 공통 전극 간의 수평 전계에 의해 액정이 구동되는 횡전계(In-Plane Switching Mode) 모드 등이 있다.The most common driving mode used in the liquid crystal display is a twisted nematic (TN) mode in which the liquid crystal directors are arranged so that the liquid crystal directors are twisted by 90 ° and then applied a voltage to the liquid crystal directors, and pixels arranged side by side on a substrate. There is an In-Plane Switching Mode mode in which a liquid crystal is driven by a horizontal electric field between the electrode and the common electrode.

횡전계 모드는 화소 전극과 공통 전극을 박막 트랜지스터 기판의 개구부에 서로 교번하도록 형성하여, 화소 전극과 공통 전극 사이에 발생하는 횡전계에 의해 액정이 배향되도록 한 것이다. 그런데, 횡전계 모드 액정 표시 장치는 시야각은 넓으나 개구율 및 투과율이 낮으므로, 상기와 같은 문제점을 개선하기 위해 프린지 전계(Fringe Field Switching; FFS) 모드 액정 표시 장치가 제안되었다.In the transverse electric field mode, the pixel electrode and the common electrode are alternately formed in the opening of the thin film transistor substrate so that the liquid crystal is aligned by the transverse electric field generated between the pixel electrode and the common electrode. However, since the transverse electric field mode liquid crystal display has a wide viewing angle but a low aperture ratio and a low transmittance, a fringe field switching (FFS) mode liquid crystal display has been proposed to solve the above problems.

프린지 전계 모드 액정 표시 장치는 화소 영역에 통전극 형태의 화소 전극을 형성하고 화소 전극 상에 슬릿 형태로 복수개의 공통 전극을 형성하여 화소 전극과 공통 전극 사이에 형성되는 프린지 전계에 의해 액정 분자를 동작시킨다.In the fringe field mode liquid crystal display, a pixel electrode in the form of a through electrode is formed in a pixel region, and a plurality of common electrodes are formed in a slit form on the pixel electrode to operate liquid crystal molecules by a fringe electric field formed between the pixel electrode and the common electrode. Let's do it.

상기와 같은 프린지 전계 모드 액정 표시 장치는 액정 분자를 정밀하게 제어할 수 있으므로 상, 하, 좌, 우 180°광시야각을 구현하며 대각선 방향에서도 색상변이가 없고 높은 명암비를 얻을 수 있다. 또한, 데이터 라인 위에 공통 전극을 덮는 구조로 블랙 매트릭스의 선폭을 감소시켜 개구율을 향상시킬 수 있다.Since the fringe field mode liquid crystal display device can precisely control the liquid crystal molecules, the upper, lower, left, and right 180 ° wide viewing angles can be realized, and color contrast can be obtained even in a diagonal direction and a high contrast ratio can be obtained. In addition, the structure covering the common electrode on the data line may reduce the line width of the black matrix to improve the aperture ratio.

이하, 첨부된 도면을 참조하여 본 발명의 액정 표시 장치를 상세히 설명하면 다음과 같다.Hereinafter, the liquid crystal display of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명의 액정 표시 장치의 평면도이다. 그리고, 도 3a와 도 3b는 각각 도 2의 Ⅰ-Ⅰ'에 따른 단면도와 도 2의 Ⅱ-Ⅱ'에 따른 단면도이다.2 is a plan view of the liquid crystal display of the present invention. 3A and 3B are cross-sectional views taken along the line II ′ of FIG. 2 and II-II ′ of FIG. 2, respectively.

도 2, 도 3a 및 도 3b를 참조하면, 본 발명의 액정 표시 장치는 기판(200), 기판(200) 상에 종횡으로 형성되어 화소 영역을 정의하는 게이트 라인(GL)과 데이터 라인(DL), 게이트 라인(GL)과 데이터 라인(DL)의 교차 영역에 형성된 박막 트랜지스터, 박막 트랜지스터를 포함한 기판(200) 상에 형성되며 무기 절연막(250a)과 유기 절연막(250b)이 차례로 적층된 제 1 보호막(250), 제 1 보호막(250) 상에 형성되는 화소 전극(260), 화소 전극(260)을 포함한 제 1 보호막(250) 전면에 형성되는 제 2 보호막(270), 제 1, 제 2 보호막(250, 270)을 선택적으로 제거하여 박막 트랜지스터의 드레인 전극(240b)을 노출시키는 제 1 콘택홀(290a)과 제 2 보호막(270)만을 선택적으로 제거하여 화소 전극(260)을 노출시키는 제 2 콘택홀(290b), 제 2 보호막(270) 상에 형성되며 제 1, 제 2 콘택홀(290a, 290b)을 통해 드레인 전극(240b)과 화소 전극(260)을 접속시키는 연결 전극(280b) 및 연결 전극(280b)과 동일 층에 형성되어 화소 전극(260)과 프린지 전계를 이루는 공통 전극(280a)을 포함한다.2, 3A, and 3B, the liquid crystal display of the present invention is formed on the substrate 200 and the substrate 200 vertically and horizontally to define a pixel area, a gate line GL and a data line DL. , A first passivation layer formed on the substrate 200 including the thin film transistor and the thin film transistor formed at the intersection of the gate line GL and the data line DL, and the inorganic insulating film 250a and the organic insulating film 250b are sequentially stacked. The second passivation layer 270 and the first and second passivation layers formed on the entire surface of the first passivation layer 250 including the pixel electrode 260 and the pixel electrode 260 formed on the first passivation layer 250. A second exposing the pixel electrode 260 by selectively removing only the first contact hole 290a and the second passivation layer 270 by selectively removing the 250 and 270 to expose the drain electrode 240b of the thin film transistor. It is formed on the contact hole 290b and the second passivation layer 270 and through the first and second contact holes 290a and 290b. It includes an electrode (240b) and the pixel electrode 260 connected to the electrode (280b) and the connection electrode (280b) and the common electrode (280a) is formed in the same layer forming the pixel electrode 260 and the fringe field for connecting.

구체적으로, 박막 트랜지스터는 게이트 라인(GL)과 접속된 게이트 전극(210a)과, 게이트 라인(GL)과 게이트 전극(210a)을 포함한 기판(200) 전면에 형성되는 게이트 절연막(220)과, 게이트 전극(210a)에 대응되는 게이트 절연막(220) 상에 형성되는 반도체층(230a) 및 오믹콘택층(230b)으로 구성된 액티브층(230)과, 데이터 라인(DL)과 연결된 소스 전극(240a) 및 소스 전극(240a)과 소정 간격 이격되어 형성된 드레인 전극(240b)을 포함한다.In detail, the thin film transistor includes a gate electrode 210a connected to the gate line GL, a gate insulating film 220 formed on the entire surface of the substrate 200 including the gate line GL and the gate electrode 210a, and a gate. An active layer 230 including a semiconductor layer 230a and an ohmic contact layer 230b formed on the gate insulating layer 220 corresponding to the electrode 210a, a source electrode 240a connected to the data line DL, and The drain electrode 240b is formed to be spaced apart from the source electrode 240a by a predetermined interval.

소스 전극(240a)과 드레인 전극(240b) 사이의 이격 구간에는 오믹콘택층(230b)이 제거되어 채널(ch)이 형성된다.In the spaced interval between the source electrode 240a and the drain electrode 240b, the ohmic contact layer 230b is removed to form a channel ch.

그런데, 일반적인 액정 표시 장치는 박막 트랜지스터를 포함한 게이트 절연막 전면에 유기 절연막으로 보호막을 형성하므로, 금속 물질로 형성된 소스, 드레인 전극과 유기 절연막의 물질 차이에 의해 소스, 드레인 전극과 보호막의 접촉 특성이 저하된다.However, in a general liquid crystal display device, since a protective film is formed of an organic insulating film on the entire gate insulating film including a thin film transistor, the contact characteristics of the source, drain electrode, and protective film are degraded due to the difference between the source, drain electrode, and organic insulating film formed of a metal material. do.

즉, 보호막이 박막 트랜지스터를 포함한 게이트 절연막 전면에 균일하게 접촉되지 않고 들뜬다. 따라서, 소스, 드레인 전극과 보호막 사이에 홀(Hole)이 형성되고 홀 내부에 이물질이 혼입될 수 있다. 또한, 일반적인 액정 표시 장치는 보호막에 콘택홀을 형성하거나 보호막 상에 화소 전극을 형성할 때 에천트(Etchant)로 인해 보호막이 제 기능을 수행하지 못하여 박막 트랜지스터의 불량이 발생할 수 있다.In other words, the protective film is excited without uniformly contacting the entire surface of the gate insulating film including the thin film transistor. Therefore, a hole may be formed between the source, drain electrode, and the passivation layer, and foreign matter may be mixed in the hole. In addition, in the general liquid crystal display, when the contact hole is formed in the passivation layer or the pixel electrode is formed on the passivation layer, the passivation layer may not function properly due to an etchant, which may cause a defect of the thin film transistor.

그리고, 상기와 같은 불량을 방지하기 위해 무기 절연막으로만 보호막을 형성하는 경우에는, 액정 표시 장치를 대면적화할수록 데이터 라인과 공통 전극에 과부하가 발생함으로써, 액정 표시 장치의 화질이 저하될 뿐만 아니라 소비 전력이 증가한다.In order to prevent the defects described above, when the protective film is formed of only an inorganic insulating film, the larger the area of the liquid crystal display device, the more the data line and the common electrode are overloaded, thereby degrading the image quality of the liquid crystal display device. Power is increased.

따라서, 본 발명은 박막 트랜지스터를 포함한 게이트 절연막(220) 상에 무기 절연막(250a)과 유기 절연막(250b)이 차례로 적층된 제 1 보호막(250)을 형성한다. 제 1 보호막(250)의 무기 절연막(250a)은 금속 물질로 형성된 소스, 드레인 전극(240a, 240b)과 제 1 보호막(250)의 접촉 특성을 향상시킨다. Accordingly, the present invention forms the first passivation layer 250 in which the inorganic insulating layer 250a and the organic insulating layer 250b are sequentially stacked on the gate insulating layer 220 including the thin film transistor. The inorganic insulating layer 250a of the first passivation layer 250 may improve contact characteristics between the source and drain electrodes 240a and 240b formed of a metal material and the first passivation layer 250.

이 때, 무기 절연막(250a)은 실리콘 질화물(SiNx)이며 유기 절연막(250b)은 포토 아크릴(Photo Acryl)인 것이 바람직하며, 유기 절연막(250b)의 상부면은 평탄하여 화소 전극(260)의 접촉 특성이 향상된다. 또한, 무기 절연막(250a)은 제 1 보호막(250)과 박막 트랜지스터의 접촉 특성을 향상시키기 위한 것이므로 유기 절연막(250b) 보다 두께가 얇으며, 구체적으로 무기 절연막(250a)의 두께는 1000Å 내지 2000Å이며, 유기 절연막(250b)의 두께는 1.5㎛ 내지 4㎛인 것이 바람직하다.In this case, the inorganic insulating film 250a is preferably silicon nitride (SiNx) and the organic insulating film 250b is photo acryl. The top surface of the organic insulating film 250b is flat to contact the pixel electrode 260. Characteristics are improved. In addition, the inorganic insulating film 250a is thinner than the organic insulating film 250b because the inorganic insulating film 250a is for improving the contact characteristics between the first passivation film 250 and the thin film transistor, and specifically, the thickness of the inorganic insulating film 250a is 1000 kPa to 2000 kPa. The thickness of the organic insulating film 250b is preferably 1.5 µm to 4 µm.

상기와 같은 본 발명의 액정 표시 장치는 제 1 보호막(250)과 박막 트랜지스터 사이에 홀(Hole)이 형성되어 액정 표시 장치의 불량이 발생하는 것을 방지할 수 있다. 또한, 무기 절연막(250a)과 유기 절연막(250b)이 차례로 적층된 구조는 공통 전극(280a)과 데이터 라인(DL) 간에 형성되는 커패시턴스를 감소시켜 소비 전력을 감소시킬 수 있다.In the liquid crystal display of the present invention as described above, a hole may be formed between the first passivation layer 250 and the thin film transistor to prevent a failure of the liquid crystal display. In addition, the structure in which the inorganic insulating layer 250a and the organic insulating layer 250b are sequentially stacked may reduce capacitance that is formed between the common electrode 280a and the data line DL, thereby reducing power consumption.

한편, 커패시턴스는 하기 <수학식 1>에 의해 결정된다.On the other hand, the capacitance is determined by the following equation (1).

Figure pat00001
Figure pat00001

여기서, C는 커패시턴스, d는 보호막의 두께, S는 전도 표면 영역, εr는 비유전율, 그리고 εo는 자유공간의 유전율로 8.854 x 10-12이다.Where C is the capacitance, d is the thickness of the protective film, S is the conductive surface area, ε r is the dielectric constant, and ε o is the dielectric constant of the free space, 8.854 x 10 -12 .

일반적인 액정 표시 장치는 실리콘 질화물(SiNx)과 같은 무기 절연막으로만 보호막을 형성하나, 본 발명은 실리콘 질화물(SiNx)과 같은 무기 절연막과 포토 아크릴(Photo Acryl)과 같은 유기 절연막을 차례로 적층하여 보호막을 형성한다. 이 때, 본 발명의 무기 절연막의 두께는 1000Å 내지 2000Å이며, 유기 절연막(250b)의 두께는 1.5㎛ 내지 4㎛인 것이 바람직하다.A general liquid crystal display device forms a passivation layer only with an inorganic insulating layer such as silicon nitride (SiNx), but the present invention stacks an inorganic insulating layer such as silicon nitride (SiNx) and an organic insulating layer such as photo acryl in order to form a passivation layer. Form. At this time, it is preferable that the thickness of the inorganic insulating film of this invention is 1000 kPa-2000 kPa, and the thickness of the organic insulating film 250b is 1.5 micrometer-4 micrometers.

그런데, 무기 절연막의 비유전율이 유기 절연막의 비유전율보다 약 2배 높으므로, <수학식 1>에 대입하여 계산하면 본 발명의 공통 전극과 데이터 라인 사이의 커패시턴스는 일반적인 액정 표시 장치의 커패시턴스에 비해 약 1/10로 감소한다.However, since the dielectric constant of the inorganic insulating film is about 2 times higher than the dielectric constant of the organic insulating film, the capacitance between the common electrode and the data line of the present invention is calculated by substituting in Equation 1, compared to the capacitance of the general liquid crystal display device. Decreases to about 1/10.

따라서, 본 발명의 액정 표시 장치는 공통 전극의 부하가 감소하고 소비 전력이 감소할 뿐만 아니라 액정 표시 장치의 화질이 향상된다. 그리고, 본 발명의 액정 표시 장치는 무기 절연막의 두께가 유기 절연막의 두께에 비해 현저히 얇으므로, <수학식 1>에 유기 절연막만을 대입하여 계산하여도 무방하다.Therefore, the liquid crystal display of the present invention not only reduces the load of the common electrode, reduces power consumption, but also improves the image quality of the liquid crystal display. In the liquid crystal display of the present invention, since the thickness of the inorganic insulating film is remarkably thin compared to the thickness of the organic insulating film, the organic insulating film may be substituted by only the organic insulating film in Equation (1).

다시 도 2, 도 3a 및 도 3b를 참조하면, 화소 전극(260)을 포함한 제 1 보호막(250) 전면에 형성된 제 2 보호막(270)은 무기 절연막으로 형성되며, 실리콘 질화물(SiNx)인 것이 바람직하다. 그리고, 제 2 보호막(270) 상에 복수개의 오픈 영역을 갖는 공통 전극(280a)이 형성되며, 복수개의 오픈 영역은 막대 형상인 것이 바람직하다.2, 3A, and 3B, the second passivation layer 270 formed on the entire surface of the first passivation layer 250 including the pixel electrode 260 may be formed of an inorganic insulating layer, and may be silicon nitride (SiNx). Do. The common electrode 280a having a plurality of open regions is formed on the second passivation layer 270, and the plurality of open regions may have a rod shape.

제 1, 제 2 콘택홀(290a, 290b)은 화소 전극(260)과 드레인 전극(240b)을 접속시키기 위한 것으로, 제 1 콘택홀(290a)은 제 1, 제 2 보호막(250, 270)을 선택적으로 제거하여 형성되며, 제 2 콘택홀(290b)은 제 2 보호막(270)만을 선택적으로 제거하여 형성된다.The first and second contact holes 290a and 290b are used to connect the pixel electrode 260 and the drain electrode 240b. The first contact hole 290a connects the first and second passivation layers 250 and 270. The second contact hole 290b is formed by selectively removing only the second passivation layer 270.

제 1, 제 2 콘택홀(290a)은 각각 드레인 전극(240b)의 일부와 화소 전극(260)의 일부를 노출시킨다. 그리고, 공통 전극(280a)과 동일층에 형성된 연결 전극(280b)은 섬 모양으로 형성되어 제 1, 제 2 콘택홀(290a, 290b)을 통해 화소 전극(260)과 드레인 전극(240b)을 접속시킨다.The first and second contact holes 290a expose portions of the drain electrode 240b and portions of the pixel electrode 260, respectively. The connection electrode 280b formed on the same layer as the common electrode 280a is formed in an island shape to connect the pixel electrode 260 and the drain electrode 240b through the first and second contact holes 290a and 290b. Let's do it.

즉, 드레인 전극(240b)의 비디오 신호는 연결 전극(280b)을 통해 화소 전극(260)에 공급되고, 공통 전압이 공급된 공통 전극(280a)과 화소 전극(260) 사이에 프린지 전계가 형성되어 액정 분자가 동작한다.That is, the video signal of the drain electrode 240b is supplied to the pixel electrode 260 through the connection electrode 280b, and a fringe electric field is formed between the common electrode 280a and the pixel electrode 260 supplied with the common voltage. Liquid crystal molecules work.

한편, 화소 전극(260), 공통 전극(280a) 및 연결 전극(280b)은 투명 전극으로 형성될 수도 있고, 차광성의 금속으로 형성될 수도 있다. 전자의 경우는, 인듐 틴 옥사이드(Indium Tin Oxide; ITO), 인듐 징크 옥사이드(Indium Zinc Oxide; IZO), 틴 옥사이드(Tin Oxide; TO), 인듐 틴 징크 옥사이드(Indium Tin Zinc Oxide; ITZO) 중 선택되어 이루어지며, 후자의 경우는 몰리브덴 혹은 몰리브덴 적층체, 구리, 알루미늄, 알루미늄-네오듐 합금, 크롬 등의 차광성 물질에서 선택되어 이루어진다.The pixel electrode 260, the common electrode 280a, and the connection electrode 280b may be formed of a transparent electrode or may be formed of a light blocking metal. In the former case, indium tin oxide (ITO), indium zinc oxide (IZO), tin oxide (TO), or indium tin zinc oxide (ITZO) is selected from The latter case is selected from a light shielding material such as molybdenum or molybdenum laminate, copper, aluminum, aluminum-neodium alloy, chromium.

상기와 같은 본 발명의 액정 표시 장치는 소스, 드레인 전극(240a, 240b)과 제 1 보호막(250)의 접촉 특성이 향상되어 액정 표시 장치의 불량을 방지할 수 있으며, 공통 전극(280a)과 데이터 라인(DL) 사이의 커패시턴스가 감소되어 액정 표시 장치의 화질이 향상되고 소비 전력이 감소한다.In the liquid crystal display of the present invention as described above, the contact characteristics of the source and drain electrodes 240a and 240b and the first passivation layer 250 may be improved to prevent defects of the liquid crystal display, and the common electrode 280a and the data may be prevented. The capacitance between the lines DL is reduced, so that the image quality of the liquid crystal display is improved and power consumption is reduced.

이하, 본 발명의 액정 표시 장치의 제조 방법을 상세히 설명하면 다음과 같다.Hereinafter, the manufacturing method of the liquid crystal display device of the present invention will be described in detail.

도 4a 내지 도 4f는 본 발명의 액정 표시 장치의 제조 방법을 나타낸 공정 단면도이다.4A to 4F are cross-sectional views illustrating a method of manufacturing the liquid crystal display of the present invention.

도 4a와 같이, 기판(200) 전면에 스퍼터링 방법 등의 증착 방법을 통해 게이트 전극 물질(미도시)을 증착한 후, 제 1 마스크를 이용한 포토리소그래피(Photolithography) 공정으로 게이트 라인(미도시)과 게이트 전극(210a)을 형성한다. 그리고, 게이트 라인(미도시)과 게이트 전극(210a)을 포함한 기판(200) 전면에 게이트 절연막(220)을 형성한다.As shown in FIG. 4A, a gate electrode material (not shown) is deposited on the entire surface of the substrate 200 through a deposition method such as a sputtering method, and then a gate line (not shown) and a photolithography process using a first mask. The gate electrode 210a is formed. The gate insulating layer 220 is formed on the entire surface of the substrate 200 including the gate line and the gate electrode 210a.

도 4b와 같이, 게이트 전극(210a)에 대응되는 게이트 절연막(220) 상에 제 2 마스크를 이용한 공정으로 반도체층(230a)과 오믹 콘택층(230b)이 차례로 적층된 액티브층(230)을 형성한다.As shown in FIG. 4B, the active layer 230 in which the semiconductor layer 230a and the ohmic contact layer 230b are sequentially stacked is formed on the gate insulating layer 220 corresponding to the gate electrode 210a by using a second mask. do.

도 4c와 같이, 액티브층(230)을 포함한 게이트 절연막(220) 전면에 데이터 전극 물질(미도시)을 증착한다. 그리고, 제 3 마스크를 이용하여 데이터 전극 물질을 패터닝하여 게이트 라인(미도시)과 수직으로 교차하여 화소 영역을 정의하는 데이터 라인(미도시)을 형성하고, 데이터 라인(미도시)에서 돌출 형성되는 소스, 드레인 전극(240a, 240b)을 형성한다.As illustrated in FIG. 4C, a data electrode material (not shown) is deposited on the entire surface of the gate insulating layer 220 including the active layer 230. The data electrode material is patterned using a third mask to form a data line (not shown) that vertically crosses the gate line (not shown) to define a pixel area, and protrudes from the data line (not shown). Source and drain electrodes 240a and 240b are formed.

한편, 도 4b에 도시된 바와 같이 액티브층(230)을 형성할 때 오믹콘택층(230b)을 제거하여 채널을 형성하거나, 소스, 드레인 전극(240a, 240b)을 형성할 때 오믹콘택층(230b)을 제거하여 채널을 형성할 수 있다.Meanwhile, as shown in FIG. 4B, when the active layer 230 is formed, the ohmic contact layer 230b is removed to form a channel, or when the source and drain electrodes 240a and 240b are formed, the ohmic contact layer 230b. ) May be removed to form a channel.

이어, 도 4d와 같이, 게이트 전극(210a), 액티브층(230) 및 소스, 드레인 전극(240a, 240b)으로 구성되는 박막 트랜지스터를 포함한 게이트 절연막(220) 전면에 무기 절연막(250a)과 유기 절연막(250b)을 차례로 적층하여 제 1 보호막(250)을 형성한다. 이 때, 무기 절연막(250a)의 두께가 유기 절연막(250b)의 두께보다 얇도록 형성한다.Subsequently, as shown in FIG. 4D, the inorganic insulating film 250a and the organic insulating film are formed on the entire gate insulating film 220 including the thin film transistor including the gate electrode 210a, the active layer 230, and the source and drain electrodes 240a and 240b. The first passivation layer 250 is formed by sequentially stacking the 250 b layers. At this time, the thickness of the inorganic insulating film 250a is formed to be thinner than the thickness of the organic insulating film 250b.

상기와 같이 무기 절연막(250a)과 유기 절연막(250b)이 차례로 적층된 제 1 보호막(250)은 소스, 드레인 전극(240a, 240b)과의 접촉 특성이 향상되어 제 1 보호막(250)과 박막 트랜지스터 사이에 홀(Hole)이 형성되는 것을 방지한다. 따라서, 액정 표시 장치의 불량이 발생하는 것을 방지할 수 있다.As described above, the first passivation layer 250, in which the inorganic insulating layer 250a and the organic insulating layer 250b are sequentially stacked, has improved contact characteristics with the source and drain electrodes 240a and 240b, and thus the first passivation layer 250 and the thin film transistor. It prevents the formation of a hole (Hole) between. Therefore, it is possible to prevent the failure of the liquid crystal display device from occurring.

도 4e와 같이, 제 4 마스크를 이용하여 제 1 보호막(250) 상에 화소 전극(260)을 형성하고, 화소 전극(260)을 포함한 제 1 보호막(250) 전면에 제 2 보호막(270)을 형성한다. 그리고, 화소 전극(260)과 드레인 전극(240b)을 접속시키기 위해 제 5 마스크를 이용하여 제 1, 제 2 보호막(250, 270)을 선택적으로 제거하여 제 1 콘택홀(290a)을 형성하고, 제 2 보호막(270)만을 선택적으로 제거하여 제 2 콘택홀(290b)을 형성한다. 제 1, 제 2 콘택홀(290a, 290b)을 형성하는 것은 건식 식각(Dry Etch) 방법을 이용하는 것이 바람직하다.As shown in FIG. 4E, the pixel electrode 260 is formed on the first passivation layer 250 using the fourth mask, and the second passivation layer 270 is formed on the entire surface of the first passivation layer 250 including the pixel electrode 260. Form. In order to connect the pixel electrode 260 and the drain electrode 240b, the first and second passivation layers 250 and 270 are selectively removed using a fifth mask to form a first contact hole 290a. Only the second passivation layer 270 is selectively removed to form the second contact hole 290b. In order to form the first and second contact holes 290a and 290b, it is preferable to use a dry etching method.

제 1, 제 2 콘택홀(290a, 290b)은 동시에 형성되며, 제 1, 제 2 콘택홀(290a)은 각각 드레인 전극(240b)의 일부와 화소 전극(260)의 일부를 노출시킨다. 이 때, 제 1 보호막(250)의 무기 절연막(250a)은 제 1 보호막에 콘택홀을 형성하거나 제 1 보호막 상에 화소 전극을 형성할 때 에천트(Etchant)로 인해 제 1 보호막이 손상되는 것을 방지한다.The first and second contact holes 290a and 290b are formed at the same time, and the first and second contact holes 290a expose part of the drain electrode 240b and part of the pixel electrode 260, respectively. In this case, the inorganic insulating layer 250a of the first passivation layer 250 may be damaged by an etchant when forming a contact hole in the first passivation layer or forming a pixel electrode on the first passivation layer. prevent.

이어, 도 4f와 같이, 제 6 마스크를 이용하여 제 2 보호막(270) 상에 복수개의 오픈 영역을 갖는 공통 전극(280a)을 형성하며, 동시에 공통 전극(280a)과 동일 층에 섬 모양으로 형성되어 제 1, 제 2 콘택홀(290a, 290b)을 통해 화소 전극(260)과 드레인 전극(240b)을 접속시키는 연결 전극(280b)을 형성한다.4F, a common electrode 280a having a plurality of open regions is formed on the second passivation layer 270 using a sixth mask, and formed in an island shape on the same layer as the common electrode 280a. To form a connection electrode 280b connecting the pixel electrode 260 and the drain electrode 240b through the first and second contact holes 290a and 290b.

즉, 드레인 전극(240b)의 비디오 신호는 연결 전극(280b)을 통해 화소 전극(260)에 공급되고, 공통 전압이 공급된 공통 전극(280a)과 화소 전극(260) 사이에 프린지 전계가 형성되어 액정 분자가 동작한다.That is, the video signal of the drain electrode 240b is supplied to the pixel electrode 260 through the connection electrode 280b, and a fringe electric field is formed between the common electrode 280a and the pixel electrode 260 supplied with the common voltage. Liquid crystal molecules work.

상기와 같은 본 발명의 액정 표시 장치의 제조 방법은 공통 전극(280a)과 데이터 라인(미도시) 사이에 형성되는 커패시턴스가 감소되어 액정 표시 장치의 화질이 향상될 뿐만 아니라, 소비 전력이 감소한다.As described above, in the method of manufacturing the liquid crystal display of the present invention, capacitance formed between the common electrode 280a and a data line (not shown) is reduced, thereby improving image quality of the liquid crystal display and reducing power consumption.

한편, 이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.While the present invention has been described in connection with what is presently considered to be the most practical and preferred embodiment, it is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, is intended to cover various modifications and equivalent arrangements included within the spirit and scope of the appended claims. Will be apparent to those of ordinary skill in the art.

200: 기판 210a: 게이트 전극
220: 게이트 절연막 230: 액티브층
230a: 반도체층 230b: 오믹콘택층
240a: 소스 전극 240b: 드레인 전극
250: 제 1 보호막 250a: 무기 절연막
250b: 유기 절연막 260: 화소 전극
270: 제 2 보호막 280a: 공통 전극
280b: 연결 전극 290a: 제 1 콘택홀
290b: 제 2 콘택홀
200: substrate 210a: gate electrode
220: gate insulating film 230: active layer
230a: semiconductor layer 230b: ohmic contact layer
240a: source electrode 240b: drain electrode
250: first protective film 250a: inorganic insulating film
250b: organic insulating film 260: pixel electrode
270: second protective film 280a: common electrode
280b: connection electrode 290a: first contact hole
290b: second contact hole

Claims (11)

기판;
상기 기판 상에 종횡으로 형성되어 화소 영역을 정의하는 게이트 라인과 데이터 라인;
상기 게이트 라인과 데이터 라인의 교차 영역에 형성된 박막 트랜지스터;
상기 박막 트랜지스터를 포함한 상기 기판 상에 형성되며 무기 절연막과 유기 절연막이 차례로 적층된 제 1 보호막;
상기 제 1 보호막 상에 형성되는 화소 전극;
상기 화소 전극을 포함한 상기 제 1 보호막 전면에 형성되는 제 2 보호막;
상기 제 1, 제 2 보호막을 선택적으로 제거하여 상기 박막 트랜지스터의 드레인 전극을 노출시키는 제 1 콘택홀과 상기 제 2 보호막 만을 선택적으로 제거하여 상기 화소 전극을 노출시키는 제 2 콘택홀;
상기 제 2 보호막 상에 형성되며 상기 제 1, 제 2 콘택홀을 통해 상기 드레인 전극과 화소 전극을 접속시키는 연결 전극; 및
상기 연결 전극과 동일 층에 형성되어 상기 화소 전극과 프린지 전계를 이루는 공통 전극을 포함하는 액정 표시 장치.
Board;
A gate line and a data line formed vertically and horizontally on the substrate to define a pixel area;
A thin film transistor formed at an intersection of the gate line and the data line;
A first passivation layer formed on the substrate including the thin film transistor and in which an inorganic insulating layer and an organic insulating layer are sequentially stacked;
A pixel electrode formed on the first passivation layer;
A second passivation layer formed on an entire surface of the first passivation layer including the pixel electrode;
A second contact hole exposing the pixel electrode by selectively removing the first and second passivation layers by selectively removing the first and second passivation layers to expose the drain electrode of the thin film transistor;
A connection electrode formed on the second passivation layer and connecting the drain electrode and the pixel electrode through the first and second contact holes; And
And a common electrode formed on the same layer as the connection electrode to form a fringe electric field with the pixel electrode.
제 1 항에 있어서,
상기 제 1 보호막의 무기 절연막의 두께가 유기 절연막의 두께보다 얇은 것을 특징으로 하는 액정 표시 장치.
The method of claim 1,
The thickness of the inorganic insulating film of the first protective film is thinner than the thickness of the organic insulating film.
제 2 항에 있어서,
상기 무기 절연막의 두께는 1000Å 내지 2000Å 인 것을 특징으로 하는 액정 표시 장치.
The method of claim 2,
The inorganic insulating film has a thickness of 1000 kPa to 2000 kPa.
제 1 항에 있어서,
상기 공통 전극은 복수개의 오픈 영역을 갖는 것을 특징으로 하는 액정 표시 장치.
The method of claim 1,
And the common electrode has a plurality of open regions.
제 1 항에 있어서,
상기 연결 전극은 상기 제 2 보호막 상에 섬 모양으로 형성된 것을 특징으로 하는 액정 표시 장치.
The method of claim 1,
And the connection electrode is formed in an island shape on the second passivation layer.
제 1 항에 있어서,
상기 제 2 보호막의 상부 면이 평탄한 것을 특징으로 하는 액정 표시 장치.
The method of claim 1,
And a top surface of the second passivation layer is flat.
기판 상에 게이트 라인과 게이트 전극을 형성하는 단계;
상기 게이트 라인과 게이트 전극을 포함하는 상기 기판 상에 게이트 절연막을 형성하는 단계;
상기 게이트 절연막 상에 반도체층과 오믹 콘택층이 차례로 적층된 액티브층을 형성하는 단계;
상기 액티브층을 포함한 상기 게이트 절연막 상에 데이터 전극 물질을 증착하고 이를 패터닝하여 상기 게이트 라인과 수직으로 교차하여 화소 영역을 정의하는 데이터 라인을 형성함과 동시에 소스, 드레인 전극을 형성하는 단계;
소스, 드레인 전극을 포함한 상기 게이트 절연막 상에 무기 절연막과 유기 절연막을 차례로 증착하여 제 1 보호막을 형성하는 단계;
상기 제 1 보호막 상에 화소 전극을 형성하는 단계;
상기 화소 전극을 포함한 상기 제 1 보호막 전면에 제 2 보호막을 형성하는 단계;
상기 제 1, 제 2 보호막을 선택적으로 제거하여 상기 드레인 전극을 노출시키는 제 1 콘택홀과 상기 제 2 보호막 만을 선택적으로 제거하여 상기 화소 전극을 노출시키는 제 2 콘택홀을 형성하는 단계; 및
상기 제 1, 제 2 콘택홀을 통해 상기 드레인 전극과 화소 전극을 접속시키는 연결 전극을 형성함과 동시에 상기 화소 전극과 프린지 전계를 이루는 공통 전극을 형성하는 단계를 포함하는 액정 표시 장치의 제조 방법.
Forming a gate line and a gate electrode on the substrate;
Forming a gate insulating film on the substrate including the gate line and a gate electrode;
Forming an active layer in which a semiconductor layer and an ohmic contact layer are sequentially stacked on the gate insulating layer;
Depositing and patterning a data electrode material on the gate insulating layer including the active layer to form a source line and a drain electrode at the same time as forming a data line crossing the gate line to define a pixel region;
Forming a first passivation layer by sequentially depositing an inorganic insulating layer and an organic insulating layer on the gate insulating layer including a source and a drain electrode;
Forming a pixel electrode on the first passivation layer;
Forming a second passivation layer on an entire surface of the first passivation layer including the pixel electrode;
Selectively removing the first and second passivation layers to form a first contact hole exposing the drain electrode and selectively removing only the second passivation layer to form a second contact hole exposing the pixel electrode; And
And forming a connection electrode connecting the drain electrode and the pixel electrode through the first and second contact holes and forming a common electrode forming a fringe electric field with the pixel electrode.
제 7 항에 있어서,
상기 제 1 콘택홀과 제 2 콘택홀을 동시에 형성하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
The method of claim 7, wherein
And forming the first contact hole and the second contact hole at the same time.
제 7 항에 있어서,
상기 제 1 보호막의 유기 절연막을 상기 무기 절연막 보다 더 두껍게 형성하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
The method of claim 7, wherein
The organic insulating film of the first protective film is formed thicker than the inorganic insulating film.
제 7 항에 있어서,
상기 공통 전극은 복수개의 오픈 영역을 갖도록 형성하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
The method of claim 7, wherein
The common electrode may be formed to have a plurality of open regions.
제 7 항에 있어서,
상기 연결 전극은 상기 제 2 보호막 상에 섬 모양으로 형성하는 것을 특징으로 하는 액정 표시 장치의 제조 방법.
The method of claim 7, wherein
The connection electrode may be formed in an island shape on the second passivation layer.
KR1020110024857A 2011-03-21 2011-03-21 Liquid crystal display device and method for fabricating the same KR101818452B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110024857A KR101818452B1 (en) 2011-03-21 2011-03-21 Liquid crystal display device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110024857A KR101818452B1 (en) 2011-03-21 2011-03-21 Liquid crystal display device and method for fabricating the same

Publications (2)

Publication Number Publication Date
KR20120107269A true KR20120107269A (en) 2012-10-02
KR101818452B1 KR101818452B1 (en) 2018-01-15

Family

ID=47279292

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110024857A KR101818452B1 (en) 2011-03-21 2011-03-21 Liquid crystal display device and method for fabricating the same

Country Status (1)

Country Link
KR (1) KR101818452B1 (en)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102931139A (en) * 2012-11-05 2013-02-13 京东方科技集团股份有限公司 Array substrate and manufacture method and display device thereof
KR20140091397A (en) * 2013-01-11 2014-07-21 엘지디스플레이 주식회사 lIQUID CRYSTAL dISPLAY HAVING STRUCTURE COLOR FILTER ON TFT AND METHOD OF FABRICATING THEREOF
KR20140098930A (en) * 2013-01-31 2014-08-11 엘지디스플레이 주식회사 Method for manufacturing the thin film transistor array substrate
KR20140136641A (en) * 2013-05-21 2014-12-01 하이디스 테크놀로지 주식회사 Lcd and manufacturing method thereof
KR20150004485A (en) * 2013-07-02 2015-01-13 삼성디스플레이 주식회사 Liquid crystal display
US9224867B2 (en) 2013-02-15 2015-12-29 Samsung Display Co., Ltd. Thin film transistor array panel and method of manufacturing the same
US9666613B2 (en) 2013-08-12 2017-05-30 Samsung Display Co., Ltd. Display substrate comprising a plurality of conductive patterns
CN111341794A (en) * 2020-04-08 2020-06-26 武汉华星光电技术有限公司 Display panel, array substrate and manufacturing method thereof
WO2022151836A1 (en) * 2021-01-13 2022-07-21 京东方科技集团股份有限公司 Display panel and electronic device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7936407B2 (en) * 2005-02-24 2011-05-03 Samsung Electronics Co., Ltd. Array substrate, method of manufacturing the same, display panel having the same, and liquid crystal display apparatus having the same

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102931139A (en) * 2012-11-05 2013-02-13 京东方科技集团股份有限公司 Array substrate and manufacture method and display device thereof
KR20140091397A (en) * 2013-01-11 2014-07-21 엘지디스플레이 주식회사 lIQUID CRYSTAL dISPLAY HAVING STRUCTURE COLOR FILTER ON TFT AND METHOD OF FABRICATING THEREOF
KR20140098930A (en) * 2013-01-31 2014-08-11 엘지디스플레이 주식회사 Method for manufacturing the thin film transistor array substrate
US9224867B2 (en) 2013-02-15 2015-12-29 Samsung Display Co., Ltd. Thin film transistor array panel and method of manufacturing the same
KR20140136641A (en) * 2013-05-21 2014-12-01 하이디스 테크놀로지 주식회사 Lcd and manufacturing method thereof
US9547209B2 (en) 2013-07-02 2017-01-17 Samsung Display Co., Ltd. Liquid crystalline display with enhanced display quality thereof and a method for manufacturing the same
KR20150004485A (en) * 2013-07-02 2015-01-13 삼성디스플레이 주식회사 Liquid crystal display
US9666613B2 (en) 2013-08-12 2017-05-30 Samsung Display Co., Ltd. Display substrate comprising a plurality of conductive patterns
US11158656B2 (en) 2013-08-12 2021-10-26 Samsung Display Co., Ltd. Display substrate comprising a plurality of conductive patterns
CN111341794A (en) * 2020-04-08 2020-06-26 武汉华星光电技术有限公司 Display panel, array substrate and manufacturing method thereof
WO2021203462A1 (en) * 2020-04-08 2021-10-14 武汉华星光电技术有限公司 Display panel, and array substrate and manufacturing method therefor
US11862642B2 (en) 2020-04-08 2024-01-02 Wuhan China Star Optoelectronics Technology Co., Ltd. Display panel, array substrate, and manufacturing method thereof
WO2022151836A1 (en) * 2021-01-13 2022-07-21 京东方科技集团股份有限公司 Display panel and electronic device
US11971620B2 (en) 2021-01-13 2024-04-30 Wuhan Boe Optoelectronics Technology Co., Ltd. Display panel and electronic device

Also Published As

Publication number Publication date
KR101818452B1 (en) 2018-01-15

Similar Documents

Publication Publication Date Title
KR101286544B1 (en) Liquid crystal display device and method for fabricating the same
KR101818452B1 (en) Liquid crystal display device and method for fabricating the same
KR101274706B1 (en) Liquid crystal display device and method for fabricating the same
US8964153B2 (en) In-plane switching mode liquid crystal display device and fabricating method thereof
US8426230B2 (en) Thin film transistor substrate and method for fabricating the same
US20080180623A1 (en) Liquid crystal display device
KR101992884B1 (en) Liquid crystal display device and method of fabricating the same
KR101622655B1 (en) Liquid crystal display device and method of fabricating the same
WO2016177213A1 (en) Array substrate and manufacturing method therefor, and display device
KR101631620B1 (en) Fringe field switching liquid crystal display device and method of fabricating the same
KR101888432B1 (en) Thin film transistor substrate and method of fabricating the same
KR101849569B1 (en) Thin film transistor substrate and method of fabricating the same
KR20120136239A (en) Thin film transistor substrate and method of fabricating the same
KR101960363B1 (en) Liquid crystal display device and method of fabricating the same
KR20080052768A (en) Liquid crystal display and method for manufacturing of the same
KR20120072817A (en) Liquid crystal display device
KR101818457B1 (en) Thin film transistor substrate and method of fabricating the same
KR20120132853A (en) Thin film transistor substrate and method of fabricating the same
KR20130030649A (en) Liquid crystal display device and method for fabricating the same
KR100525442B1 (en) liquid crystal display device and method for fabricating the same
KR101255298B1 (en) Liquid crystal display device and method fabricating the same
KR101264715B1 (en) Liquid crystal display device and method for manufacturing of the same
KR20120107560A (en) Liquid crystal display device and method for fabricating the same
KR20150046893A (en) Method of fabricating the thin film transistor substrate
KR20070072113A (en) Liquid crystal display device and fabricating method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant