KR20120098841A - 리세스되고 매립된 다이 코어리스 패키지 - Google Patents

리세스되고 매립된 다이 코어리스 패키지 Download PDF

Info

Publication number
KR20120098841A
KR20120098841A KR1020127016870A KR20127016870A KR20120098841A KR 20120098841 A KR20120098841 A KR 20120098841A KR 1020127016870 A KR1020127016870 A KR 1020127016870A KR 20127016870 A KR20127016870 A KR 20127016870A KR 20120098841 A KR20120098841 A KR 20120098841A
Authority
KR
South Korea
Prior art keywords
die
pop
forming
package
lands
Prior art date
Application number
KR1020127016870A
Other languages
English (en)
Other versions
KR101375939B1 (ko
Inventor
존 구제크
Original Assignee
인텔 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코포레이션 filed Critical 인텔 코포레이션
Publication of KR20120098841A publication Critical patent/KR20120098841A/ko
Application granted granted Critical
Publication of KR101375939B1 publication Critical patent/KR101375939B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/21Structure, shape, material or disposition of high density interconnect preforms of an individual HDI interconnect
    • H01L2224/2101Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/21Structure, shape, material or disposition of high density interconnect preforms of an individual HDI interconnect
    • H01L2224/2105Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • H01L2224/22Structure, shape, material or disposition of high density interconnect preforms of a plurality of HDI interconnects
    • H01L2224/221Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/821Forming a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/8234Bonding interfaces of the connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/8236Bonding interfaces of the semiconductor or solid state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0652Bump or bump-like direct electrical connections from substrate to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06548Conductive via connections through the substrate, container, or encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1052Wire or wire-like electrical connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18162Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Wire Bonding (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

마이크로전자 패키징 구조의 형성 방법들 및 이에 의하여 형성된 관련 구조들이 기술되어 있다. 이 방법들은 도금 재료에 공동을 형성하여 다이를 잡는 단계,상기 공동에 상기 다이를 부착하는 단계, 상기 다이에 인접하게 유전체 재료를 형성하는 단계, 상기 다이에 인접한 상기 유전체 재료에 비아를 형성하는 단계, 상기 비아에 PoP 랜드들을 형성하는 단계, 상기 비아에 상호접속부들을 형성하는 단계; 및 이후 상기 도금 재료를 제거하여 상기 PoP 랜드들 및 다이를 노출시키는 단계를 포함할 수 있으며, 상기 다이는 상기 PoP 랜드들 위에 배치되는 것을 특징으로 한다.

Description

리세스되고 매립된 다이 코어리스 패키지{RECESSED AND EMBEDDED DIE CORELESS PACKAGE}
반도체 기술이 프로세서 성능 향상을 위해 발달함에 따라, 패키징 아키텍쳐에 있어서의 발달은 패키지-온-패키지(package-on-package: PoP) 아키텍쳐 및 다른 그러한 어셈블리들(assemblies)을 포함할 수 있다. 패키지 구조들의 설계가 더 복잡해짐에 따라, 결과적으로 자주 어셈블리 비용이 증가하게 된다. 따라서, 발달된 패키지 구조를 위해 패키지 및 어셈블리 비용을 현저하게 낮추는 것에 대한 요구가 있다.
명세서가 본 발명의 특정 실시예들을 특히 지적하고 명백히 주장하는 청구항으로 결론짓는 반면에, 이 발명의 장점들은 첨부한 도면들과 연계하여 읽는 경우, 하기 발명의 명세서로부터 용이하게 확인될 수 있다:
도 1a 내지 1m은 본 발명의 일 실시예에 따른 구조 형성 방법들을 나타낸다.
도 2는 발명의 일 실시예에 따른 시스템을 나타낸다.
아래의 상세한 설명에서, 발명이 실행될 수 있는 구체적인 실시예들을 예시를 통해 보여주는 첨부한 도면들을 참고한다. 이러한 실시예들은 당업자가 발명을 실행할 수 있도록 충분히 상세히 설명되어 있다. 비록 상이하다고는 하지만, 발명의 다양한 실시예들은 항상 상호 배타적인 것은 아니라는 것을 알 것이다. 예를 들면, 일 실시예와 연관하여 여기에 기술된 특정한 특성, 구조 또는 특징은 발명의 취지 및 범위를 벗어나지 않으면서 다른 실시예들 내에서 구현될 수 있다. 또한, 각각의 개시된 실시예 내에서 개별 구성요소들의 위치 또는 배열은 발명의 취지 및 범위를 벗어나지 않으면서 변형될 수 있다는 것을 알 것이다. 그러므로, 아래의 상세한 설명은 한정적 의미로 받아들일 것이고, 본 발명의 범위는 청구의 범위가 권리를 부여한 등가물들의 전 범위와 더불어 적절히 해석되는 첨부한 청구의 범위에 의해서만 정의된다. 도면에 있어서, 유사한 번호들은 몇 가지 도면들 전체에 걸쳐서 동일하거나 유사한 기능성을 가리킨다.
패키지 구조와 같은 마이크로전자 구조의 형성 및 이용 방법들 및 관련 구조들이 기술되어 있다. 그러한 방법들은 도금 재료에 공동(cavity)을 형성하여 다이를 잡는 단계, 상기 공동에 상기 다이를 부착하는 단계, 상기 다이에 인접하게 유전체 재료를 형성하는 단계, 상기 다이에 인접한 상기 유전체 재료에 비아(vias)를 형성하는 단계, 상기 비아에 PoP 랜드(land)들을 형성하는 단계, 상기 비아 내에 상호접속부를 형성하는 단계, 및 이후 상기 도금 재료를 제거하여 상기 PoP 랜드들 및 다이를 노출시키는 단계를 포함할 수 있다. 본 발명의 방법들은 부분적으로 리세스되고/되거나 전부 매립된 다이 또는 임의의 다른 유형의 볼 그리드 어레이(BGA) 패키지와 같은 패키지-온-패키지(package-on-package) 아키텍쳐들의 제작을 가능하게 한다.
도 1a 내지 1m은 예를 들면, 패키지 구조와 같은 마이크로전자 구조 형성 방법의 실시예들을 도시한다. 도 1a는 재료(100)를 도시한다. 일 실시예에 있어서, 상기 재료(100)는 예를 들면, 구리 호일 도금 재료와 같지만, 여기에 한정되지 않은 도금 재료를 포함할 수 있다. 일부 실시예들에 있어서, 특정 응용에 따라 임의의 적당한 도금 재료가 이용될 수 있다. 도 1b에서, 공동(102)이 상기 재료(100)에 형성될 수 있다. 상기 공동(102)은 업계에 알려진 것과 같은 일부 실시예들에서 임의의 적당한 에칭 공정을 이용하여 형성될 수 있다. 일 실시예에 있어서, 상기 공동(102)은 상기 공동(102)이 예를 들면, 마이크로전자 다이와 같은 다이를 잡을 수 있도록 형성될 수 있다. 상기 공동(102)은 바닥부(101), 각진 부(103) 및 상단부(105)을 포함할 수 있다. 일 실시예에 있어서, 상기 바닥 및 상단부들은 배리어 층에 의하여 분리되어 특히, 에칭 공정을 위해 상기 공동 구조의 형성을 보조할 수 있다. 일 실시예(미도시)에 있어서, (여기에 더 기술될) PoP 랜드 구조들은 표면(101)상에 형성될 수 있다.
일 실시예에 있어서, 다이(104)는 상기 공동(102) 내에서 부착될 수 있다(도 1c). 일 실시예에 있어서, 상기 다이(104)는 얇은 다이(104)를 포함할 수 있으며, 약 150 마이크론 미만의 두께를 포함할 수 있다. 일 실시예에 있어서, 상기 다이(104)는 상기 공동(101)의 상단부(105)에 부착될 수 있다. 일 실시예에 있어서, 상기 다이(104)는 적어도 하나의 측벽(106), 상단측(107) 및 바닥/활성측(108)을 포함할 수 있다. 일부 경우들에 있어서, 접착 필름 및/또는 부착 공정을 이용하여 상기 도금 재료(100)의 상기 공동(102)으로 상기 다이(104)를 부착할 수 있다. 일 실시예에 있어서, 상기 접착 필름(미도시)는 마킹용 표면을 제공하기 위하여, 최종 패키지의 영구 부분으로 사용되어 상기 다이 배후측을 보호할 수 있고/있거나 예를 들면, 상기 다이(104) 내에서 일어날 수 있는 임의의 휨(warpage)을 관리할 수 있다. 유전체 재료(110)는 상기 도금 재료(100)상 및 상기 도금 재료(100)의 공동(102) 에 있는 상기 다이(104)에 인접하게 형성될 수 있다(도 1d). 일 실시예에 있어서, 상기 유전체 재료(110)는 예를 들면, 적층 공정에 의하여 형성될 수 있다. 상기 유전체 재료(110)는 상기 공동(102)의 상기 바닥부(101)상, 상기 공동(102)의 상기 각진 부(103)상 및 상기 다이(104)를 둘러싸는 상기 도금 재료(100)의 상기 공동(102)의 상기 상단부(105)의 일부 상에 형성될 수 있다. 비아(112)는 상기 다이(104)에 인접하게 상기 유전체 재료(110)의 영역(114)에 형성될 수 있다. 일 실시예에 있어서, 패키지 온 패키지(PoP) 랜드 구역(113)은 상기 비아(112) 내에 형성될 수 있되, 상기 도금 재료(100)의 일부가 제거되어 상기 PoP 랜드 구역(113)을 형성할 수 있다. 일 실시예에 있어서, 상기 도금 재료(100) 및 상기 유전체 재료(110)는 임의의 적당한 에칭 공정을 이용하여 제거될 수 있다.
일 실시예에 있어서, PoP 랜드 구조(116)는 상기 PoP 랜드 구역(113)에서 형성될 수 있다(도 1f). 상기 PoP 랜드 구조(116)는 예를 들면, 전해 도금 공정을 이용하여 상기 PoP 랜드 구역(113)에서 형성될 수 있지만, 임의의 적당한 공정을 이용하여 상기 PoP 랜드 구조(116)를 형성할 수 있다. 일 실시예에 있어서, 상기 PoP 랜드구역(113) 내의 상기 도금 재료(100)는 상기 PoP 랜드 구조(116) 형성용 도금 버스로서 이용할 수 있다. 일 실시예에 있어서, 상기 도금 재료(100)는 도금 버스로서 이용될 수 있는 구리 호일을 포함할 수 있다. 일부 경우들에 있어서, 도금 야금(metallurgy)은 특정 응용에 따라 금, 니켈, 금/니켈, 금/니켈/팔라듐 및 유사한 적당한 물질들을 포함할 수 있다. 일 실시예에 있어서, 와이어 본드 패드들(wire bond pads)을 상기 PoP 랜드 구역(113)상에 도금하여 예를 들면, CPU 다이 배후측상에 혼합-기술 적층을 가능하게 할 수 있다.
일 실시예에 있어서, 비아(118)는 다이 구역(119)에 형성될 수 있되, 다이 패드들, 예를 들면, 구리 다이 패드들이 상기 다이(104)의 활성측(108)상에 노출될 수 있다(도 1g). 상기 PoP 랜드 구조들(116)(절연 영역(114)에 위치한 구조들)에 인접한 상기 비아(112) 및 상기 다이 구역(119) 내의 상기 비아(118)는 금속 재료로 도금되어(도 1h) PoP 랜드 구조(116) 및 상호접속부 구조들(117)을 형성하고 다이 패드 상호접속부 구조들(120)을 형성할 수 있다. 일 실시예에 있어서, 상기 PoP 랜드 상호접속부 구조(117)는 상기 PoP 랜드 구조(116)에 전기적으로 연결될 수 있으며, 상기 다이 패드 상호접속부 구조(120)는 상기 다이(104)의 활성측(108)상의 다이 패드들에 전기적으로 연결될 수 있다.
일 실시예에 있어서, 반-접착제 공정(SAP)을 이용하여 상기 다이 패드 상호접속부 구조들(120) 및 상기 PoP 상호접속부 구조들(118)을 형성할 수 있다. 일부 실시예들에 있어서, 상기 다이 패드 상호접속부 구조들(120) 및 상기 PoP 상호접속부 구조들(118)은 동일한 공정 단계에서 형성될 수 있거나, 다른 실시예들에 있어서, 상기 다이 패드 상호접속부 구조들(120) 및 상기 PoP 상호접속부 구조들(118)은 별도의 형성 단계들에서 형성될 수 있다. 제 2 유전체층(110')은 상기 다이 패드 상호접속부 구조들(120) 및 상기 PoP 상호접속부 구조들(118)상에 형성될 수 있다(도 1i). 제 1 금속화층(121)은 상기 제 2 유전체층(110')에 형성될 수 있다.
이후, 후속 층들이 예를 들면, 표준 기판 SAP 빌드-업(build-up) 가공을 이용하여 형성될 수 있되, 다른 유전체층들(120'') 및 금속화 층들(121')은 서로 그 위에 형성되어, 빌드업 공정을 이용함으로써 코어리스 기판(125)을 형성할 수 있다(도 1j). 이후, 상기 도금 재료(100)는 상기 코어리스 기판(125)의 상기 다이(104) 및 상기 PoP 랜드 구조들(116)로부터 제거되어, 상기 PoP 랜드들 및 상기 다이를 노출시켜서, 코어리스 패키지 구조(126)를 형성할 수 있다(도 1k). 상기 코어리스 패키지 구조(126)는 상기 다이(104) 주위로 유전체 재료(110)의 필렛(fillet) 구조(127)를 포함할 수 있되, 상기 유전체 재료(110)는 상기 다이(104)의 상기 측벽(106) 및 상기 바닥(108)을 둘러쌀 수 있지만, 상기 유전체 재료(110)는 상기 다이(104)의 상단측(107)상에 존재하지 않는다.
상기 필렛 구조(127)는 상기 코어리스 기판(125)의 유전체(110)의 평탄한 상단부(111)와 관련하여 각지고/융기될 수 있는 유전체(110)의 일부를 포함할 수 있다. 이 필렛 구조(127)의 기하 도형적 배열(geometry)은 최적화되어 상기 다이/패키지의 최대 신뢰성을 제공할 수 있되, 상기 필렛 구조(127)의 각(128)을 바꾸어 신뢰성을 최적화할 수 있다. 일 실시예에 있어서, 상기 필렛 구조의 상기 각은 약 70 도 이하를 포함할 수 있지만, 응용에 따라 변할 수 있다.
일 실시예에 있어서, 상기 코어리스 패키지 구조(126)는 상기 코어리스 기판(125)에 적어도 부분적으로 매립되는 상기 다이(104)를 포함할 수 있다. 다른 실시예들에 있어서, 상기 코어리스 패키지 구조(126)는 상기 코어리스 기판(125)에 실질적으로 전체가 매립되는 상기 다이(104)를 포함할 수 있다. 일부 실시예들에 있어서, 상기 다이(104)의 상단측(107)은 상기 유전체(110)의 상단부(111)와 실질적으로 함께 공면(coplanar)일 수 있다. 다른 실시예에 있어서, 상기 다이(104)의 상단측(107) 및 상기 PoP 랜드(116)의 상단측(131) 사이에 거리(129)가 있을 수 있다.
상기 코어리스 패키지 구조(126)는 패키지 상호접속부 구조 구역들(122)을 포함할 수 있되, 볼 그리드 어레이(BGA) 볼들과 같은 상호접속부 구조들(124)이 부착될 수 있다(도 11). 상기 코어리스 패키지 구조(126)의 PoP 랜드 구조들(116)은 상기 코어리스 기판(125)의 상단 상에 배치된 융기의 전해 도금된 랜드들(116)을 포함할 수 있어서, 이로 인해 상기 코어리스 패키지 구조(126)(예컨대, 패키지-온-패키지 구조)의 상단 상에 다른 패키지가 부착되도록 할 수 있다.
도 1m은 PoP 구조(130)를 묘사하며, 제 2 패키지(132)는 상기 PoP 랜드 구조들(116)로 부착에 의하여 상기 코어리스 패키지 구조(126)에 연결되어 있다. 일 실시예에 있어서, 상기 제 2 패키지(132)는 상기 코어리스 패키지 구조(126)의 다이(104)에 바로 위에 있는 다이(104')를 포함할 수 있다. 상기 제 2 패키지(132)의 상호접속부 볼들(124')은 상기 코어리스 패키지 구조(126)의 PoP 랜드 구조들(116)에 부착될 수 있다.
도 2는 예를 들면, 도 11의 상기 코어리스 패키지 구조(126)와 같은 마이크로전자 구조의 제작 방법으로 작동될 수 있는 예시적인 시스템(200)을 도시하는 다이어그램이다. 본 실시예는 본 발명의 코어리스 패키지 구조들이 이용될 수 있는 많은 가능한 시스템들 중 하나에 지나지 않는다는 것을 알 것이다.
도 2는 발명의 일 실시예에 따른 컴퓨터 시스템을 보여준다. 시스템(200)은 프로세서(210), 메모리 장치(220), 메모리 컨트롤러(230), 그래픽스 컨트롤러(240), 입력 및 출력(I/O) 컨트롤러(250), 디스플레이(252), 키보드(254), 포인팅 장치(256), 주변 장치(258) 및 버스(260)를 포함한다. 프로세서(210)는 범용 프로세서 또는 주문형 집적 회로(ASIC)일 수 있다. I/O 컨트롤러(250)는 유선 또는 무선 통신용 통신 모듈을 포함할 수 있다. 메모리 장치(220)는 동적 임의 접근 메모리(DRAM) 장치, 정적 임의 접근 메모리(SRAM) 장치, 플래쉬 메모리 장치 또는 이들 메모리 장치의 조합일 수 있다. 따라서, 일부 실시예들에 있어서, 시스템(200)에 있어서 메모리 장치(220)는 DRAM 장치를 포함할 필요가 없다.
시스템(200)에 도시된 구성요소들 중 하나 이상은 예를 들면, 도 11의 상기 코어리스 패키지 구조(126)과 같은 하나 이상의 집적 회로 패키지들에 포함될 수 있다. 예를 들면, 프로세서(210) 또는 메모리 장치(220) 또는 I/O 컨트롤러(250)의 적어도 일부 또는 이들 구성요소의 조합이 도 1a 내지 1m에 기술된 구조의 적어도 하나의 실시예를 포함하는 집적 회로 패키지에 포함될 수 있다.
시스템(200)은 컴퓨터들(예컨대, 데스크탑, 랩탑, 휴대용(hand-helds), 서버, 응용제품군(Web applicances), 라우터 등), 무선 통신 장치들(예컨대, 휴대폰, 무선 전화기, 무선 호출기, 개인 휴대 단말기(personal digital assistants) 등), 컴퓨터-관련 주변기들(예컨대, 프린터, 스캐너, 모니터 등), 오락 장치들(예컨대, 텔레비전, 라디오, 스테레오, 테이프 및 콤팩트 디스크 플레이어, 비디오 카세트 레코더, 캠코더, 디지털 카메라, MP3(동영상 전문가 그룹, 오디오 층3) 플레이어, 비디오 게임, 시계 등) 및 기타 등등을 포함할 수 있다.
본 발명의 장점으로 인하여 현재 패키지 아키텍쳐들의 비용의 대략 절반 비용으로 칩(SoC) 프로세서들에 관한 미래 휴대/핸드헬드(handheld) 시스템을 위한 설계 요건들을 충족시킬 수 있는 신규한 패키징 아키텍쳐를 가능하게 한다. 실시예들은 많은 어셈블리 공정들을 제거할 수 있는, 기판에 다이를 매립하는 방법을 제공한다. 실시예들은 얇은 다이 어셈블리, PoP 호환성, 기판 설계 규칙 확장성(scalability), 패키지 두께 감소 및 패키지/어셈블리 비용 감소를 가능하게 한다. 또한, 상기 기판은 전체 패널 가공-이 또한 비용을 감소시킨다-을 가능하게 하는 스트립 제작 능력에 더 이상 국한되지 않는다.
앞서 설명한 명세서는 본 발명의 방법에 이용될 수 있는 명시된 특정 단계들 및 물질들을 갖는다고 하지만, 당업자는 많은 변형 및 치환이 가능하다는 것을 알 것이다. 따라서, 모든 그러한 변형, 변경, 치환 및 부가는 첨부한 청구의 범위에 의하여 정의된 바와 같이 발명의 취지 및 범위 내에 속하는 것으로 간주된다는 의도이다. 또한, 패키지 구조들과 같은 다양한 마이크로전자 구조들은 업계에 공지되어 있다는 것을 알 것이다. 그러므로, 여기에 제공된 도면들은 본 발명의 실행에 관한 예시적인 마이크로전자 장치의 부분들만을 도시한 것이다. 따라서, 본 발명은 여기에 기술된 구조들에 한정되지 않는다.

Claims (30)

  1. 도금 재료에 공동(cavity)을 형성하는 단계와,
    상기 공동에 다이를 부착하는 단계와,
    상기 다이에 인접하게 유전체 재료를 형성하는 단계와,
    상기 다이에 인접한 상기 유전체 재료의 영역에 비아(vias)를 형성하는 단계와,
    상기 비아 내에 PoP 랜드(land) 구역들을 형성하는 단계와,
    상기 PoP 랜드 구역들 내에 PoP 랜드 구조들을 형성하는 단계와,
    상기 다이의 구역에 비아를 형성하여 상기 다이 상의 다이 패드들(pads)을 노출시키는 단계와,
    상기 다이의 구역의 비아 내에 다이 패드 상호접속부 구조들을 형성하는 단계와,
    유전체 영역의 비아 내에 PoP 상호접속부 구조들을 형성하는 단계와,
    상기 도금 재료를 제거하여 상기 다이 및 상기 PoP 랜드 구조들을 노출시키는 단계를 포함하는
    방법.
  2. 제 1 항에 있어서,
    상기 다이 패드 상호접속부 구조들 및 상기 PoP 상호접속부 구조들 상에 후속 금속층들을 형성하여 코어리스(coreless) 기판을 형성하는 단계를 더 포함하는
    방법.
  3. 제 2 항에 있어서,
    상기 다이는 상기 코어리스 기판에 부분적으로 매립되고(embedded), 상기 유전체 재료는 상기 다이의 측벽의 일부를 따라 형성되는
    방법.
  4. 제 2 항에 있어서,
    상기 다이는 상기 코어리스 기판에 실질적으로 전체가 매립되고, 상기 유전체 재료는 상기 다이의 측벽의 일부를 따라 형성되는
    방법.
  5. 제 1 항에 있어서,
    상기 유전체 재료의 일부는 상기 다이의 측벽의 일부를 둘러싸는 필렛(fillet) 구조를 포함하는
    방법.
  6. 제 5 항에 있어서,
    상기 필렛 구조의 융기(raised) 부분과 상기 유전체 재료의 평탄한 상부 사이에 각(angle)이 있는
    방법.
  7. 제 2 항에 있어서,
    상기 PoP 랜드 구조들은 전해질로 도금된 융기 랜드들을 코어리스 패키지의 상부 상에 포함하는
    방법.
  8. 제 1 항에 있어서,
    상기 PoP 랜드 구조들에 제 2 패키지의 상호접속부 구조들이 부착되어 있는
    방법.
  9. 다이를 유지하기 위해 도금 재료에 공동을 형성하는 단계와,
    상기 공동에 상기 다이를 부착하는 단계와,
    상기 다이에 인접하게 유전체 재료를 형성하는 단계와,
    상기 다이에 인접한 상기 유전체 재료에 비아를 형성하는 단계와,
    상기 비아 내에 PoP 랜드들을 형성하는 단계와,
    상기 비아 내에 상호접속부를 형성하는 단계와,
    상기 도금 재료를 제거하여 상기 PoP 랜드들 및 다이를 노출시키는 단계
    를 포함하되,
    상기 다이는 상기 PoP 랜드들 위에 배치되는
    방법.
  10. 제 9 항에 있어서,
    상기 다이는 접착 필름을 이용하여 부착되는
    방법.
  11. 제 9 항에 있어서,
    상기 도금 재료는 전기도금 금속을 포함하는
    방법.
  12. 제 11 항에 있어서,
    상기 비아 내에 상기 PoP 랜드들을 형성하는 단계는 상기 비아 내에 와이어 본드 패드들(wire bond pads)을 형성하는 단계를 더 포함하는
    방법.
  13. 제 9 항에 있어서,
    상기 비아 내에 상기 PoP 랜드들을 형성하는 단계는 도금 버스로서 상기 도금 재료를 이용하여 상기 PoP 랜드들을 형성하는 단계를 포함하는
    방법.
  14. 제 9 항에 있어서,
    다이 구역에 비아를 형성하고, 상기 다이상에 패드들을 노출시키는 단계와,
    상기 다이 구역 내의 상기 비아를 도금하는 단계를 더 포함하는
    방법.
  15. 제 14 항에 있어서,
    상기 PoP 랜드들 및 도금된 다이 비아 상에 코어리스 기판이 빌트업(built up)되는
    방법.
  16. 코어리스 기판에 배치되며 부분적으로 매립된 다이와,
    상기 코어리스 기판의 상부 상의 상기 다이에 인접한 융기 PoP 랜드들
    을 포함하되,
    상기 PoP 랜드들은 제 2 기판을 수용할 수 있는
    구조물.
  17. 제 16 항에 있어서,
    상기 다이의 상부면 상에 배치된 접착 필름을 더 포함하고, 상기 코어리스 기판은 POP 패키지 구조의 일부를 포함하는
    구조물.
  18. 제 16 항에 있어서,
    상기 코어리스 기판은 PoP 패키지 구조의 일부를 포함하고, 상기 코어리스 기판의 상기 PoP 랜드들 상에 제 2 패키지의 상호접속부 구조들이 배치되는
    구조물.
  19. 제 16 항에 있어서,
    상기 다이는 상기 다이의 측벽을 둘러싸는 유전체 필렛 구조를 포함하는
    구조물.
  20. 제 19 항에 있어서,
    상기 코어리스 기판의 상기 유전체 재료의 평탄한 상부와 상기 유전체 필렛 구조 사이에 각이 존재하는
    구조물.
  21. 제 18 항에 있어서,
    상기 제 2 패키지의 다이는 상기 코어리스 기판의 상기 다이 바로 위에 있는
    구조물.
  22. 제 16 항에 있어서,
    상기 다이의 상부측 및 상기 PoP 랜드의 상부측 사이에 거리가 있는
    구조물.
  23. 코어리스 기판에 배치된 다이 - 상기 다이의 적어도 일부는 상기 코어리스 기판에 매립됨 - 와,
    상기 다이에 인접한 융기 PoP 랜드들 - 상기 PoP 랜드들 및 상기 다이는 제 2 기판을 수용할 수 있음 - 과,
    상기 다이에 인접한 유전체막 - 상기 유전체막에 다이 상호접속부 구조들이 배치되고 상기 다이의 패드들에 상기 다이 상호접속부 구조들이 연결됨 - 과,
    상기 PoP 랜드들에 연결되어 있는 PoP 상호접속부 구조들과,
    상기 PoP 상호접속부 구조들 및 상기 다이 상호접속부 구조들 상에 배치된 제 1 금속층을 포함하는
    구조물.
  24. 제 23 항에 있어서,
    상기 다이의 측벽에 유전체 재료의 일부가 인접해 있으며, 상기 유전체 재료의 일부는 상기 PoP 랜드들의 상부측 위에 융기되어 있는
    구조물.
  25. 제 23 항에 있어서,
    상기 PoP 랜드들은 도금 금속을 포함하는
    구조물.
  26. 제 23 항에 있어서,
    상기 구조물은 코어리스 패키지 구조의 일부를 포함하되, 상기 코어리스 패키지 구조에 제 2 패키지가 연결되어 있는
    구조물.
  27. 제 26 항에 있어서,
    상기 제 2 패키지의 상호접속부 구조들은 상기 코어리스 패키지 구조의 상기 PoP 랜드들에 연결되어 있는
    구조물.
  28. 제 24 항에 있어서,
    상기 코어리스 패키지의 상기 유전체 재료의 평탄한 상부와 상기 다이의 측벽에 인접한 상기 유전체 재료 사이에 각이 존재하는
    구조물.
  29. 제 23 항에 있어서,
    상기 다이는 약 150 마이크론 미만의 두께를 포함하는
    구조물.
  30. 제 23 항에 있어서,
    상기 구조물에 통신 가능하게 결합된 버스와, 상기 버스에 통신 가능하게 결합된 DRAM을 포함하는 시스템을 더 포함하는
    구조물.
KR1020127016870A 2009-12-29 2010-12-07 리세스되고 매립된 다이 코어리스 패키지 KR101375939B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/655,321 2009-12-29
US12/655,321 US8742561B2 (en) 2009-12-29 2009-12-29 Recessed and embedded die coreless package
PCT/US2010/059197 WO2011090568A2 (en) 2009-12-29 2010-12-07 Recessed and embedded die coreless package

Publications (2)

Publication Number Publication Date
KR20120098841A true KR20120098841A (ko) 2012-09-05
KR101375939B1 KR101375939B1 (ko) 2014-03-18

Family

ID=44186437

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127016870A KR101375939B1 (ko) 2009-12-29 2010-12-07 리세스되고 매립된 다이 코어리스 패키지

Country Status (9)

Country Link
US (6) US8742561B2 (ko)
JP (2) JP5442875B2 (ko)
KR (1) KR101375939B1 (ko)
CN (1) CN102656686B (ko)
DE (2) DE112010005038T5 (ko)
GB (1) GB2488688B (ko)
HK (1) HK1175886A1 (ko)
TW (1) TWI529904B (ko)
WO (1) WO2011090568A2 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130110052A (ko) * 2012-03-27 2013-10-08 제너럴 일렉트릭 캄파니 극박의 매설식 다이 모듈 및 그 제조 방법
KR20150003092A (ko) * 2013-06-27 2015-01-08 스태츠 칩팩, 엘티디. 계층화된 기판 상의 매립 패드를 이용하여 집적회로를 패키징하는 시스템 및 그 제조방법

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8901724B2 (en) 2009-12-29 2014-12-02 Intel Corporation Semiconductor package with embedded die and its methods of fabrication
US8742561B2 (en) 2009-12-29 2014-06-03 Intel Corporation Recessed and embedded die coreless package
US8535989B2 (en) 2010-04-02 2013-09-17 Intel Corporation Embedded semiconductive chips in reconstituted wafers, and systems containing same
US8319318B2 (en) 2010-04-06 2012-11-27 Intel Corporation Forming metal filled die back-side film for electromagnetic interference shielding with coreless packages
US8618652B2 (en) 2010-04-16 2013-12-31 Intel Corporation Forming functionalized carrier structures with coreless packages
US9847308B2 (en) 2010-04-28 2017-12-19 Intel Corporation Magnetic intermetallic compound interconnect
US8939347B2 (en) 2010-04-28 2015-01-27 Intel Corporation Magnetic intermetallic compound interconnect
US8434668B2 (en) 2010-05-12 2013-05-07 Intel Corporation Magnetic attachment structure
US8313958B2 (en) 2010-05-12 2012-11-20 Intel Corporation Magnetic microelectronic device attachment
US8609532B2 (en) 2010-05-26 2013-12-17 Intel Corporation Magnetically sintered conductive via
US8264849B2 (en) 2010-06-23 2012-09-11 Intel Corporation Mold compounds in improved embedded-die coreless substrates, and processes of forming same
US20120001339A1 (en) 2010-06-30 2012-01-05 Pramod Malatkar Bumpless build-up layer package design with an interposer
US8372666B2 (en) 2010-07-06 2013-02-12 Intel Corporation Misalignment correction for embedded microelectronic die applications
US8754516B2 (en) 2010-08-26 2014-06-17 Intel Corporation Bumpless build-up layer package with pre-stacked microelectronic devices
US8304913B2 (en) 2010-09-24 2012-11-06 Intel Corporation Methods of forming fully embedded bumpless build-up layer packages and structures formed thereby
US8508037B2 (en) * 2010-12-07 2013-08-13 Intel Corporation Bumpless build-up layer and laminated core hybrid structures and methods of assembling same
US8937382B2 (en) 2011-06-27 2015-01-20 Intel Corporation Secondary device integration into coreless microelectronic device packages
US8848380B2 (en) 2011-06-30 2014-09-30 Intel Corporation Bumpless build-up layer package warpage reduction
KR101632249B1 (ko) 2011-10-31 2016-07-01 인텔 코포레이션 멀티 다이 패키지 구조들
US8901755B2 (en) * 2012-03-20 2014-12-02 Stats Chippac, Ltd. Semiconductor device and method of forming conductive layer over metal substrate for electrical interconnect of semiconductor die
US9257368B2 (en) 2012-05-14 2016-02-09 Intel Corporation Microelectric package utilizing multiple bumpless build-up structures and through-silicon vias
JP6124513B2 (ja) * 2012-05-17 2017-05-10 新光電気工業株式会社 半導体装置及びその製造方法
DE112012006469B4 (de) 2012-06-08 2022-05-05 Intel Corporation Mikroelektronisches Gehäuse mit nicht komplanaren gekapselten mikroelektronischen Bauelementen und einer Aufbauschicht ohne Kontaktierhügel
US9451696B2 (en) 2012-09-29 2016-09-20 Intel Corporation Embedded architecture using resin coated copper
US8866287B2 (en) 2012-09-29 2014-10-21 Intel Corporation Embedded structures for package-on-package architecture
US9496211B2 (en) 2012-11-21 2016-11-15 Intel Corporation Logic die and other components embedded in build-up layers
US9113573B2 (en) * 2012-11-21 2015-08-18 Intel Corporation Molded insulator in package assembly
CN104299919B (zh) 2013-07-15 2017-05-24 碁鼎科技秦皇岛有限公司 无芯层封装结构及其制造方法
KR102192356B1 (ko) 2013-07-29 2020-12-18 삼성전자주식회사 반도체 패키지
US9159714B2 (en) * 2013-09-28 2015-10-13 Intel Corporation Package on wide I/O silicon
US9177831B2 (en) * 2013-09-30 2015-11-03 Intel Corporation Die assembly on thin dielectric sheet
US9230936B2 (en) * 2014-03-04 2016-01-05 Qualcomm Incorporated Integrated device comprising high density interconnects and redistribution layers
US9275975B2 (en) * 2014-03-28 2016-03-01 Intel Corporation Electronic package and method of connecting a first die to a second die to form an electronic package
US9443744B2 (en) * 2014-07-14 2016-09-13 Micron Technology, Inc. Stacked semiconductor die assemblies with high efficiency thermal paths and associated methods
US9653438B2 (en) 2014-08-21 2017-05-16 General Electric Company Electrical interconnect structure for an embedded semiconductor device package and method of manufacturing thereof
US10177115B2 (en) 2014-09-05 2019-01-08 Taiwan Semiconductor Manufacturing Company, Ltd. Package structures and methods of forming
US10306777B2 (en) * 2014-12-15 2019-05-28 Bridge Semiconductor Corporation Wiring board with dual stiffeners and dual routing circuitries integrated together and method of making the same
US9971970B1 (en) 2015-04-27 2018-05-15 Rigetti & Co, Inc. Microwave integrated quantum circuits with VIAS and methods for making the same
WO2017051809A1 (ja) * 2015-09-25 2017-03-30 大日本印刷株式会社 実装部品、配線基板、電子装置、およびその製造方法
US11121301B1 (en) 2017-06-19 2021-09-14 Rigetti & Co, Inc. Microwave integrated quantum circuits with cap wafers and their methods of manufacture
US20190006356A1 (en) * 2017-06-29 2019-01-03 Intel Corporation Package with embedded capacitors
US10515921B2 (en) * 2017-07-27 2019-12-24 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and method of fabricating semiconductor package
US11116084B2 (en) 2017-09-27 2021-09-07 Intel Corporation Method, device and system for providing etched metallization structures
EP3688798A4 (en) 2017-09-29 2021-05-19 INTEL Corporation SEMI-CONDUCTOR ENCLOSURE WITH EMBEDDED CONNECTIONS
US11640934B2 (en) * 2018-03-30 2023-05-02 Intel Corporation Lithographically defined vertical interconnect access (VIA) in dielectric pockets in a package substrate
KR20210016216A (ko) 2019-08-02 2021-02-15 삼성전자주식회사 반도체 패키지 및 그의 제조 방법

Family Cites Families (87)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5353498A (en) 1993-02-08 1994-10-11 General Electric Company Method for fabricating an integrated circuit module
US5527741A (en) 1994-10-11 1996-06-18 Martin Marietta Corporation Fabrication and structures of circuit modules with flexible interconnect layers
JPH08306853A (ja) 1995-05-09 1996-11-22 Fujitsu Ltd 半導体装置及びその製造方法及びリードフレームの製造方法
US5841193A (en) 1996-05-20 1998-11-24 Epic Technologies, Inc. Single chip modules, repairable multichip modules, and methods of fabrication thereof
TWI255853B (en) 1998-08-21 2006-06-01 Kirin Brewery Method for modifying chromosomes
US6306680B1 (en) 1999-02-22 2001-10-23 General Electric Company Power overlay chip scale packages for discrete power devices
US6239482B1 (en) 1999-06-21 2001-05-29 General Electric Company Integrated circuit package including window frame
US6242282B1 (en) 1999-10-04 2001-06-05 General Electric Company Circuit chip package and fabrication method
US6271469B1 (en) 1999-11-12 2001-08-07 Intel Corporation Direct build-up layer on an encapsulated die package
US6154366A (en) 1999-11-23 2000-11-28 Intel Corporation Structures and processes for fabricating moisture resistant chip-on-flex packages
US6396148B1 (en) 2000-02-10 2002-05-28 Epic Technologies, Inc. Electroless metal connection structures and methods
US6426545B1 (en) 2000-02-10 2002-07-30 Epic Technologies, Inc. Integrated circuit structures and methods employing a low modulus high elongation photodielectric
US6555908B1 (en) 2000-02-10 2003-04-29 Epic Technologies, Inc. Compliant, solderable input/output bump structures
US6586836B1 (en) 2000-03-01 2003-07-01 Intel Corporation Process for forming microelectronic packages and intermediate structures formed therewith
JP3677429B2 (ja) * 2000-03-09 2005-08-03 Necエレクトロニクス株式会社 フリップチップ型半導体装置の製造方法
US6734534B1 (en) 2000-08-16 2004-05-11 Intel Corporation Microelectronic substrate with integrated devices
US20020020898A1 (en) 2000-08-16 2002-02-21 Vu Quat T. Microelectronic substrates with integrated devices
US6586822B1 (en) 2000-09-08 2003-07-01 Intel Corporation Integrated core microelectronic package
US6713859B1 (en) 2000-09-13 2004-03-30 Intel Corporation Direct build-up layer on an encapsulated die package having a moisture barrier structure
US6489185B1 (en) 2000-09-13 2002-12-03 Intel Corporation Protective film for the fabrication of direct build-up layers on an encapsulated die package
US6617682B1 (en) 2000-09-28 2003-09-09 Intel Corporation Structure for reducing die corner and edge stresses in microelectronic packages
US6709898B1 (en) 2000-10-04 2004-03-23 Intel Corporation Die-in-heat spreader microelectronic package
US6423570B1 (en) 2000-10-18 2002-07-23 Intel Corporation Method to protect an encapsulated die package during back grinding with a solder metallization layer and devices formed thereby
US6555906B2 (en) 2000-12-15 2003-04-29 Intel Corporation Microelectronic package having a bumpless laminated interconnection layer
US6703400B2 (en) 2001-02-23 2004-03-09 Schering Corporation Methods for treating multidrug resistance
US6706553B2 (en) 2001-03-26 2004-03-16 Intel Corporation Dispensing process for fabrication of microelectronic packages
US6894399B2 (en) 2001-04-30 2005-05-17 Intel Corporation Microelectronic device having signal distribution functionality on an interfacial layer thereof
US6888240B2 (en) 2001-04-30 2005-05-03 Intel Corporation High performance, low cost microelectronic circuit package with interposer
US7071024B2 (en) 2001-05-21 2006-07-04 Intel Corporation Method for packaging a microelectronic device using on-die bond pad expansion
US6586276B2 (en) 2001-07-11 2003-07-01 Intel Corporation Method for fabricating a microelectronic device using wafer-level adhesion layer deposition
US7183658B2 (en) 2001-09-05 2007-02-27 Intel Corporation Low cost microelectronic circuit package
US6580611B1 (en) 2001-12-21 2003-06-17 Intel Corporation Dual-sided heat removal system
US6841413B2 (en) 2002-01-07 2005-01-11 Intel Corporation Thinned die integrated circuit package
JP4271590B2 (ja) * 2004-01-20 2009-06-03 新光電気工業株式会社 半導体装置及びその製造方法
DE102004020204A1 (de) * 2004-04-22 2005-11-10 Epcos Ag Verkapseltes elektrisches Bauelement und Verfahren zur Herstellung
JP2006032379A (ja) 2004-07-12 2006-02-02 Akita Denshi Systems:Kk 積層半導体装置及びその製造方法
US7442581B2 (en) 2004-12-10 2008-10-28 Freescale Semiconductor, Inc. Flexible carrier and release method for high volume electronic package fabrication
JP4602208B2 (ja) * 2004-12-15 2010-12-22 新光電気工業株式会社 電子部品実装構造体及びその製造方法
US7109055B2 (en) 2005-01-20 2006-09-19 Freescale Semiconductor, Inc. Methods and apparatus having wafer level chip scale package for sensing elements
US7160755B2 (en) 2005-04-18 2007-01-09 Freescale Semiconductor, Inc. Method of forming a substrateless semiconductor package
KR100726240B1 (ko) * 2005-10-04 2007-06-11 삼성전기주식회사 전자소자 내장 인쇄회로기판 및 그 제조방법
TWI281737B (en) 2005-12-13 2007-05-21 Via Tech Inc Chip package and coreless package substrate thereof
TWI290349B (en) 2005-12-30 2007-11-21 Advanced Semiconductor Eng Thermally enhanced coreless thin substrate with an embedded chip and method for manufacturing the same
KR100836663B1 (ko) 2006-02-16 2008-06-10 삼성전기주식회사 캐비티가 형성된 패키지 온 패키지 및 그 제조 방법
US7425464B2 (en) 2006-03-10 2008-09-16 Freescale Semiconductor, Inc. Semiconductor device packaging
IL175011A (en) * 2006-04-20 2011-09-27 Amitech Ltd Coreless cavity substrates for chip packaging and their fabrication
US7785938B2 (en) * 2006-04-28 2010-08-31 Semiconductor Energy Laboratory Co., Ltd Semiconductor integrated circuit, manufacturing method thereof, and semiconductor device using semiconductor integrated circuit
US7723164B2 (en) 2006-09-01 2010-05-25 Intel Corporation Dual heat spreader panel assembly method for bumpless die-attach packages, packages containing same, and systems containing same
US7659143B2 (en) 2006-09-29 2010-02-09 Intel Corporation Dual-chip integrated heat spreader assembly, packages containing same, and systems containing same
US7588951B2 (en) 2006-11-17 2009-09-15 Freescale Semiconductor, Inc. Method of packaging a semiconductor device and a prefabricated connector
US7476563B2 (en) 2006-11-17 2009-01-13 Freescale Semiconductor, Inc. Method of packaging a device using a dielectric layer
US7632715B2 (en) 2007-01-05 2009-12-15 Freescale Semiconductor, Inc. Method of packaging semiconductor devices
US20080192776A1 (en) 2007-02-09 2008-08-14 Fleming Kristoffer D Mechanism for increasing UWB MAC efficiency and bandwidth via the period inclusion of PHY preambles for synchronization
US7648858B2 (en) 2007-06-19 2010-01-19 Freescale Semiconductor, Inc. Methods and apparatus for EMI shielding in multi-chip modules
US7868445B2 (en) 2007-06-25 2011-01-11 Epic Technologies, Inc. Integrated structures and methods of fabrication thereof with fan-out metallization on a chips-first chip layer
US8264079B2 (en) 2007-06-28 2012-09-11 Panasonic Corporation Semiconductor device mounted structure and its manufacturing method, semiconductor device mounting method, and pressing tool
US7595226B2 (en) 2007-08-29 2009-09-29 Freescale Semiconductor, Inc. Method of packaging an integrated circuit die
US7651889B2 (en) 2007-09-13 2010-01-26 Freescale Semiconductor, Inc. Electromagnetic shield formation for integrated circuit die package
US20090072382A1 (en) 2007-09-18 2009-03-19 Guzek John S Microelectronic package and method of forming same
US9941245B2 (en) 2007-09-25 2018-04-10 Intel Corporation Integrated circuit packages including high density bump-less build up layers and a lesser density core or coreless substrate
US20090079064A1 (en) 2007-09-25 2009-03-26 Jiamiao Tang Methods of forming a thin tim coreless high density bump-less package and structures formed thereby
US7851905B2 (en) 2007-09-26 2010-12-14 Intel Corporation Microelectronic package and method of cooling an interconnect feature in same
US8502398B2 (en) 2007-10-05 2013-08-06 Shinko Electric Industries Co., Ltd. Wiring board, semiconductor apparatus and method of manufacturing them
US8035216B2 (en) 2008-02-22 2011-10-11 Intel Corporation Integrated circuit package and method of manufacturing same
US8058723B2 (en) 2008-03-19 2011-11-15 Phoenix Precision Technology Corporation Package structure in which coreless substrate has direct electrical connections to semiconductor chip and manufacturing method thereof
US8093704B2 (en) 2008-06-03 2012-01-10 Intel Corporation Package on package using a bump-less build up layer (BBUL) package
CN101609864A (zh) * 2008-06-17 2009-12-23 一诠精密工业股份有限公司 发光二极管封装结构及封装方法
TW201041469A (en) * 2009-05-12 2010-11-16 Phoenix Prec Technology Corp Coreless packaging substrate, carrier thereof, and method for manufacturing the same
US20110024899A1 (en) * 2009-07-28 2011-02-03 Kenji Masumoto Substrate structure for cavity package
US20110108999A1 (en) 2009-11-06 2011-05-12 Nalla Ravi K Microelectronic package and method of manufacturing same
US8742561B2 (en) 2009-12-29 2014-06-03 Intel Corporation Recessed and embedded die coreless package
US8901724B2 (en) 2009-12-29 2014-12-02 Intel Corporation Semiconductor package with embedded die and its methods of fabrication
US8891246B2 (en) 2010-03-17 2014-11-18 Intel Corporation System-in-package using embedded-die coreless substrates, and processes of forming same
US8535989B2 (en) 2010-04-02 2013-09-17 Intel Corporation Embedded semiconductive chips in reconstituted wafers, and systems containing same
US8319318B2 (en) 2010-04-06 2012-11-27 Intel Corporation Forming metal filled die back-side film for electromagnetic interference shielding with coreless packages
US8431438B2 (en) 2010-04-06 2013-04-30 Intel Corporation Forming in-situ micro-feature structures with coreless packages
US8618652B2 (en) 2010-04-16 2013-12-31 Intel Corporation Forming functionalized carrier structures with coreless packages
US8313958B2 (en) 2010-05-12 2012-11-20 Intel Corporation Magnetic microelectronic device attachment
US8264849B2 (en) 2010-06-23 2012-09-11 Intel Corporation Mold compounds in improved embedded-die coreless substrates, and processes of forming same
US20110316140A1 (en) 2010-06-29 2011-12-29 Nalla Ravi K Microelectronic package and method of manufacturing same
US20120001339A1 (en) 2010-06-30 2012-01-05 Pramod Malatkar Bumpless build-up layer package design with an interposer
US8372666B2 (en) 2010-07-06 2013-02-12 Intel Corporation Misalignment correction for embedded microelectronic die applications
US8304913B2 (en) 2010-09-24 2012-11-06 Intel Corporation Methods of forming fully embedded bumpless build-up layer packages and structures formed thereby
US8786066B2 (en) 2010-09-24 2014-07-22 Intel Corporation Die-stacking using through-silicon vias on bumpless build-up layer substrates including embedded-dice, and processes of forming same
US20120112336A1 (en) 2010-11-05 2012-05-10 Guzek John S Encapsulated die, microelectronic package containing same, and method of manufacturing said microelectronic package
US20120139095A1 (en) 2010-12-03 2012-06-07 Manusharow Mathew J Low-profile microelectronic package, method of manufacturing same, and electronic assembly containing same
US8508037B2 (en) 2010-12-07 2013-08-13 Intel Corporation Bumpless build-up layer and laminated core hybrid structures and methods of assembling same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130110052A (ko) * 2012-03-27 2013-10-08 제너럴 일렉트릭 캄파니 극박의 매설식 다이 모듈 및 그 제조 방법
KR20150003092A (ko) * 2013-06-27 2015-01-08 스태츠 칩팩, 엘티디. 계층화된 기판 상의 매립 패드를 이용하여 집적회로를 패키징하는 시스템 및 그 제조방법

Also Published As

Publication number Publication date
WO2011090568A3 (en) 2011-10-20
CN102656686A (zh) 2012-09-05
KR101375939B1 (ko) 2014-03-18
US10541232B2 (en) 2020-01-21
US20110156231A1 (en) 2011-06-30
WO2011090568A2 (en) 2011-07-28
US20190081023A1 (en) 2019-03-14
US20180012871A1 (en) 2018-01-11
US9147669B2 (en) 2015-09-29
GB2488688B (en) 2014-06-11
US10163863B2 (en) 2018-12-25
US20150357312A1 (en) 2015-12-10
HK1175886A1 (en) 2013-07-12
GB2488688A (en) 2012-09-05
GB201208344D0 (en) 2012-06-27
US8742561B2 (en) 2014-06-03
DE112010006127B3 (de) 2022-06-30
CN102656686B (zh) 2015-07-08
US20170125385A1 (en) 2017-05-04
TWI529904B (zh) 2016-04-11
JP5442875B2 (ja) 2014-03-12
JP2014027303A (ja) 2014-02-06
DE112010005038T5 (de) 2013-01-17
US9553075B2 (en) 2017-01-24
US20140357024A1 (en) 2014-12-04
JP2013514664A (ja) 2013-04-25
TW201131734A (en) 2011-09-16

Similar Documents

Publication Publication Date Title
US10541232B2 (en) Recessed and embedded die coreless package
EP2559062B1 (en) A method of forming a coreless package structure
EP2556534B1 (en) Forming metal filled die back-side film for electromagnetic interference shielding with coreless packages
US9780054B2 (en) Semiconductor package with embedded die and its methods of fabrication

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170302

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20200227

Year of fee payment: 7