KR20120086347A - 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법 - Google Patents

플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법 Download PDF

Info

Publication number
KR20120086347A
KR20120086347A KR1020127015329A KR20127015329A KR20120086347A KR 20120086347 A KR20120086347 A KR 20120086347A KR 1020127015329 A KR1020127015329 A KR 1020127015329A KR 20127015329 A KR20127015329 A KR 20127015329A KR 20120086347 A KR20120086347 A KR 20120086347A
Authority
KR
South Korea
Prior art keywords
correction gain
subfield
discharge
electrode
correction
Prior art date
Application number
KR1020127015329A
Other languages
English (en)
Inventor
도모유키 사이토
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20120086347A publication Critical patent/KR20120086347A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2059Display of intermediate tones using error diffusion

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

플라즈마 디스플레이 패널에 있어서의 로딩 현상을 경감시켜서, 화상 표시 품질을 향상시킨다. 이를 위해서, 플라즈마 디스플레이 패널과 화상 신호 처리 회로(41)를 구비한 플라즈마 디스플레이 장치에 있어서, 화상 신호 처리 회로(41)는 점등 셀의 수를 산출하는 점등 셀 수 산출부(60)와, 점등 셀 수 산출부(60)의 산출 결과에 기초해서 각 방전 셀의 부하값을 산출하는 부하값 산출부(61)와, 부하값 산출부(61)의 산출 결과에 기초해서 각 방전 셀의 보정 이득을 산출하는 보정 이득 산출부(62)와, 화상 신호에 기초해서 보정 이득을 평활화하는 보정 이득 조정부(64)와, 조정후 보정 이득에 기초해서 화상 신호를 보정하는 보정부(69)를 갖는다.

Description

플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법{PLASMA DISPLAY DEVICE AND METHOD FOR DRIVING PLASMA DISPLAY PANEL}
본 발명은 벽걸이 텔레비전이나 대형 모니터에 이용되는 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.
플라즈마 디스플레이 패널(이하, 줄여서 「패널」이라고 함)로서 대표적인 교류 면방전형 패널은 대향 배치된 전면판과 배면판 사이에 다수의 방전 셀이 형성되어 있다. 전면판은 1쌍의 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍이 전면 유리 기판 상에 서로 평행하게 복수쌍 형성되어 있다. 그리고, 이들 표시 전극쌍을 덮도록 유전체층 및 보호층이 형성되어 있다.
배면판은 배면 유리 기판 상에 복수의 평행한 데이터 전극이 형성되고, 이들 데이터 전극을 덮도록 유전체층이 형성되며, 그 위에 또한 데이터 전극과 평행하게 복수의 격벽이 형성되어 있다. 그리고, 유전체층의 표면과 격벽의 측면에 형광체층이 형성되어 있다.
그리고, 표시 전극쌍과 데이터 전극이 입체 교차하도록 전면판과 배면판을 대향 배치시켜서 밀봉한다. 밀봉된 내부의 방전 공간에는, 예컨대 분압비로 5%의 크세논을 포함한 방전 가스를 봉입하고, 표시 전극쌍과 데이터 전극이 대향하는 부분에 방전 셀을 형성한다. 이러한 구성의 패널에 있어서, 각 방전 셀 내에서 가스 방전에 의해 자외선을 발생시키고, 이 자외선으로 적색(R), 녹색(G) 및 청색(B)의 각 색의 형광체를 여기 발광시켜 컬러의 화상 표시를 행한다.
패널을 구동하는 방법으로서는 일반적으로 서브필드법이 이용되고 있다. 서브필드법에서는, 1필드를 복수의 서브필드로 분할하고, 각각의 서브필드에서 각 방전 셀을 발광 또는 비발광시킴으로써 계조 표시를 행한다. 각 서브필드는, 초기화 기간, 기입 기간 및 유지 기간을 갖는다.
초기화 기간에는, 각 주사 전극에 초기화 파형을 인가하여, 각 방전 셀에서 초기화 방전을 발생시킨다. 이로써, 각 방전 셀에서, 이어지는 기입 동작을 위해 필요한 벽 전하를 형성함과 아울러, 기입 방전을 안정되게 발생시키기 위한 프라이밍 입자(기입 방전을 발생시키기 위한 여기 입자)를 발생시킨다.
기입 기간에는, 주사 전극에 주사 펄스를 차례로 인가(이하, 이 동작을 「주사」라고도 함)함과 아울러, 데이터 전극에는 표시할 화상 신호에 기초해서 선택적으로 기입 펄스를 인가한다. 이로써, 발광을 행할 방전 셀의 주사 전극과 데이터 전극 사이에 기입 방전을 발생시켜서, 그 방전 셀 내에 벽 전하를 형성한다(이하, 이들 동작을 총칭하여 「기입 」이라고도 함).
유지 기간에는, 서브필드마다 정해진 수의 유지 펄스를 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍에 교대로 인가한다. 이로써, 기입 방전을 발생시킨 방전 셀에서 유지 방전을 발생시켜서, 이 방전 셀의 형광체층을 발광시킨다(이하, 방전 셀을 유지 방전에 의해 발광시키는 것을 「점등」, 발광시키지 않는 것을 「비점등」이라고도 함). 이로써, 각 방전 셀을, 서브필드마다 정해진 휘도 가중치에 따른 휘도로 발광시킨다. 이렇게 해서, 패널의 각 방전 셀을 화상 신호의 계조값에 따른 휘도로 발광시켜서, 패널의 화상 표시면에 화상을 표시한다.
이 서브필드법 중 하나로, 다음과 같은 구동 방법이 있다. 이 구동 방법에서는, 복수의 서브필드 중 하나의 서브필드의 초기화 기간에는 모든 방전 셀에 초기화 방전을 발생시키는 전체 셀 초기화 동작을 행하고, 다른 서브필드의 초기화 기간에는 직전의 유지 기간에 유지 방전을 발생시킨 방전 셀에만 초기화 방전을 발생시키는 선택 초기화 동작을 행한다. 이렇게 함으로써, 유지 방전을 발생시키지 않는 흑을 표시하는 영역의 휘도(이하, 줄여서 「흑휘도」라고 함)는 전체 셀 초기화 동작에 있어서의 미약 발광만이 된다. 따라서, 계조 표시에 관계하지 않는 발광을 극력 줄일 수 있어, 표시 화상의 콘트라스트비를 높이는 것이 가능해진다.
또한, 표시 전극쌍 사이에서 구동 부하(구동 회로가 전극에 구동 전압을 인가할 때의 임피던스)에 차이가 생기면, 구동 전압의 전압 강하에 차이가 생겨서, 같은 휘도의 화상 신호임에도 불구하고 방전 셀의 발광 휘도에 차가 발생하는 경우가 있다. 그래서, 표시 전극쌍 사이에서 구동 부하가 변화되었을 때에, 1필드 내에서의 서브필드의 점등 패턴을 변화시키는 기술이 개시되어 있다(예컨대, 특허문헌 1 참조).
최근에는, 패널의 대화면화, 고세밀화에 따라서, 패널의 구동 부하는 증대하는 경향에 있다. 이와 같은 패널에서는, 표시 전극쌍 사이에 발생하는 구동 부하의 차도 커지기 쉽고, 구동 전압의 전압 강하의 차도 커지기 쉽다.
그러나, 특허문헌 1에 개시된 기술에서는, 표시 전극쌍 사이의 구동 부하의 차가 커지면, 서브필드의 점등 패턴을 보다 크게 변화시키지 않으면 안되고, 그 결과, 표시 화상의 밝기에 변화가 생기는 경우가 있다.
패널에 표시되는 화상의 밝기는 화상의 표시 품질을 판단하는 데에 있어서 중요한 요인 중 하나이다. 따라서, 표시 화상의 밝기에 부자연스러운 변화가 생기면, 이것이 화질 열화로서 사용자에게 인식될 우려가 있다.
그리고, 대화면화, 고세밀화된 패널에서는, 표시 화상의 밝기에 생기는 변화가 사용자에게 시인되기 쉽다. 이 때문에, 이와 같은 패널을 이용한 플라즈마 디스플레이 장치에서는, 표시 화상의 밝기에 가능한 한 변화가 생기지 않는 것이 바람직하다.
일본 특허 공개 제 2006-184843호 공보
본 발명의 플라즈마 디스플레이 장치는, 패널과, 화상 신호 처리 회로를 구비한다. 패널은 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍을 가진 방전 셀을 복수 구비함과 아울러 서로 다른 색으로 발광하는 복수의 방전 셀로 구성된 화소를 복수 구비하며, 각각 휘도 가중치가 설정된 복수의 서브필드를 1필드 내에 마련하는 서브필드법으로 구동된다. 화상 신호 처리 회로는, 입력 화상 신호를 방전 셀에 있어서의 서브필드마다의 점등?비점등을 나타내는 화상 데이터로 변환한다. 또한, 화상 신호 처리 회로는, 점등시킬 방전 셀의 수를 표시 전극쌍마다 또한 서브필드마다 산출하는 점등 셀 수 산출부와, 점등 셀 수 산출부에서의 산출 결과에 기초해서 각 방전 셀의 부하값을 산출하는 부하값 산출부와, 부하값 산출부에서의 산출 결과에 기초해서 각 방전 셀의 보정 이득을 산출하는 보정 이득 산출부와, 화상 신호에 기초해서 보정 이득을 평활화하는 보정 이득 조정부와, 보정 이득 조정부로부터 출력되는 조정후 보정 이득과 입력 화상 신호를 승산한 결과를 입력 화상 신호로부터 감산하는 보정부를 구비한다.
이로써, 표시 전극쌍 사이에 생기는 구동 부하의 차를 보다 정밀도 좋게 검출할 수 있어서, 방전 셀의 점등 상태에 따른 최적의 로딩 보정을 행하는 것이 가능해진다. 또한, 인접하는 화소 사이에서의 밝기의 변화가 비교적 크다고 판정할 수 있는 개소에서는, 보정 이득 산출부에서 산출한 보정 이득을 이용해서 로딩 보정을 실시하고, 인접하는 화소 사이에서의 밝기의 변화가 비교적 작다고 판정할 수 있는 개소에서는, 평활화한 보정 이득을 이용하여 로딩 보정을 실시하는 것이 가능해진다. 따라서, 표시 화상에 부자연스러운 휘도의 변화가 발생하는 것을 방지하여, 보다 정밀도 높은 로딩 보정을 행하는 것이 가능해진다. 이로써, 대화면, 고세밀화된 패널을 이용하는 플라즈마 디스플레이 장치에 있어서 화상 표시 품질을 크게 향상시키는 것이 가능해진다.
본 발명의 패널의 구동 방법은 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍을 가진 방전 셀을 복수 구비함과 아울러 서로 다른 색으로 발광하는 복수의 방전 셀로 구성된 화소를 복수 구비한 패널을, 각각 휘도 가중치가 설정된 복수의 서브필드를 1필드내에 마련하는 서브필드법으로 구동하는 패널의 구동 방법이다. 그리고, 점등시킬 방전 셀의 수를 표시 전극쌍마다 또한 서브필드마다 산출하고, 점등시킬 방전 셀의 수에 기초해서 각 방전 셀의 부하값을 산출함과 아울러, 부하값에 기초해서 각 방전 셀의 보정 이득을 산출하고, 화상 신호에 기초해서 보정 이득을 평활화하여 조정후 보정 이득을 생성하며, 조정후 보정 이득과 입력 화상 신호를 승산하고, 그 승산 결과를 입력 화상 신호로부터 감산하여 입력 화상 신호에 로딩 보정을 실시한다.
이로써, 표시 전극쌍 사이에 생기는 구동 부하의 차를 보다 정밀도 좋게 검출할 수 있어, 방전 셀의 점등 상태에 따른 최적의 로딩 보정을 행하는 것이 가능해진다. 또한, 인접하는 화소 사이에서의 밝기의 변화가 비교적 크다고 판정할 수 있는 개소에서는, 산출한 보정 이득을 이용해서 로딩 보정을 실시하고, 인접하는 화소 사이에서의 밝기의 변화가 비교적 작다고 판정할 수 있는 개소에서는, 평활화한 보정 이득을 이용해서 로딩 보정을 실시하는 것이 가능해진다. 따라서, 표시 화상에 부자연스러운 휘도의 변화가 발생하는 것을 방지하여, 보다 정밀도가 높은 로딩 보정을 행하는 것이 가능해진다. 이로써, 대화면, 고세밀화된 패널을 이용하는 플라즈마 디스플레이 장치에 있어서 화상 표시 품질을 크게 향상시키는 것이 가능해진다.
도 1은 본 발명의 일 실시예에 있어서의 패널의 구조를 나타내는 분해 사시도,
도 2는 본 발명의 일 실시예에 있어서의 패널의 전극 배열도,
도 3은 본 발명의 일 실시예에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형도,
도 4는 본 발명의 일 실시예에 있어서의 플라즈마 디스플레이 장치의 회로 블록도,
도 5a는 구동 부하의 변화에 의해 생기는 발광 휘도의 차를 설명하기 위한 개략도,
도 5b는 구동 부하의 변화에 의해 생기는 발광 휘도의 차를 설명하기 위한 개략도,
도 6a는 로딩 현상을 개략적으로 설명하기 위한 도면,
도 6b는 로딩 현상을 개략적으로 설명하기 위한 도면,
도 6c는 로딩 현상을 개략적으로 설명하기 위한 도면,
도 6d는 로딩 현상을 개략적으로 설명하기 위한 도면,
도 7은 본 발명의 일 실시예에 있어서의 로딩 보정의 개략을 설명하기 위한 도면,
도 8은 본 발명의 일 실시예에 있어서의 화상 신호 처리 회로의 회로 블록도,
도 9는 본 발명의 일 실시예에 있어서의 「부하값」의 산출 방법을 설명하기 위한 개략도,
도 10은 본 발명의 일 실시예에 있어서의 「최대 부하값」의 산출 방법을 설명하기 위한 개략도,
도 11은 본 발명의 일 실시예에 있어서의 보정 이득 조정부의 회로 블록도,
도 12는 본 발명의 일 실시예에 있어서의 조정후 보정 이득의 일례를 설명하기 위한 개략도,
도 13은 본 발명의 일 실시예에 있어서의 조정후 보정 이득의 다른 예를 설명하기 위한 개략도,
도 14는 본 발명의 일 실시예에 있어서의 보정 이득 조정부의 다른 구성예를 나타내는 회로 블록도이다.
이하, 본 발명의 실시예에 있어서의 플라즈마 디스플레이 장치에 대해서, 도면을 이용해서 설명한다.
(실시예)
도 1은 본 발명의 일 실시예에 있어서의 패널(10)의 구조를 나타내는 분해사시도이다. 유리제인 전면 기판(21)상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극쌍(24)이 복수 형성되어 있다. 그리고 주사 전극(22)과 유지 전극(23)을 덮도록 유전체층(25)이 형성되고, 이 유전체층(25) 상에 보호층(26)이 형성되어 있다. 보호층(26)은 산화 마그네슘(MgO)을 주성분으로 하는 재료로 형성되어 있다.
배면 기판(31) 상에는 데이터 전극(32)이 복수 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되며, 그 위에 우물정(井)자 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33) 상에는 적색(R), 녹색(G) 및 청색(B)의 각 색으로 발광하는 형광체층(35)이 마련되어 있다.
이들 전면 기판(21)과 배면 기판(31)을, 미소한 방전 공간을 사이에 두고 표시 전극쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치한다. 그리고, 그 바깥 둘레부를 글래스 플릿(a glass frit) 등의 밀봉재에 의해서 밀봉한다. 그리고, 그 내부의 방전 공간에는, 예컨대 네온과 크세논의 혼합 가스를 방전 가스로서 봉입한다. 한편, 본 실시예에서는, 발광 효율을 향상시키기 위해서 크세논 분압을 약 10%로 한 방전 가스를 이용하고 있다.
방전 공간은 격벽(34)에 의해 복수의 구획으로 나누어져 있고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성되어 있다. 그리고, 이들 방전 셀을 방전, 발광(점등)시킴으로써 패널(10)에 컬러의 화상이 표시된다.
한편, 패널(10)에 있어서는, 표시 전극쌍(24)이 연신하는 방향으로 배열된 연속하는 3개의 방전 셀, 즉 적색(R)으로 발광하는 방전 셀과, 녹색(G)으로 발광하는 방전 셀과, 청색(B)으로 발광하는 방전 셀의 3개의 방전 셀로 하나의 화소가 구성된다. 이하, 적색으로 발광하는 방전 셀을 R 방전 셀, 녹색으로 발광하는 방전 셀을 G 방전 셀, 청색으로 발광하는 방전 셀을 B 방전 셀이라고 한다.
한편, 패널(10)의 구조는 상술한 것으로 한정되는 것이 아니고, 예컨대 스트라이프 형상의 격벽을 구비한 것이어도 된다. 또한, 방전 가스의 혼합 비율도 상술한 수치로 한정되는 것이 아니고, 그 외의 혼합 비율이어도 된다.
도 2는 본 발명의 일 실시예에 있어서의 패널(10)의 전극 배열도이다. 패널(10)에는, 행 방향으로 긴 n개의 주사 전극 SC1~주사 전극 SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~유지 전극 SUn(도 1의 유지 전극(23))이 배열되고, 열 방향으로 긴 m개의 데이터 전극 D1~데이터 전극 Dm(도 1의 데이터 전극(32))이 배열되어 있다. 그리고, 1쌍의 주사 전극 SCi(i=1~n) 및 유지 전극 SUi와 하나의 데이터 전극 Dj(j=1~m)이 교차한 부분에 방전 셀이 형성된다. 즉, 1쌍의 표시 전극쌍(24) 상에는, m개의 방전 셀이 형성되어, m/3개의 화소가 형성된다. 그리고, 방전 셀은 방전 공간 내에 m×n개 형성되고, m×n개의 방전 셀이 형성된 영역이 패널(10)의 화상 표시면이 된다. 예컨대, 화소수가 1920×1080개의 패널에서는, m=1920×3이 되고, n=1080이 된다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작의 개요에 대해서 설명한다. 또한, 본 실시예에 있어서의 플라즈마 디스플레이 장치는, 서브필드법에 의해서 계조 표시를 행한다. 서브필드법에서는, 1필드를 시간축 상에서 복수의 서브필드로 분할하고, 각 서브필드에 휘도 가중치를 각각 설정한다. 그리고, 서브필드마다 각 방전 셀의 발광?비발광을 제어함으로써 패널(10)에 화상을 표시한다.
본 실시예에서는, 1필드를 8개의 서브필드(제 1 SF, 제 2 SF, …, 제 8 SF)로 구성하고, 시간적으로 이후의 서브필드일수록 휘도 가중치가 커지도록, 각 서브필드는 각각 (1, 2, 4, 8, 16, 32, 64, 128)의 휘도 가중치를 갖는 구성으로 하는 예를 설명한다. 이 구성에서는, R 신호, G 신호, B 신호를 각각 0부터 255까지의 256 계조로 표시할 수 있다.
또한, 복수의 서브필드 중 하나의 서브필드의 초기화 기간에는 모든 방전 셀에 초기화 방전을 발생시키는 전체 셀 초기화 동작을 행하고, 다른 서브필드의 초기화 기간에는 직전의 서브필드의 유지 기간에 유지 방전을 발생시킨 방전 셀에 대해 선택적으로 초기화 방전을 발생시키는 선택 초기화 동작을 행한다. 이렇게 함으로써, 계조 표시에 관계하지 않는 발광을 극력 줄여서, 유지 방전을 발생시키지 않는 흑의 영역의 발광 휘도를 저감하여, 패널(10)에 표시할 화상의 콘트라스트비를 향상시키는 것이 가능하다. 이하, 전체 셀 초기화 동작을 행하는 서브필드를 「전체 셀 초기화 서브필드」라고 하고, 선택 초기화 동작을 행하는 서브필드를 「선택 초기화 서브필드」라고 한다.
본 실시예에서는, 제 1 SF의 초기화 기간에는 전체 셀 초기화 동작을 행하고, 제 2 SF~제 8 SF의 초기화 기간에는 선택 초기화 동작을 행하는 예를 설명한다. 이로써, 화상의 표시에 관계가 없는 발광은 제 1 SF에 있어서의 전체 셀 초기화 동작의 방전에 동반되는 발광만이 된다. 따라서, 유지 방전을 발생시키지 않는 흑 표시 영역의 휘도인 흑휘도는 전체 셀 초기화 동작에 있어서의 미약 발광만이 되어, 패널(10)에 콘트라스트가 높은 화상을 표시하는 것이 가능해진다.
또한, 각 서브필드의 유지 기간에 있어서는, 각각의 서브필드의 휘도 가중치에 소정의 비례 정수를 곱한 수의 유지 펄스를 표시 전극쌍(24) 각각에 인가한다. 이 비례 정수가 휘도 배율이다.
그러나, 본 실시예는, 1필드를 구성하는 서브필드의 수나 각 서브필드의 휘도 가중치가 상술한 값으로 한정되는 것이 아니다. 또한, 화상 신호 등에 기초해서 서브필드 구성을 전환하는 구성이어도 된다.
도 3은 본 발명의 일 실시예에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형도이다. 도 3에는, 기입 기간에 있어서 최초로 기입 동작을 행하는 주사 전극 SC1, 기입 기간에 있어서 마지막에 기입 동작을 행하는 주사 전극 SCn, 유지 전극 SU1~유지 전극 SUn, 및 데이터 전극 D1~데이터 전극 Dm에 인가하는 구동 전압 파형을 나타낸다.
또한, 도 3에는, 2개의 서브필드의 구동 전압 파형을 나타낸다. 이 2개의 서브필드란, 전체 셀 초기화 서브필드인 제 1 서브필드(제 1 SF)와, 선택 초기화 서브필드인 제 2 서브필드(제 2 SF)이다. 아울러, 다른 서브필드에 있어서의 구동 전압 파형은, 유지 기간에 있어서의 유지 펄스의 발생 수가 다르다는 점 외에는 제 2 SF의 구동 전압 파형과 거의 마찬가지이다. 또한, 이하에 있어서의 주사 전극 SCi, 유지 전극 SUi, 데이터 전극 Dk은 각 전극 중에서 화상 데이터(서브필드마다의 점등?비점등을 나타내는 데이터)에 기초해서 선택된 전극을 나타낸다.
우선, 전체 셀 초기화 서브필드인 제 1 SF에 대해서 설명한다.
제 1 SF의 초기화 기간 전반부에는, 데이터 전극 D1~데이터 전극 Dm, 유지 전극 SU1~유지 전극 SUn에는, 각각 0(V)을 인가한다. 주사 전극 SC1~주사 전극 SCn에는 전압 Vi1을 인가한다. 전압 Vi1은 유지 전극 SU1~유지 전극 SUn에 대해 방전 개시 전압 미만의 전압으로 설정한다. 아울러, 주사 전극 SC1~주사 전극 SCn에, 전압 Vi1부터 전압 Vi2을 향해서 완만하게 상승하는 경사 파형 전압을 인가한다. 이하, 이 경사 파형 전압을, 「상승 램프 전압 L1」이라고 한다. 또한, 전압 Vi2는 유지 전극 SU1~유지 전극 SUn에 대해 방전 개시 전압을 넘는 전압으로 설정한다. 한편, 이 상승 램프 전압 L1의 기울기의 일례로서, 약 1.3V/μsec라는 수치를 들 수 있다.
이 상승 램프 전압 L1이 상승하는 동안에, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn 사이, 및 주사 전극 SC1~주사 전극 SCn과 데이터 전극 D1~데이터 전극 Dm 사이에, 각각 미약한 초기화 방전이 지속적으로 발생한다. 그리고, 주사 전극 SC1~주사 전극 SCn 상에 음(負)의 벽 전압이 축적되고, 데이터 전극 D1~데이터 전극 Dm 상 및 유지 전극 SU1~유지 전극 SUn 상에는 양(正)의 벽 전압이 축적된다. 이 전극 상의 벽 전압이란, 전극을 덮는 유전체층 상, 보호층 상, 형광체층 상 등에 축적된 벽 전하에 의해 발생하는 전압을 나타낸다.
초기화 기간 후반부에는, 유지 전극 SU1~유지 전극 SUn에는 양의 전압 Ve1을 인가하고, 데이터 전극 D1~데이터 전극 Dm에는 0(V)을 인가한다. 주사 전극 SC1~주사 전극 SCn에는, 전압 Vi3으로부터 음의 전압 Vi4을 향해서 완만하게 하강하는 경사 파형 전압을 인가한다. 이하, 이 경사 파형 전압을 「하강 램프 전압 L2」이라고 한다. 전압 Vi3은 유지 전극 SU1~유지 전극 SUn에 대해 방전 개시 전압 미만이 되는 전압으로 설정하고, 전압 Vi4은 방전 개시 전압을 넘는 전압으로 설정한다. 아울러, 이 하강 램프 전압 L2의 기울기의 일례로서, 예컨대 약 -2.5V/μsec라는 수치를 들 수 있다.
주사 전극 SC1~주사 전극 SCn에 하강 램프 전압 L2을 인가하는 동안에, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn 사이, 및 주사 전극 SC1~주사 전극 SCn과 데이터 전극 D1~데이터 전극 Dm 사이에, 각각 미약한 초기화 방전이 발생한다. 그리고, 주사 전극 SC1~주사 전극 SCn 상의 음의 벽 전압 및 유지 전극 SU1~유지 전극 SUn 상의 양의 벽 전압이 약해져서, 데이터 전극 D1~데이터 전극 Dm 상의 양의 벽 전압은 기입 동작에 적절한 값으로 조정된다. 이상으로, 모든 방전 셀에서 초기화 방전을 발생시키는 전체 셀 초기화 동작이 종료된다.
이어지는 기입 기간에는, 주사 전극 SC1~주사 전극 SCn에 대해서는, 전압 Va의 주사 펄스를 차례로 인가한다. 데이터 전극 D1~데이터 전극 Dm에 대해서는, 발광시킬 방전 셀에 대응하는 데이터 전극 Dk(k=1~m)에 양의 전압 Vd의 기입 펄스를 인가한다. 이렇게 해서, 각 방전 셀에 선택적으로 기입 방전을 발생시킨다.
구체적으로는 우선, 유지 전극 SU1~유지 전극 SUn에 전압 Ve2을 인가하고, 주사 전극 SC1~주사 전극 SCn에 전압 Vc(전압 Vc=전압 Va+전압 Vsc)을 인가한다.
그리고, 1번째행의 주사 전극 SC1에 음의 전압 Va의 주사 펄스를 인가함과 아울러, 데이터 전극 D1~데이터 전극 Dm 중 1번째행에서 발광시킬 방전 셀의 데이터 전극 Dk(k=1~m)에 양의 전압 Vd의 기입 펄스를 인가한다. 이 때 데이터 전극 Dk과 주사 전극 SC1의 교차부의 전압차는, 외부 인가 전압의 차(전압 Vd-전압 Va)에 데이터 전극 Dk 상의 벽 전압과 주사 전극 SC1 상의 벽 전압의 차가 가산된 것이 된다. 이로써, 데이터 전극 Dk과 주사 전극 SC1의 전압차가 방전 개시 전압을 넘어서, 데이터 전극 Dk과 주사 전극 SC1 사이에 방전이 발생한다.
또한, 유지 전극 SU1~유지 전극 SUn에 전압 Ve2을 인가하고 있기 때문에, 유지 전극 SU1과 주사 전극 SC1의 전압차는, 외부 인가 전압의 차인 (전압 Ve2-전압 Va)에 유지 전극 SU1 상의 벽 전압과 주사 전극 SC1 상의 벽 전압의 차가 가산된 것이 된다. 이 때, 전압 Ve2을 방전 개시 전압을 약간 밑도는 정도의 전압값으로 설정함으로써, 유지 전극 SU1과 주사 전극 SC1의 사이를, 방전에는 이르지 않지만 방전이 발생하기 쉬운 상태로 할 수 있다.
이로써, 데이터 전극 Dk과 주사 전극 SC1의 사이에 발생하는 방전을 트리거로 해서, 데이터 전극 Dk과 교차하는 영역에 있는 유지 전극 SU1과 주사 전극 SC1의 사이에서 방전을 발생시킬 수 있다. 이렇게 해서, 발광시킬 방전 셀에 기입 방전이 발생해서, 주사 전극 SC1 상에 양의 벽 전압이 축적되고, 유지 전극 SU1 상에 음의 벽 전압이 축적되며, 데이터 전극 Dk 상에도 음의 벽 전압이 축적된다.
이와 같이 해서, 1번째행에 있어서 발광시킬 방전 셀에서 기입 방전을 발생시켜서 각 전극 상에 벽 전압을 축적하는 기입 동작을 행한다. 한편, 기입 펄스를 인가하지 않은 데이터 전극(32)과 주사 전극 SC1과의 교차부의 전압은 방전 개시 전압을 넘지 않기 때문에, 기입 방전은 발생하지 않는다. 이상의 기입 동작을 n번째행의 방전 셀에 이를 때까지 행하고, 기입 기간이 종료한다.
이어지는 유지 기간에는, 휘도 가중치에 소정의 휘도 배율을 곱한 수의 유지 펄스를 표시 전극쌍(24)에 교대로 인가하고, 기입 방전을 발생시킨 방전 셀에 유지 방전을 발생시켜서, 그 방전 셀을 발광시킨다.
이 유지 기간에는, 우선 주사 전극 SC1~주사 전극 SCn에 양의 전압 Vs의 유지 펄스를 인가함과 아울러 유지 전극 SU1~유지 전극 SUn에 베이스 전위가 되는 접지 전위, 즉 0(V)을 인가한다. 기입 방전을 발생시킨 방전 셀에서는, 주사 전극 SCi과 유지 전극 SUi의 전압차가, 유지 펄스의 전압 Vs에 주사 전극 SCi 상의 벽 전압과 유지 전극 SUi 상의 벽 전압의 차가 가산된 것이 된다.
이로써, 주사 전극 SCi과 유지 전극 SUi의 전압차가 방전 개시 전압을 넘어서, 주사 전극 SCi과 유지 전극 SUi의 사이에 유지 방전이 발생한다. 그리고, 이 방전에 의해 발생한 자외선에 의해 형광체층(35)이 발광한다. 또한, 이 방전에 의해, 주사 전극 SCi 상에 음의 벽 전압이 축적되고, 유지 전극 SUi 상에 양의 벽 전압이 축적된다. 또한, 데이터 전극 Dk 상에도 양의 벽 전압이 축적된다. 기입 기간에 있어서 기입 방전이 발생하지 않은 방전 셀에서는 유지 방전은 발생하지 않고, 초기화 기간의 종료시에서의 벽 전압이 유지된다.
이어서, 주사 전극 SC1~주사 전극 SCn에는 베이스 전위가 되는 0(V)를, 유지 전극 SU1~유지 전극 SUn에는 유지 펄스를 각각 인가한다. 유지 방전을 발생시킨 방전 셀에서는, 유지 전극 SUi와 주사 전극 SCi와의 전압차가 방전 개시 전압을 넘는다. 이로써, 다시 유지 전극 SUi와 주사 전극 SCi 사이에 유지 방전이 발생해서 유지 전극 SUi 상에 음의 벽 전압이 축적되고, 주사 전극 SCi 상에 양의 벽 전압이 축적된다.
이후 마찬가지로, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn에, 휘도 가중치에 휘도 배율을 곱한 수의 유지 펄스를 교대로 인가한다. 이렇게 함으로써, 기입 기간에 있어서 기입 방전을 발생시킨 방전 셀에서 유지 방전이 계속하여 발생한다.
그리고, 유지 기간에 있어서의 유지 펄스의 발생 후에, 유지 전극 SU1~유지 전극 SUn 및 데이터 전극 D1~데이터 전극 Dm에는 0(V)을 인가한 채로, 주사 전극 SC1~주사 전극 SCn에, 0(V)부터 전압 Vers을 향해서 완만하게 상승하는 경사 파형 전압을 인가한다. 이하, 이 경사 파형 전압을 「소거 램프 전압 L3」이라고 한다.
소거 램프 전압 L3은 상승 램프 전압 L1보다 급준한 기울기로 설정한다. 소거 램프 전압 L3의 기울기의 일례로서, 예컨대 약 10V/μsec라는 수치를 들 수 있다. 전압 Vers를 방전 개시 전압을 넘는 전압으로 설정함으로써 유지 방전을 발생시킨 방전 셀의 유지 전극 SUi와 주사 전극 SCi와의 사이에서, 미약한 방전이 발생한다. 이 미약한 방전은, 주사 전극 SC1~주사 전극 SCn에의 인가 전압이 방전 개시 전압을 넘어서 상승하는 기간에, 지속적으로 발생한다.
이 때, 이 미약한 방전으로 발생한 하전 입자는, 유지 전극 SUi과 주사 전극 SCi 사이의 전압차를 완화하도록, 유지 전극 SUi 상 및 주사 전극 SCi 상에 축적되어 간다. 따라서, 유지 방전이 발생한 방전 셀에 있어서, 데이터 전극 Dk 상의 양의 벽 전하를 남긴 채로, 주사 전극 SCi 및 유지 전극 SUi 상의, 벽 전압의 일부 또는 전부가 소거된다. 즉, 소거 램프 전압 L3에 의해서 발생하는 방전은 유지 방전이 발생한 방전 셀 내에 축적된 불필요한 벽 전하를 소거하는 「소거 방전」으로서 작용한다.
상승하는 전압이 미리 정한 전압 Vers에 도달하면, 주사 전극 SC1~주사 전극 SCn에 인가하는 전압을 베이스 전위가 되는 0(V)까지 하강한다. 이렇게 해서, 유지 기간에 있어서의 유지 동작이 종료된다.
제 2 SF의 초기화 기간에는, 제 1 SF에서의 초기화 기간의 전반부를 생략한 구동 전압 파형을 각 전극에 인가한다. 유지 전극 SU1~유지 전극 SUn에는 전압 Ve1을, 데이터 전극 D1~데이터 전극 Dm에는 0(V)을, 각각 인가한다. 주사 전극 SC1~주사 전극 SCn에는 방전 개시 전압 미만이 되는 전압 Vi3'(예컨대, 0(V))으로부터 방전 개시 전압을 넘는 음의 전압 Vi4을 향해서 완만하게 하강하는 하강 램프 전압 L4을 인가한다. 이 하강 램프 전압 L4의 기울기의 일례로서, 예컨대, 약 -2.5V/μsec라는 수치를 들 수 있다.
이로써, 직전의 서브필드(도 3에서는 제 1 SF)의 유지 기간에 유지 방전을 발생시킨 방전 셀에서는 미약한 초기화 방전이 발생한다. 그리고, 주사 전극 SCi 상 및 유지 전극 SUi 상의 벽 전압이 약해져서, 데이터 전극 Dk 상의 벽 전압도 기입 동작에 적절한 값으로 조정된다. 한편, 직전의 서브필드의 유지 기간에 유지 방전을 발생시키지 않았던 방전 셀에서는, 초기화 방전은 발생하지 않고, 직전의 서브필드의 초기화 기간 종료시에서의 벽 전하가 그대로 유지된다. 이와 같이, 제 2 SF에서의 초기화 동작은 직전의 서브필드의 유지 기간에 유지 방전을 발생시킨 방전 셀에 대해 초기화 방전을 발생시키는 선택 초기화 동작이 된다.
제 2 SF의 기입 기간 및 유지 기간에는, 유지 펄스의 발생 수를 제외하면, 각 전극에 대해 제 1 SF의 기입 기간 및 유지 기간과 마찬가지의 구동 전압 파형을 인가한다. 또한, 제 3 SF 이후의 각 서브필드에서는, 유지 펄스의 발생 수를 제외하면, 각 전극에 대해 제 2 SF와 마찬가지의 구동 전압 파형을 인가한다.
이상이, 본 실시예에 있어서 패널(10)의 각 전극에 인가하는 구동 전압 파형의 개요이다.
다음으로, 본 실시예에 있어서의 플라즈마 디스플레이 장치의 구성에 대해서 설명한다. 도 4는 본 발명의 일 실시예에 있어서의 플라즈마 디스플레이 장치(1)의 회로 블록도이다. 플라즈마 디스플레이 장치(1)는, 패널(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 타이밍 발생 회로(45) 및 각 회로 블록에 필요한 전원을 공급하는 전원 회로(도시 생략)를 구비하고 있다.
화상 신호 처리 회로(41)는, 입력된 화상 신호 sig에 기초해서, 각 방전 셀에 계조값을 할당한다. 그리고, 이 계조값을, 서브필드마다의 발광?비발광을 나타내는 화상 데이터로 변환한다.
예컨대, 입력된 화상 신호 sig가 R 신호, G 신호, B 신호를 포함할 때에는, 이 R 신호, G 신호, B 신호에 기초해서, 각 방전 셀에 R, G, B의 각 계조값을 할당한다. 혹은, 입력된 화상 신호 sig가 휘도 신호(Y 신호) 및 색상 신호(C 신호, 또는 R-Y 신호 및 B-Y 신호, 또는 u 신호 및 v 신호 등)을 포함할 때에는, 그 휘도 신호 및 색상 신호에 기초해서 R 신호, G 신호, B 신호를 산출하고, 그 후, 각 방전 셀에 R, G, B의 각 계조값(1필드에 표현되는 계조값)을 할당한다. 그리고, 각 방전 셀에 할당한 R, G, B의 계조값을, 서브필드마다의 발광?비발광을 나타내는 화상 데이터로 변환한다.
한편, 본 실시예에서는, 후술하는 바와 같이, 화상 신호 처리 회로(41)에서, 「로딩 보정」이라고 하는 보정을 화상 신호에 실시한다. 그리고, 화상 신호 처리 회로(41)에서는, 이 보정을 실시한 이후의 화상 신호에 기초해서, 각 방전 셀에 R, G, B의 각 화상 데이터를 할당한다.
타이밍 발생 회로(45)는, 수평 동기 신호 H 및 수직 동기 신호 V에 기초해서 각 회로 블록의 동작을 제어하는 각 종의 타이밍 신호를 발생시킨다. 그리고, 발생시킨 타이밍 신호를 각각의 회로 블록(화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43) 및 유지 전극 구동 회로(44) 등)에 공급한다.
주사 전극 구동 회로(43)는, 초기화 파형 발생 회로, 유지 펄스 발생 회로, 주사 펄스 발생 회로(도시 생략)를 갖는다. 초기화 파형 발생 회로는, 초기화 기간에 주사 전극 SC1~주사 전극 SCn에 인가할 초기화 파형을 발생시킨다. 유지 펄스 발생 회로는, 유지 기간에 주사 전극 SC1~주사 전극 SCn에 인가할 유지 펄스를 발생시킨다. 주사 펄스 발생 회로는, 복수의 주사 전극 구동 IC(주사 IC)를 구비하고, 기입 기간에 주사 전극 SC1~주사 전극 SCn에 인가할 주사 펄스를 발생시킨다. 그리고, 주사 전극 구동 회로(43)는, 타이밍 발생 회로(45)로부터 공급되는 타이밍 신호에 기초해서 주사 전극 SC1~주사 전극 SCn을 각각 구동한다.
데이터 전극 구동 회로(42)는, 화상 데이터를 구성하는 서브필드마다의 데이터를 각 데이터 전극 D1~데이터 전극 Dm에 대응하는 신호로 변환한다. 그리고, 이 신호, 및 타이밍 발생 회로(45)로부터 공급되는 타이밍 신호에 기초해서, 각 데이터 전극 D1~데이터 전극 Dm을 구동한다.
유지 전극 구동 회로(44)는, 유지 펄스 발생 회로 및 전압 Ve1, 전압 Ve2을 발생시키는 회로를 구비하고(도시 생략), 타이밍 발생 회로(45)로부터 공급되는 타이밍 신호에 기초해서 유지 전극 SU1~유지 전극 SUn을 구동한다.
다음으로, 구동 부하의 변화에 의해 발생하는 발광 휘도의 차에 대해서 설명한다.
도 5a, 도 5b는, 구동 부하의 변화에 의해 발생하는 발광 휘도의 차를 설명하기 위한 개략도이다. 도 5a는 일반적으로 「윈도우 패턴」이라고 불리는 화상이 패널(10)에 표시되었을 때의 이상적인 표시 화상을 나타낸 것이다. 도면에 나타내는 영역 B 및 영역 D는 같은 신호 레벨(예컨대, 20%)의 영역이고, 영역 C은 영역 B 및 영역 D보다 신호 레벨이 낮은(예컨대, 5%) 영역이다. 한편, 본 실시예에서 이용하는 「신호 레벨」이란, 휘도 신호의 계조값이어도 되고, 또는 R 신호의 계조값, B 신호의 계조값, G 신호의 계조값이어도 된다.
도 5b는 도 5a에 나타낸 「윈도우 패턴」을 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 도면과, 신호 레벨(201)과 발광 휘도(202)를 나타내는 도면이다. 한편, 도 5b의 패널(10)에 있어서 표시 전극쌍(24)은 도 2에 나타낸 패널(10)과 마찬가지로 행 방향(패널(10)의 긴 변에 평행한 방향, 도면에서는 가로 방향)으로 연장하여 배열되어 있는 것으로 한다. 또한, 도 5b의 신호 레벨(201)은 도 5b의 패널(10)에 나타내는 A1-A1선에 있어서의 화상 신호의 신호 레벨을 나타낸 것으로, 가로축은 화상 신호의 신호 레벨의 크기를 나타내고, 세로축은 패널(10)의 A1-A1선에 있어서의 표시 위치를 나타낸다. 또한, 도 5b의 발광 휘도(202)는 패널(10)의 A1-A1선에 있어서의 표시 화상의 발광 휘도를 나타낸 것이고, 가로축은 표시 화상의 발광 휘도의 크기를 나타내고, 세로축은 패널(10)의 A1-A1선에 있어서의 표시 위치를 나타낸다.
도 5b에 나타낸 바와 같이, 「윈도우 패턴」을 패널(10)에 표시하면, 신호 레벨(201)에 나타낸 바와 같이, 영역 B와 영역 D는 같은 신호 레벨임에도 불구하고, 발광 휘도(202)에 나타낸 바와 같이 영역 B와 영역 D에서 발광 휘도에 차가 생기는 경우가 있다. 이것은 이하와 같은 이유에 의한 것이라고 생각된다.
표시 전극쌍(24)은 행 방향(패널(10)의 긴 변에 평행한 방향, 도면에서는 가로 방향)으로 연장하여 배열되어 있다. 이 때문에, 도 5b의 패널(10)에 나타낸 바와 같이, 「윈도우 패턴」을 패널(10)에 표시하면, 영역 B만을 지나는 표시 전극쌍(24)과, 영역 C과 영역 D를 지나는 표시 전극쌍(24)이 생긴다. 그리고, 영역 B를 지나는 표시 전극쌍(24)보다, 영역 C과 영역 D를 지나는 표시 전극쌍(24)이, 구동 부하가 작아진다. 이것은 영역 C가 영역 B보다 신호 레벨이 낮고 발광 휘도도 낮기 때문에, 영역 C과 영역 D를 지나는 표시 전극쌍(24)에 흐르는 방전 전류가, 영역 B를 지나는 표시 전극쌍(24)에 흐르는 방전 전류보다 적어지기 때문이다.
따라서, 영역 C과 영역 D를 지나는 표시 전극쌍(24)에서는, 영역 B를 지나는 표시 전극쌍(24)보다 구동 전압의 전압 강하가 작아진다. 그 때문에, 예컨대 유지 펄스에 관해서도, 영역 C과 영역 D를 지나는 표시 전극쌍(24)이, 영역 B를 지나는 표시 전극쌍(24)보다 전압 강하가 작아진다. 그 결과, 영역 B에 포함되는 방전 셀에 있어서의 유지 방전보다, 영역 D에 포함되는 방전 셀에 있어서의 유지 방전이, 방전 강도가 강하게 되어서, 같은 신호 레벨임에도 불구하고 영역 D이 영역 B보다 발광 휘도가 상승하는 것으로 생각된다. 이하, 이러한 현상을 「로딩 현상」이라고 한다. 즉, 로딩 현상이란, 행마다 생기는 표시 전극쌍(24)의 구동 부하의 차에 의해서, 행마다 방전 셀의 발광 휘도에 차가 발생하는 현상이다.
도 6a, 도 6b, 도 6c, 도 6d는, 로딩 현상을 개략적으로 설명하기 위한 도면으로, 「윈도우 패턴」에 있어서 신호 레벨이 낮은 영역 C의 면적을 서서히 변경하여 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 도면이다. 한편, 도 6a에서의 영역 D1, 도 6b에서의 영역 D2, 도 6c에서의 영역 D3, 도 6d에서의 영역 D4는, 각각 영역 B와 같은 신호 레벨(예컨대, 20%)이고, 도 6a에서의 영역 C1, 도 6b에서의 영역 C2, 도 6c에서의 영역 C3, 도 6d에서의 영역 C4는 각각 서로 같은 신호 레벨(예컨대, 5%)인 것으로 한다.
그리고, 도 6a, 도 6b, 도 6c, 도 6d에 나타낸 바와 같이, 영역 C1, 영역 C2, 영역 C3, 영역 C4과 영역 C의 면적이 커짐에 따라서, 영역 C, 영역 D를 지나는 표시 전극쌍(24)의 구동 부하는 감소한다. 그 결과, 영역 D에 포함되는 방전 셀의 방전 강도가 서서히 강해져서, 영역 D의 발광 휘도는, 영역 D1, 영역 D2, 영역 D3, 영역 D4로 서서히 상승한다. 이와 같이, 로딩 현상에 의한 발광 휘도의 상승은 구동 부하가 변동하는 것에 의해 변화된다. 본 실시예는, 이 로딩 현상을 경감하여, 플라즈마 디스플레이 장치(1)에 있어서의 화상 표시 품질을 향상시키는 것을 목적으로 한다. 한편, 로딩 현상을 경감하기 위해서 실시하는 처리를, 이하 「로딩 보정」이라고 한다.
도 7은 본 발명의 일 실시예에 있어서의 로딩 보정의 개략을 설명하기 위한 도면으로, 도 5a에 나타낸 「윈도우 패턴」을 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 도면과, 신호 레벨(211)과 신호 레벨(212)과 발광 휘도(213)를 나타내는 도면이다. 한편, 도 7의 패널(10)에 나타내는 표시 화상은 도 5a에 나타낸 「윈도우 패턴」을, 본 실시예에 있어서의 로딩 보정을 실시한 후에 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 것이다. 또한, 도 7의 신호 레벨(211)은 도 7의 패널(10)에 나타내는 A2-A2선에 있어서의 화상 신호의 신호 레벨을 나타낸 것으로, 가로축은 화상 신호의 신호 레벨의 크기를 나타내고, 세로축은 패널(10)의 A2-A2선에 있어서의 표시 위치를 나타낸다. 또한, 도 7의 신호 레벨(212)은 본 실시예에 있어서의 로딩 보정을 실시한 후의 화상 신호의 A2-A2선에 있어서의 신호 레벨을 나타낸 것으로, 가로축은 로딩 보정후의 화상 신호의 신호 레벨의 크기를 나타내고, 세로축은 패널(10)의 A2-A2선에 있어서의 표시 위치를 나타낸다. 또한, 도 7의 발광 휘도(213)는, 패널(10)의 A2-A2선에 있어서의 표시 화상의 발광 휘도를 나타낸 것으로, 가로축은 표시 화상의 발광 휘도의 크기를 나타내고, 세로축은 패널(10)의 A2-A2선에 있어서의 표시 위치를 나타낸다.
본 실시예에서는, 방전 셀마다, 그 방전 셀을 지나는 표시 전극쌍(24)의 구동 부하에 기초한 보정값을 산출하고, 화상 신호에 보정을 가함으로써 로딩 보정을 행한다. 예컨대, 도 7의 패널(10)에 나타낸 바와 같은 화상을 패널(10)에 표시할 때에는, 영역 B와 영역 D에서는 같은 신호 레벨이지만, 영역 D를 지나는 표시 전극쌍(24)은 영역 C도 지나기 때문에 구동 부하가 작다고 판단할 수 있다. 그래서, 도 7의 신호 레벨(212)에 나타낸 바와 같이 영역 D의 신호 레벨에 보정을 가한다. 이로써, 도 7의 발광 휘도(213)에 나타낸 바와 같이, 표시 화상에 있어서의 영역 B와 영역 D에서 발광 휘도의 크기를 서로 맞춰서, 로딩 현상을 경감시킨다.
이와 같이, 본 실시예에서는, 로딩 현상이 발생할 것으로 예상되는 영역에서의 화상 신호에 보정을 가하여, 그 영역의 표시 화상에 있어서의 발광 휘도를 감소시킴으로써 로딩 현상을 경감시킨다. 이 때, 본 실시예에서는, 후술하는 보정 이득 조정부에서, 로딩 보정에 이용하기 위해서 산출한 보정 이득을 평활화하는 조정을 화상 신호에 따라 행한다. 그리고, 이 조정후 보정 이득을 이용해서 로딩 보정을 행하는 것으로 한다.
이러한, 본 실시예에 있어서의 로딩 보정에 대해서 구체적으로 설명한다.
도 8은 본 발명의 일 실시예에 있어서의 화상 신호 처리 회로(41)의 회로 블록도이다. 한편, 도 8에는, 본 실시예에 있어서의 로딩 보정에 관계된 블록을 나타내고, 그 이외의 회로 블록은 생략하고 있다.
화상 신호 처리 회로(41)는 로딩 보정부(70)를 갖는다. 로딩 보정부(70)는 점등 셀 수 산출부(60)와, 부하값 산출부(61)와, 보정 이득 산출부(62)와, 보정 이득 조정부(64)와, 승산기(68)와, 보정부(69)를 구비한다.
점등 셀 수 산출부(60)는, 점등시킬 방전 셀의 수를, 표시 전극쌍(24)마다, 또한 서브필드마다 산출한다. 이하, 점등시킬 방전 셀을 「점등 셀」, 점등시키지 않을 방전 셀을 「비점등 셀」이라고 한다.
부하값 산출부(61)는, 점등 셀 수 산출부(60)에 있어서의 산출 결과를 받아서, 본 실시예에 있어서의 구동 부하 산출 방법에 기초한 연산을 행한다. 이 연산은 후술하는 「부하값」 및 「최대 부하값」을 산출하는 연산이다.
보정 이득 산출부(62)는 부하값 산출부(61)에 있어서의 연산 결과에 기초해서 보정 이득을 산출한다.
보정 이득 조정부(64)는, 보정 이득 산출부(62)로부터 출력되는 보정 이득을 평활화하는 조정을 화상 신호에 기초해서 행하여, 조정후 보정 이득을 발생시킨다. 이 보정 이득 조정부(64)의 세부 사항은 후술한다.
승산기(68)는 보정 이득 조정부(64)로부터 출력되는 조정후 보정 이득을 입력 화상 신호에 승산하여, 보정 신호로서 출력한다.
보정부(69)는, 승산기(68)로부터 출력되는 보정 신호를 입력 화상 신호로부터 감산하여, 보정후 화상 신호로서 출력한다.
다음으로, 본 실시예에 있어서의 보정 이득의 산출 방법에 대해서 설명한다. 또한, 본 실시예에서는, 이 연산을 점등 셀 수 산출부(60), 부하값 산출부(61) 및 보정 이득 산출부(62)에서 행한다.
본 실시예에서는, 점등 셀 수 산출부(60)에 있어서의 산출 결과에 기초해서 「부하값」 및 「최대 부하값」이라고 하는 2개의 수치를 산출한다. 이 「부하값」 및 「최대 부하값」은, 방전 셀에 있어서의 로딩 현상의 발생량을 추정하기 위해서 이용하는 수치이다.
우선, 도 9를 이용해서 본 실시예에 있어서의 「부하값」에 대해서 설명하고, 이어서 도 10을 이용해서 본 실시예에 있어서의 「최대 부하값」에 대해서 설명한다.
도 9는 본 발명의 일 실시예에 있어서의 「부하값」의 산출 방법을 설명하기 위한 개략도로, 도 5a에 나타낸 「윈도우 패턴」을 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 도면과, 점등 상태(221)와 산출값(222)을 나타내는 도면이다. 또한, 도 9의 점등 상태(221)는, 도 9의 패널(10)에 나타내는 A3-A3선에 있어서의 각 방전 셀의 점등?비점등을 서브필드마다 나타낸 개략도로, 가로 방향의 란은 패널(10)의 A3-A3선에 있어서의 표시 위치를 나타내고, 세로 방향의 란은 서브필드를 나타낸다. 또한, 「1」은 점등을, 공란은 비점등을 나타낸다. 또한, 도 9의 산출값(222)은 본 실시예에 있어서의 「부하값」의 산출 방법을 개략적으로 나타낸 도면으로, 가로 방향의 란은 도면의 왼쪽로부터 차례로, 「점등 셀 수」, 「휘도 가중치」, 「방전 셀 B의 점등 상태」, 「산출값」을 나타내고, 세로 방향의 란은 서브필드를 나타낸다. 또한, 본 실시예에서는, 설명을 간략화하기 위해서, 행 방향의 방전 셀 수가 15인 것으로 한다. 따라서, 도 9의 패널(10)에 나타내는 A3-A3선 상에, 15개의 방전 셀이 배치되어 있는 것으로 하여 이하의 설명을 행한다. 단, 실제로는, 패널(10)의 행 방향에서의 방전 셀 수(예컨대, 1920×3)에 맞춰서 이하의 각 연산을 행한다.
도 9의 패널(10)에 나타내는 A3-A3선 상에 배치된 15개의 각 방전 셀의 각 서브필드에 있어서의 점등 상태가, 예컨대 점등 상태(221)에 나타낸 것과 같은 상태인 것으로 한다. 즉, 도 9의 패널(10)에 나타내는 영역 C에 포함되는 중앙 5개의 방전 셀에 있어서는 제 1 SF부터 제 3 SF까지가 점등하고, 제 4 SF부터 제 8 SF까지는 비점등이며, 영역 C에 포함되지 않는 좌우 5개씩의 방전 셀에 있어서는 제 1 SF부터 제 6 SF까지가 점등하고, 제 7 SF 및 제 8 SF는 비점등인 것으로 한다.
A3-A3선 상에 배치된 15개의 방전 셀이 이러한 점등 상태일 때, 그 중 하나의 방전 셀, 예컨대 도면에 나타내는 방전 셀 B에서의 「부하값」은, 다음과 같이 하여 구한다.
우선, A3-A3선 상에 배치된 15개의 방전 셀에 있어서, 각 서브필드의 점등 셀의 수를 산출한다. 도 9에 나타내는 예에서는, 제 1 SF부터 제 3 SF까지는, A3-A3선 상의 15개의 방전 셀 모두가 점등하고 있다. 따라서, 제 1 SF부터 제 3 SF까지의 점등 셀 수는 「15」가 된다. 또한, 제 4 SF부터 제 6 SF까지는, A3-A3선 상의 15개의 방전 셀 중 10개의 방전 셀이 점등하고 있다. 따라서, 제 4 SF부터 제 6 SF까지의 점등 셀 수는 「10」이 된다. 그리고, 제 7 SF와 제 8 SF에서는, A3-A3선 상의 15개의 방전 셀 모두가 비점등이다. 따라서, 제 7 SF와 제 8 SF의 점등 셀 수는 「0」이 된다. 즉, 도 9의 산출값(222)의 「점등 셀 수」의 각 란은 제 1 SF부터 제 3 SF까지는 「15」가 되고, 제 4 SF부터 제 6 SF까지는 「10」이 되며, 제 7 SF, 제 8 SF는 「0」이 된다.
다음으로, 이렇게 해서 구한 각 서브필드의 점등 셀 수에, 각 서브필드의 휘도 가중치와, 방전 셀 B에서의 각 서브필드의 점등 상태를 각각 승산한다. 이 승산의 결과가 본 실시예에 있어서의 「산출값」이 된다. 또한, 본 실시예에서는, 각 서브필드의 휘도 가중치를 도 9의 산출값(222)의 「휘도 가중치」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (1, 2, 4, 8, 16, 32, 64, 128)로 한다. 또한, 본 실시예에서는 점등을 「1」, 비점등을 「0」으로 한다. 이 때문에, 방전 셀 B에서의 점등 상태는, 산출값(222)의 「방전 셀 B의 점등 상태」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (1, 1, 1, 1, 1, 1, 0, 0)가 된다. 따라서, 이들 승산 결과는 산출값(222)의 「산출값」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (15, 30, 60, 80, 160, 320, 0, 0)가 된다. 그리고, 본 실시예에서는, 이들 산출값의 총합을 구한다. 예컨대, 도 9의 산출값(222)에 나타낸 예에서는, 산출값의 총합은 「665」이 된다. 이 총합이, 방전 셀 B에서의 「부하값」이 된다. 본 실시예에서는, 이러한 연산을 각 방전 셀에 대해 행하여, 방전 셀마다 「부하값」을 구한다.
도 10은 본 발명의 일 실시예에 있어서의 「최대 부하값」의 산출 방법을 설명하기 위한 개략도로, 도 5a에 나타낸 「윈도우 패턴」을 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 도면과 점등 상태(231)와 산출값(232)을 나타내는 도면이다. 또한, 도 10의 점등 상태(231)는, 방전 셀 B의 점등 상태를 도 10의 패널(10)에 나타내는 A4-A4선 상의 전 방전 셀에 맞추었을 때의 점등?비점등을 서브필드마다 나타낸 개략도로, 가로 방향의 란은 패널(10)의 A4-A4선에 있어서의 표시 위치를 나타내고, 세로 방향의 란은 서브필드를 나타낸다. 또한, 도 10의 산출값(232)은 본 실시예에 있어서의 「최대 부하값」의 산출 방법을 개략적으로 나타낸 도면으로, 가로 방향의 란은 도면의 왼쪽로부터 차례로, 「점등 셀 수」, 「휘도 가중치」, 「방전 셀 B의 점등 상태」, 「산출값」을 나타내고, 세로 방향의 란은 서브필드를 나타낸다.
본 실시예에 있어서는, 「최대 부하값」을 다음과 같이 해서 산출한다. 예컨대, 방전 셀 B에서의 「최대 부하값」을 산출하는 경우에는, 도 10의 점등 상태(231)에 나타낸 바와 같이, A4-A4선 상의 전 방전 셀이 방전 셀 B와 같은 상태로 점등하고 있는 것으로 가정하여, 각 서브필드마다의 점등 셀 수를 산출한다. 방전 셀 B에서의 각 서브필드의 점등 상태는, 도 9의 산출값(222)의 「방전 셀 B의 점등 상태」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (1, 1, 1, 1, 1, 1, 0, 0)이다. 이 점등 상태를 A4-A4선 상의 전체 방전 셀에 할당하면, A4-A4선 상의 전체 방전 셀의 점등 상태는, 도 10의 점등 상태(231)의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 6 SF까지가 「1」이 되고, 제 7 SF, 제 8 SF는 「0」이 된다. 따라서, 점등 셀 수는, 도 10의 산출값(232)의 「점등 셀 수」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (15, 15, 15, 15, 15, 15, 0, 0)가 된다. 단, 본 실시예에서는, A4-A4선 상의 각 방전 셀을 실제로 점등 상태(231)에 나타내는 점등 상태로 하는 것은 아니다. 점등 상태(231)에 나타내는 점등 상태는, 「최대 부하값」를 산출하기 위해서, 각 방전 셀이 방전 셀 B와 같은 점등 상태가 되었다고 가정했을 때의 점등 상태를 나타낸 것이고, 산출값(232)에 나타내는 「점등 셀 수」는, 이러한 가정상에서의 점등 셀 수를 산출한 것이다.
다음으로 이렇게 해서 구한 각 서브필드의 점등 셀 수에, 각 서브필드의 휘도 가중치와, 방전 셀 B에서의 각 서브필드의 점등 상태를 각각 승산한다. 상술한 바와 같이, 본 실시예에서는, 각 서브필드의 휘도 가중치를 도 10의 산출값(232)의 「휘도 가중치」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (1, 2, 4, 8, 16, 32, 64, 128)로 한다. 또한, 방전 셀 B에서의 점등 상태는, 산출값(232)의 「방전 셀 B의 점등 상태」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (1, 1, 1, 1, 1, 1, 0, 0)이다. 따라서, 이들의 승산 결과는, 산출값(232)의 「산출값」의 각 란에 나타낸 바와 같이, 제 1 SF부터 제 8 SF까지 차례로 (15, 30, 60, 120, 240, 480, 0, 0)가 된다. 그리고, 이들 산출값의 총합을 구한다. 예컨대, 도 10의 산출값(232)에 나타낸 예에서는, 산출값의 총합은 「945」이 된다. 이 총합이 방전 셀 B에서의 「최대 부하값」이 된다. 본 실시예에서는, 이러한 연산을 각 방전 셀에 대해 행하여, 방전 셀마다 「최대 부하값」을 구한다.
또한, 방전 셀 B에서의 「최대 부하값」은, 표시 전극쌍(24) 상에 형성되는 전체 방전 셀 수를 각 서브필드의 휘도 가중치에 각각 승산하고, 그 승산 결과와 방전 셀 B에서의 각 서브필드의 점등 상태를 각각 승산하여, 그 산출값의 총합을 구하여 산출하는 구성으로 해도 된다. 이러한 산출 방법으로도, 상술한 연산과 같은 결과를 얻을 수 있다. 도 10에 나타내는 예에서는, 표시 전극쌍(24) 상에 형성되는 전체 방전 셀 수는 「15」이며, 각 서브필드의 휘도 가중치는 제 1 SF부터 차례로 (1, 2, 4, 8, 16, 32, 64, 128)이며, 방전 셀 B에서의 각 서브필드의 점등 상태는 제 1 SF부터 차례로 (1, 1, 1, 1, 1, 1, 0, 0)이기 때문에, 이들을 승산하면, 그 승산 결과는 제 1 SF부터 차례로 (15, 30, 60, 120, 240, 480, 0, 0)가 된다. 따라서, 승산 결과의 총합은 「945」가 되어, 상술한 연산과 같은 결과가 얻어진다.
그리고, 본 실시예에서는, 다음 식 (1)로부터 얻어지는 수치를 이용해서 각 방전 셀에 있어서의 보정 이득을 산출한다.
(최대 부하값-부하값)/최대 부하값 … 식 (1)
예컨대, 상술한 방전 셀 B에서의 「부하값」=665, 「최대 부하값」=945로부터는,
(945-665)/945=0.296
이라는 수치를 산출할 수 있다. 이렇게 해서 산출한 수치에 소정의 계수(패널의 특성 등에 따라 미리 정한 계수)를 승산하여 보정 이득을 산출한다.
보정 이득=식 (1)의 결과×소정의 계수 … 식 (2)
또한, 본 실시예에서는, 식 (2)에서 산출한 보정 이득을 평활화하는 처리를 화상 신호에 기초해서 한다. 이 평활화에는 일반적으로 이용되고 있는 로우 패스 필터를 이용한다. 그리고, 평활화한 후의 조정후 보정 이득을, 다음 식(3)에 대입하여 입력 화상 신호에 보정을 실시한다.
출력 화상 신호=입력 화상 신호-입력 화상 신호×조정후 보정 이득…식 (3)
이와 같이, 본 실시예에서는, 조정후 보정 이득을 이용해서 표시 화상에 로딩 보정을 실시한다.
최근의 대화면화, 고세밀화된 패널(10)에서는, 주사 전극(22) 및 유지 전극(23)의 구동 부하가 커지는 경향에 있다. 그리고, 이와 같은 패널(10)을 사용한 플라즈마 디스플레이 장치(1)에서는, 표시 화상의 도안에 의해서 표시 전극쌍(24)사이의 구동 부하의 차가 커지기 쉬워서, 로딩 현상이 발생하기 쉬운 경향에 있다.
그러나, 본 실시예에 있어서는, 식 (1) 및 식 (2)에 나타낸 바와 같이, 「부하값」 및 「최대 부하값」을 산출하고, 이들을 로딩 보정용 보정 이득의 산출에 이용함으로써 예상되는 발광 휘도의 상승에 따른 보정 이득을 정밀도 좋게 산출하는 것이 가능해져서, 로딩 보정을 고정밀도로 하는 것이 가능해진다. 한편, 1 화소를 구성하는 R?G?B의 각 방전 셀에서 보정 이득의 크기가 변하지 않도록, R?G?B의 각 방전 셀에서 산출한 보정 이득의 평균값(또는 최대값, 또는 최소값, 또는 중간값)을 그 화소의 보정 이득으로서 이용하는 구성이어도 된다.
한편, 부하값 및 최대 부하값의 산출값은, 도 9, 도 10을 이용해서 행한 설명으로부터도 알 수 있는 바와 같이, 점등하는 서브필드 중 가장 휘도 가중치가 큰 서브필드(이하, 「최대 점등 서브필드」라고 함)에 의존하는 비율이, 다른 서브필드에 비해 크다. 이 때문에, 최대 점등 서브필드가 변화되는 영역에서는, 최대 점등 서브필드가 변화하지 않는 영역보다, 보정 이득이 크게 변화되는 경우가 있다.
본 실시예에 있어서 표시 화상에 로딩 보정을 실시할 때에는, 식 (3)에 나타낸 바와 같이, 입력 화상 신호에 보정 이득을 승산하고, 이것을 입력 화상 신호로부터 감산하는 처리를 행한다. 이 때문에, 인접하는 화소 사이에서 비교했을 때에, 입력 화상 신호의 계조값(밝기)이 조금밖에 변화하지 않음에도 불구하고, 최대 점등 서브필드가 변화되고 있으면, 보정 이득이 비교적 크게 변화되고, 그 보정 이득을 이용해서 로딩 보정을 행함으로써 표시 화상의 밝기에 부자연스러운 변화가 생길 가능성이 있다.
이 일례를, 표시 전극쌍(24)이 연신하는 방향(이하, 「수평 방향」이라고 한다)에 인접하는 화소 G1, 화소 G2, 화소 G3을 이용해서 설명한다. 한편, 1필드는 제 1 SF부터 제 8 SF까지의 8개의 서브필드로 구성되고, 제 1 SF부터 제 8 SF까지의 각 서브필드에는 각각 (1, 2, 4, 8, 16, 32, 64, 128)의 휘도 가중치가 설정되어 있는 것으로 한다. 또한, 하나의 화소를 구성하는 R?G?B의 각 방전 셀은 모두 같은 계조값(같은 점등 상태)으로 한다.
예컨대, 화소 G1의 계조값은 「126」이고, 화소 G1에 인접하는 화소 G2의 계조값은 「127」이며, 화소 G2에 인접하는 화소 G3의 계조값은 「128」이라고 한다. 이 때, 제 1 SF부터 제 8 SF까지의 각 서브필드에 있어서의 점등 상태는, 화소 G1는 (0, 1, 1, 1, 1, 1, 1, 0)이 되고, 화소 G2는 (1, 1, 1, 1, 1, 1, 1, 0)이 되며, 화소 G3는 (0, 0, 0, 0, 0, 0, 0, 1)이 된다. 단, 「1」은 점등, 「0」은 비점등을 나타낸다.
이 경우, 인접하는 화소 G1와 화소 G2에서 계조값은 「1」만 변화되고, 인접하는 화소 G2와 화소 G3에서 계조값은 마찬가지로 「1」만 변화되고 있다. 그러나, 화소 G1, 화소 G2의 최대 점등 서브필드가 제 7 SF인 데 반해서, 화소 G3의 최대 점등 서브필드는 제 8 SF이다. 이 때문에, 화소 G1로부터 화소 G2에서의 보정 이득의 변화보다, 화소 G2로부터 화소 G3에서의 보정 이득의 변화가 커질 가능성이 있다. 그리고, 이 보정 이득을 그대로 이용해서 로딩 보정을 실시하면, 표시 화상에 있어서, 화소 G1로부터 화소 G2에서의 휘도차보다 화소 G2로부터 화소 G3에서의 휘도차 쪽이 커져, 표시 화상에 부자연스러운 밝기의 변화가 생길 가능성이 있다.
그래서, 본 실시예에서는, 인접하는 화소 사이에서의 밝기의 변화를 화상 신호에 기초해서 판정하여, 인접하는 화소 사이에서의 밝기의 변화가 비교적 작다고 판정할 수 있는 개소에서는, 보정 이득의 변화량이 작아지도록 보정 이득을 평활화하는 것으로 한다. 즉, 본 실시예에서는, 인접하는 화소 사이에서 최대 점등 서브필드의 변화를 검출하여, 최대 점등 서브필드가 크게 변화되고 있다고 판정되는 개소에서는 보정 이득 산출부(62)에서 산출한 보정 이득을 그대로 이용해서 로딩 보정을 실시하고, 그렇지 않다고 판정되는 개소에서는 보정 이득을 로우 패스 필터를 거쳐서 평활화한 조정후 보정 이득을 이용해서 로딩 보정을 실시하는 것으로 한다. 이로써, 로딩 보정에 의해서 표시 화상에 부자연스러운 밝기의 변화가 발생하는 것을 방지하는 것이 가능해진다.
다음으로 보정 이득 조정부(64)의 세부 사항에 대해서 설명한다.
도 11은 본 발명의 일 실시예에 있어서의 보정 이득 조정부(64)의 회로 블록도이다. 보정 이득 조정부(64)는, 최대 점등 서브필드 검출부(90)와, 지연 회로(91)와, 감산 회로(92)와, 비교 회로(93)와, 로우 패스 필터(94)와, 선택 회로(95)를 갖는다.
최대 점등 서브필드 검출부(90)는, 방전 셀마다, 점등하는 서브필드 중 가장 휘도 가중치가 큰 서브필드, 즉 최대 점등 서브필드를 검출한다. 그리고, 최대 점등 서브필드를 나타내는 수치를 출력한다. 구체적으로는, 휘도 가중치의 크기의 순서에 기초한 수치를 각 서브필드에 할당하여, 최대 점등 서브필드를 검출함과 아울러 검출된 최대 점등 서브필드에 할당된 수치를 출력한다.
예컨대, 1필드를 8개의 서브필드(제 1 SF, 제 2 SF, …, 제 8 SF)로 구성하고, 제 1 SF부터 제 8 SF의 각 서브필드가 각각 (1, 2, 4, 8, 16, 32, 64, 128)의 휘도 가중치를 갖는 경우, 휘도 가중치의 크기의 순서에 기초한 연속하는 수치, 예컨대, (1, 2, 3, 4, 5, 6, 7, 8)이라는 수치를 제 1 SF부터 제 8 SF의 각 서브필드에 할당한다. 이 수치는 서브필드의 발생 순서에 기초하는 것이 아니라, 휘도 가중치의 크기의 순서에 기초하는 것이다. 따라서, 제 1 SF부터 제 8 SF의 각 서브필드가 각각 (1, 4, 16, 64, 2, 8, 32, 128)의 휘도 가중치를 갖는 경우에는, 휘도 가중치의 크기의 순서에 기초한 연속하는 수치는, (1, 3, 5, 7, 2, 4, 6, 8)이 되기 때문에, 이 수치를 제 1 SF부터 제 8 SF의 각 서브필드에 할당한다.
그리고, 점등하는 서브필드 중 가장 휘도 가중치가 큰 서브필드(최대 점등 서브필드)를 검출하고, 이 서브필드에 할당된 수치를 출력한다. 상술한 예에서는, 최대 점등 서브필드 검출부(90)는, 최대 점등 서브필드가 휘도 가중치 128인 서브필드라면 「8」을 출력하고, 최대 점등 서브필드가 휘도 가중치 64인 서브필드라면 「7」을 출력한다.
한편, 각 서브필드에 할당하는 수치는, 휘도 가중치의 크기의 순서에 기초한 연속하는 수치이면 되고, 오름차순, 내림차순 중 어느 것이어도 된다. 예컨대, 제 1 SF부터 제 8 SF의 각 서브필드가 각각 (1, 2, 4, 8, 16, 32, 64, 128)의 휘도 가중치를 갖는 경우, 제 1 SF부터 제 8 SF의 각 서브필드에 할당하는 수치를 (8, 7, 6, 5, 4, 3, 2, 1)로 해도 된다. 이 경우, 최대 점등 서브필드가 제 8 SF라면 「1」가 출력되고, 제 7 SF라면 「2」가 출력된다.
지연 회로(91)는, 최대 점등 서브필드 검출부(90)로부터 출력되는 수치를 소정 시간 지연시킨다. 예컨대, 이 소정 시간은 1 화소분의 시간이다. 이 1 화소분의 시간이란, 예컨대, 화상 신호의 1필드의 시간을, 패널(10)을 구성하는 화소의 수(예컨대, 1920×1080 화소)로 나눈 시간으로서 나타낼 수 있다.
감산 회로(92)는, 최대 점등 서브필드 검출부(90)로부터 출력되는 수치로부터, 최대 점등 서브필드 검출부(90)의 출력을 지연 회로(91)로 지연시킨 수치를 감산하고, 그 감산 결과의 절대값을 출력한다. 이로써, 인접하는 2개의 화소에 있어서의, 같은 색의 방전 셀끼리(R의 방전 셀끼리, G의 방전 셀끼리, B의 방전 셀끼리)를 비교한, 최대 점등 서브필드의 변화를 검출할 수 있다. 이 때, 지연 회로(91)에 있어서의 지연 시간이 1 화소분의 시간으로 설정되어 있으면, 상술한 「인접하는 2개의 화소」는, 수평 방향으로 인접하여 나열된 2개의 화소가 된다.
비교 회로(93)는, 감산 회로(92)의 출력과, 미리 정해진 임계값(예컨대, 「1」)을 비교한다. 그리고, 감산 회로(92)의 출력이 임계값 이하일 때에는 「1」을, 그렇지 않을 때에는 「0」을 출력한다. 이로써, 감산 회로(92)에서 검출한 최대 점등 서브필드의 변화가 큰 지 여부를 판정한다.
로우 패스 필터(94)는 입력 신호와, 입력 신호를 지연시킨 지연 신호를 가산 평균하는, 일반적으로 이용되고 있는 FIR 필터(Finite Impulse Responce Filter)로 구성되어 있고, 입력 신호인 보정 이득(보정 이득 산출부(62)에서 산출한 보정 이득)을 평활화한다. 이 때, 입력 신호를 지연시킬 때의 지연 시간을, 예컨대 1 화소에 상당하는 시간으로 설정함으로써, 보정 이득을 수평 방향으로 평활화할 수 있다.
선택 회로(95)는, 비교 회로(93)의 출력에 기초해서, 2개의 입력 중 어느 하나를 선택하여 출력한다. 구체적으로는, 비교 회로(93)의 출력이 「1」일 때에는 로우 패스 필터(94)의 출력, 즉 로우 패스 필터(94)에 통과시켜서 평활화한 보정 이득을 선택하고, 비교 회로(93)의 출력이 「0」일 때에는 로우 패스 필터(94)에 통과시키기 전의 보정 이득을 선택해서 출력한다. 이 출력이, 보정 이득 조정부(64)로부터 출력되는 조정후 보정 이득이 된다.
또한, 로우 패스 필터(94)는, 전혀 상술한 구성으로 한정되는 것이 아니다. 예컨대, 입력 신호를 지연시킬 때의 지연 시간을 가변할 수 있게 구성하여, 화상 신호에 따라 지연 시간을 적응적으로 전환하는 구성으로 해도 된다. 또한, 로우 패스 필터(94)에 이용하는 평활화 수단(필터)도, 전혀 FIR 필터로 한정되는 것이 아니며, 예컨대 IIR 필터(Infinite Impulse Response Filter)나 메디안 필터(a median filter)등, 그 밖의 필터여도 상관없다. 상술한 지연 시간이나 필터의 구성 등, 로우 패스 필터로서의 특성을 어떻게 설정할지는, 패널(10)의 특성이나 플라즈마 디스플레이 장치(1)의 사양, 표시 화상의 시인 테스트 등에 기초해서 최적으로 설정하는 것이 바람직하다.
또한, 1 화소를 구성하는 R?G?B의 각 방전 셀에서 비교 회로(93)의 출력값이 서로 다른 경우가 있다. 그래서, 1 화소 내에, 로우 패스 필터(94)에 통과시키기 전의 보정 이득과 로우 패스 필터(94)에 통과시킨 후의 보정 이득이 혼재하는 것을 방지하기 위해서, 선택 회로(95)는, 1 화소를 구성하는 R?G?B의 각 방전 셀 중 적어도 하나의 방전 셀에서 비교 회로(93)의 출력치가 「1」이 될 때에는, 그 화소의 전체 방전 셀에서 로우 패스 필터(94)에 통과시킨 후의 보정 이득을 선택하도록 동작하는 것으로 한다.
이 조정후 보정 이득의 일례를 도면을 이용해서 설명한다. 도 12는 본 발명의 일 실시예에 있어서의 조정후 보정 이득의 일례를 설명하기 위한 개략도이다. 한편, 여기서는, 지연 회로(91)는 입력 신호를 1 화소분 지연시키도록 설정되고, 로우 패스 필터(94)는 보정 이득을 수평 방향으로 평활화하도록 설정되어 있는 것으로 한다.
도 12의 패널(10)에 나타내는 표시 화상은 수평 방향의 밝기의 변화가 비교적 작은 화상의 일례(예컨대, 수평 램프 화상)를 나타낸 것이다. 또한, 휘도 레벨(241)은 도 12의 패널(10)에 나타내는 A5-A5선에 있어서의 화상 신호의 휘도 레벨을 나타낸 것으로, 세로축은 휘도 레벨의 크기를 나타낸다. 또한, 최대 점등 서브필드(242)는, 도 12의 패널(10)에 나타내는 A5-A5선에 있어서 검출된 최대 점등 서브필드를 나타낸 것으로, 세로축은 최대 점등 서브필드의 크기를 나타낸다. 한편, 여기서는, 1필드를 8개의 서브필드로 구성하여, 제 1 SF부터 제 8 SF의 각 서브필드가 각각 (1, 2, 4, 8, 16, 32, 64, 128)의 휘도 가중치를 갖고, 제 1 SF부터 제 8 SF의 각 서브필드에 (1, 2, 3, 4, 5, 6, 7, 8)의 수치가 할당되어 있는 것으로 한다. 또한, 보정 이득(243)은 도 12의 패널(10)에 나타내는 A5-A5선에 있어서 보정 이득 산출부(62)에서 산출된 보정 이득을 나타낸 것으로, 세로축은 보정 이득의 크기를 나타낸다. 또한, 조정후 보정 이득(244)은 도 12의 패널(10)에 나타내는 A5-A5선에 있어서 보정 이득 조정부(64)에서 조정된 조정후 보정 이득을 나타낸 것으로, 세로축은 조정후 보정 이득의 크기를 나타낸다. 또한, 휘도 레벨(241), 최대 점등 서브필드(242), 보정 이득(243), 조정후 보정 이득(244)의 각 도면에 있어서, 가로축은 시간(1 수평 동기 기간)을 나타낸다.
도 12의 휘도 레벨(241)에 나타낸 바와 같이, 수평 방향으로 부드럽게 휘도 레벨이 변화되어, 수평 방향의 밝기의 변화가 비교적 작은 경우에도, 최대 점등 서브필드(242)에 나타낸 바와 같이, 최대 점등 서브필드의 변화는 발생한다. 이 때문에, 보정 이득 산출부(62)에서 산출되는 보정 이득은, 보정 이득(243)에 나타낸 바와 같이, 최대 점등 서브필드가 변화되는 개소에서, 최대 점등 서브필드가 변화하지 않는 개소보다 크게 변화되는 경우가 있다. 그리고, 이 보정 이득을 그대로 로딩 보정에 이용하면, 표시 화상에 부자연스러운 휘도 변화가 생길 우려가 있다.
이 때, 본 실시예에 있어서는, 비교 회로(93)에서의 임계값이 예컨대 「1」이면, 인접하는 화소 사이에서의 최대 점등 서브필드의 변화가 1단계 이내일 때, 조정후 보정 이득은 조정후 보정 이득(244)에 나타낸 바와 같이, 로우 패스 필터(94)에 의해서 수평 방향으로 평활화된 보정 이득이 된다. 따라서, 이 조정후 보정 이득을 로딩 보정에 이용함으로써 로딩 보정후의 표시 화상에 부자연스러운 휘도 변화가 생기는 것을 방지할 수 있다.
도 13은 본 발명의 일 실시예에 있어서의 조정후 보정 이득의 다른 예를 설명하기 위한 개략도이다. 한편, 표시 화상을 제외하면, 각 설정은 도 12와 마찬가지인 것으로 한다.
도 13의 패널(10)에 나타내는 표시 화상은 수평 방향의 밝기에 비교적 큰 변화가 생기는 화상의 일례를 나타낸 것으로, 중심 부분의 휘도 레벨이 0%, 주변 부분의 휘도 레벨이 100%인 윈도우 패턴을 패널(10)에 표시했을 때의 표시 화상을 개략적으로 나타낸 것이다. 또한, 휘도 레벨(251)은 도 13의 패널(10)에 나타내는 A6-A6선에 있어서의 화상 신호의 휘도 레벨을 나타낸 것으로, 세로축은 휘도 레벨의 크기를 나타낸다. 또한, 최대 점등 서브필드(252)는, 도 13의 패널(10)에 나타내는 A6-A6선에 있어서 검출된 최대 점등 서브필드를 나타낸 것으로, 세로축은 최대 점등 서브필드의 크기를 나타낸다. 또한, 보정 이득(253)은 도 13의 패널(10)에 나타내는 A6-A6선에 있어서 보정 이득 산출부(62)에서 산출된 보정 이득을 나타낸 것으로, 세로축은 보정 이득의 크기를 나타낸다. 또한, 조정후 보정 이득(254)은 도 13의 패널(10)에 나타내는 A6-A6선에 있어서 보정 이득 조정부(64)에서 조정된 조정후 보정 이득을 나타낸 것으로, 세로축은 조정후 보정 이득의 크기를 나타낸다. 또한, 휘도 레벨(251), 최대 점등 서브필드(252), 보정 이득(253), 조정후 보정 이득(254)의 각 도면에 있어서, 가로축은 시간(1 수평 동기 기간)을 나타낸다.
도 13의 휘도 레벨(251)에 나타낸 바와 같이, 수평 방향으로 크게 휘도 레벨이 변화되는 경우, 로우 패스 필터(94)에 의해서 수평 방향으로 평활화한 보정 이득을 이용해서 로딩 보정을 실시하면, 원래의 화상 신호에서는 휘도 레벨이 급준하게 변화되고 있음에도 불구하고, 로딩 보정후의 화상 신호에서는 휘도 레벨이 완만하게 변화되어, 윤곽이 희미해진 화상이 패널(10)에 표시될 우려가 있다.
이 때, 비교 회로(93)에서의 임계값이 「1」이고, 인접하는 화소 사이에서의 최대 점등 서브필드의 변화가 2단계 이상(도 13에 나타내는 예에서는 「8」)이면, 조정후 보정 이득은, 조정후 보정 이득(254)에 나타낸 바와 같이 로우 패스 필터(94)에 통과시키지 않은 보정 이득이 된다. 따라서, 이 조정후 보정 이득을 이용한 로딩 보정에서는, 원래의 화상 신호에서 휘도 레벨이 급준하게 변화되고 있는 개소에서 윤곽이 희미해지는 것을 방지할 수 있기 때문에, 샤프한 윤곽의 화상을 패널(10)에 표시할 수 있다.
이상 나타낸 바와 같이, 본 실시예에서는, 방전 셀마다 「부하값」 및 「최대 부하값」을 산출하여 보정 이득을 산출하는 구성으로 한다. 이로써, 동일 표시 전극쌍(24) 상에 형성되는 방전 셀 사이에서 유지 펄스의 전압 강하에 큰 차가 생기는 패널(10)을 구비한 플라즈마 디스플레이 장치(1)이더라도, 표시 전극쌍(24) 사이에 생기는 구동 임피던스의 차를 보다 정밀도 좋게 검출할 수 있어, 방전 셀의 점등 상태에 따른 최적의 보정 이득을 산출하는 것이 가능해진다. 따라서, 로딩 현상에 의해 발생할 것으로 예상되는 발광 휘도의 상승에 따른 보정 이득을 정밀도 좋게 산출하는 것이 가능해져서, 로딩 보정을 고정밀도로 행하는 것이 가능해진다.
아울러, 본 실시예에서는, 인접하는 화소 사이에서의 밝기의 변화를 화상 신호에 기초해서 판정하여, 인접하는 화소 사이에서의 밝기의 변화가 비교적 크다고 판정할 수 있는 개소에서는 보정 이득 산출부(62)에서 산출한 보정 이득을 이용해서 로딩 보정을 실시하고, 인접하는 화소 사이에서의 밝기의 변화가 비교적 작다고 판정할 수 있는 개소에서는, 로우 패스 필터(94)에 통과시켜서 평활화한 보정 이득을 이용해서 로딩 보정을 실시하는 것으로 한다. 이로써, 인접하는 화소 사이에서의 밝기의 변화가 작을 때에는 로우 패스 필터로 평활화한 보정 이득을 이용하고, 인접하는 화소 사이에서의 밝기의 변화가 클 때에는 평활화하지 않은 보정 이득을 이용해서 로딩 보정을 실시할 수 있기 때문에, 표시 화상에 부자연스러운 휘도의 변화가 발생하는 것을 방지하면서, 정밀도가 높은 로딩 보정을 하는 것이 가능해진다. 따라서, 대화면, 고세밀화된 패널(10)을 이용한 플라즈마 디스플레이 장치(1)에서 화상 표시 품질을 크게 향상시키는 것이 가능해진다.
또한, 최대 점등 서브필드의 휘도 가중치가 작은 화소끼리가 인접하는 개소에서는, 계조값의 변화가 작아도 최대 점등 서브필드가 2단계 정도 변화되는 것도 생각할 수 있다. 이와 같은 때 보정 이득을 평활화할 수 있도록, 휘도 가중치의 크기의 순서에 기초해서 각 서브필드에 할당하는 수치에, 휘도 가중치의 크기에 기초한 가중치를 갖게 하는 구성으로 해도 된다. 예컨대, 각 서브필드가 각각 (1, 2, 4, 8, 16, 32, 64, 128)인 휘도 가중치를 가질 때에, 각 서브필드에 할당하는 수치를 (0.5, 1, 2, 3, 4, 5, 6, 7)로 하는 등 해도 된다.
또한, 본 실시예에서는, 최대 점등 서브필드를 검출함으로써 인접하는 화소 사이에서의 밝기의 변화를 판정하는 구성을 나타내었지만, 본 발명은 전혀 이 구성으로 한정되는 것이 아니다. 도 14는, 본 발명의 일 실시예에 있어서의 보정 이득 조정부의 다른 구성예를 나타내는 회로 블록도이다. 보정 이득 조정부(65)에서는, 최대 점등 서브필드 검출부(90) 대신, 화소마다의 휘도값을 산출하는 휘도값 산출부(96)를 마련한 구성으로 하고 있다. 이로써, 지연 회로(91) 및 감산 회로(92)에 의해서, 인접하는 화소 사이에서의 휘도값의 차분(절대값)을 산출할 수 있다. 따라서, 이 산출 결과를 비교 회로(93)에서 미리 설정한 임계값(예컨대, 「5」)과 비교하면, 인접하는 화소 사이에서의 밝기의 변화를 판정할 수 있다. 예컨대, 이러한 구성이어도, 본 발명이 목적으로 하는 효과를 얻을 수 있다.
또한, 본 실시예에서는, 수평 방향에 인접하는 화소를 예로 들어 각 회로의 동작을 설명했지만, 본 실시예에 있어서 설명에 이용한 「수평 방향」을 「데이터 전극(32)이 연신하는 방향(수직 방향)」으로, 「1 화소분의 지연」을 「1 수평 동기 기간분의 지연」으로 치환함으로써, 수직 방향에 인접하는 화소 사이에서도, 상술한 바와 같은 효과를 얻을 수 있다.
또한, 도 11의 보정 이득 조정부(64)의 설명에서는 생략했지만, 최대 점등 서브필드 검출부(90)에서 최대 점등 서브필드를 검출할 때에는, 그 이전 단계에서, 계조값과 각 서브필드의 점등?비점 등을 대응시킨 코딩 테이블을 이용해서 화상 신호의 계조값을 일단 화상 데이터로 치환하면 된다. 이것은 점등 셀 수 산출부(60)에서 부하값?최대 부하값을 산출하는 경우에도 마찬가지이다.
또한, 본 실시예에 나타낸 구체적인 수치, 예컨대 비교 회로(93)에 이용하는 임계값, 로우 패스 필터(94)에 있어서의 지연 시간, 서브필드의 수, 휘도 가중치 등의 각 수치는 단순한 일 실시예를 든 것에 지나지 않고, 각 수치는 전혀 상술한 수치로 한정되는 것이 아니다. 각 수치는, 패널(10)의 특성이나 플라즈마 디스플레이 장치(1)의 사양, 표시 화상의 시인 테스트, 로딩 현상이 발생하기 쉬운 화상을 패널(10)에 표시하는 실험 등에 기초해서, 최적으로 설정하는 것이 바람직하다.
또한, 본 실시예에서는, 「부하값」 및 「최대 부하값」을 산출할 때에, 각 서브필드의 휘도 가중치와, 방전 셀에 있어서의 각 서브필드의 점등 상태를 각각 승산하는 구성을 설명했지만, 예컨대 휘도 가중치 대신 각 서브필드의 유지 펄스수를 이용해도 상관없다.
또한, 일반적으로 이용되고 있는 오차 확산이라고 불리는 화상 처리를 실시했을 때에, 계조값의 변화점(표시 화상의 패턴의 경계)에서 확산되는 오차량이 늘어나서, 휘도의 변화가 큰 경계 부분에서 경계가 강조되어 부자연스럽게 보여 버린다는 문제가 발생할 우려가 있다. 이 문제를 저감하기 위해서, 산출한 보정 이득에, 오차 확산용 보정값을 랜덤으로 가산 또는 감산하여, 보정 이득에 랜덤의 변화를 주는 구성으로 해도 된다. 이러한 처리를 실시함으로써 오차 확산을 실시했을 때에 패턴의 경계가 강조되어 부자연스럽게 보여 버린다는 문제를 경감하는 것이 가능해진다.
또한, 본 실시예에서 개시하는 「로딩 현상의 발생량을 추정한다」란, 화상 신호에 로딩 보정을 실시하지 않고 패널(10)에 화상을 표시한 경우의 로딩 현상의 발생량을 추정한다는 의미로, 로딩 보정을 실시한 후의 표시 화상에 관해서 로딩 현상의 발생량을 추정한다는 의미가 아니다.
또한, 본 발명에 있어서의 실시예는, 주사 전극 SC1~주사 전극 SCn을 제 1 주사 전극군과 제 2 주사 전극군으로 분할하여, 기입 기간을, 제 1 주사 전극군에 속하는 주사 전극 각각에 주사 펄스를 인가하는 제 1 기입 기간과, 제 2 주사 전극군에 속하는 주사 전극 각각에 주사 펄스를 인가하는 제 2 기입 기간으로 구성한, 이른바 2상 구동에 의한 패널의 구동 방법에도 적용시킬 수 있다. 이 경우에도, 상술한 바와 같은 효과를 얻을 수 있다.
또한, 본 발명에 있어서의 실시예는, 주사 전극과 주사 전극이 이웃하고, 유지 전극과 유지 전극이 이웃하는 전극 구조, 즉 전면 기판에 마련되는 전극의 배열이, 「…, 주사 전극, 주사 전극, 유지 전극, 유지 전극, 주사 전극, 주사 전극, …」이 되는 전극 구조의 패널에서도 유효하다.
또한, 본 발명에 있어서의 실시예에 나타낸 각 회로 블록은 실시예에 나타낸 각 동작을 행하는 전기 회로로서 구성되어도 되고, 혹은 같은 동작을 행하도록 ㅍ프로그래밍된 마이크로컴퓨터 등을 이용해서 구성되어도 된다.
또한, 본 실시예에서는, 1 화소를 R, G, B의 3색의 방전 셀로 구성하는 예를 설명했지만, 1 화소를 4색 또는 그 이상의 색의 방전 셀로 구성하는 패널에서도, 본 실시예에 나타낸 구성을 적용하는 것이 가능하고, 같은 효과를 얻을 수 있다.
또한, 본 발명에 있어서의 실시예에서 나타낸 구체적인 수치는, 화면 크기가 50인치, 표시 전극쌍(24)의 수가 1080인 패널(10)의 특성에 기초해서 설정한 것으로, 단지 실시예에 있어서의 일례를 나타낸 것에 불과하다. 본 발명은 이들 수치로 전혀 한정되는 것이 아니며, 각 수치는 패널의 특성이나 플라즈마 디스플레이 장치의 사양 등에 맞춰서 최적으로 설정하는 것이 바람직하다. 또한, 이들 각 수치는, 상술한 효과를 얻을 수 있는 범위에서의 격차를 허용하는 것으로 한다. 또한, 서브필드수나 각 서브필드의 휘도 가중치 등도 본 발명에 있어서의 실시예에 나타낸 값으로 한정되는 것이 아니며, 또한, 화상 신호 등에 기초해서 서브필드 구성을 전환하는 구성이어도 된다.
(산업상의 이용 가능성)
본 발명은, 대화면화, 고세밀화된 패널이어도 표시 전극쌍 사이의 구동 부하의 차에 의해서 표시 화상에 생기는 휘도의 변화를 저감함과 아울러, 표시 화상에 부자연스러운 휘도의 변화가 발생하는 것을 방지하여, 화상 표시 품질을 향상시킬 수 있기 때문에, 플라즈마 디스플레이 장치 및 패널의 구동 방법으로서 유용하다.
1 : 플라즈마 디스플레이 장치 10 : 패널
21 : 전면 기판 22 : 주사 전극
23 : 유지 전극 24 : 표시 전극쌍
25, 33 유전체층 26 : 보호층
31 : 배면 기판 32 : 데이터 전극
34 : 격벽 35 : 형광체층
41 : 화상 신호 처리 회로 42 : 데이터 전극 구동 회로
43 : 주사 전극 구동 회로 44 : 유지 전극 구동 회로
45 : 타이밍 발생 회로 60 : 점등 셀 수 산출부
61 : 부하값 산출부 62 : 보정 이득 산출부
64, 65 : 보정 이득 조정부 68 : 승산기
69 : 보정부 70 : 로팅 보정부
90 : 최대 점등 서브필드 검출부 91 : 지연 회로
92 : 감산 회로 93 : 비교 회로
94 : 로우 패스 필터 95 : 선택 회로
96 : 휘도값 산출부

Claims (6)

  1. 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍을 가진 방전 셀을 복수 구비함과 아울러 서로 다른 색으로 발광하는 복수의 방전 셀로 구성된 화소를 복수 구비하고, 각각에 휘도 가중치가 설정된 복수의 서브필드를 1필드 내에 마련하는 서브필드법으로 구동되는 플라즈마 디스플레이 패널과,
    입력 화상 신호를 상기 방전 셀에 있어서의 서브필드마다의 점등?비점등을 나타내는 화상 데이터로 변환하는 화상 신호 처리 회로
    를 구비하고,
    상기 화상 신호 처리 회로는,
    점등시킬 상기 방전 셀의 수를 상기 표시 전극쌍마다 또한 서브필드마다 산출하는 점등 셀 수 산출부와,
    상기 점등 셀 수 산출부에서의 산출 결과에 기초해서 각 방전 셀의 부하값을 산출하는 부하값 산출부와,
    상기 부하값 산출부에서의 산출 결과에 기초해서 각 방전 셀의 보정 이득을 산출하는 보정 이득 산출부와,
    화상 신호에 기초해서 상기 보정 이득을 평활화하는 보정 이득 조정부와,
    상기 보정 이득 조정부로부터 출력되는 조정후 보정 이득과 상기 입력 화상 신호를 승산한 결과를 상기 입력 화상 신호로부터 감산하는 보정부
    를 구비한
    것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 보정 이득 조정부는,
    점등하는 서브필드 중 휘도 가중치가 가장 큰 서브필드를 검출하는 최대 점등 서브필드 검출부와,
    상기 최대 점등 서브필드 검출부의 출력을 소정 시간 지연시키는 지연 회로와,
    상기 최대 점등 서브필드 검출부의 출력과 상기 지연 회로의 출력과의 차분과, 미리 설정된 임계값을 비교하는 비교 회로와,
    상기 보정 이득을 평활화하는 로우 패스 필터와,
    상기 비교 회로에서의 비교 결과에 기초해서, 상기 보정 이득과 상기 로우 패스 필터의 출력 중 어느 하나를 선택해서 출력하는 선택 회로
    를 가진
    것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제 1 항에 있어서,
    상기 보정 이득 조정부는,
    화소마다 휘도의 계조값을 산출하는 휘도값 산출부와,
    상기 휘도값 산출부의 출력을 소정 시간 지연시키는 지연 회로와,
    상기 휘도값 산출부의 출력과 상기 지연 회로의 출력과의 차분과, 미리 설정된 임계값을 비교하는 비교 회로와,
    상기 보정 이득을 평활화하는 로우 패스 필터와,
    상기 비교 회로에서의 비교 결과에 기초해서, 상기 보정 이득과 상기 로우 패스 필터의 출력 중 어느 하나를 선택하여 출력하는 선택 회로
    를 가진
    것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍을 가진 방전 셀을 복수 구비함과 아울러 서로 다른 색으로 발광하는 복수의 방전 셀로 구성된 화소를 복수 구비한 플라즈마 디스플레이 패널을, 각각에 휘도 가중치가 설정된 복수의 서브필드를 1필드 내에 마련하는 서브필드법으로 구동하는 플라즈마 디스플레이 패널의 구동 방법으로서,
    점등시킬 상기 방전 셀의 수를 상기 표시 전극쌍마다 또한 상기 서브필드마다 산출하고,
    점등시킬 상기 방전 셀의 수에 기초해서 각 방전 셀의 부하값을 산출함과 아울러, 상기 부하값에 기초해서 각 방전 셀의 보정 이득을 산출하며,
    화상 신호에 기초해서 상기 보정 이득을 평활화하여 조정후 보정 이득을 발생시키고,
    상기 조정후 보정 이득과 입력 화상 신호를 승산하고, 이 승산 결과를 상기 입력 화상 신호로부터 감산하여 상기 입력 화상 신호에 로딩 보정을 실시하는 것
    을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제 4 항에 있어서,
    상기 보정 이득을 로우 패스 필터에 통과시켜서 평활화하고,
    점등하는 서브필드 중 휘도 가중치가 가장 큰 서브필드를 최대 점등 서브필드로서 검출하며,
    상기 최대 점등 서브필드를 소정 시간 지연시키고,
    상기 최대 점등 서브필드와 상기 소정 시간 지연시킨 후의 최대 점등 서브필드와의 차분과, 미리 설정된 임계값을 비교하며,
    상기 비교 결과에 기초해서, 상기 로우 패스 필터에 통과시키기 전의 상기 보정 이득과 상기 로우 패스 필터에 통과시킨 후의 상기 보정 이득 중 어느 하나를 선택함으로써, 상기 조정후 보정 이득을 발생시키는
    것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  6. 제 4 항에 있어서,
    상기 보정 이득을 로우 패스 필터에 통과시켜서 평활화하고,
    화소마다 휘도의 계조값을 산출하며,
    산출한 상기 휘도의 계조값을 소정 시간 지연시키고,
    산출한 상기 휘도의 계조값과 상기 소정 시간 지연시킨 후의 휘도의 계조값과의 차분과, 미리 설정된 임계값을 비교하며,
    상기 비교 결과에 기초해서, 상기 로우 패스 필터에 통과시키기 전의 상기 보정 이득과 상기 로우 패스 필터에 통과시킨 후의 상기 보정 이득 중 어느 하나를 선택함으로써, 상기 조정후 보정 이득을 발생시키는
    것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
KR1020127015329A 2009-12-16 2010-12-15 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법 KR20120086347A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2009-284691 2009-12-16
JP2009284691 2009-12-16
PCT/JP2010/007266 WO2011074251A1 (ja) 2009-12-16 2010-12-15 プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Publications (1)

Publication Number Publication Date
KR20120086347A true KR20120086347A (ko) 2012-08-02

Family

ID=44167021

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127015329A KR20120086347A (ko) 2009-12-16 2010-12-15 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법

Country Status (5)

Country Link
US (1) US20120242720A1 (ko)
JP (1) JPWO2011074251A1 (ko)
KR (1) KR20120086347A (ko)
CN (1) CN102656622A (ko)
WO (1) WO2011074251A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102549644A (zh) * 2009-09-11 2012-07-04 松下电器产业株式会社 等离子显示面板的驱动方法及等离子显示装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09146493A (ja) * 1995-11-22 1997-06-06 Fujitsu General Ltd 表示装置の誤差拡散処理装置
JP3275848B2 (ja) * 1998-09-28 2002-04-22 松下電器産業株式会社 表示装置
KR100563406B1 (ko) * 1999-06-30 2006-03-23 가부시끼가이샤 히다치 세이사꾸쇼 플라즈마 디스플레이 장치
JP2005257754A (ja) * 2004-03-09 2005-09-22 Pioneer Electronic Corp 表示装置
JP4799890B2 (ja) * 2004-12-03 2011-10-26 日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの表示方法
JP4563787B2 (ja) * 2004-12-10 2010-10-13 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置及びその制御方法
JP4965825B2 (ja) * 2005-03-25 2012-07-04 パナソニック株式会社 表示装置
JP2006337720A (ja) * 2005-06-02 2006-12-14 Pioneer Electronic Corp 表示装置
CN101443834B (zh) * 2006-05-24 2012-06-20 松下电器产业株式会社 色温度补正装置及显示装置
JP2008257055A (ja) * 2007-04-06 2008-10-23 Hitachi Ltd マトリックス表示装置
JP2009042391A (ja) * 2007-08-07 2009-02-26 Hitachi Ltd プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法
KR20090041187A (ko) * 2007-10-23 2009-04-28 삼성에스디아이 주식회사 플라즈마 표시장치 및 그 구동방법
JP2009186715A (ja) * 2008-02-06 2009-08-20 Panasonic Corp プラズマディスプレイ装置

Also Published As

Publication number Publication date
JPWO2011074251A1 (ja) 2013-04-25
WO2011074251A1 (ja) 2011-06-23
CN102656622A (zh) 2012-09-05
US20120242720A1 (en) 2012-09-27

Similar Documents

Publication Publication Date Title
KR20120046770A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101246413B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR101232575B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR100901893B1 (ko) 플라즈마 디스플레이 패널 구동 방법
KR101246434B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
JP5234192B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR101333471B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
JP2011081335A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20120086347A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
US20120081418A1 (en) Driving method for plasma display panel, and plasma display device
JP5387696B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR20120094117A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR20130098365A (ko) 플라스마 디스플레이 장치의 구동 방법 및 플라스마 디스플레이 장치
JP2010164741A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR20120094074A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
JP2009300644A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR20120101554A (ko) 플라스마 디스플레이 장치의 구동 방법
JP2010197903A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2009251266A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP2009251267A (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application