KR20120012166A - 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버 - Google Patents

오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버

Info

Publication number
KR20120012166A
KR20120012166A KR1020100074159A KR20100074159A KR20120012166A KR 20120012166 A KR20120012166 A KR 20120012166A KR 1020100074159 A KR1020100074159 A KR 1020100074159A KR 20100074159 A KR20100074159 A KR 20100074159A KR 20120012166 A KR20120012166 A KR 20120012166A
Authority
KR
South Korea
Prior art keywords
buffer
signal
data
overdriving
input signal
Prior art date
Application number
KR1020100074159A
Other languages
English (en)
Other versions
KR101155550B1 (ko
Inventor
정규영
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020100074159A priority Critical patent/KR101155550B1/ko
Priority to US13/187,605 priority patent/US8791937B2/en
Priority to CN201110220276.7A priority patent/CN102346998B/zh
Publication of KR20120012166A publication Critical patent/KR20120012166A/ko
Application granted granted Critical
Publication of KR101155550B1 publication Critical patent/KR101155550B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 입력 신호에 대해 원하는 타겟 전압보다 크거나 또는 작은 타겟 전압의 출력 신호를 제공할 수 있는 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버회로에 관한 것이다.
상기 출력 버퍼는 외부 버퍼 입력신호를 입력하여 일정 타겟 전압을 갖는 버퍼 출력신호를 발생하는 소오스 드라이버용 출력 버퍼는 외부로부터 제공되는 제1오버 드라이버 인에이블 신호 및 제2오버 드라이버 인에이블 신호에 근거하여, 오버 드라이빙 동작을 위한 제1내부 버퍼 입력신호쌍 및 제2내부 버퍼 입력신호쌍을 발생하는 오버 드라이빙 제어부, 및 상기 오버 드라이빙 제어부로부터 제공되는 상기 제1내부 버퍼 입력신호쌍 및 상기 제2내부 버퍼 신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호 또는 상기 일정 타겟 전압보다 작은 타겟전압을 갖는 버퍼 출력신호를 발생하는 출력 버퍼부를 구비한다.

Description

오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버{Overdriverable output buffer and source driver circuit having the same}
본 발명은 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버 회로에 관한 것으로서, 보다 구체적으로는 타겟 전압보다 크거나 혹은 작게 오버 드라이빙된 출력 신호를 표시 패널로 제공할 수 있는 출력 버퍼 및 이를 구비한 소오스 드라이버 회로에 관한 것이다.
통상적으로, 평판표시장치는 화상을 표시하는 다수의 단위 화소들이 배열된 표시 패널, 상기 표시 패널의 게이트 라인들을 구동하기 위한 게이트 드라이버 회로 및 상기 표시 패널의 데이타 라인으로 디스플레이 데이타를 제공하여 화상으로 표시하도록 하는 소오스 드라이버 회로를 구비한다. 이러한 소오스 드라이버 회로는 소정 비트의 디스플레이 데이타가 제공되면, 1 수평 주기(1H)내에 상기 단위 화소를 구동하기 위한 일정 타겟값을 갖는 출력 신호를 표시패널로 제공하여, 표시 패널에 화상이 표시되도록 한다.
상기 표시 패널의 사이즈가 증가하고 디스플레이 해상도가 증가함에 따라 상기 소오스 드라이버에서 상기 표시 패널로 제공되는 출력 신호의 타겟 전압이 증가하게 되었다. 즉, 상기 표시 패널의 사이즈가 증가하고 디스플레이 해상도가 증가함에 따라 상기 소오스 드라이버 회로의 출력단에 연결되는 부하 저항 및 부하 캐패시터의 용량이 증가하게 되고, 이에 상응하여 상기 출력 신호의 타겟 전압이 증가하게 되었다.
그러므로, 패널 사이즈 및 해상도의 증가에 따른 출력 부하의 용량 증가로 의해, 출력 부하의 RC 딜레이가 상기 소오스 드라이버 회로의 출력 버퍼의 슬루율보다 커지게 되었다. 이에 따라 상기 출력 버퍼로부터 제공되는 일정 타겟 전압을 갖는 출력 신호가 상기 표시 패널의 상기 단위 화소들로 제공되더라도, 각 단위 화소들의 화소 부하들은 정해진 시간내에 원하는 타겟 전압에 도달할 수 없게 된다. 즉, 패널 사이즈가 크고 해상도가 높은 표시소자에 사용되는 소오스 드라이버의 부하 저항 및 부하 캐패시터가 크고, 1H는 상대적으로 작은 경우에는, 상기 출력 버퍼의 슬루율을 아무리 빠르게 하더라도 부하의 RC 딜레이 자체가 너무 커서 정해진 시간내에 단위 화소들은 원하는 타겟 값을 갖는 전압에 도달할 수 없게 된다. 이로 인해, 상기 표시 패널에 원하는 화상을 제대로 표시할 수 없게 된다.
본 발명은 표시 패널에 원하는 타겟 전압의 출력 신호를 제공할 수 있는 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버회로를 제공한다.
본 발명의 일 실시예에 따른, 외부 버퍼 입력신호를 입력하여 일정 타겟 전압을 갖는 버퍼 출력신호를 발생하는 소오스 드라이버용 출력 버퍼는 외부로부터 제공되는 제1오버 드라이버 인에이블 신호 및 제2오버 드라이버 인에이블 신호에 근거하여, 오버 드라이빙 동작을 위한 제1내부 버퍼 입력신호쌍 및 제2내부 버퍼 입력신호쌍을 발생하는 오버 드라이빙 제어부, 및 상기 오버 드라이빙 제어부로부터 제공되는 상기 제1내부 버퍼 입력신호쌍 및 상기 제2내부 버퍼 신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호 또는 상기 일정 타겟 전압보다 작은 타겟전압을 갖는 버퍼 출력신호를 발생하는 출력 버퍼부를 구비한다.
본 발명의 다른 실시예에 따른, 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한 소오스 드라이버는 다수의 스캔 라인중 현재 스캔 라인에 표시될 현재 데이타를 외부 버퍼 입력 신호로 입력하여, 일정 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼, 및 상기 현재 데이타와 상기 현재 스캔 라인 바로 이전의 스캔 라인에 표시된 이전 데이타를 비교하여, 상기 출력 버퍼가 상기 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력 신호 또는 상기 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 발생하도록 제1 및 제2제어 신호들을 상기 출력 버퍼로 출력하는 데이타 비교기를 구비한다.
본 발명의 또 다른 실시예에 따른, 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한 소오스 드라이버는 다수의 스캔 라인중 현재 스캔 라인에 표시될 현재 데이타와 상기 현재 스캔 라인 바로 이전 스캔 라인에 표시된 이전 데이타를 저장하기 위한 래치, 상기 래치로부터 제공되는 상기 현재 데이타를 상기 이전 데이타와 비교하여 오버 드라이빙 한계 데이타 이상으로 크거나 작은 경우 상승 오버 드라이버 인에이블신호 또는 하강 오버 드라이버 인에이블 신호를 발생하는 데이타 비교기, 및 상기 상승 또는 하강 오버 드라이버 인에이블 신호에 근거하여 오버 드라이빙 동작을 수행하여, 상기 현재 데이타에 대하여 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호를 발생하거나 또는 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼를 구비한다.
본 발명의 또 다른 실시예에 따른, 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한, 다수의 채널을 구비하는 소오스 드라이버에 있어서, 현재 스캔 라인에 대한 데이타를 래치 인에이블 신호에 의해 래치하는 래치; 각 채널에 대한 상기 현재 스캔 라인 바로 이전의 스캔 라인의 디스플레이 데이타를 이전 데이타로서 순차적으로 읽어 들이고, 상기 래치로부터 제공되는 현재 데이타와 이전 데이타를 비교하여 각 채널에 대한 오버 드라이빙 정보를 발생하는 데이타 비교기; 상기 현재 데이타로서 디스플레이 데이타와 상기 오버 드라이빙 정보를 저장하는 시프트 레지스터; 상기 시프트 레지스터로부터 제공되는 상기 오버 드라이빙 정보에 근거하여 상승 또는 하강 오버 드라이버 드라이버 인에이블 신호를 제공하는 인에이블 신호 래치; 및 상기 상승 또는 하강 오버 드라이버 인에이블 신호에 근거하여 오버 드라이빙 동작을 수행하여, 외부 버퍼 입력신호인 상기 현재 데이타에 대하여 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호를 발생하거나 또는 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼를 포함한다.
본 발명의 또 다른 실시예에 따른, 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한, 다수의 채널을 구비하는 소오스 드라이버에 있어서, 각 채널의 이전 스캔 라인에 대한 이전 데이타를 저장하는 버퍼 메모리; 상기 이전 스캔 라인 바로 다음 스캔 라인의 디스플레이 데이타를 현재 데이타로서 래치하는 래치; 각 채널에 대한 이전 데이타를 버퍼 메모리로 부터 순차적으로 읽어 들이고, 상기 래치로부터 제공되는 현재 데이타를 비교하여 각 채널에 대한 오버 드라이빙 정보를 발생하는 데이타 비교기; 상기 디스플레이 데이타와 상기 오버 드라이빙 정보를 저장하는 시프트 레지스터; 상기 시프트 레지스터로부터 제공되는 상기 오버 드라이빙 정보에 근거하여 상승 또는 하강 오버 드라이버 드라이버 인에이블 신호를 제공하는 인에이블 신호 래치; 및 상기 상승 또는 하강 오버 드라이버 인에이블 신호에 근거하여 오버 드라이빙 동작을 수행하여, 외부 버퍼 입력신호인 상기 현재 데이타에 대하여 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호를 발생하거나 또는 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼를 포함한다.
본 발명의 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버회로는 현재 스캔 라인에 표시될 현재 데이타와 이전 스캔 라인에 표시된 데이타를 비교하고, 비교 결과 현재 데이타가 이전 데이타에 비하여 오버 드라이빙 한계 전압이상으로 크거나 혹은 작은 경우에는 상승 또는 하강 오버 드라이버 동작을 수행하여 원하는 타겟 전압보다 크거나 혹은 작은 출력 신호를 발생하므로써, 정해진 시간내에 표시 패널의 단위 화소들이 원하는 타겟 값의 전압에 도달되도록 한다.
또한, 비교 결과, 상기 현재 데이타가 상기 이전 데이타에 비하여 오버 드라이빙 한계 전압이상으로 크지 않거나 혹은 작지 않은 경우에는, 노말 드라이빙 동작을 수행하므로써, 불필요한 오버 드라이빙 동작에 의한 전류 소모를 방지할 수 있다. 게다가, 현재 데이타와 이전 데이타를 비교하기 위한 데이타 비교기를 각 채널에서 공유하도록 하도록 구성하므로써, 회로 구성이 단순화되고, 사이즈면에서 유리하게 된다.
도 1은 본 발명의 일 실시예에 따른 평판 표시 장치용 소오스 드라이버 회로의 블럭도이다.
도 2은 도 1의 소오스 드라이버 회로의 동작 파형도이다.
도 3은 도 1의 소오스 드라이버 회로의 출력 버퍼의 회로도이다.
도 4A 내지 도 4C는 도 3의 출력 버퍼의 드라이빙 동작을 설명하기 위한 도면이다.
도 5A 내지 도 5C 는 도 4A 내지 도 4C 의 출력 버퍼의 동작 파형도이다.
도 6은 본 발명의 다른 실시예에 따른 소오스 드라이버 회로의 블럭도이다.
도 7은 도 6의 소오스 드라이버 회로의 동작 파형도이다.
도 8은 본 발명의 또 다른 실시예에 따른 소오스 드라이버 회로의 블럭도이다.
도 9는 도 8의 소오스 드라이버 회로의 동작 파형도이다.
도 10은 본 발명의 또 다른 실시예에 따른 소오스 드라이버 회로의 블럭도이다.
도 11은 도 10의 소오스 드라이버 회로의 동작 파형도이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 보다 구체적으로 설명한다.
도 1은 본 발명의 일 실시예에 따른 평판 표시 소자의 개략적인 구성도이다. 도 1을 참조하면, 상기 평판 표시소자는 소오스 드라이버 회로(10)와 표시 패널(20)을 구비한다. 상기 표시 패널(20)은 액정 표시 패널을 포함할 수 있으나, 이에 반드시 한정되는 것은 아니다. 상기 표시 패널(20)는 다수의 스캔 라인(미도시), 다수의 데이타 라인(미도시) 및 상기 다수의 스캔 라인 및 다수의 데이타 라인에 연결되는 다수의 단위 화소(21)가 배열될 수 있다. 상기 각 단위 화소(21)는 화소 부하로서 액정 캐패시터(CLC)와 스토리지 캐패시터(Cst)를 포함할 수 있다.
상기 소오스 드라이버 회로(10)는 1H 와 동일한 주기를 갖는 래치 인에이블 신호(S_LAT)에 의해 소정 비트 현재 데이타(CDATA)를 래치하는 래치(120), 상기 래치(120)에 저장된 현재 데이타의 레벨을 변환시켜 주는 레벨 시프터(130), 상기 레벨 시프터(130)를 통해 레벨 변환된 현재 데이타를 계조 전압(VG)에 근거하여 아날로그 데이타로 변환하는 디코더(140) 및 상기 디코더(140)로부터 제공되는 출력 신호에 근거하여 표시 패널(20)을 구동하기 위한 일정 타겟 전압(Stv0)을 갖는 출력 신호(Sout)를 발생하는 출력 버퍼(150)를 구비한다. 이때, 상기 현재 데이타(CDATA)가 n 비트 데이타인 경우, 상기 계조 전압(VG)는 2n-1 개가 된다.
상기 소오스 드라이버회로(10)는 상기 현재 데이타(CDATA)와 상기 이전 데이타(PDATA)를 입력하여 비교하는 데이타 비교기(160)를 더 포함한다. 상기 데이타 비교기(160)는 오버 드라이빙 한계 데이이타(Threshold data) (TDATA)에 근거하여 상기 현재 데이타(CDATA)와 상기 이전 데이타(PDATA)를 비교하여 오버 드라이버 인에이블 신호(OD_EN)를 발생한다. 예를 들어, 상기 현재 데이타(CDATA)가 표시 패널(20)의 다수의 스캔 라인(미도시)중 m번째 스캔라인에 디스플레이될 데이타라고 가정하면, 이전 데이타(PDATA)는 m-1번째 스캔라인에 이미 디스플레이된 데이타를 의미한다.
상기 데이타 비교기(160)는 상기 현재 데이타(CDATA)와 상기 이전 데이타(PDATA)를 비교하여, 상기 현재 데이타(CDATA)가 상기 이전 데이타(PDATA)에 비해 상기 오버 드라이빙 한계 데이타(TDATA) 이상으로 큰 경우에는, 상기 출력 버퍼(150)가 상기 타겟 전압보다 큰 출력 신호(Sout)를 발생하도록 제어하는 상승 오버 드라이버 인에이블 신호(UP_OD_EN)를 상기 출력 버퍼(150)로 발생한다. 한편, 상기 데이타 비교기(160)는 비교 결과, 상기 현재 데이타(CDATA)가 상기 이전 데이타(PDATA)에 비해 상기 오버 드라이빙 한계 데이타(TDATA) 이상으로 작은 경우에는, 상기 출력 버퍼(150)가 상기 타겟 전압보다 작은 출력 신호(Sout)를 발생하도록 제어하는 하강 오버 드라이버 인에이블 신호(DN_OD_EN)를 상기 출력 버퍼(150)로 발생한다.
상기 데이타 비교기(160)는 비교 결과, 상기 현재 데이타(CDATA)가 상기 이전 데이타(PDATA)보다 상기 오버 드라이빙 한계 데이타(TDATA) 이하로 크지 않거나 또는 작지 않은 경우에는, 상기 출력 버퍼(150)가 오버 또는 하강 오버 드라이버 동작을 수행하지 않고 노말 드라이빙 동작을 수행하여 상기 일정 타겟 전압을 갖는 출력 신호(Sout)를 발생하도록, 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN)와 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)를 디스에이블시켜 줄 수 있다.
상기 소오스 드라이버 회로(10)가 다수의 채널을 구비하고, 각각의 채널이 상기 래치(120), 상기 레벨 시프터(130), 상기 디코더(140) 및 상기 출력 버퍼(150)를 구비하는 경우, 상기 데이타 비교기(160)가 상기 구성 요소들과 함께 각각의 채널마다 배열될 수도 있다. 또는, 상기 데이타 비교기(160)는 상기 다수의 채널에서 공유되도록 배열될 수도 있다.
상기 소오스 드라이버 회로(10)는 상기 데이타 비교기(160)에서 출력되는 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN)와 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)의 인에이블 구간을 오버 드라이빙 온 신호(OD_ON)에 근거하여 콘트롤하는 오버 드라이빙 인에이블부(170)를 더 포함할 수 있다. 상기 오버 드라이빙 인에이블부(170)는 상기 데이타 비교기(160)로부터 제공되는 상기 오버 드라이버 인에이블 신호(OD_EN)에 의해 상기 출력 버퍼(150)가 상승 또는 하강 오버 드라이빙 동작을 수행하되, 상기 출력 버퍼(150)로부터 출력 신호(Sout)가 발생되어 상기 표시 패널(20)의 각 단위 화소(21)의 부하에 일정 크기의 전압 신호가 인가된 후에는 상기 출력 버퍼(150)가 더이상 오버 드라이빙 동작을 수행하는 것을 제한하기 위한 것이다.
상기 오버 드라이빙 인에이블부(170)는 오버 드라이빙 온 신호(OD_ON)의 인에이블 구간에서만 상기 출력 버퍼(150)가 오버 드라이빙 동작을 수행하도록 제어한다. 예를 들어, 상기 오버 드라이빙 인에이블부(170)는 상기 오버 드라이빙 온 신호(OD_ON)에 근거하여 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN)의 인에이블 구간을 콘트롤하는 제1앤드 게이트(AG1)와 상기 오버 드라이빙 온 신호(OD_ON)에 근거하여 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)의 인에이블 구간을 콘트롤하는 제2앤드 게이트(AG2)를 구비할 수 있다.
상기와 같은 구성을 갖는 상기 소오스 드라이버 회로(10)의 동작을 도 2의 동작 파형도를 참조하여 설명하면 다음과 같다.
먼저, 상기 소정 비트, 예를 들어 n 비트의 디스플레이 데이타(DATA)는 1H 와 동일한 주기를 갖는 래치 인에이블 신호(S_LAT)에 의해 상기 래치(120)에 현재 데이타(CDATA)로서 래치된다. 상기 래치(120)에 저장된 현재 데이타(CDATA)는 상기 레벨 시프터(130)를 통해 레벨 시프트되어 상기 디코더(140)로 제공된다. 상기 디코더(140)는 상기 레벨 시프트된 현재 데이타를 상기 2n-1 개의 계조 전압(VG)에 근거하여 아날로그 데이타로 변환하여 상기 출력 버퍼(150)로 제공한다.
한편, 상기 데이타 비교기(160)는 상기 현재 데이타(CDATA)와 상기 이전 데이타(PDATA)를 상기 오버 드라이빙 한계 데이타(TDATA)에 근거하여 비교한다. 비교 결과, 상기 데이타 비교기(160)는 상기 현재 데이타(CDATA)가 상기 이전 데이타(PDATA)에 비해 상기 오버 드라이빙 한계 데이타(TDATA) 이상으로 큰 경우에는, 도 2와 같이 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN)를 상기 출력 버퍼(150)로 출력한다.
상기 출력 버퍼(150)는 상기 데이타 비교기(160)로부터 상기 상승 오버 드라이버 신호(PD_OD_EN)가 제공되면, 상승 오버 드라이빙 동작을 수행하여 타겟전압(Stv10)보다 큰 타겟 전압(Stv11)을 갖는 출력 신호(Sout)를 발생한다. 상기 출력 신호(Sout)는 출력단의 부하(Rd, Cd)를 통해 상기 표시 패널(20)의 단위 화소(21)로 제공된다. 즉, 상승 오버 드라이빙시에는, 상기 출력 버퍼(150)가 타겟 전압(Stv10)보다 큰 타겟 전압(Stv1u)을 갖는 출력 전압(Sout)을 출력하여, 상기 표시 패널(20)의 상기 단위 화소(21)의 전압(Cout)이 타겟값(tv1)에 빠르게 도달하도록 한다. 그러므로, 상기 단위 회소(21)의 전압(Cout)은 1H 구간내에서 도 2와 같이 원하는 타겟값(tv1)으로 빠르게 도달할 수 있게 된다.
이때, 상기 오버 드라이버 인에이블 신호(UP_OD_EN)는 상기 오버 드라이빙 인에이블부(170)에 의해 상기 오버 드라이빙 온 신호(OD_ON)의 인에이블 구간동안만 상기 출력 버퍼(150)로 제공된다. 그러므로, 상기 출력 버퍼(150)는 도 2에서 보는 바와 같이 A 구간에서만 오버 드라이빙 동작을 수행하고, 상기 표시 패널(20)의 단위 화소(21)의 전압(Cout)이 일정치 이상으로 되면 더이상 오버 드라이빙 동작을 수행하고 노말 드라이빙 동작을 수행하므로써, 불필요한 오버 드라이빙 동작에 의한 전류 소모를 방지하게 된다.
한편, 비교 결과, 상기 현재 데이타(CDATA)가 상기 이전 데이타(PDATA)보다 상기 오버 드라이빙 한계 데이타(TDATA) 이상으로 작은 경우에는, 상기 데이타 비교기(160)는 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)를 상기 출력 버퍼(150)로 제공한다. 상기 출력 버퍼(150)는 하강 오버 드라이빙 동작을 수행하여, 도 2에 도시된 바와 같이 타겟 전압(Stv20)보다 작은 타겟 전압(Stv2d)을 갖는 출력 전압(Sout)을 상기 표시 패널(20)로 제공한다. 따라서, 상기 출력 버퍼(150)로부터 제공되는 작은 타겟 전압(Stv20)을 갖는 출력 신호(Sout)에 의해, 상기 표시 패널(20)의 상기 단위 화소(21)의 전압(Cout)은 제2타겟값(tv2)으로 빠르게 도달하게 된다.
상기 하강 오버 드라이빙 동작은 상기 오버 드라이빙 인에이블부(170)에 의해 상기 오버 드라이빙 온 신호(OD_ON)가 인에이블되는 B 구간에서만 수행되고, 상기 출력 버퍼(150)로부터 제공되는 작은 타겟 전압(Stv2d)을 갖는 출력 신에 의해 상기 표시 패널(20)의 단위 화소(21)의 전압(Cout)이 도 2에서와 같이 일정치 이하로 되면 오버 드라이빙 동작을 수행하게 않고 노말 드라이빙 동작을 수행하도록 하여, 불필요한 오버 드라이빙 동작에 의한 전류 소모를 방지할 수 있다.
한편, 비교 결과, 상기 현재 데이타(CDATA)가 상기 이전 데이타(PDATA)보다 상기 오버 드라이빙 한계 데이타(TDATA) 이상으로 크지 않거나 또는 작지 않은 경우에는, 상기 데이타 비교기(160)로부터 제공되는 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN) 또는 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)는 디스에이블된다. 따라서, 상기 출력 버퍼(150)는 노말 드라이빙 동작을 수행하여 도 2에서와 같이 일정 타겟 전압(Stv30)을 갖는 출력 신호(Sout)을 상기 표시 패널(20)로 발생하게 된다. 따라서, 상기 표시 패널(20)의 상기 단위 화소(21)의 전압(Cout)은 일정 타겟 전압(tv3)에 도달하게 된다.
도 3은 본 발명의 실시예에 따른 도 1의 오버 드라이버 기능을 갖는 출력 버퍼(150)의 회로도를 도시한 것이다. 도 3을 참조하면, 상기 출력 버퍼(150)는 입력신호(IN)에 대해 일정 타겟 전압을 갖는 출력신호(Sout)를 상기 표시 패널(20)로 제공하는 출력버퍼부(151) 및 상기 출력 버퍼부(151)의 오버 드라이빙 동작을 제어하는 오버 드라이빙 제어부(155)를 구비한다. 상기 입력 신호(IN)는 도 1의 디코더(140)로부터 제공되는 현재 데이타로서, 외부 버퍼 입력신호이다. 상기 출력 신호(Sout)는 버퍼 출력신호이다.
상기 출력 버퍼부(151)는 노말 드라이빙 동작시에는 상기 오버 드라이빙 제어부(155)로부터 제공되는 제1내부 버퍼 입력신호쌍(In1, In2) 및 제2내부 버퍼 입력신호쌍(Ip1, Ip2)에 근거하여, 상기 외부 버퍼 입력신호(IN)에 대해 일정 타겟 전압(Stv30)을 갖는 버퍼 출력 신호(Sout)를 발생한다. 상기 출력 버퍼부(151)는 오버 드라이빙 동작시에는 상기 오버 드라이빙 제어부(155)로부터 제공되는 제1내부 버퍼 입력신호쌍(In1, In2) 및 제2내부 버퍼 입력신호쌍(Ip1, Ip2)에 근거하여, 상기 외부 버퍼 입력신호(IN)에 대해 타겟 전압(Stv10)보다 큰 타겟 전압(Stv1u)을 갖는 버퍼 출력 신호(Sout) 또는 타겟 전압(Stv20)보다 작은 타겟 전압(Stv2d)을 갖는 버퍼 출력 신호(Sout)를 상기 표시 패널(20)로 제공한다. 상기 출력 버퍼부(151)는 소오스 드라이버 회로에 사용되는 2단 출력 버퍼로 구성될 수 있다.
상기 오버 드라이빙 제어부(155)는 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN) 및 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)에 근거하여 상기 제1내부 버퍼 입력신호쌍(In1, In2) 및 상기 제2내부 버퍼 입력신호쌍(Ip1, Ip2)를 상기 출력 버퍼부(151)로 제공한다. 상기 오버 드라이빙 제어부(155)는 상기 제1내부 버퍼 입력신호쌍(In1, In2)를 발생하는 제1제어부(155a) 및 상기 제2내부 버퍼 입력신호쌍(Ip1, Ip2)를 발생하는 제2제어부(155b)를 포함할 수 있다. 상기 오버 드라이빙 제어부(155)는 상기 상승 및 하강 오버 드라이버 인에이블 신호(UP_OD_EN, DN_OD_EN)를 각각 반전시켜 주기 위한 인버터들(IN1, IN2)을 더 포함할 수도 있다.
상기 제1 및 제2제어부(155a, 155b)는 상기 상승 오버 드라이버 인에이블 신호(UP_OD_EN) 및 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)에 근거하여 제1입력 신호인 상기 외부 버퍼 입력신호(IN)와 제2입력 신호인 상기 버퍼 출력 신호(Sout)를 차동 증폭하여 상기 제1내부 버퍼 입력신호쌍(In1, In2) 및 제2내부 버퍼 입력 신호쌍(Ip1, Ip2)을 발생할 수 있다.
상기 제1제어부(155a)는 상기 외부 버퍼 입력신호(IN)가 각각 게이트에 제공되어 드레인측으로 상기 제1내부 버퍼 입력신호쌍(In1, In2)중 하나(In1)를 제공하는 제1차동 트랜지스터쌍 및 상기 버퍼 출력신호(Sout)가 각각 게이트에 제공되어 드레인측으로 상기 제1내부 버퍼 입력신호쌍(In1, In2)중 다른 하나(In2)를 제공하는 제2트랜지스터쌍을 구비할 수 있다. 상기 제1 및 제2차동 트랜지스터쌍은 각각 NMOS 트랜지스터쌍(MN1, MN2), (MN3, MN4)을 구비할 수 있다.
상기 제1제어부(155a)는 상기 제1차동 트랜지스터쌍(MN1, MN2)중 하나(MN1)에 연결되어 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)에 의해 제어되는 제1스위치(SW1) 및 상기 제2차동 트랜지스터쌍(MN3, MN4)중 하나(MN3)에 연결되어 상기 상승 오버 드라이버 인에이블신호(UP_OD_EN)에 의해 제어되는 제2스위치(SW2)를 더 포함한다. 상기 제1 및 제2스위치들(SW1, SW2)는 제1 및 제2차동 트랜지스터쌍의 다른 NMOS 트랜지스터들(MN2, MN4)에 각각 연결될 수도 있다. 상기 제1제어부(155a)는 상기 제1 및 제2차동 트랜지스터쌍과 접지사이에 연결된 전류원(CS1)를 더 구비할 수 있다.
상기 제2제어부(155b)는 상기 버퍼 출력신호(Sout)가 각각 게이트에 제공되어 드레인측으로 상기 제2내부 버퍼 입력신호쌍(Ip1, Ip2)중 하나(Ip1)를 제공하는 제3차동 트랜지스터쌍 및 상기 외부 버퍼 입력신호(IN)가 각각 게이트에 제공되어 드레인측으로 상기 제2내부 버퍼 입력신호쌍(Ip1, Ip2)중 다른 하나(Ip2)를 제공하는 제4트랜지스터쌍을 구비할 수 있다. 상기 제3 및 제4차동 트랜지스터쌍은 각각 PMOS 트랜지스터쌍(MP1, MP2), (MP3, MP4)을 구비할 수 있다.
상기 제2제어부(155b)는 상기 제3차동 트랜지스터쌍(MP1, MP2)중 하나(MP1)에 연결되어 상기 하강 오버 드라이버 인에이블 신호(DN_OD_EN)에 의해 제어되는 제3스위치(SW3) 및 상기 제4차동 트랜지스터쌍(MP3, MP4)중 하나(MP3)에 연결되어 상기 상승 오버 드라이버 인에이블신호(UP_OD_EN)에 의해 제어되는 제4스위치(SW4)를 더 포함한다. 상기 제3 및 제4스위치들(SW3, SW4)는 제3 및 제4차동 트랜지스터쌍의 다른 PMOS 트랜지스터들(MP2, MP4)에 각각 연결될 수도 있다.상기 제2제어부(155b)는 상기 제3 및 제4차동 트랜지스터쌍과 전원(VDD)사이에 연결된 전류원(CS1)를 더 구비할 수 있다.
상기와 같은 출력 버퍼(150)의 동작을 도 4A 내지 도 4C 및 도 5A 내지 도 5C를 참조하여 설명하면 다음과 같다.
먼저, 도 4A 및 도 5A를 참조하면, 미스 매칭 특성을 무시하면, 상기 출력 버퍼부(151)로 제공되는 상기 제1내부 버퍼 입력신호쌍(In1, In2)은 In1=In2 로 되고, 상기 제2내부 버퍼 입력신호쌍(Ip1, Ip2)은 Ip1=Ip2로 되어, 스태디 상태(steady state)로 된다. 이때, 상기 데이타 비교기(160)로부터 하이 상태의 상승 오버 드라이버 인에이블신호(UP_OD_EN) 및 로우 상태의 하강 오버 드라이버 인에이블신호(DN_OD_EN)가 제공되면, 제1 및 제3스위치(SW1, SW3)는 단락되고, 제2 및 제4스위치(SW2, SW4)는 오픈된다.
이에 따라, 제1차동 트랜지스터쌍(MN1, MN2)의 크기가 상기 제2차동 트랜지스터쌍(MN3, MN4)의 크기보다 상대적으로 작으며, 제3차동 트랜지스터쌍(MP1, MP2)의 크기는 상기 제4트랜지스터쌍(MP3, MP4)의 크기보다 상대적으로 작다. 따라서, 상기 오버 드라이빙 제어부(155)가 상기 출력 버퍼부(151)로 상승 오버 드라이빙을 위한 상기 제1 및 제2내부 버퍼 입력신호쌍(In1, In2), (Ip1, Ip2)를 발생하게 되고, 상기 출력 버퍼부(151)는 도 5A와 같이 상기 외부 버퍼 입력신호(IN)에 대하여 높은 타겟 전압을 갖는 버퍼 출력 신호(Sout)를 발생하는 상승 오버 드라이빙 동작을 수행하게 된다. 즉, 도 2의 A 구간에서와 같이 타겟 전압(Stv10)보다 큰 타겟 전압(Stv1u)를 갖는 버퍼 출력 신호(Sout)를 발생할 수 있다.
도 4B 및 도 5B를 참조하면, 로우 상태의 상승 오버 드라이버 인에이블 신호(UP_OD_EN) 및 하이 상태의 하강 오버 드라이버 인에이블신호(DN_OD_EN)가 상기 데이타 비교기(160)로부터 제공되면, 제1 및 제3스위치(SW1, SW3)는 오픈되고, 제2 및 제4스위치(SW2, SW4)는 단락된다. 따라서, 제1차동 트랜지스터쌍(MN1, MN2)의 크기가 상기 제2차동 트랜지스터쌍(MN3, MN4)의 크기보다 크고, 제3차동 트랜지스터쌍(MP1, MP2)의 크기가 상기 제4차동 트랜지스터쌍(MP3, MP4)의 크기보다 상대적으로 크게 된다. 따라서, 상기 오버 드라이빙 제어부(155)는 하강 오버 드라이빙 동작을 위한 제1 및 제2내부 버퍼 입력 신호쌍(In1, In2), (Ip1, Ip2)을 상기 출력 버퍼부(151)로 발생하고, 상기 출력 버퍼부(151)는 상기 외부 버퍼 입력신호(IN)에 대하여 낮는 타겟 전압을 갖는 버퍼 출력신호(Sout)를 발생하는 하강 오버 드라이빙 동작을 수행하게 된다. 즉, 상기 출력 버퍼부(151)는 도 2와 같이 B 구간에서 타겟 전압(Stv20)보다 낮은 타겟 전압(Stv2d)을 갖는 버퍼 출력 신호(Sout)를 상기 표시 패널(20)로 발생할 수 있다.
한편, 도 4C 및 5C를 참조하면, 상기 데이타 비교기(160)로부터 로우 상태의 상승 오버 드라이버 인에이블신호(UP_OD_EN) 및 로우 상태의 하강 오버 드라이버 인에이블신호(DN_OD_EN)가 제공되면, 제1 내지 제4스위치(SW1-SW4)가 모두 단락되어진다. 이에 따라, 상기 제1 및 제2차동 트랜지스터쌍(MN1, MN2), (MN3, MN4)의 크기가 실제적으로 같고, 상기 제3 및 제4차동 트랜지스터쌍(MP1, MP2), (MP3, MP4)의 크기가 실제적으로 같게 된다. 그러므로, 미스 매칭 특성을 무시하면, 상기 제1 및 제2내부 버퍼 입력 신호쌍이 In1=In2, Ip1=Ip2 로 되어 스태디 상태를 유지하게 된다. 따라서, 출력 버퍼부(151)는 오버 드라이빙 동작은 수행하지 않고, 상기 외부 버퍼 입력신호(IN)에 대응하는 일정 타겟 전압(도 2의 Stv30)을 갖는 버퍼 출력신호(Sout)를 발생하는 노말 드라이빙 동작을 수행하게 된다.
도 6은 본 발명의 다른 실시예에 따른 평판 표시 소자용 오버 드라이빙 기능을 갖는 출력 버퍼를 구비하는 소오스 드라이버 회로의 블럭도이다.
도 6을 참조하면, 상기 소오스 드라이버 회로(10)는 래치(120), 레벨 시프터(130), 디코더(140), 출력 버퍼(150), 데이타 비교기(160), 및 오버 드라이빙 인에이블부(170)를 구비하며, 그의 동작은 상기 실시예에서와 같다. 상기 소오스 드라이버(10)는 시프트 레지스터 클럭 신호(SFT_CLK)에 의해 디스플레이 데이타(SFT_DATA)를 시프트시켜 상기 래치(120)로 제공하는 시프트 레지스터(110)를 더 포함할 수 있다.
상기 래치(120)는 현재 데이타(CDATA)와 이전 데이타(PDATA)를 저장하기 위한 2개의 래치부(121, 125)를 구비할 수 있다. 상기 제1래치부(121)는 상기 시프트 레지스터로부터 제공되는 시프트된 데이타(SDATA)를 1H 와 동일한 주기를 갖는 래치신호(S_LAT)에 근거하여 래치할 수 있다. 상기 제2래치부(125)는 상기 제1래치부(121)로부터 상기 데이타 비교기(160)로 제공되는 현재 데이타(CDATA)를 1H와 동일한 주기를 갖는 래치신호(P_LAT)에 근거하여 래치할 수 있다. 상기 제2래치부(125)에 저장된 현재 데이타(CDATA)는 현재 스캔 라인 바로 다음의 스캔 라인에 디스플레이 데이타를 제공할 때, 이전 데이타로서 상기 데이타 비교기(160)에 제공된다.
상기 데이타 비교기(160)는 상기 제1 및 제2래치부(121, 125)로부터 제공되는 현재 데이타(CDATA)와 이전 데이타(PDATA)를 비교하여 오버 드라이버 인에이블 신호(OD_EN)를 발생할 수 있다. 상기 레벨 시프터(130)는 상기 제1래치부(121)로부터 제공되는 현재 데이타(CDATA)를 레벨 시프트시켜 상기 디코더(140)로 제공할 수 있다. 다수의 채널을 구비하는 소오스 드라이버에서, 상기 데이타 비교기(160)는 각 채널마다 개별적으로 배열되어 해당하는 채널의 현재 데이타와 이전 데이타를 비교할 수 있다.
상기와 같은 구성을 갖는 도 6의 소오스 드라이버 회로의 동작을 도 7의 동작 파형도를 참조하여 설명하면 다음과 같다.
상기 시프트 레지스터(110)는 상기 시프트 레지스터 클럭신호(SFT_CLK)에 의해 디스플레이 데이타(SFT_DATA)를 시프트시켜 주고, 상기 제1래치부(121)는 래치 인에이블신호(S_LAT)에 근거하여 1H에 해당하는 시프트 데이타(SDATA)를 현재 데이타(CDATA)로서 래치한다. 이때, 상기 제1래치부(121)에 저장된 현재 데이타(CDATA)는 래치 인에이블신호(P_LAT)에 의해 제2래치부(125)로 래치되어 다음 스캔 라인의 이전 데이타로 작용한다.
상기 데이타 비교기(160)는 상기 제1래치부(121)에 저장된 현재 데이타(CDATA)와 상기 제2래치부(125)에 저장된 이전 데이타(PDATA)를 비교한다. 상기일 실시예에서와 같이, 현재 데이타(CDATA)와 이전 데이타(PDATA)를 비교하여 현재 데이타(CDATA)가 이전 데이타(PDATA)보다 오버 드라이빙 한계데이타(TDATA)보다 크거나 작은 경우에는, 상기 출력 버퍼(150)는 구간 C 에서와 같이 오버 드라이빙 동작을 수행하고, 그렇지 않은 경우에는 구간 D 에서와 같이 노말 드라이빙 동작을 수행하게 된다.
도 8은 본 발명의 또 다른 실시예에 따른 소오스 드라이버 회로의 블럭도를 도시한 것이다. 도 8을 참조하면, 상기 소오스 드라이버 회로(10)는 시프트 레지스터(110), 래치(120), 레벨 시프터(130), 디코더(140), 출력 버퍼(150), 데이타 비교기(160), 및 오버 드라이빙 인에이블부(170)를 구비하며, 그의 동작은 상기 실시예에서와 같다.
다만, 상기 데이타 비교기(160)는 다수의 채널을 구비하는 소오스 드라이버에서, 상기 다수의 채널에 공통적으로 사용될 수 있도록 구성될 수 있다. 따라서, 상기 데이타 비교기(160)는 각 채널에 대한 이전 스캔 라인에 디스플레이된 데이타를 이전 데이타(PDATA)로써 각 채널별로 순차적으로 읽어들이고, 상기 래치(120)에 저장된 현재 데이타(CDATA)를 비교하여, 각 채널의 오버 드라이빙동작에 대한 정보(UP_EN_SI, DN_EN_SI)를 각 채널의 상기 시프트 레지스터(110)로 제공한다.
상기 소오스 드라이버 회로(10)는 어드레스 디코딩 회로(180)와 스위치부(200)를 더 포함한다. 상기 어드레스 디코딩 회로(180)는 다수의 채널중 해당 채널의 어드레스 데이타(ADDR)를 저장한다. 또한, 상기 어드레스 디코딩회로(180)는 데이타 리드 인에이블신호(RD_EN)를 상기 스위치부(200)로 제공한다. 상기 스위치부(200)는 상기 어드레스 디코딩 회로(200)로부터 제공되는 데이타 리드 인에이블 신호(RD_EN)에 근거하여 상기 래치(120)에 저장된 데이타를 해당 채널의 현재 데이타로서 상기 데이타 비교기(160)로 제공되도록 한다. 이때, 상기 래치(120)로부터 현재 데이타는 데이타 버스(미도시)를 통해 상기 데이타 비교기(160)를 통해 전달될 수도 있다.
상기 소오스 드라이버 회로(10)는 인에이블 신호 래치(190)를 더 포함할 수 있다. 상기 인에이블 신호 래치(190)는 상기 래치 인에이블 신호(S_LAT)에 의해 상기 시프트 레지스터(110)에 저장된 오버 드라이빙 정보(UP_EN_SO, DN_EN_SO)를 래치한다. 상기 인에이블 신호 래치(190)에 저장된 오버 드라이빙 인에이블신호(UP_EN_SO, DN_EN_SO)를 상기 데이타 비교기(160)의 결과에 따라 상승w또는 하강 오버 드라이빙 인에이블 신호(UP_OD_EN, DN_OD_EN)로서 상기 출력 버퍼(150)로 제공된다. 이때, 상승 또는 하강 오버 드라이빙 인에이블 신호(UP_OD_EN, DN_OD_EN)는 상기 실시예에서와 마찬가지로, 오버 드라이빙 인에이블부(170)에 의해 오버 드라이빙 온 신호(OD_ON)의 온구간에만 인에이블되도록 구성된다.
상기와 같은 소오스 드라이버 회로(10)의 동작을 도 9의 동작 파형도를 참조하여 설명하면 다음과 같다.
상기 데이타 비교기(160)는 각 채널의 상기 시프트 레지스터(110)에 제공되는 이전 라인의 디스플레이 데이타(SFT_DATA)를 순차적으로 채널별로 읽어들이고, 상기 어드레스 디코딩 회로(180)에서 제공되는 데이타 리드 인에이블신호(RD_EN)에 의해 상기 스위치부(200)로 제공하며, 이에 따라 상기 데이타 비교기(160)는 상기 래치(120)에 저장된 현재 데이타(CDATA)와 상기 이전 데이타(PDATA)를 비교하고, 오버 드라이빙에 대한 정보(UP_EN_SI, DN_EN_SI)를 상기 시프터 레지스터(110)에 제공한다. 상기 시프트 레지스터(110)는 상기 오버 드라이빙에 대한 정보(UP_EN_SI, DN_EN_SI)를 상기 디스플레이 데이타(SFT_DATA)와 함께 저장한다.
각 해당 채널의 인에이블 신호 래치부(190)는 상기 시프트 레지스터(110)에서 제공되는 상기 오버 드라이빙에 대한 정보(UP_EN_SO, DN_EN_SO)를 래치하여 상기 인에이블 제어부(170)로 상승 또는 하강 오버 드라이버 인에이블 신호(UP_OD_EN, DN_OD_EN)를 제공한다. 한편, 상기 래치(120)에 저장된 현재 데이타(CDATA)는 상기 실시예에서 설명한 바와 같이 상기 출력 버퍼(150)로 제공된다. 따라서, 상기 출력 버퍼(150)는 상기 인에이블 제어부(170)로 제공되는 상승 또는 하강 오버 드라이버 인에이블 신호(UP_OD_EN, DN_OD_EN)에 따라서, 도 9에 도시된 바와 같이, 구간 E와 같이 상승 또는 하강 오버 드라이빙 동작을 수행하거나 또는 구간 F 와 같이 노말 드라이빙동작을 하게 된다.
상기 실시예에서는, 다수의 채널들이 데이타 비교기(160)를 공유하도록 구성함으로써, 회로 구성의 단순화 및 사이즈면에서 유리한 효과를 얻을 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 소오스 드라이버 회로의 블럭도를 도시한 것이다. 도 9를 참조하면, 상기 소오스 드라이버 회로(10)는 시프트 레지스터(110), 래치(120), 레벨 시프터(130), 디코더(140), 출력 버퍼(150), 데이타 비교기(160), 오버 드라이빙 인에이블부(170), 및 인에이블 신호 래치(190)를 구비하며, 그의 동작은 상기 실시예에서와 같다.
상기 소오스 드라이버 회로(10)는 각 채널의 이전 데이타를 저장하기 위한 버퍼 메모리(210)를 더 포함할 수 있다. 따라서, 상기 데이타 비교기(160)는 각 채널로부터 상기 시프트 레지스터(110)로 제공되는 디스플레이 데이타(SFT_DATA)는 현재 데이타로서 순차적으로 읽어 들이고, 상기 버퍼 메모리(210)로부터 제공되는 이전 데이타(PDATA)와 비교하여 상기 시프트 레지스터(110)로 오버 드라이빙에 대한 정보(UP_EN_SI, DN_EN_SI)를 각 채널의 상기 시프트 레지스터(110)로 제공한다.
상기와 같은 소오스 드라이버 회로(10)의 동작을 도 11의 동작 파형도를 참조하여 설명하면 다음과 같다.
상기 데이타 비교기(160)는 각 채널의 상기 시프트 레지스터(110)에 제공되는 현재 스캔 라인의 디스플레이 데이타(SFT_DATA)를 현재 데이타로러 순차적으로 채널별로 읽어들이고, 상기 버퍼 메모리(210)로부터 제공되는 이전 데이타(PDATA)와 비교하여 오버 드라이빙에 대한 정보(UP_EN_SI, DN_EN_SI)를 상기 시프터 레지스터(110)에 제공한다. 상기 시프트 레지스터(110)는 상기 오버 드라이빙에 대한 정보(UP_EN_SI, DN_EN_SI)를 상기 디스플레이 데이타(SFT_DATA)와 함께 저장한다.
각 해당 채널의 인에이블 신호 래치부(190)로부터 상기 시프트 레지스터(110)에의 상기 오버 드라이빙에 대한 정보(UP_EN_SO, DN_EN_SO)에 대응하는 상승 또는 하강 오버 드라이버 인에이블 신호(UP_OD_EN, DN_OD_EN)가 제공되면, 상기 출력 버퍼(150)는 상승 또는 하강 오버 드라이버 인에이블 신호(UP_OD_EN, DN_OD_EN)에 근거하여 도 11에 도시된 바와 같이, 구간 F와 같이 상승 또는 하강 오버 드라이빙 동작을 수행하거나 또는 구간 G 와 같이 노말 드라이빙동작을 하게 된다.
상기 실시예에서는, 다수의 채널들이 데이타 비교기(160)와 버퍼 메모리(210)를 공유하도록 구성함으로써, 회로 구성의 단순화 및 사이즈면에서 유리한 효과를 얻을 수 있다.
상술한 본 발명의 실시 예는 예시의 목적을 위한 것으로, 당업자라면 첨부된 특허청구범위의 기술적 사상과 범위를 통해 다양한 수정, 변경, 대체 및 부가가 가능할 것이며, 이러한 수정 변경 등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.
10: 소오스 드라이버 회로 20: 표시 패널
110: 시프트 레지스터 120: 래치
130: 레벨 시프터 140: 디코더
150: 출력 버퍼 151: 오버 드라이빙 제어부
155: 출력 버퍼부 160: 데이타 비교기
170: 오버 드라이빙 인에이블부 AG1, AG2: 앤드 게이트
MP1 - MP4: PMOS 트랜지스터 MN1 - MN21: NMOS 트랜지스터

Claims (34)

  1. 외부 버퍼 입력신호를 입력하여 일정 타겟 전압을 갖는 버퍼 출력신호를 발생하는 소오스 드라이버용 출력 버퍼에 있어서,
    외부로부터 제공되는 제1오버 드라이버 인에이블 신호 및 제2오버 드라이버 인에이블 신호에 근거하여, 오버 드라이빙 동작을 위한 제1내부 버퍼 입력신호쌍 및 제2내부 버퍼 입력신호쌍을 발생하는 오버 드라이빙 제어부; 및
    상기 오버 드라이빙 제어부로부터 제공되는 상기 제1내부 버퍼 입력신호쌍 및 상기 제2내부 버퍼 신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호 또는 상기 일정 타겟 전압보다 작은 타겟전압을 갖는 버퍼 출력신호를 발생하는 출력 버퍼부를 구비하는 출력 버퍼.
  2. 제1항에 있어서, 상기 오버 드라이빙 제어부는
    상기 외부 버퍼 입력신호를 제1입력 신호로 하고 상기 버퍼 출력신호를 제2입력 신호로 하며, 상기 제1 및 제2오버 드라이버 인에이블 신호들에 근거하여 상기 제1 및 제2입력 신호들을 차동 증폭하여 상기 제1내부 버퍼 입력신호쌍을 상기 출력 버퍼부로 발생하는 제1제어부; 및
    상기 외부 버퍼 입력신호를 제1입력 신호로 하고 상기 버퍼 출력신호를 제2입력 신호로 하며, 상기 제1 및 제2오버 드라이버 인에이블 신호들에 근거하여 상기 제1 및 제2입력 신호들을 차동 증폭하여 상기 제2내부 버퍼 입력신호쌍을 상기 출력 버퍼부로 발생하는 제2제어부를 구비하는 것을 특징으로 하는 출력 버퍼.
  3. 제2항에 있어서, 상기 제1제어부는
    상기 제1입력 신호가 게이트에 각각 제공되고, 드레인측으로 상기 제1내부 버퍼 입력신호쌍중 하나를 발생하는 제1트랜지스터쌍; 및
    상기 제2입력 신호가 게이트에 각각 제공되고, 드레인측으로 상기 제1내부 버퍼 입력신호쌍중 다른 하나를 발생하는 제2트랜지스터쌍을 포함하는 것을 특징으로 하는 출력 버퍼.
  4. 제3항에 있어서, 상기 제1 및 제2트랜지스터쌍은 각각 NMOS 트랜지스터쌍으로 구성되는 것을 특징으로 하는 출력 버퍼.
  5. 제3항에 있어서, 상기 제1제어부는
    상기 제1트랜지스터쌍중 하나의 트랜지스터에 직렬 연결되어, 상기 제2오버 드라이버 인에이블 신호에 의해 제어되는 제1스위치; 및
    상기 제2트랜지스터쌍중 하나의 트랜지스터에 직렬 연결되어, 상기 제1오버 드라이버 인에이블 신호에 의해 제어되는 제2스위치를 더 포함하는 것을 특징으로 하는 출력 버퍼.
  6. 제5항에 있어서, 상기 제2제어부는
    상기 제2입력 신호가 게이트에 각각 제공되고, 드레인측으로 상기 제2내부 버퍼 입력신호쌍중 하나를 발생하는 제3트랜지스터쌍; 및
    상기 제1입력 신호가 게이트에 각각 제공되고, 드레인측으로 상기 제2내부 버퍼 입력신호쌍중 다른 하나를 발생하는 제4트랜지스터쌍을 구비하는 것을 특징으로 하는 출력 버퍼.
  7. 제6항에 있어서, 상기 제3 및 제4트랜지스터쌍은 각각 PMOS 트랜지스터쌍으로 구성되는 것을 특징으로 하는 출력 버퍼.
  8. 제6항에 있어서, 상기 제2제어부는
    상기 제3트랜지스터쌍중 하나의 트랜지스터에 직결 연결되어, 상기 제2오버 드라이버 인에이블 신호에 의해 제어되는 제3스위치; 및
    상기 제4트랜지스터쌍중 하나의 트랜지스터에 직렬 연결되어, 상기 제1오버 드라이버 인에이블 신호에 의해 제어되는 제4스위치를 더 포함하는 것을 특징으로 하는 출력 버퍼.
  9. 제1항에 있어서, 상기 제1오버 드라이버 인에이블신호는 상승 오버 드라이버 인에이블 신호이고, 제2오버 드라이버 인에이블신호는 하강 오버 드라이버 인에이블 신호인 것을 특징으로 하는 출력 버퍼.
  10. 제8항에 있어서, 상기 제1오버 드라이버 인에이블신호가 인에이블되는 경우에는, 상기 제1스위치는 단락되고, 상기 제2스위치는 오픈되어, 상기 제1트랜지스터쌍의 크기가 상대적으로 상기 제2트랜지스터쌍의 크기보다 작아지고;
    상기 제3스위치는 단락되고, 상기 제4스위치는 오픈되어, 제3트랜지스터쌍의 크기가 상대적으로 제2트랜지스터쌍의 크기보다 작아져서,
    상기 오버 드라이빙 제어부는 상승 오버 드라이빙을 위한 제1 및 제2내부 버퍼 입력신호쌍들을 상기 출력 버퍼부로 제공하는 것을 특징으로 하는 출력 버퍼.
  11. 제8항에 있어서, 상기 제2오버 드라이버 인에이블신호가 인에이블되는 경우에는, 상기 제1스위치는 오픈되고, 상기 제2스위치는 단락되어, 상기 제1트랜지스터쌍의 크기가 상대적으로 상기 제2트랜지스터쌍의 크기보다 커지고;
    상기 제3스위치는 오픈되고, 상기 제4스위치는 단락되어, 제3트랜지스터쌍의 크기가 상대적으로 제2트랜지스터쌍의 크기보다 커져서,
    상기 오버 드라이빙 제어부는 하강 오버 드라이빙을 위한 제1 및 제2내부 버퍼 입력신호쌍들을 상기 출력 버퍼부로 제공하는 것을 특징으로 하는 출력 버퍼.
  12. 제8항에 있어서, 상기 제1 및 제2오버 드라이버 인에이블신호가 디스에이블되는 경우에는, 상기 제1 및 제2스위치가 단락되어, 상기 제1차동 트랜지스터쌍의 크기가 상기 제2트랜지스터쌍의 크기와 동일하게 되고;
    상기 제3 및 제4스위치가 단락되어, 상기 제3트랜지스터쌍의 크기가 제4트랜지스터쌍의 크기와 동일하게 되어,
    상기 오버 드라이빙 제어부는 노말 드라이빙동작을 위한 제1 및 제2내부 버퍼 입력신호쌍을 상기 출력 버퍼부로 제공하는 것을 특징으로 하는 출력 버퍼.
  13. 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한 소오스 드라이버에 있어서,
    다수의 스캔 라인중 현재 스캔 라인에 표시될 현재 데이타를 외부 버퍼 입력 신호로 입력하여, 일정 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼; 및
    상기 현재 데이타와 상기 현재 스캔 라인 바로 이전의 스캔 라인에 표시된 이전 데이타를 비교하여, 상기 출력 버퍼가 상기 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력 신호 또는 상기 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 발생하도록 제1 및 제2제어 신호들을 상기 출력 버퍼로 출력하는 데이타 비교기를 포함하는 소오스 드라이버.
  14. 제13항에 있어서, 상기 제1제어 신호는 상승 오버 드라이버 인에이블 신호이고, 제2제어 신호는 하강 오버 드라이버 인에이블 신호인 것을 특징으로 하는 소오스 드라이버.
  15. 제14항에 있어서, 상기 데이타 비교기는 상기 현재 데이타가 상기 이전 데이타보다 오버 드라이빙 한계 전압 이상으로 큰 경우에는 상기 제1제어 신호를 발생하고, 상기 현재 데이타가 상기 이전 데이타보다 상기 오버 드라이빙 한계 전압이상으로 작은 경우에는 상기 제2제어 신호를 발생하는 것을 특징으로 하는 소오스 드라이버.
  16. 제13항에 있어서, 상기 데이타 비교기로부터 출력되는 제1 및 제2제어 신호를 오버 드라이빙 온 구간에서만 인에이블시켜 주는 오버 드라이빙 인에이블부를 더 포함하는 것을 특징으로 하는 소오스 드라이버.
  17. 제16항에 있어서, 상기 오버 드라이빙 인에이블부는
    상기 데이타 비교기에서 제공되는 제1제어 신호와 외부로부터 제공되는 오버 드라이빙 온 신호를 두 입력으로 하여, 상기 제1제어 신호를 상기 오버 드라이빙 온 구간 동안만 인에이블시켜 주는 제1앤드 게이트; 및
    상기 데이타 비교기에서 제공되는 제2제어 신호와 상기 오버 드라이빙 온 신호를 두 입력으로 하여, 상기 제2제어 신호를 상기 오버 드라이빙 온 구간 동안만 인에이블시켜 주는 제2앤드 게이트를 포함하는 것을 특징으로 하는 소오스 드라이버.
  18. 제13항에 있어서, 상기 출력 버퍼는
    상기 데이타 비교기에서 제공되는 상기 제1 및 제2제어 신호들에 근거하여 상기 외부 버퍼 입력신호와 상기 버퍼 출력신호를 차동 증폭하여 오버 드라이빙을 위한 제1내부 버퍼 입력신호쌍 및 제2내부 버퍼 입력신호쌍을 발생하는 오버 드라이빙 제어부; 및
    상기 제1 및 제2내부 버퍼 입력신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력 신호 또는 상기 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력신호를 발생하는 출력 버퍼부를 포함하는 것을 특징으로 하는 소오스 드라이버.
  19. 제18항에 있어서, 상기 오버 드라이빙 제어부는
    상기 외부 버퍼 입력신호와 상기 버퍼 출력 신호가 각각 게이트에 제공되고, 드레인측으로 상기 제1내부 버퍼 입력신호쌍을 상기 출력 버퍼부로 발생하는 제1 및 제2차동 트랜지스터쌍;
    상기 외부 버퍼 입력신호와 상기 버퍼 출력 신호가 각각 게이트에 제공되고, 드레인측으로 상기 제2내부 버퍼 입력신호쌍을 상기 출력 버퍼부로 발생하는 제3 및 제4차동 트랜지스터쌍;
    상기 제1 및 제2차동 트랜지스터쌍중 각각 하나에 직렬 연결되어, 상기 제2 및 제1제어 신호에 의해 각각 제어되는 제1스위치쌍; 및
    상기 제3 및 제4차동 트랜지스터쌍중 각각 하나에 직렬 연결되어, 상기 제2 및 제1제어 신호에 의해 각각 제어되는 제2스위치쌍을 포함하는 것을 특징으로 하는 소오스 드라이버.
  20. 제13항에 있어서, 상기 소오스 드라이버가 다수의 채널을 구비하는 경우, 상기 출력 버퍼는 다수의 채널에 각각 배열되고, 상기 데이타 비교기는 상기 다수의 채널에 각각 배열되거나 또는 다수의 채널에 공유되도록 배열되는 것을 특징으로 하는 소오스 드라이버.
  21. 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한 소오스 드라이버에 있어서,
    다수의 스캔 라인중 현재 스캔 라인에 표시될 현재 데이타와 상기 현재 스캔 라인 바로 이전 스캔 라인에 표시된 이전 데이타를 저장하기 위한 래치;
    상기 래치로부터 제공되는 상기 현재 데이타를 상기 이전 데이타와 비교하여 오버 드라이빙 한계 데이타 이상으로 크거나 작은 경우 상승 오버 드라이버 인에이블신호 또는 하강 오버 드라이버 인에이블 신호를 발생하는 데이타 비교기; 및
    상기 상승 또는 하강 오버 드라이버 인에이블 신호에 근거하여 오버 드라이빙 동작을 수행하여, 외부 버퍼 입력신호인 상기 현재 데이타에 대하여 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호를 발생하거나 또는 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼를 구비하는 소오스 드라이버.
  22. 제21항에 있어서, 상기 래치는
    상기 현재 데이타를 저장하기 위한 제1래치부; 및
    상기 이전 데이타를 저장하기 위한 제2래치부를 포함하는 것을 특징으로 하는 소오스 드라이버.
  23. 제22항에 있어서, 상기 제1래치부에 저장된 현재 데이타가 상기 데이타 비교기로 제공될 때, 상기 현재 데이타는 제2래치부에 저장되어 상기 현재 스캔 바로 다음의 스캔 라인에 대한 이전 데이타로서 사용되는 것을 특징으로 하는 소오스 드라이버.
  24. 제21항에 있어서, 상기 소오스 드라이버가 다수의 채널을 구비하고, 상기 데이타 비교기는 각 채널 마다 각각 배열되는 것을 특징으로 하는 소오스 드라이버.
  25. 제23항에 있어서, 시프트 레지스터 클럭 신호에 의해 외부로부터 제공되는 디스플레이 데이타를 시프트시켜 상기 제1래치부에 현재 데이타로서 저장하기 위한 시프트 레지스터;
    상기 제1래치부로부터 제공되는 현재 데이타를 레벨 시프트시켜 주기 위한 레벨 시프터; 및
    계조 전압에 근거하여 상기 레벨 시프터를 통해 레벨 시프트된 현재 데이타를 아날로그 데이타로 변환하여 상기 출력 버퍼로 제공하는 디코더를 더 포함하는 것을 특징으로 하는 소오스 드라이버.
  26. 제21항에 있어서, 상기 출력 버퍼는
    게이트에 각각 상기 외부 버퍼 입력신호 및 상기 버퍼 출력 신호가 제공되어, 제1내부 버퍼 입력신호쌍을 발생하는 제1 및 제2NMOS 트랜지스터쌍;
    게이트에 각각 상기 외부 버퍼 입력신호 및 상기 버퍼 출력 신호가 제공되어, 제2내부 버퍼 입력신호쌍을 발생하는 제1 및 제2PMOS 트랜지스터쌍;
    상기 제1 및 제2NMOS 트랜지스터쌍중 각각 하나에 연결되고, 상기 하강 및 상기 상승 오버드라이버 인에이블신호들에 의해 각각 제어되는 제1스위치쌍;
    상기 제1 및 제2PMOS 트랜지스터쌍중 각각 하나에 연결되고, 상기 하강 및 상기 상승 오버 드라이버 인에이블신호들에 의해 각각 제어되는 제2스위치쌍; 및
    상기 제1 및 제2내부 버퍼 입력신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 타겟 전압보다 큰 타겟전압 또는 작은 타겟 전압을 갖는 상기 출력 버퍼 신호를 상기 표시 패널로 제공하는 출력 버퍼부를 포함하는 것을 특징으로 하는 소오스 드라이버.
  27. 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한, 다수의 채널을 구비하는 소오스 드라이버에 있어서,
    현재 스캔 라인에 대한 데이타를 래치 인에이블 신호에 의해 래치하는 래치;
    각 채널에 대한 상기 현재 스캔 라인 바로 이전의 스캔 라인의 디스플레이 데이타를 이전 데이타로서 순차적으로 읽어 들이고, 상기 래치로부터 제공되는 현재 데이타와 이전 데이타를 비교하여 각 채널에 대한 오버 드라이빙 정보를 발생하는 데이타 비교기;
    상기 현재 데이타로서 디스플레이 데이타와 상기 오버 드라이빙 정보를 저장하는 시프트 레지스터;
    상기 시프트 레지스터로부터 제공되는 상기 오버 드라이빙 정보에 근거하여 상승 또는 하강 오버 드라이버 드라이버 인에이블 신호를 제공하는 인에이블 신호 래치; 및
    상기 상승 또는 하강 오버 드라이버 인에이블 신호에 근거하여 오버 드라이빙 동작을 수행하여, 외부 버퍼 입력신호인 상기 현재 데이타에 대하여 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호를 발생하거나 또는 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼를 구비하는 소오스 드라이버.
  28. 제27항에 있어서, 각 채널의 어드레스 신호에 근거하여 상기 래치 인에이블 신호에 의해 데이타 리드 인에이블 신호를 발생하는 어드레스 디코딩회로; 및
    상기 데이타 리드 인에이블 신호에 근거하여 상기 각 채널의 현재 데이타를 상기 데이타 비교기로 제공하는 스위치부를 더 포함하는 것을 특징으로 하는 소오스 드라이버.
  29. 제27항에 있어서, 상기 출력 버퍼는
    게이트에 각각 상기 외부 버퍼 입력신호 및 상기 버퍼 출력 신호가 제공되어, 제1내부 버퍼 입력신호쌍을 발생하는 제1 및 제2NMOS 트랜지스터쌍;
    게이트에 각각 상기 외부 버퍼 입력신호 및 상기 버퍼 출력 신호가 제공되어, 제2내부 버퍼 입력신호쌍을 발생하는 제1 및 제2PMOS 트랜지스터쌍;
    상기 제1 및 제2NMOS 트랜지스터쌍중 각각 하나에 연결되고, 상기 하강 및 상기 상승 오버드라이버 인에이블신호들에 의해 각각 제어되는 제1스위치쌍;
    상기 제1 및 제2PMOS 트랜지스터쌍중 각각 하나에 연결되고, 상기 하강 및 상기 상승 오버 드라이버 인에이블신호들에 의해 각각 제어되는 제2스위치쌍; 및
    상기 제1 및 제2내부 버퍼 입력신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 타겟 전압보다 큰 타겟전압 또는 작은 타겟 전압을 갖는 상기 출력 버퍼 신호를 상기 표시 패널로 제공하는 출력 버퍼부를 포함하는 것을 특징으로 하는 소오스 드라이버.
  30. 제27항에 있어서, 상기 데이타 비교기는 상기 다수의 채널에 공유하도록 배열되는 것을 특징으로 하는 소오스 드라이버.
  31. 다수의 스캔 라인을 구비하는 표시 패널을 구동하기 위한, 다수의 채널을 구비하는 소오스 드라이버에 있어서,
    각 채널의 이전 스캔 라인에 대한 이전 데이타를 저장하는 버퍼 메모리;
    상기 이전 스캔 라인 바로 다음 스캔 라인의 디스플레이 데이타를 현재 데이타로서 래치하는 래치;
    각 채널에 대한 이전 데이타를 버퍼 메모리로 부터 순차적으로 읽어 들이고, 상기 래치로부터 제공되는 현재 데이타를 비교하여 각 채널에 대한 오버 드라이빙 정보를 발생하는 데이타 비교기;
    상기 디스플레이 데이타와 상기 오버 드라이빙 정보를 저장하는 시프트 레지스터;
    상기 시프트 레지스터로부터 제공되는 상기 오버 드라이빙 정보에 근거하여 상승 또는 하강 오버 드라이버 드라이버 인에이블 신호를 제공하는 인에이블 신호 래치; 및
    상기 상승 또는 하강 오버 드라이버 인에이블 신호에 근거하여 오버 드라이빙 동작을 수행하여, 외부 버퍼 입력신호인 상기 현재 데이타에 대하여 일정 타겟 전압보다 큰 타겟 전압을 갖는 버퍼 출력신호를 발생하거나 또는 일정 타겟 전압보다 작은 타겟 전압을 갖는 버퍼 출력 신호를 상기 표시 패널로 제공하는 출력 버퍼를 구비하는 소오스 드라이버.
  32. 제31항에 있어서, 각 채널의 어드레스 신호에 근거하여 상기 래치 인에이블 신호에 의해 데이타 리드 인에이블 신호를 발생하는 어드레스 디코딩회로; 및
    상기 데이타 리드 인에이블 신호에 근거하여 상기 각 채널의 현재 데이타를 상기 데이타 비교기로 제공하는 스위치부를 더 포함하는 것을 특징으로 하는 소오스 드라이버.
  33. 제31항에 있어서, 상기 출력 버퍼는
    게이트에 각각 상기 외부 버퍼 입력신호 및 상기 버퍼 출력 신호가 제공되어, 제1내부 버퍼 입력신호쌍을 발생하는 제1 및 제2NMOS 트랜지스터쌍;
    게이트에 각각 상기 외부 버퍼 입력신호 및 상기 버퍼 출력 신호가 제공되어, 제2내부 버퍼 입력신호쌍을 발생하는 제1 및 제2PMOS 트랜지스터쌍;
    상기 제1 및 제2NMOS 트랜지스터쌍중 각각 하나에 연결되고, 상기 하강 및 상기 상승 오버드라이버 인에이블신호들에 의해 각각 제어되는 제1스위치쌍;
    상기 제1 및 제2PMOS 트랜지스터쌍중 각각 하나에 연결되고, 상기 하강 및 상기 상승 오버 드라이버 인에이블신호들에 의해 각각 제어되는 제2스위치쌍; 및
    상기 제1 및 제2내부 버퍼 입력신호쌍에 근거하여 오버 드라이빙 동작을 수행하여 상기 타겟 전압보다 큰 타겟전압 또는 작은 타겟 전압을 갖는 상기 출력 버퍼 신호를 상기 표시 패널로 제공하는 출력 버퍼부를 포함하는 것을 특징으로 하는 소오스 드라이버.
  34. 제31항에 있어서, 상기 데이타 비교기와 상기 버퍼 메모리는 상기 다수의 채널에 공유하도록 배열되는 것을 특징으로 하는 소오스 드라이버.
KR1020100074159A 2010-07-30 2010-07-30 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버 KR101155550B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020100074159A KR101155550B1 (ko) 2010-07-30 2010-07-30 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버
US13/187,605 US8791937B2 (en) 2010-07-30 2011-07-21 Over-drivable output buffer, source driver circuit having the same, and methods therefor
CN201110220276.7A CN102346998B (zh) 2010-07-30 2011-08-01 可过驱输出缓冲器、源极驱动器电路及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100074159A KR101155550B1 (ko) 2010-07-30 2010-07-30 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버

Publications (2)

Publication Number Publication Date
KR20120012166A true KR20120012166A (ko) 2012-02-09
KR101155550B1 KR101155550B1 (ko) 2012-06-19

Family

ID=45526246

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100074159A KR101155550B1 (ko) 2010-07-30 2010-07-30 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버

Country Status (3)

Country Link
US (1) US8791937B2 (ko)
KR (1) KR101155550B1 (ko)
CN (1) CN102346998B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150055253A (ko) * 2013-11-13 2015-05-21 삼성디스플레이 주식회사 표시장치 및 그의 제어방법
KR20160040010A (ko) * 2014-10-02 2016-04-12 삼성전자주식회사 저전력으로 동작하는 소스 드라이버 및 이를 포함하는 액정 디스플레이 장치

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102012925B1 (ko) * 2012-01-26 2019-08-23 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
TWI453725B (zh) * 2012-04-27 2014-09-21 Raydium Semiconductor Corp 驅動裝置、驅動裝置運作方法及自我判斷電壓轉換速率增強放大器
KR102184895B1 (ko) * 2014-05-07 2020-12-02 삼성전자주식회사 데이터 발생기 및 이를 포함하는 디스플레이 드라이버
KR20170005291A (ko) * 2015-07-02 2017-01-12 삼성전자주식회사 슬루 슬로프를 제어하는 출력 버퍼 회로 및 그것을 포함하는 소스 드라이버 및 그것의 소스 구동 신호 생성 방법
US10957260B2 (en) * 2017-06-26 2021-03-23 Novatek Microelectronics Corp. Method of controlling power level of output driver in source driver and source driver using the same
US10438553B2 (en) 2017-06-26 2019-10-08 Novatek Microelectronics Corp. Method of handling operation of source driver and related source driver and timing controller
JP6662402B2 (ja) * 2018-03-19 2020-03-11 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
CN111862893B (zh) * 2019-04-29 2022-02-22 奇景光电股份有限公司 源极驱动器
KR20210133358A (ko) * 2020-04-28 2021-11-08 삼성디스플레이 주식회사 데이터 구동부, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법
CN112542125A (zh) * 2020-12-14 2021-03-23 北京奕斯伟计算技术有限公司 压摆率增强电路、源极驱动芯片和显示装置
US11462142B2 (en) * 2020-12-14 2022-10-04 Beijing Eswin Computing Technology Co., Ltd. Slew rate boosting circuit, source driver chip and display device
TWI797889B (zh) * 2021-12-15 2023-04-01 大陸商常州欣盛半導體技術股份有限公司 低功率消耗源極驅動器及其輸入級比較器控制方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6144374A (en) * 1997-05-15 2000-11-07 Orion Electric Co., Ltd. Apparatus for driving a flat panel display
JP3506235B2 (ja) * 2000-08-18 2004-03-15 シャープ株式会社 液晶表示装置の駆動装置および駆動方法
KR100486254B1 (ko) * 2002-08-20 2005-05-03 삼성전자주식회사 액정 표시 장치를 저 전력으로 구동하는 회로 및 그 방법
US7122840B2 (en) 2004-06-17 2006-10-17 Taiwan Semiconductor Manufacturing Co., Ltd. Image sensor with optical guard ring and fabrication method thereof
CN100446081C (zh) * 2006-06-07 2008-12-24 友达光电股份有限公司 液晶显示面板及其时序控制器与过驱动参数的产生方法
CN101105914A (zh) * 2006-07-12 2008-01-16 瀚宇彩晶股份有限公司 液晶显示器及其过驱动方法
TWI343556B (en) 2006-08-15 2011-06-11 Novatek Microelectronics Corp Voltage buffer and source driver thereof
CN101131807B (zh) * 2006-08-24 2010-05-12 联咏科技股份有限公司 电压缓冲器与其源极驱动器
TWI321403B (en) 2006-08-30 2010-03-01 Novatek Microelectronics Corp Overdrive digital-to-analog converter, source driver and method thereof
CN100583647C (zh) * 2006-09-13 2010-01-20 联詠科技股份有限公司 过驱动数字模拟转换器、源极驱动器与其方法
KR101298607B1 (ko) * 2006-12-08 2013-08-26 엘지디스플레이 주식회사 액정표시장치의 데이터 구동회로
KR101388588B1 (ko) * 2007-03-14 2014-04-23 삼성디스플레이 주식회사 액정표시장치
US8368673B2 (en) * 2008-09-30 2013-02-05 Himax Technologies Limited Output buffer and source driver using the same
TW201029326A (en) * 2009-01-23 2010-08-01 Novatek Microelectronics Corp Output buffer and source driver using thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150055253A (ko) * 2013-11-13 2015-05-21 삼성디스플레이 주식회사 표시장치 및 그의 제어방법
KR20160040010A (ko) * 2014-10-02 2016-04-12 삼성전자주식회사 저전력으로 동작하는 소스 드라이버 및 이를 포함하는 액정 디스플레이 장치

Also Published As

Publication number Publication date
CN102346998A (zh) 2012-02-08
US20120026152A1 (en) 2012-02-02
US8791937B2 (en) 2014-07-29
CN102346998B (zh) 2016-06-08
KR101155550B1 (ko) 2012-06-19

Similar Documents

Publication Publication Date Title
KR101155550B1 (ko) 오버 드라이버 기능을 갖는 출력 버퍼 및 이를 구비한 소오스 드라이버
US10777119B2 (en) Semiconductor device
KR100682431B1 (ko) 소스 드라이버, 전기 광학 장치 및 구동 방법
KR102055841B1 (ko) 출력 버퍼 회로 및 이를 포함하는 소스 구동 회로
US9979363B2 (en) Source driver including output buffer, display driving circuit, and operating method of source driver
KR101101112B1 (ko) 소스 드라이버의 감마기준전압 출력 회로
JP4878249B2 (ja) デコーダ回路並びにそれを用いた表示装置用駆動回路及び表示装置
KR20060124432A (ko) 슬루 레이트 조절이 가능한 소스 드라이버
KR20120009565A (ko) 출력 버퍼용 슬루율 부스트 회로 및 이를 구비한 출력 버퍼
JP5416008B2 (ja) レベルシフト回路及びデータドライバ及び表示装置
CN113178173B (zh) 输出电路、显示驱动器以及显示装置
US20110007057A1 (en) Liquid crystal display driver and liquid crystal display device
KR102087186B1 (ko) 증폭기 오프셋 보상 기능을 갖는 소스 구동 회로 및 이를 포함하는 디스플레이 장치
JP2017181701A (ja) 表示ドライバ
JP2023171531A (ja) デジタルアナログ変換回路及びデータドライバ
JP2009145492A (ja) 表示駆動装置及びそれを備えた表示装置
KR19990081272A (ko) 액정표시장치 소스 드라이버의 출력 구동회로
JP2012137571A (ja) 液晶表示装置用ソースアンプ、ソースドライバ及び液晶表示装置
JP2009258237A (ja) 液晶駆動装置
JP2008141302A (ja) 増幅回路、液晶駆動装置、半導体装置、表示装置
JP2008167014A (ja) 出力回路及び表示装置
KR20080002577A (ko) 아날로그 버퍼

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150518

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160518

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170529

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180517

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190516

Year of fee payment: 8