KR20120005063A - 온도 독립형 기준 회로 - Google Patents
온도 독립형 기준 회로 Download PDFInfo
- Publication number
- KR20120005063A KR20120005063A KR1020120000291A KR20120000291A KR20120005063A KR 20120005063 A KR20120005063 A KR 20120005063A KR 1020120000291 A KR1020120000291 A KR 1020120000291A KR 20120000291 A KR20120000291 A KR 20120000291A KR 20120005063 A KR20120005063 A KR 20120005063A
- Authority
- KR
- South Korea
- Prior art keywords
- bipolar transistor
- resistor
- transistor
- emitter
- collector
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/30—Regulators using the difference between the base-emitter voltages of two bipolar transistors operating at different current densities
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/22—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the bipolar type only
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/24—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Control Of Electrical Variables (AREA)
- Semiconductor Integrated Circuits (AREA)
- Measuring Temperature Or Quantity Of Heat (AREA)
Abstract
온도 독립형 기준 회로는 공통 연결된 베이스를 갖는 제1 및 제2 바이폴라 트랜지스터를 포함한다. 제1 및 제2 저항은 제2 바이폴라 트랜지스터의 이미터와 접지 사이에 직렬로 연결된다. 제1 및 제2 저항은 각각 제1 및 제2 저항값 R1 및 R2와, 제3 및 제2 온도 계수 TC3 및 TC2를 갖는다. 저항값들은 제1 및 제2 바이폴라 트랜지스터의 베이스-이미터 전압 간의 차이의 온도 계수 TC1이 실질적으로 TC2 × (R2 / (R1+R2)) + TC3 × (R1 / (R1+R2))와 동일하여, 온도에 걸쳐 실질적으로 일정한 기준 전류가 제1 및 제2 바이폴라 트랜지스터를 통해 흐르게 하는 것이다. 노드와 제2 바이폴라 트랜지스터의 콜렉터 사이에 연결된 제3 저항은 노드에서 발생되는 기준 전압이 온도에 걸쳐 실질적으로 일정하게 하는 것이다.
Description
본 개시물은 일반적으로 온도 독립형 기준 회로의 분야에 관한 것이고, 더 구체적으로는 반도체 칩 상에 제조된 온도 독립적인 전압 기준 및 온도 독립적인 전류 기준 회로에 관한 것이다.
온도 독립형 기준 회로는 수년 동안 집적 회로(IC)에서 널리 사용되어 왔다. 온도 독립형 기준 회로의 목적은 온도에 대해 실질적으로 일정한 기준 전압 및/또는 기준 전류를 생성하는 것이다. 종래 기술의 IC들에서는, 온도 보정된 기준 전압 및 온도 보정된 기준 전류가 종종 동일한 실리콘 칩 상에서 별개의 회로들을 이용하여 생성되었다. 전형적으로, 온도 독립적인 전압 기준이 먼저 유도되고, 그 다음 온도 독립적인 전압을 이용하여 온도 독립적인 전류가 유도된다. 그러나, 이러한 접근방식의 단점은 기준 전압과 기준 전류를 별도로 생성하기 위해 이용되는 회로가 통상적으로 복잡하고, 전형적으로 반도체(예를 들어, 실리콘) 다이의 큰 면적을 점유한다는 것이다.
본 발명은 첨부 도면의 각 도면에서 제한이 아닌 예시에 의해 설명된다.
도 1은 집적 회로(IC) 상에서 온도 보정된 기준 전압 및 온도 보정된 기준 전류 둘 다를 동시에 생성하기 위한 온도 독립형 기준 회로의 개략적인 회로도이다.
도 2는 집적 회로(IC) 상에서 온도 보정된 기준 전압 및 온도 보정된 기준 전류 둘 다를 동시에 생성하기 위한 온도 독립형 기준 회로의 다른 예시적인 개략적인 회로도이다.
도 1은 집적 회로(IC) 상에서 온도 보정된 기준 전압 및 온도 보정된 기준 전류 둘 다를 동시에 생성하기 위한 온도 독립형 기준 회로의 개략적인 회로도이다.
도 2는 집적 회로(IC) 상에서 온도 보정된 기준 전압 및 온도 보정된 기준 전류 둘 다를 동시에 생성하기 위한 온도 독립형 기준 회로의 다른 예시적인 개략적인 회로도이다.
이하의 설명에서는, 본 발명의 완전한 이해를 제공하기 위해, 장치 유형, 도전형, 전압, 컴포넌트값, 구성 등과 같은 구체적인 세부사항들이 제시된다. 그러나, 관련 기술분야에 통상의 지식을 가진 자들은, 이러한 구체적인 세부사항들이 기술된 실시예들을 구현하는 데에 필요하지 않을 수도 있음을 알 것이다.
소정의 회로 구성에서 특정한 트랜지스터 유형(예를 들어, N채널 전계 효과 트랜지스터)을 이용하는 IC가 개시되지만, 대안적인 실시예에서 다른 트랜지스터 유형들(예를 들어, P채널)도 이용될 수 있음을 알아야 한다. 또 다른 실시예들에서, 예시에 의해 보여진 MOSFET(metal-oxide-semiconductor field-effect transistor) 장치의 일부 또는 전부가 BJT(bipolar junction transistor), IGFET(insulated gate field effect transistor), 또는 트랜지스터 기능을 제공하는 다른 장치 구조로 대체될 수 있다. 또한, 집적 회로, 및 전압 및/또는 전류 기준 회로 기술분야의 지식을 가진 자들은 도면들에서 예시에 의해 보여진 것들과 같은 트랜지스터 장치들이 다른 트랜지스터 장치 구조들과 통합될 수 있고, 또는 상이한 장치들이 공통의 접속 및 반도체 영역(예를 들어, N웰, 기판 등)을 공유하도록 하는 방식으로 다르게 제조 또는 구성될 수 있음을 이해할 것이다. 본 개시의 목적을 위해, "접지" 또는 "접지 전위"는 회로 또는 IC의 모든 다른 전압 또는 전위가 그에 대하여 정의되거나 측정되는 기준 전압 또는 전위를 칭하는 것이다.
도 1은 IC 상에서 온도 보정된(temperature-compensated) 기준 전압 및 온도 보정된 기준 전류 둘 다를 동시에 발생시키기 위한 온도 독립형 기준 회로(100)의 개략적 회로도이다 (본 출원의 맥락에서, "IC"라는 용어는 모놀리식 장치와 유사한 의미를 갖는 것으로 간주된다). 온도 독립형 기준 회로(100)는 NPN 바이폴라 트랜지스터 Q1, Q2, Q3 및 Q4를 포함한다. 트랜지스터 Q1 및 Q2는 정합된(matched) 장치들로서, Q1은 Q2의 이미터 크기에 대하여 "a"의 이미터 크기 비를 가지며, 여기에서 "a"는 1보다 큰 정수이다. Q2의 이미터는 접지에 연결된 것으로 보여진다. Q1의 이미터인 노드 VX는 직렬 접속된 저항 R1 및 R2를 통해 접지에 연결된다. 도시된 실시예에서, 온도 독립적인 전류 기준 IREF는 저항 R1 및 R2를 통해 흐르고, 여기에서 IREF=VX/(R1+R2)이다. Q1의 콜렉터인 노드(102)는 Q3의 베이스 및 저항 R3의 단부에 연결된다. R3의 다른 단부인 노드(103)는 트랜지스터 Q4의 이미터에 연결된다. 노드(103)는 이하에 더 상세하게 설명되는 바와 같이, 온도 독립적인 전류 기준 IREF로부터 유도되는 온도 독립적인 전압 기준 VREF를 제공한다.
도 1의 예를 계속하면, 트랜지스터 Q4의 베이스는 Q3의 콜렉터, P채널 금속 산화물 반도체 전계 효과 트랜지스터(PMOS) MP1의 드레인, 및 저항 R4에 공통으로 연결된다. R4의 다른 단부와 MP1의 소스는 전압 공급 전위 VDD에 접속된다. MP1의 게이트는 회로의 적절한 동작을 보장하는 파워업(PU) 신호를 수신하도록 연결된다. 파워업에서, VDD는 접지 전위로부터 램프업하고, PU는 전류를 Q4의 베이스 내로 드라이브하기 위해 초기에는 로우(low)이다. VDD가 회로(100)가 동작하기에 충분히 높은 전위에 도달하면, 파워업 신호 PU는 하이로 천이하고, 그에 의해 MP1을 턴오프한다.
온도 독립형 기준 회로(100)는 VDD와 Q4의 콜렉터 사이에 연결된 PMOS 트랜지스터 MP2를 더 포함한다. MP2의 게이트 및 드레인은 NPN 트랜지스터 Q1 및 Q2를 갖는 전류 미러 구성에서 정합된 PMOS 트랜지스터 MP3 및 MP4의 게이트들에 공통으로 연결되어, IC 상의 다른 어딘가에서의 출력을 위해 MP4를 통해 온도 독립적인 전류 기준 IREF를 반사시킨다. 본 기술분야의 당업자들은 도 1의 회로가 온도 보정된 전류 IREF를 생성하며, 이 전류는 노드(103)에서 온도 보정된 전압 VREF를 생성하기 위해 이용됨을 알 것이다. 이 결과를 얻기 위해, 저항 R3 및 R1은 M의 비를 가지며 정합되고, 이는 이들이 IC 상에 동일한 재료로 제조된다는 사실로 인해, 저항의 동일한 온도 계수를 갖는다는 것을 의미한다. 일 실시예에서, R1 및 R3는 P형 도펀트가 주입 또는 확산된 반도체 재료를 포함한다.
온도 계수 TC는 온도가 1℃만큼 변할 때의 물리적 속성의 상대적인 변화로서 정의될 수 있다. 저항 R3 및 R1의 온도 계수 TC3는 양(positive)이며, △VBE의 양의 온도 계수 TC1보다 크다. 구체적으로, △VBE는 트랜지스터 Q1의 베이스-이미터에 걸친 전압과 트랜지스터 Q2의 베이스-이미터에 걸친 전압 간의 차이이다. 저항 R2는 저항 R3 및 R1에 비해 상이한 재료 유형(예를 들어, 폴리실리콘)으로 제조된다. R2의 온도 계수 TC2도 양이지만, TC1보다 작다. 이 회로가 적절하게 동작하고 있을 때, Q1 및 Q2를 통해 흐르는 전류는 전류 미러 트랜지스터 MP2 및 MP3에 의해 동일해지게 되며, 직렬 접속된 저항 R1 및 R2에 걸쳐 △VBE를 만든다. R1/R2의 저항비는 TC1 = TC2 × (R2/(R1+R2)) + TC3 × (R1/(R1+R2))이도록 선택된다. 이는 합성 저항 R1 + R2에서의 온도에 걸친 변화가 △VBE에서의 온도에 걸친 변화와 동일하게 하여, 온도에 걸쳐 일정한 전류 IREF가 R1 및 R2를 통해 흐르게 한다.
온도 독립형 기준 회로(100)의 동작을 더 잘 이해하기 위해, 온도 독립적인 전류 기준 IREF는 수학식에 의해 수학적으로 표현될 수 있다.
온도 독립적인 전류 기준 IREF를 달성하기 위해, △VBE에서의 퍼센트 변화(percent change)는 총 저항 (R1+R2)에서의 퍼센트 변화와 동일해야 한다. 더 보여지는 바와 같이, △VBE에서의 퍼센트 변화는 이하의 수학식 2에 의해 계산될 수 있다.
여기에서, △VBEF는 최종 온도에서의 Q1과 Q2 간의 베이스-이미터 전압의 차이를 나타내고, △VBEI는 초기 온도에서의 Q1과 Q2 전압 간의 베이스-이미터 전압의 차이를 나타낸다.
본 기술분야의 지식을 가진 자에게, △VBE는 이하의 수학식에 기초하여 결정될 수 있다는 것이 알려져 있다.
여기에서, ln은 자연로그이고, "a"는 Q2에 대한 Q1의 상대적인 크기 비이고, VT는 온도가 변화함에 따라서만 변화하는 상수이다. 이는 아래에 나타낸, △VBE의 퍼센트 변화를 VT의 항으로 나타내는 수학식 4로 된다.
여기에서, VTF는 최종 온도에서의 상수 VT의 값이고, VTI는 초기 온도에서의 상수 VT의 값이다.
도시된 바와 같이, (R1 + R2)의 퍼센트 변화는 이하의 수학식 5에 의해 계산될 수 있다.
상기의 수학식은 총 저항의 온도에 걸친 총 퍼센트 변화가 △VBE의 온도에 걸친 총 퍼센트 변화에 일치하도록, 각 저항의 저항값의 퍼센트 변화에 의존하여 R1 및 R2를 설정함으로써 실현될 수 있다. 위에서 설명된 바와 같이, 일 실시예에서, 저항 R1 및 R2는 상이한 재료들로 제조되고, 따라서 온도에 걸친 저항값에서의 퍼센트 변화는 2개의 저항 간에서 서로 다르다.
예를 들어, △VBE가 100℃에 걸쳐 33% 변화하고(예를 들어, △VBEF=48㎷, △VBEI=36㎷), R1 및 R2가 동일한 온도 범위에 걸쳐 각각 60% 및 6%씩 변화한다고 가정하면, R2에 대한 R1의 비는 50/50일 수 있고, 이는 △VBE의 33% 변화를 실질적으로 상쇄하는 온도 보정 중에서 R1이 30%를 제공하고, R2가 3%를 제공함을 의미한다. 즉, 합성 저항 R1+R2에서의 온도에 걸친 퍼센트 변화는 △VBE에서의 온도에 걸친 퍼센트 변화와 동일하게 설정되어, 온도에 걸쳐 실질적으로 일정한 전류 IREF가 R1 및 R2를 통해 흐르게 한다.
이제 온도 독립형 기준 회로(100)의 온도 독립적인 전압 기준 양태를 보면, 노드(103)에서 생성되는 출력 기준 전압 VREF는 IREF에 의해 확립되는(예를 들어, VR3 = R3 ×IREF) 저항 R3에 걸친 전압 VR3에 관련된다. IREF는 위에서 논의된 바와 같이 온도에 따라 실질적으로 변하지 않으므로, 전압 VR3는 R3와 동일한 온도 계수(즉, TC3)를 소유한다. 보여진 바와 같이, 출력 기준 전압 VREF는 전형적으로 온도 계수 -2㎷/℃를 갖는 Q3의 VBE(VBE3)에 양(positive)의 온도 계수 TC4를 갖는 전압 VR3를 더한 합이다. 다른 수학적 항들로 기술하면 다음과 같다.
수학식 6은 온도 독립적인 전압 VREF를 달성하기 위해서는, 온도에 걸친 전압 강하 VR3의 변화가 온도에 걸친 VBE3의 변화의 절대값과 실질적으로 동일해야 함을 보여준다. 즉, VBE3의 온도 변화(temperature variation)를 실질적으로 상쇄하기 위해, VR3의 온도 변화는 약 +2㎷/℃로 설정된다.
이것을 살펴보기 위한 다른 방법은, 아래의 수학식 7에서 표현된 바와 같이, 주어진 온도 범위에서의 전압 VBE3의 변화를 상쇄시키기 위해 저항 R3의 변화가 이루어지는 것인데, 수학식 7에서 VBE3F 및 VBE3I는 최종 및 초기 베이스-이미터 전압이고, VR3F 및 VR3I는 각각 고온 및 저온에서의 R3에 걸친 최종 및 초기 전압이다.
예를 들어, VBE3의 온도 계수가 정확히 -2㎷/℃여서, 100℃의 온도 증가에 걸쳐서 VBE3에 걸친 전압 강하가 200㎷만큼 감소한다고 가정하자. 온도 독립적인 출력 기준 전압 VREF를 달성하기 위해, 동일한 100℃의 온도 증가에 걸쳐서 전압 강하 VR3도 반드시 200㎷만큼 증가해야 한다. R3 및 R1은 정합된 저항이므로(즉, 동일한 재료로 만들어짐), 그들의 저항값은 둘 다 단위 온도에 걸쳐 동일한 퍼센트로 변화한다. 기준 출력 전류 IREF는 위에서 제공된 설명에 따라 설정되며, 이는 R3가 아래의 수학식에 의해 결정될 수 있음을 의미한다.
여기에서, △VR3 = VR3F - VR3I이고, △VR1 = VR1F - VR1I이다. VR1의 변화는 R1의 저항값 및 IREF에 의해 설정된다. 본 예에서, VR3의 변화는 200㎷이다. 그러므로, 전압 VBE3의 감소가 단위 온도의 변화에 걸친 전압 강하 VR3의 증가와 동일하도록, R3가 결정될 수 있다.
도 2는 집적 회로(IC) 상에서 온도 보정된 기준 전압 및 온도 보정된 기준 전류 둘 다를 동시에 발생시키기 위한 온도 독립형 기준 회로(200)의 다른 예시적인 개략적 회로도를 도시한 것이다. 온도 독립형 기준 회로(200)는, 온도 독립형 기준 회로(100) 내의 저항 R4가 온도 독립형 기준 회로(200)에서 PMOS 트랜지스터 MP5로 대체되었다는 점을 제외하고는, 모든 면에서 도 1의 회로(100)와 동일하다. PMOS 트랜지스터 MP5는 NPN 트랜지스터 Q3를 통해 흐르는 전류가 온도에 걸쳐 일정하게 유지될 것을 보장하는 다른 전류 미러 트랜지스터로서 기능한다. 또한, 저항 R4를 트랜지스터 MP5로 대체하는 것의 다른 이점은, 온도 독립형 기준 회로(200)의 총 면적을 감소시키는 것이다. 본 기술 분야의 당업자들은, 이러한 개선이 도 1의 실시예에서 나타나는 VREF에서의 비교적 사소한 오차항(error term)을 제거함을 이해할 것이다. 이러한 오차항은 전압 VBE3에서의 전류 밀도 변화로 인해 VREF에서의 약간의 변화를 유발하는 경향이 있다.
본 발명이 구체적인 실시예들과 관련하여 설명되었지만, 본 기술 분야의 당업자들은 수많은 수정과 변경들도 본 발명의 범위 내에 있음을 알 것이다. 따라서, 명세서 및 도면은 제한적인 의미보다는 설명의 의미로 간주되어야 한다.
100, 200 : 온도 독립형 기준 회로
102, 103 : 노드
102, 103 : 노드
Claims (25)
- 반도체 기판 상에 제조된 집적 회로로서,
제1 바이폴라 트랜지스터 및 제2 바이폴라 트랜지스터 - 상기 제1 바이폴라 트랜지스터의 베이스 및 콜렉터는 상기 제2 바이폴라 트랜지스터의 베이스에 연결됨 -;
상기 제2 바이폴라 트랜지스터의 이미터와 접지 전위 사이에 직렬로 연결된 제1 저항 및 제2 저항 - 상기 제1 저항 및 상기 제2 저항은 각각 제1 저항값 R1 및 제2 저항값 R2와, 제3 온도 계수 TC3 및 제2 온도 계수 TC2를 가짐 -;
노드와 상기 제2 바이폴라 트랜지스터의 콜렉터 사이에 연결된 제3 저항 - 제1 전류는, 상기 집적 회로에 전력이 공급되는 경우에 상기 제3 저항을 통해 흐르며, 상기 제3 저항은 제3 저항값 R3 및 제3 온도 계수 TC3을 가짐 -; 및
상기 집적 회로에 전력이 공급되는 경우에 상기 제1 바이폴라 트랜지스터 및 상기 제2 바이폴라 트랜지스터 각각을 통해 제1 전류가 흐르도록, 상기 제1 바이폴라 트랜지스터 및 상기 제2 바이폴라 트랜지스터에 연결된 전류 미러 - 상기 제1 저항값 및 상기 제2 저항값은, 상기 제1 전류가 온도에 걸쳐 실질적으로 일정하도록 이루어짐 -
를 포함하는 집적 회로. - 제1항에 있어서,
상기 제1 바이폴라 트랜지스터의 이미터에 대한 상기 제2 바이폴라 트랜지스터의 이미터의 크기 비는 N과 동일하며, N은 1보다 큰 정수인 집적 회로. - 제2항에 있어서,
상기 제1 바이폴라 트랜지스터의 이미터는 상기 접지 전위에 연결되는 집적 회로. - 제1항에 있어서,
상기 제1 바이폴라 트랜지스터의 베이스-이미터 전압과 상기 제2 바이폴라 트랜지스터의 베이스-이미터 전압 사이의 차이의 온도 계수 TC1은 TC2 × (R2 / (R1+R2)) + TC3 × (R1 / (R1+R2))와 실질적으로 동일한 집적 회로. - 제1항에 있어서,
제3 바이폴라 트랜지스터를 더 포함하고,
상기 제3 바이폴라 트랜지스터의 이미터는 상기 접지 전위에 연결되며, 상기 제3 바이폴라 트랜지스터의 베이스는 상기 제2 바이폴라 트랜지스터의 콜렉터에 연결되는 집적 회로. - 제5항에 있어서,
상기 제3 저항값은, 상기 제3 바이폴라 트랜지스터의 베이스-이미터 전압의 퍼센트 변화가 온도에 걸쳐 상기 제3 저항에 걸리는 전압 강하의 퍼센트 변화와 실질적으로 동일하여, 그에 따라 온도에 걸쳐 실질적으로 일정한 제1 전압이 상기 노드에서 발생되게 하도록 이루어지는 집적 회로. - 제1항에 있어서,
상기 제1 저항 및 상기 제3 저항은 제1 재료 유형을 포함하며, 상기 제2 저항은 제2 재료 유형을 포함하는 집적 회로. - 제7항에 있어서,
상기 제1 재료 유형은 p형 임플란트를 포함하는 집적 회로. - 제8항에 있어서,
상기 제2 재료 유형은 폴리실리콘을 포함하는 집적 회로. - 제5항에 있어서,
제4 바이폴라 트랜지스터를 더 포함하고,
상기 제4 바이폴라 트랜지스터의 베이스는 상기 제3 바이폴라 트랜지스터의 콜렉터에 연결되고, 상기 제4 바이폴라 트랜지스터의 이미터는 상기 노드에 연결되며, 상기 제4 바이폴라 트랜지스터의 콜렉터는 상기 전류 미러에 연결되는 집적 회로. - 제10항에 있어서,
상기 전류 미러는 제1 트랜지스터 및 제2 트랜지스터를 포함하며, 상기 제4 바이폴라 트랜지스터의 콜렉터는 상기 제2 트랜지스터에 연결되는 집적 회로. - 제11항에 있어서,
상기 제1 트랜지스터 및 상기 제2 트랜지스터는 각각 제1 p채널 전계 효과 트랜지스터 및 제2 p채널 전계 효과 트랜지스터를 포함하는 집적 회로. - 제12항에 있어서,
상기 제1 p채널 전계 효과 트랜지스터 및 상기 제2 p채널 전계 효과 트랜지스터에 연결된 제3 p채널 전계 효과 트랜지스터를 더 포함하며, 상기 제3 p채널 전계 효과 트랜지스터는 상기 제1 전류를 출력하도록 구성되는 집적 회로. - 제13항에 있어서,
공급 라인과 상기 제3 바이폴라 트랜지스터의 콜렉터 사이에 연결된 제4 저항을 더 포함하는 집적 회로. - 제14항에 있어서,
상기 공급 라인과 상기 제3 바이폴라 트랜지스터의 콜렉터 사이에 연결된 제4 p채널 전계 효과 트랜지스터를 더 포함하는 집적 회로. - 제15항에 있어서,
상기 제4 p채널 전계 효과 트랜지스터의 게이트는, 상기 집적 회로의 파워업에서 초기에는 로우인 파워업(PU) 신호를 수신하도록 연결되며, 상기 PU 신호는, 상기 공급 라인이 상기 집적 회로를 동작시키기에 충분히 높은 전압 전위에 도달한 이후에 하이로 천이하는 집적 회로. - 반도체 기판 상에 제조된 집적 회로로서,
제1 바이폴라 트랜지스터 및 제2 바이폴라 트랜지스터 - 상기 제1 바이폴라 트랜지스터의 베이스 및 콜렉터는 상기 제2 바이폴라 트랜지스터의 베이스에 연결됨 -;
상기 제2 바이폴라 트랜지스터의 이미터와 접지 전위 사이에 직렬로 연결된 제1 저항 및 제2 저항 - 상기 제1 저항 및 상기 제2 저항은 각각 제1 저항값 R1 및 제2 저항값 R2와, 제3 온도 계수 TC3 및 제2 온도 계수 TC2를 가짐 -;
제3 바이폴라 트랜지스터 - 상기 제3 바이폴라 트랜지스터의 이미터는 상기 접지 전위에 연결되며, 상기 제3 바이폴라 트랜지스터의 베이스는 상기 제2 바이폴라 트랜지스터의 콜렉터에 연결됨 -;
노드와 상기 제2 바이폴라 트랜지스터의 콜렉터 사이에 연결된 제3 저항 - 상기 제3 저항은 제3 저항값 R3 및 제3 온도 계수 TC3을 가짐 -; 및
상기 집적 회로에 전력이 공급되는 경우에 상기 제1 바이폴라 트랜지스터 및 상기 제2 바이폴라 트랜지스터 각각과 상기 제3 저항을 통해 제1 전류가 흐르도록, 상기 제1 바이폴라 트랜지스터 및 상기 제2 바이폴라 트랜지스터에 연결된 전류 미러 - 상기 제1 저항값 및 상기 제2 저항값은, 상기 제1 전류가 온도에 걸쳐 실질적으로 일정하도록 이루어짐 -
를 포함하는 집적 회로. - 제17항에 있어서,
상기 제1 바이폴라 트랜지스터의 이미터에 대한 상기 제2 바이폴라 트랜지스터의 이미터의 크기 비는 N과 동일하며, N은 1보다 큰 정수인 집적 회로. - 제17항에 있어서,
상기 제1 바이폴라 트랜지스터의 이미터는 상기 접지 전위에 연결되는 집적 회로. - 제17항에 있어서,
상기 제1 바이폴라 트랜지스터의 베이스-이미터 전압과 상기 제2 바이폴라 트랜지스터의 베이스-이미터 전압 사이의 차이의 온도 계수 TC1은 TC2 × (R2 / (R1+R2)) + TC3 × (R1 / (R1+R2))와 실질적으로 동일한 집적 회로. - 제17항에 있어서,
상기 제1 저항 및 상기 제3 저항은 제1 재료 유형을 포함하며, 상기 제2 저항은 제2 재료 유형을 포함하는 집적 회로. - 제21항에 있어서,
상기 제1 재료 유형은 p형 임플란트를 포함하며, 상기 제2 재료 유형은 폴리실리콘을 포함하는 집적 회로. - 제17항에 있어서,
제4 바이폴라 트랜지스터를 더 포함하고,
상기 제4 바이폴라 트랜지스터의 베이스는 상기 제3 바이폴라 트랜지스터의 콜렉터에 연결되고, 상기 제4 바이폴라 트랜지스터의 이미터는 상기 노드에 연결되며, 상기 제4 바이폴라 트랜지스터의 콜렉터는 상기 전류 미러에 연결되는 집적 회로. - 제23항에 있어서,
상기 전류 미러는 제1 트랜지스터 및 제2 트랜지스터를 포함하며, 상기 제4 바이폴라 트랜지스터의 콜렉터는 상기 제2 트랜지스터에 연결되는 집적 회로. - 제24항에 있어서,
상기 제1 트랜지스터 및 상기 제2 트랜지스터는 각각 제1 p채널 전계 효과 트랜지스터 및 제2 p채널 전계 효과 트랜지스터를 포함하는 집적 회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/587,204 | 2009-10-02 | ||
US12/587,204 US7893754B1 (en) | 2009-10-02 | 2009-10-02 | Temperature independent reference circuit |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100096004A Division KR101232992B1 (ko) | 2009-10-02 | 2010-10-01 | 온도 독립형 기준 회로 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120133601A Division KR20120135175A (ko) | 2009-10-02 | 2012-11-23 | 온도 독립형 기준 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20120005063A true KR20120005063A (ko) | 2012-01-13 |
KR101253449B1 KR101253449B1 (ko) | 2013-04-11 |
Family
ID=43597113
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100096004A KR101232992B1 (ko) | 2009-10-02 | 2010-10-01 | 온도 독립형 기준 회로 |
KR1020120000291A KR101253449B1 (ko) | 2009-10-02 | 2012-01-02 | 온도 독립형 기준 회로 |
KR1020120133601A KR20120135175A (ko) | 2009-10-02 | 2012-11-23 | 온도 독립형 기준 회로 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100096004A KR101232992B1 (ko) | 2009-10-02 | 2010-10-01 | 온도 독립형 기준 회로 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120133601A KR20120135175A (ko) | 2009-10-02 | 2012-11-23 | 온도 독립형 기준 회로 |
Country Status (4)
Country | Link |
---|---|
US (5) | US7893754B1 (ko) |
KR (3) | KR101232992B1 (ko) |
CN (2) | CN103760946B (ko) |
TW (1) | TWI505062B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102216650B1 (ko) | 2019-11-05 | 2021-02-17 | 국방과학연구소 | 적응형 가드 셀 선택을 기초로 한 cfar 탐지 방법 및 그 시스템 |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6635544B2 (en) | 2001-09-07 | 2003-10-21 | Power Intergrations, Inc. | Method of fabricating a high-voltage transistor with a multi-layered extended drain structure |
US7786533B2 (en) * | 2001-09-07 | 2010-08-31 | Power Integrations, Inc. | High-voltage vertical transistor with edge termination structure |
US8093621B2 (en) | 2008-12-23 | 2012-01-10 | Power Integrations, Inc. | VTS insulated gate bipolar transistor |
US8653583B2 (en) * | 2007-02-16 | 2014-02-18 | Power Integrations, Inc. | Sensing FET integrated with a high-voltage transistor |
US7859037B2 (en) * | 2007-02-16 | 2010-12-28 | Power Integrations, Inc. | Checkerboarded high-voltage vertical transistor layout |
US7557406B2 (en) * | 2007-02-16 | 2009-07-07 | Power Integrations, Inc. | Segmented pillar layout for a high-voltage vertical transistor |
US7595523B2 (en) * | 2007-02-16 | 2009-09-29 | Power Integrations, Inc. | Gate pullback at ends of high-voltage vertical transistor structure |
US7964912B2 (en) | 2008-09-18 | 2011-06-21 | Power Integrations, Inc. | High-voltage vertical transistor with a varied width silicon pillar |
US20100155831A1 (en) * | 2008-12-20 | 2010-06-24 | Power Integrations, Inc. | Deep trench insulated gate bipolar transistor |
US7871882B2 (en) | 2008-12-20 | 2011-01-18 | Power Integrations, Inc. | Method of fabricating a deep trench insulated gate bipolar transistor |
US7893754B1 (en) | 2009-10-02 | 2011-02-22 | Power Integrations, Inc. | Temperature independent reference circuit |
US8634218B2 (en) | 2009-10-06 | 2014-01-21 | Power Integrations, Inc. | Monolithic AC/DC converter for generating DC supply voltage |
US8310845B2 (en) | 2010-02-10 | 2012-11-13 | Power Integrations, Inc. | Power supply circuit with a control terminal for different functional modes of operation |
US8547165B1 (en) * | 2012-03-07 | 2013-10-01 | Analog Devices, Inc. | Adjustable second-order-compensation bandgap reference |
US8653600B2 (en) | 2012-06-01 | 2014-02-18 | Power Integrations, Inc. | High-voltage monolithic schottky device structure |
US9455621B2 (en) | 2013-08-28 | 2016-09-27 | Power Integrations, Inc. | Controller IC with zero-crossing detector and capacitor discharge switching element |
US10325988B2 (en) | 2013-12-13 | 2019-06-18 | Power Integrations, Inc. | Vertical transistor device structure with cylindrically-shaped field plates |
US9543396B2 (en) | 2013-12-13 | 2017-01-10 | Power Integrations, Inc. | Vertical transistor device structure with cylindrically-shaped regions |
US10073477B2 (en) | 2014-08-25 | 2018-09-11 | Micron Technology, Inc. | Apparatuses and methods for temperature independent current generations |
US9590504B2 (en) | 2014-09-30 | 2017-03-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flipped gate current reference and method of using |
US10001793B2 (en) * | 2015-07-28 | 2018-06-19 | Micron Technology, Inc. | Apparatuses and methods for providing constant current |
US9667154B2 (en) | 2015-09-18 | 2017-05-30 | Power Integrations, Inc. | Demand-controlled, low standby power linear shunt regulator |
US10379566B2 (en) | 2015-11-11 | 2019-08-13 | Apple Inc. | Apparatus and method for high voltage bandgap type reference circuit with flexible output setting |
US9602009B1 (en) | 2015-12-08 | 2017-03-21 | Power Integrations, Inc. | Low voltage, closed loop controlled energy storage circuit |
US9629218B1 (en) | 2015-12-28 | 2017-04-18 | Power Integrations, Inc. | Thermal protection for LED bleeder in fault condition |
US10523183B2 (en) * | 2018-01-31 | 2019-12-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dynamic high voltage (HV) level shifter with temperature compensation for high-side gate driver |
US12021439B2 (en) | 2019-05-24 | 2024-06-25 | Power Integrations, Inc. | Switching delay for communication |
CN110865677B (zh) * | 2019-12-09 | 2022-04-19 | 北京集创北方科技股份有限公司 | 基准源电路、芯片、电源及电子设备 |
US11942900B2 (en) | 2021-10-14 | 2024-03-26 | Power Integrations, Inc. | Signal compensation with summed error signals |
Family Cites Families (79)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3740581A (en) | 1972-03-08 | 1973-06-19 | Hughes Aircraft Co | Precision switching circuit for analog signals |
US4777580A (en) | 1985-01-30 | 1988-10-11 | Maxim Integrated Products | Integrated full-wave rectifier circuit |
US4875151A (en) | 1986-08-11 | 1989-10-17 | Ncr Corporation | Two transistor full wave rectifier |
US4871686A (en) | 1988-03-28 | 1989-10-03 | Motorola, Inc. | Integrated Schottky diode and transistor |
US4866585A (en) | 1988-06-08 | 1989-09-12 | Das Pawan K | AC to DC solid state power supply using high frequency pulsed power switching |
JPH022179A (ja) | 1988-06-13 | 1990-01-08 | Fujitsu Ltd | メタル・セミコンダクタ・fet |
US4982260A (en) | 1989-10-02 | 1991-01-01 | General Electric Company | Power rectifier with trenches |
US5008794A (en) | 1989-12-21 | 1991-04-16 | Power Integrations, Inc. | Regulated flyback converter with spike suppressing coupled inductors |
US5072268A (en) | 1991-03-12 | 1991-12-10 | Power Integrations, Inc. | MOS gated bipolar transistor |
US5164891A (en) | 1991-08-21 | 1992-11-17 | Power Integrations, Inc. | Low noise voltage regulator and method using a gated single ended oscillator |
US5258636A (en) | 1991-12-12 | 1993-11-02 | Power Integrations, Inc. | Narrow radius tips for high voltage semiconductor devices with interdigitated source and drain electrodes |
US5285367A (en) | 1992-02-07 | 1994-02-08 | Power Integrations, Inc. | Linear load circuit to control switching power supplies under minimum load conditions |
US5323044A (en) | 1992-10-02 | 1994-06-21 | Power Integrations, Inc. | Bi-directional MOSFET switch |
US5274259A (en) | 1993-02-01 | 1993-12-28 | Power Integrations, Inc. | High voltage transistor |
US5313082A (en) | 1993-02-16 | 1994-05-17 | Power Integrations, Inc. | High voltage MOS transistor with a low on-resistance |
KR960002457B1 (ko) * | 1994-02-07 | 1996-02-17 | 금성일렉트론주식회사 | 정전압회로 |
US5510972A (en) | 1994-06-29 | 1996-04-23 | Philips Electronics North America Corporation | Bridge rectifier circuit having active switches and an active control circuit |
CN1162191A (zh) * | 1996-03-04 | 1997-10-15 | 摩托罗拉公司 | 电压和电流基准电路 |
DE19610135C1 (de) | 1996-03-14 | 1997-06-19 | Siemens Ag | Elektronische Einrichtung, insbesondere zum Schalten elektrischer Ströme, für hohe Sperrspannungen und mit geringen Durchlaßverlusten |
US5612567A (en) | 1996-05-13 | 1997-03-18 | North Carolina State University | Schottky barrier rectifiers and methods of forming same |
DE19624676C1 (de) * | 1996-06-20 | 1997-10-02 | Siemens Ag | Schaltungsanordnung zur Erzeugung eines Referenzpotentials |
US6207994B1 (en) | 1996-11-05 | 2001-03-27 | Power Integrations, Inc. | High-voltage transistor with multi-layer conduction region |
US6168983B1 (en) | 1996-11-05 | 2001-01-02 | Power Integrations, Inc. | Method of making a high-voltage transistor with multiple lateral conduction layers |
US6639277B2 (en) | 1996-11-05 | 2003-10-28 | Power Integrations, Inc. | High-voltage transistor with multi-layer conduction region |
JP3988262B2 (ja) | 1998-07-24 | 2007-10-10 | 富士電機デバイステクノロジー株式会社 | 縦型超接合半導体素子およびその製造方法 |
JP4024936B2 (ja) | 1998-09-01 | 2007-12-19 | 沖電気工業株式会社 | 電圧発生回路 |
US6366485B1 (en) | 1998-09-17 | 2002-04-02 | Seiko Epson Corporation | Power source device, power supplying method, portable electronic equipment, and electronic timepiece |
US6252288B1 (en) | 1999-01-19 | 2001-06-26 | Rockwell Science Center, Llc | High power trench-based rectifier with improved reverse breakdown characteristic |
US6084277A (en) | 1999-02-18 | 2000-07-04 | Power Integrations, Inc. | Lateral power MOSFET with improved gate design |
US6150871A (en) * | 1999-05-21 | 2000-11-21 | Micrel Incorporated | Low power voltage reference with improved line regulation |
JP3854508B2 (ja) | 1999-09-07 | 2006-12-06 | 株式会社シクスオン | SiCウエハ、SiC半導体デバイス、およびSiCウエハの製造方法 |
US6349047B1 (en) | 2000-12-18 | 2002-02-19 | Lovoltech, Inc. | Full wave rectifier circuit using normally off JFETs |
US7186609B2 (en) | 1999-12-30 | 2007-03-06 | Siliconix Incorporated | Method of fabricating trench junction barrier rectifier |
US6768171B2 (en) | 2000-11-27 | 2004-07-27 | Power Integrations, Inc. | High-voltage transistor with JFET conduction channels |
US6468847B1 (en) | 2000-11-27 | 2002-10-22 | Power Integrations, Inc. | Method of fabricating a high-voltage transistor |
US6509220B2 (en) | 2000-11-27 | 2003-01-21 | Power Integrations, Inc. | Method of fabricating a high-voltage transistor |
US6424007B1 (en) | 2001-01-24 | 2002-07-23 | Power Integrations, Inc. | High-voltage transistor with buried conduction layer |
US7016171B2 (en) | 2001-02-01 | 2006-03-21 | Hydro-Aire, Inc. | Current fault detector and circuit interrupter and packaging thereof |
FR2825806B1 (fr) * | 2001-06-08 | 2003-09-12 | St Microelectronics Sa | Circuit de polarisation a point de fonctionnement stable en tension et en temperature |
US6563370B2 (en) * | 2001-06-28 | 2003-05-13 | Maxim Integrated Products, Inc. | Curvature-corrected band-gap voltage reference circuit |
US6573558B2 (en) | 2001-09-07 | 2003-06-03 | Power Integrations, Inc. | High-voltage vertical transistor with a multi-layered extended drain structure |
US6635544B2 (en) | 2001-09-07 | 2003-10-21 | Power Intergrations, Inc. | Method of fabricating a high-voltage transistor with a multi-layered extended drain structure |
US6555873B2 (en) | 2001-09-07 | 2003-04-29 | Power Integrations, Inc. | High-voltage lateral transistor with a multi-layered extended drain structure |
US7786533B2 (en) | 2001-09-07 | 2010-08-31 | Power Integrations, Inc. | High-voltage vertical transistor with edge termination structure |
US7221011B2 (en) | 2001-09-07 | 2007-05-22 | Power Integrations, Inc. | High-voltage vertical transistor with a multi-gradient drain doping profile |
US6555883B1 (en) | 2001-10-29 | 2003-04-29 | Power Integrations, Inc. | Lateral power MOSFET for high switching speeds |
JP3998454B2 (ja) | 2001-10-31 | 2007-10-24 | 株式会社東芝 | 電力用半導体装置 |
US6552597B1 (en) | 2001-11-02 | 2003-04-22 | Power Integrations, Inc. | Integrated circuit with closely coupled high voltage output and offline transistor pair |
US6583663B1 (en) | 2002-04-22 | 2003-06-24 | Power Integrations, Inc. | Power integrated circuit with distributed gate driver |
US6661276B1 (en) | 2002-07-29 | 2003-12-09 | Lovoltech Inc. | MOSFET driver matching circuit for an enhancement mode JFET |
US6724244B2 (en) * | 2002-08-27 | 2004-04-20 | Winbond Electronics Corp. | Stable current source circuit with compensation circuit |
US6707263B1 (en) | 2002-09-30 | 2004-03-16 | Osram Sylvania Inc. | High-intensity discharge lamp ballast with live relamping feature |
US6865093B2 (en) | 2003-05-27 | 2005-03-08 | Power Integrations, Inc. | Electronic circuit control element with tap element |
CN100543632C (zh) * | 2003-08-15 | 2009-09-23 | Idt-紐威技术有限公司 | 采用cmos技术中电流模式技术的精确电压/电流参考电路 |
US6919753B2 (en) * | 2003-08-25 | 2005-07-19 | Texas Instruments Incorporated | Temperature independent CMOS reference voltage circuit for low-voltage applications |
US6933769B2 (en) * | 2003-08-26 | 2005-08-23 | Micron Technology, Inc. | Bandgap reference circuit |
FR2860307B1 (fr) * | 2003-09-26 | 2005-11-18 | Atmel Grenoble Sa | Circuit integre avec fonction de demarrage automatique |
TWI224869B (en) | 2004-03-25 | 2004-12-01 | Richtek Techohnology Corp | Apparatus for driving depletion type junction field effect transistor |
US7235827B2 (en) | 2004-04-20 | 2007-06-26 | Power-One, Inc. | Vertical power JFET with low on-resistance for high voltage applications |
US20050242411A1 (en) | 2004-04-29 | 2005-11-03 | Hsuan Tso | [superjunction schottky device and fabrication thereof] |
TWI258261B (en) | 2004-05-18 | 2006-07-11 | Richtek Techohnology Corp | JFET driving circuit applied to DC/DC converter and method thereof |
US20060086974A1 (en) | 2004-10-26 | 2006-04-27 | Power Integrations, Inc. | Integrated circuit with multi-length power transistor segments |
US7135748B2 (en) | 2004-10-26 | 2006-11-14 | Power Integrations, Inc. | Integrated circuit with multi-length output transistor segment |
US7906917B2 (en) | 2004-10-27 | 2011-03-15 | Koninklijke Philips Electronics N.V. | Startup flicker suppression in a dimmable LED power supply |
DE102004062357A1 (de) * | 2004-12-14 | 2006-07-06 | Atmel Germany Gmbh | Versorgungsschaltung zur Erzeugung eines Referenzstroms mit vorgebbarer Temperaturabhängigkeit |
US7245510B2 (en) | 2005-07-07 | 2007-07-17 | Power Integrations, Inc. | Method and apparatus for conditional response to a fault condition in a switching power supply |
US7453709B2 (en) | 2005-07-08 | 2008-11-18 | Power Integrations, Inc. | Method and apparatus for increasing the power capability of a power supply |
US7193402B2 (en) * | 2005-08-12 | 2007-03-20 | Analog Integrations Corporation | Bandgap reference voltage circuit |
US20070146020A1 (en) | 2005-11-29 | 2007-06-28 | Advanced Analogic Technologies, Inc | High Frequency Power MESFET Gate Drive Circuits |
US7746677B2 (en) | 2006-03-09 | 2010-06-29 | Avago Technologies Wireless Ip (Singapore) Pte. Ltd. | AC-DC converter circuit and power supply |
US20080018261A1 (en) | 2006-05-01 | 2008-01-24 | Kastner Mark A | LED power supply with options for dimming |
CN100570527C (zh) * | 2006-06-16 | 2009-12-16 | 义隆电子股份有限公司 | 参考电压产生电路 |
US7757565B2 (en) | 2006-08-24 | 2010-07-20 | Board Of Trustees Operating Michigan State University | Self-powered sensor |
US7381618B2 (en) | 2006-10-03 | 2008-06-03 | Power Integrations, Inc. | Gate etch process for a high-voltage FET |
US7468536B2 (en) | 2007-02-16 | 2008-12-23 | Power Integrations, Inc. | Gate metal routing for transistor with checkerboarded layout |
US7595523B2 (en) | 2007-02-16 | 2009-09-29 | Power Integrations, Inc. | Gate pullback at ends of high-voltage vertical transistor structure |
US7557406B2 (en) | 2007-02-16 | 2009-07-07 | Power Integrations, Inc. | Segmented pillar layout for a high-voltage vertical transistor |
JP5089193B2 (ja) | 2007-02-22 | 2012-12-05 | 株式会社小糸製作所 | 発光装置 |
US7893754B1 (en) | 2009-10-02 | 2011-02-22 | Power Integrations, Inc. | Temperature independent reference circuit |
-
2009
- 2009-10-02 US US12/587,204 patent/US7893754B1/en not_active Expired - Fee Related
-
2010
- 2010-09-29 CN CN201310634873.3A patent/CN103760946B/zh not_active Expired - Fee Related
- 2010-09-29 CN CN2010105015927A patent/CN102033563B/zh not_active Expired - Fee Related
- 2010-10-01 TW TW099133455A patent/TWI505062B/zh not_active IP Right Cessation
- 2010-10-01 KR KR1020100096004A patent/KR101232992B1/ko not_active IP Right Cessation
-
2011
- 2011-01-31 US US12/931,377 patent/US7999606B2/en not_active Expired - Fee Related
- 2011-08-15 US US13/136,921 patent/US8125265B2/en not_active Expired - Fee Related
-
2012
- 2012-01-02 KR KR1020120000291A patent/KR101253449B1/ko not_active IP Right Cessation
- 2012-02-16 US US13/398,116 patent/US8278994B2/en not_active Expired - Fee Related
- 2012-09-06 US US13/604,989 patent/US8441309B2/en not_active Expired - Fee Related
- 2012-11-23 KR KR1020120133601A patent/KR20120135175A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102216650B1 (ko) | 2019-11-05 | 2021-02-17 | 국방과학연구소 | 적응형 가드 셀 선택을 기초로 한 cfar 탐지 방법 및 그 시스템 |
Also Published As
Publication number | Publication date |
---|---|
US7999606B2 (en) | 2011-08-16 |
US8278994B2 (en) | 2012-10-02 |
TWI505062B (zh) | 2015-10-21 |
TW201135398A (en) | 2011-10-16 |
CN103760946A (zh) | 2014-04-30 |
US20120326697A1 (en) | 2012-12-27 |
US20110121889A1 (en) | 2011-05-26 |
KR101232992B1 (ko) | 2013-02-13 |
US20120146715A1 (en) | 2012-06-14 |
CN102033563A (zh) | 2011-04-27 |
CN103760946B (zh) | 2017-04-12 |
US8441309B2 (en) | 2013-05-14 |
US7893754B1 (en) | 2011-02-22 |
KR20120135175A (ko) | 2012-12-12 |
KR101253449B1 (ko) | 2013-04-11 |
US20110298529A1 (en) | 2011-12-08 |
CN102033563B (zh) | 2013-11-20 |
US8125265B2 (en) | 2012-02-28 |
KR20110036684A (ko) | 2011-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101253449B1 (ko) | 온도 독립형 기준 회로 | |
US7215183B2 (en) | Reference voltage generator circuit | |
US8358119B2 (en) | Current reference circuit utilizing a current replication circuit | |
US7071767B2 (en) | Precise voltage/current reference circuit using current-mode technique in CMOS technology | |
US9898030B2 (en) | Fractional bandgap reference voltage generator | |
US7944271B2 (en) | Temperature and supply independent CMOS current source | |
US7589580B2 (en) | Reference current generating method and current reference circuit | |
US10379567B2 (en) | Bandgap reference circuitry | |
JP3680122B2 (ja) | 基準電圧発生回路 | |
JP2006133916A (ja) | 基準電圧回路 | |
KR101551705B1 (ko) | 기준 전압 발생 회로 | |
KR100825956B1 (ko) | 기준전압 발생기 | |
US20090189683A1 (en) | Circuit for generating a reference voltage and method thereof | |
KR101000858B1 (ko) | 밴드 갭 기준 전압 발생기 | |
CN114761903B (zh) | 基准电压产生电路 | |
US20230155498A1 (en) | Current source circuit | |
US9588538B2 (en) | Reference voltage generation circuit | |
US20030098740A1 (en) | MOS-based voltage reference circuit | |
JP2010067031A (ja) | 基準電圧発生回路および電源クランプ回路 | |
US20070069806A1 (en) | Operational amplifier and band gap reference voltage generation circuit including the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
A107 | Divisional application of patent | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20160324 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20170329 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20180327 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |