KR20110118333A - Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system - Google Patents

Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system Download PDF

Info

Publication number
KR20110118333A
KR20110118333A KR1020100037872A KR20100037872A KR20110118333A KR 20110118333 A KR20110118333 A KR 20110118333A KR 1020100037872 A KR1020100037872 A KR 1020100037872A KR 20100037872 A KR20100037872 A KR 20100037872A KR 20110118333 A KR20110118333 A KR 20110118333A
Authority
KR
South Korea
Prior art keywords
layer
light emitting
passivation layer
emitting structure
emitting device
Prior art date
Application number
KR1020100037872A
Other languages
Korean (ko)
Inventor
정환희
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020100037872A priority Critical patent/KR20110118333A/en
Publication of KR20110118333A publication Critical patent/KR20110118333A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

실시예에 따른 발광 소자 패키지는 패키지 몸체; 상기 패키지 몸체에 설치된 제1 전극층 및 제2 전극층; 및 상기 제1 전극층 및 제2 전극층에 전기적으로 연결된 청구항 제 1항 내지 제 8항 중 어느 한 항에 기재된 발광 소자를 포함한다.The light emitting device package according to the embodiment includes a package body; A first electrode layer and a second electrode layer provided on the package body; And the light emitting device according to any one of claims 1 to 8 electrically connected to the first electrode layer and the second electrode layer.

Description

발광 소자, 발광 소자 제조방법, 발광 소자 패키지, 및 조명 시스템{LIGHT EMITTING DEVICE, METHOD FOR FABRICATING THE LIGHT EMITTING DEVICE, LIGHT EMITTING DEVICE PACKAGE AND LIGHTING SYSTEM}LIGHT EMITTING DEVICE, METHOD FOR FABRICATING THE LIGHT EMITTING DEVICE, LIGHT EMITTING DEVICE PACKAGE AND LIGHTING SYSTEM}

본 발명은 발광 소자, 발광 소자 제조방법, 발광 소자 패키지 및 조명 시스템에 관한 것이다.The present invention relates to a light emitting device, a light emitting device manufacturing method, a light emitting device package and an illumination system.

발광 다이오드(LED)는 전기 에너지를 빛으로 변환하는 반도체 소자의 일종이다. 발광 다이오드는 형광등, 백열등 등 기존의 광원에 비해 저소비전력, 반영구적인 수명, 빠른 응답속도, 안전성, 환경친화성의 장점을 가진다. 이에 기존의 광원을 발광 다이오드로 대체하기 위한 많은 연구가 진행되고 있으며, 발광 다이오드는 실내외에서 사용되는 각종 램프, 액정표시장치, 전광판, 가로등 등의 조명 장치의 광원으로서 사용이 증가되고 있는 추세이다.Light emitting diodes (LEDs) are a type of semiconductor device that converts electrical energy into light. Light emitting diodes have the advantages of low power consumption, semi-permanent life, fast response speed, safety and environmental friendliness compared to conventional light sources such as fluorescent and incandescent lamps. Accordingly, many researches are being conducted to replace existing light sources with light emitting diodes, and the use of light emitting diodes is increasing as a light source for lighting devices such as various lamps, liquid crystal displays, electronic displays, and street lamps that are used indoors and outdoors.

실시예는 새로운 구조를 갖는 발광 소자, 발광 소자 제조방법, 발광 소자 패키지 및 조명 시스템을 제공한다.The embodiment provides a light emitting device having a new structure, a light emitting device manufacturing method, a light emitting device package, and an illumination system.

실시예는 광 추출 효율이 향상된 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지 및 조명 시스템을 제공한다.The embodiment provides a light emitting device, a light emitting device manufacturing method and a light emitting device package and an illumination system having improved light extraction efficiency.

실시예는 열팽창계수의 차이에 의한 스트레스가 감소된 발광 소자, 발광 소자 제조방법, 발광 소자 패키지 및 조명 시스템을 제공한다.The embodiment provides a light emitting device, a light emitting device manufacturing method, a light emitting device package, and an illumination system in which stress due to a difference in thermal expansion coefficient is reduced.

실시예에 따른 발광 소자는 전도성 지지기판; 상기 전도성 지지기판 상에 발광 구조층; 상기 발광 구조층 상에 전극; 및 상기 발광 구조층의 적어도 측면에 상기 발광 구조층의 굴절률보다 작은 제1 굴절률을 갖는 제1 패시베이션층과, 상기 제1 패시베이션층 상에 상기 제1 굴절률보다 작은 제2 굴절률을 갖는 제2 패시베이션층을 포함한다.The light emitting device according to the embodiment includes a conductive support substrate; A light emitting structure layer on the conductive support substrate; An electrode on the light emitting structure layer; And a first passivation layer having a first refractive index smaller than the refractive index of the light emitting structure layer on at least a side of the light emitting structure layer, and a second passivation layer having a second refractive index smaller than the first refractive index on the first passivation layer. It includes.

실시예에 따른 발광 소자 제조방법은 성장 기판 상에 발광 구조층을 형성하는 단계; 상기 발광 구조층 상에 전도성 지지기판을 형성하는 단계; 상기 성장 기판을 분리하는 단계; 상기 발광 구조층을 단위 칩으로 구분하는 아이솔레이션 에칭을 수행하는 단계; 상기 발광 구조층의 적어도 측면에 상기 발광 구조층의 굴절률보다 작은 제1 굴절률을 갖는 제1 패시베이션층과, 상기 제1 패시베이션층 상에 상기 제1 굴절률보다 작은 제2 굴절률을 갖는 제2 패시베이션층을 형성하는 단계; 및 상기 발광 구조층 상에 전극을 형성하는 단계를 포함한다.In one embodiment, a light emitting device manufacturing method includes: forming a light emitting structure layer on a growth substrate; Forming a conductive support substrate on the light emitting structure layer; Separating the growth substrate; Performing an isolation etching for dividing the light emitting structure layer into unit chips; A first passivation layer having a first refractive index smaller than the refractive index of the light emitting structure layer on at least a side of the light emitting structure layer, and a second passivation layer having a second refractive index smaller than the first refractive index on the first passivation layer Forming; And forming an electrode on the light emitting structure layer.

실시예에 따른 발광 소자 패키지는 패키지 몸체; 상기 패키지 몸체에 설치된 제1 전극층 및 제2 전극층; 및 상기 제1 전극층 및 제2 전극층에 전기적으로 연결된 청구항 제 1항 내지 제 8항 중 어느 한 항에 기재된 발광 소자를 포함한다.The light emitting device package according to the embodiment includes a package body; A first electrode layer and a second electrode layer provided on the package body; And the light emitting device according to any one of claims 1 to 8 electrically connected to the first electrode layer and the second electrode layer.

실시예에 따른 조명 시스템은 발광 소자를 광원으로 사용하는 조명 시스템에 있어서, 상기 조명 시스템은 청구항 제 1항 내지 제 8항 중 어느 한 항에 기재된 발광 소자를 포함한다.A lighting system according to an embodiment is a lighting system using a light emitting element as a light source, wherein the lighting system includes the light emitting element according to any one of claims 1 to 8.

실시예는 새로운 구조를 갖는 발광 소자, 발광 소자 제조방법, 발광 소자 패키지 및 조명 시스템을 제공할 수 있다.The embodiment can provide a light emitting device having a new structure, a light emitting device manufacturing method, a light emitting device package, and an illumination system.

실시예는 광 추출 효율이 향상된 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지 및 조명 시스템을 제공할 수 있다.The embodiment can provide a light emitting device, a light emitting device manufacturing method, a light emitting device package, and an illumination system having improved light extraction efficiency.

실시예는 열팽창계수의 차이에 의한 스트레스가 감소된 발광 소자, 발광 소자 제조방법, 발광 소자 패키지 및 조명 시스템을 제공할 수 있다.The embodiment can provide a light emitting device, a light emitting device manufacturing method, a light emitting device package, and an illumination system in which stress due to a difference in thermal expansion coefficient is reduced.

도 1은 실시예에 따른 발광 소자를 설명하는 도면.
도 2 내지 도 11은 실시예에 따른 발광 소자의 제조방법을 설명하는 도면.
도 12는 실시예에 따른 발광 소자를 포함하는 발광 소자 패키지의 단면도.
도 13은 실시예에 따른 발광 소자 패키지를 사용한 백라이트 유닛을 도시하는 도면.
도 14는 실시예에 따른 발광 소자 패키지를 사용한 조명 유닛의 사시도.
1 illustrates a light emitting element according to an embodiment.
2 to 11 illustrate a method of manufacturing a light emitting device according to the embodiment.
12 is a cross-sectional view of a light emitting device package including a light emitting device according to the embodiment.
13 illustrates a backlight unit using a light emitting device package according to an embodiment.
14 is a perspective view of a lighting unit using a light emitting device package according to the embodiment.

실시예들의 설명에 있어서, 각 층(막), 영역, 패턴 또는 구조물들이 기판, 각 층(막), 영역, 패드 또는 패턴들의 "위(on)"에 또는 "아래(under)"에 형성되는 것으로 기재되는 경우에 있어, "위(on)"와 "아래(under)"는 "직접(directly)" 또는 "다른 층을 개재하여 (indirectly)" 형성되는 것을 모두 포함한다. 또한 각 층의 위 또는 아래에 대한 기준은 도면을 기준으로 설명한다.In the description of the embodiments, it is to be understood that each layer (film), region, pattern or structure is formed "on" or "under" a substrate, each layer The terms " on "and " under " encompass both being formed" directly "or" indirectly " In addition, the criteria for the top or bottom of each layer will be described with reference to the drawings.

도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기는 실제크기를 전적으로 반영하는 것은 아니다. In the drawings, the thickness or size of each layer is exaggerated, omitted, or schematically illustrated for convenience and clarity of description. In addition, the size of each component does not necessarily reflect the actual size.

이하, 첨부된 도면을 참조하여 실시예에 따른 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지에 대해 설명한다.Hereinafter, a light emitting device, a light emitting device manufacturing method, and a light emitting device package according to an embodiment will be described with reference to the accompanying drawings.

도 1은 실시예에 따른 발광 소자를 설명하는 도면이다.1 is a view illustrating a light emitting device according to an embodiment.

도 1을 참조하면, 실시예에 따른 발광 소자(100)는 전도성 지지기판(175)과, 상기 전도성 지지기판(175) 상에 접합층(170)과, 상기 접합층(170) 상에 반사층(160)과, 상기 반사층(160) 상에 오믹 접촉층(150)과, 상기 접합층(170)의 상면의 둘레 영역에 보호층(140)과, 상기 오믹 접촉층(150) 및 상기 보호층(140) 상에 형성되어 빛을 생성하는 발광 구조층(135)과, 상기 발광 구조층(135)을 보호하는 패시베이션층(180)과, 상기 반사층(160)과 발광 구조층(135) 상에 전류 차단층(145)과, 상기 발광 구조층(135) 상에 전극(115)을 포함한다.Referring to FIG. 1, the light emitting device 100 according to the embodiment may include a conductive support substrate 175, a bonding layer 170 on the conductive support substrate 175, and a reflective layer on the bonding layer 170. 160, the ohmic contact layer 150 on the reflective layer 160, the protective layer 140, the ohmic contact layer 150, and the protective layer (the peripheral layer of the upper surface of the bonding layer 170) A light emitting structure layer 135 formed on the light emitting layer 140 to generate light, a passivation layer 180 protecting the light emitting structure layer 135, and a current on the reflective layer 160 and the light emitting structure layer 135. The blocking layer 145 and an electrode 115 are disposed on the light emitting structure layer 135.

상기 전도성 지지기판(175)은 상기 발광 구조층(135)을 지지하며 상기 전극(115)과 함께 상기 발광 구조층(135)에 전원을 제공할 수 있다. 상기 전도성 지지기판(175)는 예를 들어, 구리(Cu), 금(Au), 니켈(Ni), 몰리브덴(Mo), 구리-텅스텐(Cu-W), 캐리어 웨이퍼(예를 들어, Si, Ge, GaAs, ZnO, Sic 등) 중 적어도 하나를 포함할 수 있다. The conductive support substrate 175 may support the light emitting structure layer 135 and provide power to the light emitting structure layer 135 together with the electrode 115. The conductive support substrate 175 may include, for example, copper (Cu), gold (Au), nickel (Ni), molybdenum (Mo), copper-tungsten (Cu-W), and a carrier wafer (eg, Si, Ge, GaAs, ZnO, Sic, etc.) may be included.

상기 전도성 지지기판(175)의 두께는 상기 발광 소자(100)의 설계에 따라 달라질 수 있으나, 예를 들어, 50μm 내지 300μm의 두께를 가질 수 있다.The thickness of the conductive support substrate 175 may vary depending on the design of the light emitting device 100, but may have, for example, a thickness of 50 μm to 300 μm.

상기 전도성 지지기판(175) 상에는 상기 접합층(170)이 형성될 수 있다. 상기 접합층(170)은 본딩층으로서, 상기 반사층(160)과 상기 보호층(140)의 아래에 형성된다. 상기 접합층(170)은 상기 반사층(160), 상기 오믹 접촉층(150) 및 상기 보호층(140)에 접촉되어, 상기 반사층(160), 오믹 접촉층(150) 및 보호층(140)이 상기 전도성 지지기판(175)에 강하게 접합될 수 있도록 한다.The bonding layer 170 may be formed on the conductive support substrate 175. The bonding layer 170 is a bonding layer, and is formed under the reflective layer 160 and the protective layer 140. The bonding layer 170 is in contact with the reflective layer 160, the ohmic contact layer 150, and the protective layer 140, such that the reflective layer 160, the ohmic contact layer 150, and the protective layer 140 are formed. It can be strongly bonded to the conductive support substrate 175.

상기 접합층(170)은 베리어 금속 또는 본딩 금속 등을 포함하며, 예를 들어, Ti, Au, Sn, Ni, Cr, Ga, In, Bi, Cu, Ag 또는 Ta 중 적어도 하나를 포함할 수 있다.The bonding layer 170 may include a barrier metal or a bonding metal, and may include, for example, at least one of Ti, Au, Sn, Ni, Cr, Ga, In, Bi, Cu, Ag, or Ta. .

상기 접합층(170) 상에는 상기 반사층(160)이 형성될 수 있다. 상기 반사층(160)은 상기 발광 구조층(135)로부터 입사되는 광을 반사시켜 주어, 광 추출 효율을 개선시켜 줄 수 있다. The reflective layer 160 may be formed on the bonding layer 170. The reflective layer 160 may reflect light incident from the light emitting structure layer 135 to improve light extraction efficiency.

상기 반사층(160)은 예를 들어, Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, Hf 중 적어도 하나를 포함하는 금속 또는 합금으로 형성될 수 있다. 또한, 상기 반사층(160)은 상기 금속 또는 합금과 IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO 등의 투광성 전도성 물질을 이용하여 다층으로 형성할 수 있으며, 예를 들어, IZO/Ni, AZO/Ag, IZO/Ag/Ni, AZO/Ag/Ni 등으로 적층할 수 있다. The reflective layer 160 may be formed of, for example, a metal or an alloy including at least one of Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, and Hf. In addition, the reflective layer 160 may be formed in a multilayer using the metal or alloy and a light-transmitting conductive material such as IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO, and the like, for example, IZO / Ni, AZO. / Ag, IZO / Ag / Ni, AZO / Ag / Ni and the like can be laminated.

실시예에서는 상기 반사층(160)의 상면이 상기 오믹 접촉층(150)과 접촉하는 것이 예시되어 있으나, 상기 반사층(160)은 상기 보호층(140), 전류 차단층(145), 또는 발광 구조층(135)과 접촉할 수도 있다.In an exemplary embodiment, the upper surface of the reflective layer 160 is in contact with the ohmic contact layer 150, but the reflective layer 160 is the protective layer 140, the current blocking layer 145, or the light emitting structure layer. Contact 135.

상기 반사층(160) 상에는 상기 오믹 접촉층(150)이 형성될 수 있다. 상기 오믹 접촉층(150)은 상기 제2 도전형 반도체층(130)에 오믹 접촉되어 상기 발광 구조층(135)에 전원이 원활히 공급되도록 하며, ITO, IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO 중 적어도 어느 하나를 포함할 수 있다. The ohmic contact layer 150 may be formed on the reflective layer 160. The ohmic contact layer 150 is in ohmic contact with the second conductive semiconductor layer 130 so that power is smoothly supplied to the light emitting structure layer 135, and ITO, IZO, IZTO, IAZO, IGZO, IGTO, AZO It may include at least one of, ATO.

즉, 상기 오믹 접촉층(150)은 투광성 전도층과 금속을 선택적으로 사용할 수 있으며, ITO(indium tin oxide), IZO(indium zinc oxide), IZTO(indium zinc tin oxide), IAZO(indium aluminum zinc oxide), IGZO(indium gallium zinc oxide), IGTO(indium gallium tin oxide), AZO(aluminum zinc oxide), ATO(antimony tin oxide), GZO(gallium zinc oxide), IrOx, RuOx, RuOx/ITO, Ni, Ag, Ni/IrOx/Au, 및 Ni/IrOx/Au/ITO 중 하나 이상을 이용하여 단층 또는 다층으로 구현할 수 있다.That is, the ohmic contact layer 150 may selectively use a translucent conductive layer and a metal, and may include indium tin oxide (ITO), indium zinc oxide (IZO), indium zinc tin oxide (IZTO), and indium aluminum zinc oxide (AZO). ), Indium gallium zinc oxide (IGZO), indium gallium tin oxide (IGTO), aluminum zinc oxide (AZO), antimony tin oxide (ATO), gallium zinc oxide (GZO), IrOx, RuOx, RuOx / ITO, Ni, Ag It may be implemented in a single layer or multiple layers using one or more of, Ni / IrO x / Au, and Ni / IrO x / Au / ITO.

실시예에서는 상기 오믹 접촉층(150)이 상기 전류 차단층(145)의 하면 및 측면과 접촉하는 것이 예시되어 있으나, 상기 오믹 접촉층(150)은 상기 전류 차단층(145)과 이격되어 배치되거나 상기 전류 차단층(145)의 측면에만 접촉할 수도 있다.In the exemplary embodiment, the ohmic contact layer 150 contacts the bottom and side surfaces of the current blocking layer 145, but the ohmic contact layer 150 is disposed to be spaced apart from the current blocking layer 145. Only the side of the current blocking layer 145 may be in contact.

상기 오믹 접촉층(150)과 상기 제2 도전형 반도체층(130) 사이에는 상기 전류 차단층(Current Blocking Layer, CBL)(145)이 형성될 수 있다. 상기 전류 차단층(145)의 상면은 상기 제2 도전형의 반도체층(130)과 접촉하고, 상기 전류 차단층(145)의 하면 및 측면은 상기 오믹 접촉층(150)과 접촉한다.The current blocking layer (CBL) 145 may be formed between the ohmic contact layer 150 and the second conductive semiconductor layer 130. The upper surface of the current blocking layer 145 is in contact with the second conductive semiconductor layer 130, and the lower surface and side surfaces of the current blocking layer 145 are in contact with the ohmic contact layer 150.

상기 전류 차단층(145)은 상기 전극(115)과 수직 방향으로 적어도 일부가 중첩되도록 형성될 수 있으며, 이에 따라 상기 전극(115)과 상기 전도성 지지기판(175) 사이의 최단 거리로 전류가 집중되는 현상을 완화하여 상기 발광 소자(100)의 발광 효율을 향상시킬 수 있다.The current blocking layer 145 may be formed such that at least a portion of the current blocking layer 145 overlaps with the electrode 115 in the vertical direction, thereby concentrating the current at the shortest distance between the electrode 115 and the conductive support substrate 175. The light emitting efficiency of the light emitting device 100 may be improved by alleviating the phenomenon.

상기 전류 차단층(145)은 상기 반사층(160) 또는 상기 오믹 접촉층(150)보다 전기 전도성이 낮은 물질, 상기 제2 도전형의 반도체층(130)과 쇼트키 접촉을 형성하는 물질, 또는 전기 절연성 물질을 이용하여 형성할 수 있으며, 예를 들어, ITO, IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO, ZnO, SiO2, SiOx, SiOxNy, Si3N4, Al2O3 , TiOx, Ti, Al, Cr 중 적어도 하나를 포함한다.The current blocking layer 145 is a material having lower electrical conductivity than the reflective layer 160 or the ohmic contact layer 150, a material forming Schottky contact with the semiconductor layer 130 of the second conductivity type, or an electrical It may be formed using an insulating material, for example, ITO, IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO, ZnO, SiO 2 , SiO x , SiO x N y , At least one of Si 3 N 4 , Al 2 O 3 , TiO x , Ti, Al, and Cr.

상기 보호층(140)은 상기 접합층(170)의 상면의 둘레 영역에 형성될 수 있다. 즉, 상기 보호층(140)은 상기 발광 구조층(135)과 상기 접합층(170) 사이의 둘레 영역에 형성될 수 있으며, ZnO 또는 SiO2와 같은 전기 절연성 물질로 형성될 수 있다. 상기 보호층(140)은 일부분이 상기 발광 구조층(135)과 수직 방향으로 오버랩된다.The protective layer 140 may be formed in a peripheral area of the upper surface of the bonding layer 170. That is, the protective layer 140 may be formed in the peripheral region between the light emitting structure layer 135 and the bonding layer 170, and may be formed of an electrically insulating material such as ZnO or SiO 2 . A portion of the passivation layer 140 overlaps the light emitting structure layer 135 in a vertical direction.

상기 보호층(140)은 상기 접합층(170)과 상기 활성층(120) 사이의 측면에서의 거리를 증가시킨다. 따라서, 상기 접합층(170)과 상기 활성층(120) 사이의 전기적 단락이 발생될 가능성을 감소시킬 수 있다.The protective layer 140 increases the distance at the side surface between the bonding layer 170 and the active layer 120. Therefore, the possibility of an electrical short between the bonding layer 170 and the active layer 120 may be reduced.

또한, 상기 보호층(140)은 칩 분리 공정에서 상기 발광 구조층(145)을 단위 칩으로 분리하기 위해 아이솔레이션 에칭을 실시하는 경우. 상기 접합층(170)에서 파편이 발생되어 상기 파편이 상기 제2 도전형의 반도체층(130)과 활성층(120) 사이 또는 상기 활성층(120)과 제1 도전형의 반도체층(110) 사이에 부착되어 전기적 단락이 발생되는 것을 방지한다. 상기 보호층(140)은 아이솔레이션 에칭시 깨지거나 파편이 발생되지 않는 물질 또는 극히 일부분이 깨지거나 소량의 파편이 발생되더라도 전기적 단락을 일으키지 않는 전기 절연성을 가진 물질로 형성된다.In addition, the protective layer 140 is an isolation etching to separate the light emitting structure layer 145 into a unit chip in the chip separation process. Debris is generated in the bonding layer 170 so that the fragment is between the second conductive semiconductor layer 130 and the active layer 120 or between the active layer 120 and the first conductive semiconductor layer 110. Attached to prevent electrical shorts. The protective layer 140 is formed of a material that is not broken or fragments during the etching of the isolation, or a material having electrical insulation that does not cause an electrical short even if a very small portion or a small amount of fragments are generated.

상기 오믹 접촉층(150) 및 상기 보호층(140) 상에는 상기 발광 구조층(135)이 형성될 수 있다.The light emitting structure layer 135 may be formed on the ohmic contact layer 150 and the passivation layer 140.

상기 발광 구조층(135)의 측면은 단위 칩으로 구분하는 아이솔레이션(isolation) 에칭 과정에서 경사면이 형성될 수 있으며, 상기 경사면의 일부는 상기 보호층(140)과 수직 방향에서 오버랩된다.Sides of the light emitting structure layer 135 may be formed with an inclined surface in an isolation etching process divided into unit chips, and a portion of the inclined surface overlaps with the protective layer 140 in a vertical direction.

상기 보호층(140)의 상면의 일부는 상기 아이솔레이션 에칭에 의해 노출될 수 있다. 따라서, 상기 보호층(140)은 상기 발광 구조층(135)과 일부 영역이 수직 방향으로 오버랩되고 상기 발광 구조층(135)과 나머지 영역이 수직 방향으로 오버랩되지 않는다.A portion of the upper surface of the protective layer 140 may be exposed by the isolation etching. Accordingly, the protective layer 140 overlaps the light emitting structure layer 135 with some regions in the vertical direction and does not overlap the light emitting structure layer 135 with the remaining regions in the vertical direction.

상기 발광 구조층(135)은 복수의 3족 내지 5족 원소의 화합물 반도체층을 포함할 수 있으며, 예를 들어, 제1 도전형 반도체층(110), 상기 제1 도전형 반도체층(110) 아래에 활성층(120), 상기 활성층(120) 아래에 상기 제2 도전형 반도체층(130)을 포함할 수 있다. The light emitting structure layer 135 may include a compound semiconductor layer of a plurality of Group 3 to Group 5 elements, for example, the first conductivity type semiconductor layer 110 and the first conductivity type semiconductor layer 110. An active layer 120 may be disposed below and the second conductive semiconductor layer 130 may be disposed below the active layer 120.

상기 제1 도전형 반도체층(110)은 제1 도전형 도펀트가 도핑된 3족-5족 원소의 화합물 반도체, 예를 들어, GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP 등에서 선택될 수 있다. 상기 제1 도전형 반도체층(110)이 N형 반도체층인 경우, 상기 제1 도전형 도펀트는 Si, Ge, Sn, Se, Te 등과 같은 N형 도펀트를 포함한다. 상기 제1 도전형 반도체층(110)은 단층 또는 다층으로 형성될 수 있으며, 이에 대해 한정하지는 않는다.The first conductivity type semiconductor layer 110 is a compound semiconductor of a group III-V element doped with a first conductivity type dopant, for example, GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN, AlGaAs, GaP , GaAs, GaAsP, AlGaInP and the like. When the first conductivity type semiconductor layer 110 is an N type semiconductor layer, the first conductivity type dopant includes an N type dopant such as Si, Ge, Sn, Se, Te, or the like. The first conductivity type semiconductor layer 110 may be formed as a single layer or a multilayer, but is not limited thereto.

상기 활성층(120)은 상기 제1 도전형 반도체층(110) 아래에 형성되며, 단일 양자 우물 구조, 다중 양자 우물 구조(MQW), 양자점 구조 또는 양자선 구조 중 어느 하나를 포함할 수 있다. 상기 활성층(120)은 3족-5족 원소의 화합물 반도체 재료를 이용하여 우물층과 장벽층, 예를 들면 InGaN 우물층/GaN 장벽층 또는 InGaN 우물층/AlGaN 장벽층으로 형성될 수 있다.The active layer 120 is formed under the first conductivity type semiconductor layer 110 and may include any one of a single quantum well structure, a multi quantum well structure (MQW), a quantum dot structure, or a quantum line structure. The active layer 120 may be formed of a well layer and a barrier layer, for example, an InGaN well layer / GaN barrier layer or an InGaN well layer / AlGaN barrier layer, using a compound semiconductor material of Group III-V elements.

상기 활성층(120)과 상기 제1 도전형의 반도체층(110) 사이 또는 상기 활성층(120)과 상기 제2 도전형의 반도체층(130) 사이에는 클래드층이 형성될 수도 있으며, 상기 클래드층은 AlGaN계 반도체로 형성될 수 있다. A clad layer may be formed between the active layer 120 and the first conductive semiconductor layer 110 or between the active layer 120 and the second conductive semiconductor layer 130. It may be formed of an AlGaN-based semiconductor.

상기 제2 도전형 반도체층(130)은 상기 활성층(120) 아래에 형성되며, 제2 도전형 도펀트가 도핑된 3족-5족 원소의 화합물 반도체, 예컨대, GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP 등에서 선택될 수 있다. 상기 제2 도전형 반도체층(130)이 P형 반도체층인 경우, 상기 제2 도전형 도펀트는 Mg, Zn 등과 같은 P형 도펀트를 포함한다. 상기 제2 도전형 반도체층(130)은 단층 또는 다층으로 형성될 수 있으며, 이에 대해 한정하지는 않는다. The second conductive semiconductor layer 130 is formed under the active layer 120 and is a compound semiconductor of a group III-V group element doped with a second conductive dopant, eg, GaN, AlN, AlGaN, InGaN, InN. , InAlGaN, AlInN, AlGaAs, GaP, GaAs, GaAsP, AlGaInP and the like. When the second conductivity type semiconductor layer 130 is a P type semiconductor layer, the second conductivity type dopant includes a P type dopant such as Mg and Zn. The second conductivity-type semiconductor layer 130 may be formed as a single layer or a multilayer, but is not limited thereto.

한편, 상기 발광 구조층(135)은 상기 제2 도전형 반도체층(130) 아래에 N형 반도체층을 포함할 수 있다. 예를 들어, 상기 발광 구조층(135)은 N-P 접합, P-N 접합, N-P-N 접합 및 P-N-P 접합 구조 중 적어도 하나를 포함할 수 있다.The light emitting structure layer 135 may include an N-type semiconductor layer under the second conductivity-type semiconductor layer 130. For example, the light emitting structure layer 135 may include at least one of an N-P junction, a P-N junction, an N-P-N junction, and a P-N-P junction structure.

상기 발광 구조층(135) 상에는 상기 전극(115)이 형성된다. 상기 전극(115)은 와이어 본딩이 이루어지는 패드부와, 상기 패드부로부터 연장된 핑거부를 포함할 수도 있다. 상기 핑거부는 소정의 패턴 형상으로 분기될 수 있으며, 다양한 형태로 형성될 수 있다.The electrode 115 is formed on the light emitting structure layer 135. The electrode 115 may include a pad portion to which wire bonding is performed and a finger portion extending from the pad portion. The finger portion may be branched in a predetermined pattern shape, and may be formed in various shapes.

상기 제1 도전형 반도체층(110)의 상면은 광 추출 효율을 위해 러프니스 패턴(112)이 형성될 수 있다. 이에 따라 상기 전극(115)의 상면에도 러프니스 패턴이 형성될 수 있으며, 이에 대해 한정하지는 않는다.A roughness pattern 112 may be formed on the top surface of the first conductive semiconductor layer 110 for light extraction efficiency. Accordingly, a roughness pattern may be formed on the upper surface of the electrode 115, but the present invention is not limited thereto.

상기 발광 구조층(135)의 적어도 측면에는 패시베이션층(180)이 형성될 수 있다. 또한, 상기 패시베이션층(180)은 상기 제1 도전형 반도체층(110)의 상면 및 상기 보호층(140)의 상면에 형성될 수 있으나, 이에 대해 한정하지는 않는다.The passivation layer 180 may be formed on at least a side of the light emitting structure layer 135. In addition, the passivation layer 180 may be formed on the top surface of the first conductivity-type semiconductor layer 110 and the top surface of the protective layer 140, but is not limited thereto.

상기 패시베이션층(180)은 상기 발광 구조층(135)을 전기적으로 보호하기 위하여 형성될 수 있으며, 제1 패시베이션층(181)과 제2 패시베이션층(182)을 포함한다.The passivation layer 180 may be formed to electrically protect the light emitting structure layer 135, and may include a first passivation layer 181 and a second passivation layer 182.

상기 제1 패시베이션층(181)은 상기 발광 구조층(135)의 굴절률보다는 작고 상기 제2 패시베이션층(182)의 굴절률보다 큰 굴절률을 갖는다. 상기 제1 패시베이션층(181)은 20~500nm의 두께로 형성될 수 있다.The first passivation layer 181 has a refractive index smaller than the refractive index of the light emitting structure layer 135 and greater than the refractive index of the second passivation layer 182. The first passivation layer 181 may be formed to a thickness of 20 ~ 500nm.

예를 들어, 상기 발광 구조층(135)은 2.3~2.5의 굴절률을 갖고, 상기 제1 패시베이션층(181)은 1.7~1.8의 굴절률을 갖고, 상기 제2 패시베이션층(182)은 1.4~1.5의 굴절률을 갖는다. 상기 발광 구조층(135), 제1 패시베이션층(181), 및 제2 패시베이션층(182)의 굴절률이 점진적으로 작아짐에 따라 상기 발광 구조층(135)에서 방출되는 광은 보다 효과적으로 외부로 추출될 수 있다.For example, the light emitting structure layer 135 has a refractive index of 2.3 to 2.5, the first passivation layer 181 has a refractive index of 1.7 to 1.8, and the second passivation layer 182 is 1.4 to 1.5. Has a refractive index. As the refractive indices of the light emitting structure layer 135, the first passivation layer 181, and the second passivation layer 182 gradually decrease, light emitted from the light emitting structure layer 135 may be more effectively extracted to the outside. Can be.

예를 들어, 상기 제1 패시베이션층(181)은 산화 알루미늄(Al2O3) 또는 산화 티타늄(TiOx)을 포함할 수 있으며, 상기 제2 패시베이션층(182)은 산화 실리콘(SiOx), 산화질화 실리콘(SiOxNy), 질화 실리콘(Si3N4), 산화 알루미늄(Al2O3) 중 적어도 어느 하나로 형성될 수 있다. 실시예에서는 상기 제1 패시베이션층(181)은 산화 알루미늄(Al2O3)으로 형성되고, 상기 제2 패시베이션층(182)은 산화 실리콘(SiO2)로 형성된 것이 예시된다.For example, the first passivation layer 181 may include aluminum oxide (Al 2 O 3 ) or titanium oxide (TiO x ), and the second passivation layer 182 may include silicon oxide (SiO x ), To be formed of at least one of silicon oxynitride (SiO x N y ), silicon nitride (Si 3 N 4 ), and aluminum oxide (Al 2 O 3 ). Can be. In an embodiment, the first passivation layer 181 is formed of aluminum oxide (Al 2 O 3 ), and the second passivation layer 182 is formed of silicon oxide (SiO 2 ).

또한, 상기 제1 패시베이션층(181)은 상기 발광 구조층(135)의 열팽창계수보다 크고 상기 제2 패시베이션층(182)의 열팽창계수보다 작은 열팽창계수를 갖는다. In addition, the first passivation layer 181 has a thermal expansion coefficient greater than that of the light emitting structure layer 135 and smaller than the thermal expansion coefficient of the second passivation layer 182.

예를 들어, 상기 발광 구조층(135)은 3~5×10-6K의 열팽창계수를 갖고, 상기 제1 패시베이션층(181)은 6~7×10-6K의 열팽창계수를 갖고, 상기 제2 패시베이션층(182)은 6~12×10-6K의 열팽창계수를 갖는다. 상기 제1 패시베이션층(181)은 상기 제2 패시베이션층(182)에 비하여 상기 발광 구조층(135)의 열팽창계수와 유사한 열팽창계수를 갖기 때문에 상기 발광 구조층(135)에 작용하는 열적 스트레스를 감소시킬 수 있다.For example, the light emitting structure layer 135 has a coefficient of thermal expansion of 3 ~ 5 × 10 -6 K, the first passivation layer 181 has a coefficient of thermal expansion of 6 ~ 7 × 10 -6 K, The second passivation layer 182 has a coefficient of thermal expansion of 6-12 × 10 -6 K. Since the first passivation layer 181 has a coefficient of thermal expansion similar to that of the light emitting structure layer 135 compared to the second passivation layer 182, thermal stress applied to the light emitting structure layer 135 is reduced. You can.

이하, 실시예에 따른 발광 소자의 제조방법에 대해 상세히 설명한다. 다만, 앞에서 설명한 내용과 중복되는 내용은 생략하거나 간략히 설명한다.Hereinafter, a method of manufacturing a light emitting device according to an embodiment will be described in detail. However, the content overlapping with the above description will be omitted or briefly described.

도 2 내지 도 11은 실시예에 따른 발광 소자의 제조방법을 설명하는 도면이다.2 to 11 illustrate a method of manufacturing a light emitting device according to the embodiment.

도 2를 참조하면, 성장 기판(101) 상에 상기 발광 구조층(135)을 형성한다. 상기 성장 기판(101)은 예를 들어, 사파이어(Al2O3), SiC, GaAs, GaN, ZnO, Si, GaP, InP, Ge 중 적어도 하나로 형성될 수 있으며, 이에 대해 한정하지는 않는다.Referring to FIG. 2, the light emitting structure layer 135 is formed on the growth substrate 101. The growth substrate 101 may be formed of, for example, at least one of sapphire (Al 2 O 3 ), SiC, GaAs, GaN, ZnO, Si, GaP, InP, Ge, but is not limited thereto.

상기 발광 구조층(135)은 상기 성장기판(101) 상에 상기 제1 도전형 반도체층(110), 활성층(120) 및 제2 도전형 반도체층(130)을 성장함으로써 형성될 수 있다.The light emitting structure layer 135 may be formed by growing the first conductive semiconductor layer 110, the active layer 120, and the second conductive semiconductor layer 130 on the growth substrate 101.

상기 발광 구조층(135)은 예를 들어, 유기금속 화학 증착법(MOCVD; Metal Organic Chemical Vapor Deposition), 화학 증착법(CVD; Chemical Vapor Deposition), 플라즈마 화학 증착법(PECVD; Plasma-Enhanced Chemical Vapor Deposition), 분자선 성장법(MBE; Molecular Beam Epitaxy), 수소화물 기상 성장법(HVPE; Hydride Vapor Phase Epitaxy) 등의 방법을 이용하여 형성될 수 있으며, 이에 대해 한정하지는 않는다.The light emitting structure layer 135 may include, for example, Metal Organic Chemical Vapor Deposition (MOCVD), Chemical Vapor Deposition (CVD), Plasma-Enhanced Chemical Vapor Deposition (PECVD), Molecular Beam Epitaxy (MBE), Hydride Vapor Phase Epitaxy (HVPE), and the like may be formed using, but are not limited thereto.

한편, 상기 발광 구조층(135) 및 상기 성장 기판(101) 사이에는 격자 상수 차이에 따른 격자 부정합을 완화하기 위해 버퍼층(미도시) 및/또는 언도프트 질화물층(미도시)이 형성될 수도 있다.Meanwhile, a buffer layer (not shown) and / or an undoped nitride layer (not shown) may be formed between the light emitting structure layer 135 and the growth substrate 101 to mitigate lattice mismatch due to a lattice constant difference. .

도 3을 참조하면, 상기 발광 구조층(135) 상에 단위 칩 영역에 대응하여 상기 보호층(140)이 선택적으로 형성된다. Referring to FIG. 3, the passivation layer 140 is selectively formed on the light emitting structure layer 135 corresponding to the unit chip region.

상기 보호층(140)은 마스크 패턴을 이용하여 단위 칩 영역의 둘레에 형성될 수 있다. 상기 보호층(140)은 스퍼터링(sputtering) 방법과 같은 다양한 증착 방법 을 이용하여 형성할 수 있다.The protective layer 140 may be formed around the unit chip region using a mask pattern. The protective layer 140 may be formed using various deposition methods, such as a sputtering method.

도 4를 참조하면, 상기 제2 도전형 반도체층(130) 상에 상기 전류 차단층(145)을 형성할 수 있다. 상기 전류 차단층(145)은 마스크 패턴을 이용하여 형성될 수 있다.Referring to FIG. 4, the current blocking layer 145 may be formed on the second conductive semiconductor layer 130. The current blocking layer 145 may be formed using a mask pattern.

상기 보호층(140)과 상기 전류 차단층(145)은 동일한 재질로 형성될 수도 있다. 이 경우에, 상기 보호층(140)과 전류 차단층(145)은 별도의 공정으로 형성하지 않고 하나의 공정으로 동시에 형성하는 것도 가능하다. 예를 들어, 상기 제2 도전형의 반도체층(130) 상에 SiO2층을 형성한 후, 마스크 패턴을 이용하여 상기 보호층(140)과 전류 차단층(145)을 동시에 형성할 수 있다.The protective layer 140 and the current blocking layer 145 may be formed of the same material. In this case, the protective layer 140 and the current blocking layer 145 may be simultaneously formed in one process instead of being formed in a separate process. For example, after forming the SiO 2 layer on the second conductive semiconductor layer 130, the protective layer 140 and the current blocking layer 145 may be simultaneously formed using a mask pattern.

도 5 및 도 6을 참조하면, 상기 제2 도전형 반도체층(130) 및 상기 전류차단층(145) 상에 상기 오믹 접촉층(150)을 형성하고, 상기 오믹 접촉층(150) 상에 상기 반사층(160)을 형성할 수 있다.5 and 6, the ohmic contact layer 150 is formed on the second conductivity-type semiconductor layer 130 and the current blocking layer 145, and the ohmic contact layer 150 is formed on the ohmic contact layer 150. The reflective layer 160 may be formed.

상기 오믹 접촉층(150) 및 상기 반사층(160)은 예를 들어, 전자빔(E-beam) 증착, 스퍼터링(Sputtering), PECVD(Plasma Enhanced Chemical Vapor Deposition) 중 어느 하나의 방법에 의해 형성될 수 있다. The ohmic contact layer 150 and the reflective layer 160 may be formed by, for example, any one of electron beam (E-beam) deposition, sputtering, and plasma enhanced chemical vapor deposition (PECVD). .

도 7과 도 8을 참조하면, 상기 전도성 지지기판(175)을 준비한다.7 and 8, the conductive support substrate 175 is prepared.

그리고, 상기 접합층(170)을 매개로 도 6에 도시된 구조물과 상기 전도성 지지기판(175)을 접합한다.In addition, the structure shown in FIG. 6 and the conductive support substrate 175 are bonded to each other through the bonding layer 170.

상기 접합층(170)은 상기 반사층(160), 상기 오믹 접촉층(150)의 단부 및 상기 보호층(140)에 접촉되어 상기 층 사이의 접착력을 강화시켜 줄 수 있다.The bonding layer 170 may be in contact with the reflective layer 160, the end of the ohmic contact layer 150, and the protective layer 140 to enhance adhesion between the layers.

상기 전도성 지지기판(175)은 상기 접합층(170)에 의해 부착된다. 비록 실시예에서는 상기 전도성 지지기판(175)이 상기 접합층(170)을 통해 본딩 방식으로 결합된 것이 예시되어 있으나, 상기 전도성 지지기판(175)을 도금 방식 또는 증착 방식으로 형성하는 것도 가능하다.The conductive support substrate 175 is attached by the bonding layer 170. Although the embodiment is illustrated that the conductive support substrate 175 is bonded by the bonding layer 170, the conductive support substrate 175 may be formed by a plating method or a deposition method.

도 9를 참조하면, 상기 성장 기판(101)을 상기 발광 구조층(135)으로부터 제거한다. 도 9에서는 도 8에 도시된 구조물을 뒤집어서 도시하였다.Referring to FIG. 9, the growth substrate 101 is removed from the light emitting structure layer 135. 9 illustrates the structure shown in FIG. 8 upside down.

상기 성장 기판(101)은 레이저 리프트 오프(Laser Lift Off) 방법 또는 화학적 리프트 오프(Chemical Lift Off) 방법에 의해 제거될 수 있다.The growth substrate 101 may be removed by a laser lift off method or a chemical lift off method.

도 10을 참조하면, 상기 발광 구조층(135)을 단위 칩 영역에 따라 아이솔레이션 에칭을 실시하여 복수개의 발광 구조층(135)으로 분리한다. 예를 들어, 상기 아이솔레이션 에칭은 ICP(Inductively Coupled Plasma)와 같은 건식 식각 방법에 의해 실시될 수 있다.Referring to FIG. 10, the light emitting structure layer 135 is isolated by a plurality of light emitting structure layers 135 by isolation etching according to a unit chip region. For example, the isolation etching may be performed by a dry etching method such as inductively coupled plasma (ICP).

도 11을 참조하면, 상기 보호층(140) 및 상기 발광 구조층(135) 상에 패시베이션층(180)을 형성하고, 상기 제1 도전형의 반도체층(110)의 상면이 노출되도록 상기 패시베이션층(180)을 선택적으로 제거한다.Referring to FIG. 11, a passivation layer 180 is formed on the passivation layer 140 and the light emitting structure layer 135, and the passivation layer is exposed to expose the top surface of the first conductive semiconductor layer 110. Optionally remove 180.

상기 패시베이션층(180)은 상기 보호층(140) 및 발광 구조층(135) 상에 ALD 또는 스퍼터링 방법으로 제1 패시베이션층(181)을 형성한 후, 상기 제1 패시베이션층(181) 상에 CVD 또는 스퍼터링 방법으로 제2 패시베이션층(182)을 형성하는 방법으로 형성될 수 있다. 그리고, 상기 제1 패시베이션층(181)과 제2 패시베이션층(182)을 선택적으로 제거함으로서 도 11에 도시된 패시베이션층(180)이 형성된다.The passivation layer 180 forms a first passivation layer 181 on the passivation layer 140 and the light emitting structure layer 135 by ALD or sputtering, and then CVD on the first passivation layer 181. Alternatively, the second passivation layer 182 may be formed by a sputtering method. The passivation layer 180 illustrated in FIG. 11 is formed by selectively removing the first passivation layer 181 and the second passivation layer 182.

그리고, 상기 제1 도전형의 반도체층(110)의 상면에 광 추출 효율 향상을 위한 러프니스 패턴(112)을 형성하고, 상기 러프니스 패턴(112) 상에 전극(115)을 형성한다. 상기 러프니스 패턴(112)은 습식 식각 공정 또는 건식 식각 공정에 의해 형성될 수 있다.A roughness pattern 112 is formed on the top surface of the first conductive semiconductor layer 110 to improve light extraction efficiency, and an electrode 115 is formed on the roughness pattern 112. The roughness pattern 112 may be formed by a wet etching process or a dry etching process.

그리고, 상기 구조물을 칩 분리 공정을 통해 단위 칩 영역으로 분리하면 복수개의 발광 소자를 제작할 수 있다. In addition, when the structure is separated into a unit chip region through a chip separation process, a plurality of light emitting devices may be manufactured.

상기 칩 분리 공정은 예를 들어, 블레이드(blade)를 이용해 물리적인 힘을 가하여 칩을 분리시키는 브레이킹 공정, 칩 경계에 레이저를 조사하여 칩을 분리시키는 레이저 스크리빙 공정, 습식 또는 건식 식각을 포함하는 식각 공정 등을 포함할 수 있으나, 이에 대해 한정하지는 않는다.The chip separation process includes, for example, a breaking process of separating a chip by applying a physical force using a blade, a laser scrubbing process of separating a chip by irradiating a laser to a chip boundary, and a wet or dry etching process. It may include an etching process, but is not limited thereto.

도 12는 실시예에 따른 발광 소자를 포함하는 발광 소자 패키지의 단면도이다. 12 is a cross-sectional view of a light emitting device package including a light emitting device according to the embodiment.

도 12를 참조하면, 실시예에 따른 발광 소자 패키지는 패키지 몸체(30)와, 상기 패키지 몸체(30)에 설치된 제1 전극층(31) 및 제2 전극층(32)과, 상기 패키지 몸체(30)에 설치되어 상기 제1 전극층(31) 및 제2 전극층(32)과 전기적으로 연결되는 발광 소자(100)와, 상기 발광 소자(100)를 포위하는 몰딩부재(40)를 포함한다.Referring to FIG. 12, the light emitting device package according to the embodiment may include a package body 30, a first electrode layer 31 and a second electrode layer 32 installed on the package body 30, and the package body 30. The light emitting device 100 is installed at and electrically connected to the first electrode layer 31 and the second electrode layer 32, and a molding member 40 surrounding the light emitting device 100.

상기 패키지 몸체(30)는 실리콘 재질, 합성수지 재질, 또는 금속 재질을 포함하여 형성될 수 있으며, 측면이 경사면으로 형성된 캐비티를 가질 수 있다.The package body 30 may include a silicon material, a synthetic resin material, or a metal material, and may have a cavity having an inclined side surface.

상기 제1 전극층(31) 및 제2 전극층(32)은 서로 전기적으로 분리되며, 상기 발광 소자(100)에 전원을 제공한다. 또한, 상기 제1 전극층(31) 및 제2 전극층(32)은 상기 발광 소자(100)에서 발생된 빛을 반사시켜 광 효율을 증가시킬 수 있으며, 상기 발광 소자(100)에서 발생된 열을 외부로 배출시키는 역할을 할 수도 있다.The first electrode layer 31 and the second electrode layer 32 are electrically separated from each other, and provide power to the light emitting device 100. In addition, the first electrode layer 31 and the second electrode layer 32 may increase light efficiency by reflecting the light generated from the light emitting device 100, and externally generate heat generated from the light emitting device 100. May also act as a drain.

상기 발광 소자(100)는 상기 패키지 몸체(30) 상에 설치되거나 상기 제1 전극층(31) 또는 제2 전극층(32) 상에 설치될 수 있다.The light emitting device 100 may be installed on the package body 30 or on the first electrode layer 31 or the second electrode layer 32.

상기 발광 소자(100)는 상기 제1 전극층(31) 및 제2 전극층(32)과 와이어 방식, 플립칩 방식 또는 다이 본딩 방식 중 어느 하나에 의해 전기적으로 연결될 수도 있다. 실시예에서는 상기 발광 소자(100)가 상기 제1 전극층(31)과 와이어(50)를 통해 전기적으로 연결되고 상기 제2 전극층(32)과 직접 접촉하여 전기적으로 연결된 것이 예시되어 있다.The light emitting device 100 may be electrically connected to the first electrode layer 31 and the second electrode layer 32 by any one of a wire method, a flip chip method, or a die bonding method. In the exemplary embodiment, the light emitting device 100 is electrically connected to the first electrode layer 31 through the wire 50 and directly connected to the second electrode layer 32.

상기 몰딩부재(40)는 상기 발광 소자(100)를 포위하여 상기 발광 소자(100)를 보호할 수 있다. 또한, 상기 몰딩부재(40)에는 형광체가 포함되어 상기 발광 소자(100)에서 방출된 광의 파장을 변화시킬 수 있다.The molding member 40 may surround the light emitting device 100 to protect the light emitting device 100. In addition, the molding member 40 may include a phosphor to change the wavelength of the light emitted from the light emitting device 100.

실시예에 따른 발광 소자 패키지는 복수개가 기판 상에 어레이되며, 상기 발광 소자 패키지에서 방출되는 광의 경로 상에 광학 부재인 도광판, 프리즘 시트, 확산 시트, 형광 시트 등이 배치될 수 있다. 이러한 발광 소자 패키지, 기판, 광학 부재는 백라이트 유닛으로 기능하거나 조명 유닛으로 기능할 수 있으며, 예를 들어, 조명 시스템은 백라이트 유닛, 조명 유닛, 지시 장치, 램프, 가로등을 포함할 수 있다. A plurality of light emitting device packages according to the embodiment may be arranged on a substrate, and a light guide plate, a prism sheet, a diffusion sheet, a fluorescent sheet, or the like, which is an optical member, may be disposed on a path of light emitted from the light emitting device package. The light emitting device package, the substrate, and the optical member may function as a backlight unit or as a lighting unit. For example, the lighting system may include a backlight unit, a lighting unit, an indicator device, a lamp, and a street lamp.

도 13은 실시예에 따른 발광 소자 패키지를 사용한 백라이트 유닛을 도시하는 도면이다. 다만, 도 13의 백라이트 유닛(1100)은 조명 시스템의 한 예이며, 이에 대해 한정하지는 않는다.13 is a diagram illustrating a backlight unit using a light emitting device package according to an embodiment. However, the backlight unit 1100 of FIG. 13 is an example of an illumination system, but is not limited thereto.

도 13을 참조하면, 상기 백라이트 유닛(1100)은 바텀 프레임(1140)과, 상기 바텀 프레임(1140) 내에 배치된 광가이드 부재(1120)와, 상기 광가이드 부재(1120)의 적어도 일 측면 또는 하면에 배치된 발광 모듈(1110)을 포함할 수 있다. 또한, 상기 광가이드 부재(1120) 아래에는 반사시트(1130)가 배치될 수 있다.Referring to FIG. 13, the backlight unit 1100 includes a bottom frame 1140, an optical guide member 1120 disposed in the bottom frame 1140, and at least one side or a bottom surface of the optical guide member 1120. It may include a light emitting module 1110 disposed in. In addition, a reflective sheet 1130 may be disposed under the light guide member 1120.

상기 바텀 프레임(1140)은 상기 광가이드 부재(1120), 상기 발광 모듈(1110) 및 상기 반사시트(1130)가 수납될 수 있도록 상면이 개구된 박스(box) 형성으로 형성될 수 있으며, 금속 재질 또는 수지 재질로 형성될 수 있으나 이에 대해 한정하지는 않는다.The bottom frame 1140 may be formed by forming a box having an upper surface open to accommodate the light guide member 1120, the light emitting module 1110, and the reflective sheet 1130. Or it may be formed of a resin material but is not limited thereto.

상기 발광 모듈(1110)은 기판과, 상기 기판에 탑재된 복수개의 실시예들에 따른 발광 소자 패키지를 포함할 수 있다. 상기 복수개의 발광 소자 패키지는 상기 광가이드 부재(1120)에 빛을 제공할 수 있다.The light emitting module 1110 may include a substrate and a light emitting device package according to a plurality of embodiments mounted on the substrate. The plurality of light emitting device packages may provide light to the light guide member 1120.

도시된 것처럼, 상기 발광 모듈(1110)은 상기 바텀 프레임(1140)의 내측면들 중 적어도 어느 하나에 배치될 수 있으며, 이에 따라 상기 광가이드 부재(1120)의 적어도 하나의 측면을 향해 빛을 제공할 수 있다.As shown, the light emitting module 1110 may be disposed on at least one of the inner surfaces of the bottom frame 1140, thereby providing light toward at least one side of the light guide member 1120. can do.

다만, 상기 발광 모듈(1110)은 상기 바텀 프레임(1140)의 아래에 배치되어, 상기 광가이드 부재(1120)의 밑면을 향해 빛을 제공할 수도 있으며, 이는 상기 백라이트 유닛(1100)의 설계에 따라 다양하게 변형 가능하므로 이에 대해 한정하지는 않는다.However, the light emitting module 1110 may be disposed under the bottom frame 1140 to provide light toward the bottom surface of the light guide member 1120, which is according to the design of the backlight unit 1100. Since various modifications are possible, the present invention is not limited thereto.

상기 광가이드 부재(1120)는 상기 바텀 프레임(1140) 내에 배치될 수 있다. 상기 광가이드 부재(1120)는 상기 발광 모듈(1110)로부터 제공받은 빛을 면광원화 하여, 표시 패널(미도시)로 가이드할 수 있다. The light guide member 1120 may be disposed in the bottom frame 1140. The light guide member 1120 may guide the light provided from the light emitting module 1110 to a display panel by surface light source.

상기 광가이드 부재(1120)는 예를 들어, 도광판(LGP, Light Guide Panel) 일 수 있다. 상기 도광판은 예를 들어 PMMA(polymethyl metaacrylate)와 같은 아크릴 수지 계열, PET(polyethylene terephthlate), PC(poly carbonate), COC 및 PEN(polyethylene naphthalate) 수지 중 하나로 형성될 수 있다. The light guide member 1120 may be, for example, a light guide panel (LGP). The light guide plate may be formed of, for example, one of an acrylic resin series such as polymethyl metaacrylate (PMMA), polyethylene terephthlate (PET), polycarbonate (PC), COC, and polyethylene naphthalate (PEN) resin.

상기 광가이드 부재(1120)의 상측에는 광학 시트(1150)가 배치될 수도 있다.The optical sheet 1150 may be disposed above the light guide member 1120.

상기 광학 시트(1150)는 예를 들어 확산 시트, 집광 시트, 휘도상승 시트, 및 형광 시트 중 적어도 하나를 포함할 수 있다. 예를 들어, 상기 광학 시트(1150)는 상기 확산 시트, 집광 시트, 휘도상승 시트 및 형광 시트가 적층되어 형성될 수 있다. 이 경우, 상기 확산 시트(1150)는 상기 발광 모듈(1110)에서 출사된 광을 고르게 확산시켜주고, 상기 확산된 광은 상기 집광 시트에 의해 표시 패널(미도시)로 집광될 수 있다. 이때 상기 집광 시트로부터 출사되는 광은 랜덤하게 편광된 광인데, 상기 휘도상승 시트는 상기 집광 시트로부터 출사된 광의 편광도를 증가시킬 수 있다. 상기 집광 시트는 예를 들어, 수평 또는/및 수직 프리즘 시트일 수 있다. 또한, 상기 휘도상승 시트는 예를 들어, 조도 강화 필름(Dual Brightness Enhancement film) 일 수 있다. 또한, 상기 형광 시트는 형광체가 포함된 투광성 플레이트 또는 필름이 될 수도 있다.The optical sheet 1150 may include at least one of, for example, a diffusion sheet, a light collecting sheet, a luminance rising sheet, and a fluorescent sheet. For example, the optical sheet 1150 may be formed by stacking the diffusion sheet, the light collecting sheet, the luminance increasing sheet, and the fluorescent sheet. In this case, the diffusion sheet 1150 may evenly diffuse the light emitted from the light emitting module 1110, and the diffused light may be focused onto a display panel (not shown) by the light collecting sheet. In this case, the light emitted from the light collecting sheet is randomly polarized light, and the luminance increasing sheet may increase the degree of polarization of the light emitted from the light collecting sheet. The light collecting sheet may be, for example, a horizontal or / and vertical prism sheet. In addition, the luminance increase sheet may be, for example, a roughness enhancement film. In addition, the fluorescent sheet may be a translucent plate or film containing a phosphor.

상기 광가이드 부재(1120)의 아래에는 상기 반사시트(1130)가 배치될 수 있다. 상기 반사시트(1130)는 상기 광가이드 부재(1120)의 하면을 통해 방출되는 빛을 상기 광가이드 부재(1120)의 출사면을 향해 반사할 수 있다. The reflective sheet 1130 may be disposed under the light guide member 1120. The reflective sheet 1130 may reflect light emitted through the bottom surface of the light guide member 1120 toward the exit surface of the light guide member 1120.

상기 반사시트(1130)는 반사율이 좋은 수지 재질, 예를 들어, PET, PC, PVC 레진 등으로 형성될 수 있으나, 이에 대해 한정하지는 않는다.The reflective sheet 1130 may be formed of a resin material having good reflectance, for example, PET, PC, PVC resin, etc., but is not limited thereto.

도 14는 실시예들에 따른 발광 소자 패키지를 사용한 조명 유닛의 사시도이다. 다만, 도 14의 조명 유닛(1200)은 조명 시스템의 한 예이며, 이에 대해 한정하지는 않는다.14 is a perspective view of a lighting unit using a light emitting device package according to the embodiments. However, the lighting unit 1200 of FIG. 14 is an example of a lighting system, but is not limited thereto.

도 14를 참조하면, 상기 조명 유닛(1200)은 케이스 몸체(1210)와, 상기 케이스 몸체(1210)에 설치된 발광 모듈(1230)과, 상기 케이스 몸체(1210)에 설치되며 외부 전원으로부터 전원을 제공받는 연결 단자(1220)를 포함할 수 있다.Referring to FIG. 14, the lighting unit 1200 is installed in the case body 1210, the light emitting module 1230 installed in the case body 1210, and the case body 1210, and provides power from an external power source. It may include a receiving connection terminal 1220.

상기 케이스 몸체(1210)는 방열 특성이 양호한 재질로 형성되는 것이 바람직하며, 예를 들어 금속 재질 또는 수지 재질로 형성될 수 있다.The case body 1210 is preferably formed of a material having good heat dissipation characteristics, for example, may be formed of a metal material or a resin material.

상기 발광 모듈(1230)은 기판(300)과, 상기 기판(300)에 탑재되는 적어도 하나의 실시예에 따른 발광 소자 패키지(200)를 포함할 수 있다.The light emitting module 1230 may include a substrate 300 and a light emitting device package 200 according to at least one embodiment mounted on the substrate 300.

상기 기판(300)은 절연체에 회로 패턴이 인쇄된 것일 수 있으며, 예를 들어, 일반 인쇄회로기판(PCB: Printed Circuit Board), 메탈 코아(Metal Core) PCB, 연성(Flexible) PCB, 세라믹 PCB 등을 포함할 수 있다. The substrate 300 may have a circuit pattern printed on an insulator, and for example, a general printed circuit board (PCB), a metal core PCB, a flexible PCB, a ceramic PCB, and the like. It may include.

또한, 상기 기판(300)은 빛을 효율적으로 반사하는 재질로 형성되거나, 표면이 빛이 효율적으로 반사되는 컬러, 예를 들어 백색, 은색 등으로 형성될 수 있다.In addition, the substrate 300 may be formed of a material that reflects light efficiently, or the surface may be formed of a color that reflects light efficiently, for example, white, silver, or the like.

상기 기판(300) 상에는 상기 적어도 하나의 실시예에 따른 발광 소자 패키지(200)가 탑재될 수 있다. 상기 발광 소자 패키지(200)는 각각 적어도 하나의 발광 다이오드(LED: Light Emitting Diode)를 포함할 수 있다. 상기 발광 다이오드는 적색, 녹색, 청색 또는 백색의 유색 빛을 각각 발광하는 유색 발광 다이오드 및 자외선(UV, UltraViolet)을 발광하는 UV 발광 다이오드를 포함할 수 있다.The light emitting device package 200 according to the at least one embodiment may be mounted on the substrate 300. Each of the light emitting device packages 200 may include at least one light emitting diode (LED). The light emitting diodes may include colored light emitting diodes emitting red, green, blue, or white colored light, and UV light emitting diodes emitting ultraviolet (UV) light.

상기 발광 모듈(1230)은 색감 및 휘도를 얻기 위해 다양한 발광 다이오드의 조합을 가지도록 배치될 수 있다. 예를 들어, 고 연색성(CRI)을 확보하기 위해 백색 발광 다이오드, 적색 발광 다이오드 및 녹색 발광 다이오드를 조합하여 배치할 수 있다. 또한, 상기 발광 모듈(1230)에서 방출되는 광의 진행 경로 상에는 형광 시트가 더 배치될 수 있으며, 상기 형광 시트는 상기 발광 모듈(1230)에서 방출되는 광의 파장을 변화시킨다. 예를 들어, 상기 발광 모듈(1230)에서 방출되는 광이 청색 파장대를 갖는 경우 상기 형광 시트에는 황색 형광체가 포함될 수 있으며, 상기 발광 모듈(1230)에서 방출된 광은 상기 형광 시트를 지나 최종적으로 백색광으로 보여지게 된다.The light emitting module 1230 may be arranged to have a combination of various light emitting diodes in order to obtain color and brightness. For example, a white light emitting diode, a red light emitting diode, and a green light emitting diode may be combined to secure high color rendering (CRI). In addition, a fluorescent sheet may be further disposed on a path of the light emitted from the light emitting module 1230, and the fluorescent sheet changes the wavelength of light emitted from the light emitting module 1230. For example, when the light emitted from the light emitting module 1230 has a blue wavelength band, the fluorescent sheet may include a yellow phosphor, and the light emitted from the light emitting module 1230 finally passes white light through the fluorescent sheet. Will be shown.

상기 연결 단자(1220)는 상기 발광 모듈(1230)와 전기적으로 연결되어 전원을 공급할 수 있다. 도 14에 도시된 것에 따르면, 상기 연결 단자(1220)는 소켓 방식으로 외부 전원에 돌려 끼워져 결합되지만, 이에 대해 한정하지는 않는다. 예를 들어, 상기 연결 단자(1220)는 핀(pin) 형태로 형성되어 외부 전원에 삽입되거나, 배선에 의해 외부 전원에 연결될 수도 있는 것이다.The connection terminal 1220 may be electrically connected to the light emitting module 1230 to supply power. According to FIG. 14, the connection terminal 1220 is inserted into and coupled to an external power source in a socket manner, but is not limited thereto. For example, the connection terminal 1220 may be formed in a pin shape and inserted into an external power source, or may be connected to the external power source by a wire.

상술한 바와 같은 조명 시스템은 상기 발광 모듈에서 방출되는 광의 진행 경로 상에 광가이드 부재, 확산 시트, 집광 시트, 휘도상승 시트 및 형광 시트 중 적어도 어느 하나가 배치되어, 원하는 광학적 효과를 얻을 수 있다.In the lighting system as described above, at least one of a light guide member, a diffusion sheet, a light collecting sheet, a luminance rising sheet, and a fluorescent sheet may be disposed on a propagation path of light emitted from the light emitting module to obtain a desired optical effect.

이상에서 설명한 바와 같이, 실시예들에 따른 조명 시스템은 실시예들에 따른 발광 소자 패키지를 포함함으로써 광 효율이 우수하고 열적 안정성이 높은 장점을 가진다.As described above, the lighting system according to the embodiments has the advantage of excellent light efficiency and high thermal stability by including the light emitting device package according to the embodiments.

이상에서 실시예들에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시예에 포함되며, 반드시 하나의 실시예에만 한정되는 것은 아니다. 나아가, 각 실시예에서 예시된 특징, 구조, 효과 등은 실시예들이 속하는 분야의 통상의 지식을 가지는 자에 의해 다른 실시예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.Features, structures, effects, and the like described in the above embodiments are included in at least one embodiment of the present invention, and are not necessarily limited to only one embodiment. Furthermore, the features, structures, effects, and the like illustrated in the embodiments may be combined or modified with respect to other embodiments by those skilled in the art to which the embodiments belong. Therefore, it should be understood that the present invention is not limited to these combinations and modifications.

또한, 이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.In addition, the above description has been made with reference to the embodiment, which is merely an example, and is not intended to limit the present invention. Those skilled in the art to which the present invention pertains will be illustrated as above without departing from the essential characteristics of the present embodiment. It will be appreciated that various modifications and applications are possible. For example, each component specifically shown in the embodiment can be modified. And differences relating to such modifications and applications will have to be construed as being included in the scope of the invention defined in the appended claims.

Claims (16)

전도성 지지기판;
상기 전도성 지지기판 상에 발광 구조층;
상기 발광 구조층 상에 전극; 및
상기 발광 구조층의 적어도 측면에 상기 발광 구조층의 굴절률보다 작은 제1 굴절률을 갖는 제1 패시베이션층과, 상기 제1 패시베이션층 상에 상기 제1 굴절률보다 작은 제2 굴절률을 갖는 제2 패시베이션층을 포함하는 발광 소자.
Conductive support substrate;
A light emitting structure layer on the conductive support substrate;
An electrode on the light emitting structure layer; And
A first passivation layer having a first refractive index smaller than the refractive index of the light emitting structure layer on at least a side of the light emitting structure layer, and a second passivation layer having a second refractive index smaller than the first refractive index on the first passivation layer Light emitting device comprising.
제 1항에 있어서,
상기 발광 구조층은 2.3~2.5의 굴절률을 갖고, 상기 제1 패시베이션층은 1.7~1.8의 굴절률을 갖고, 상기 제2 패시베이션층은 1.4~1.5의 굴절률을 갖는 발광 소자.
The method of claim 1,
The light emitting structure layer has a refractive index of 2.3 ~ 2.5, the first passivation layer has a refractive index of 1.7 ~ 1.8, the second passivation layer has a refractive index of 1.4 ~ 1.5.
제 1항에 있어서,
상기 제1 패시베이션층의 열팽창계수는 상기 발광 구조층의 열팽창계수보다 크고 상기 제2 패시베이션층의 열팽창계수보다 작은 발광 소자.
The method of claim 1,
The thermal expansion coefficient of the first passivation layer is greater than the thermal expansion coefficient of the light emitting structure layer and smaller than the thermal expansion coefficient of the second passivation layer.
제 3항에 있어서,
상기 발광 구조층은 3~5×10-6K의 열팽창계수를 갖고, 상기 제1 패시베이션층은 6~7×10-6K의 열팽창계수를 갖고, 상기 제2 패시베이션층은 6~12×10-6K의 열팽창계수를 갖는 발광 소자.
The method of claim 3, wherein
The light emitting structure layer has a coefficient of thermal expansion of 3 ~ 5 × 10 -6 K, the first passivation layer has a coefficient of thermal expansion of 6 ~ 7 × 10 -6 K, the second passivation layer is 6 ~ 12 × 10 A light emitting device having a coefficient of thermal expansion of -6 K.
제 1항에 있어서,
상기 제1 패시베이션층은 산화 알루미늄(Al2O3) 또는 산화 티타늄(TiOx)을 포함하고, 상기 제2 패시베이션층은 산화 실리콘(SiOx), 산화질화 실리콘(SiOxNy), 질화 실리콘(Si3N4), 산화 알루미늄(Al2O3) 중 적어도 어느 하나를 포함하는 발광 소자.
The method of claim 1,
The first passivation layer includes aluminum oxide (Al 2 O 3 ) or titanium oxide (TiO x ), and the second passivation layer includes silicon oxide (SiO x ), silicon oxynitride (SiO x N y ), and silicon nitride A light emitting device comprising at least one of (Si 3 N 4 ) and aluminum oxide (Al 2 O 3 ).
제 1항에 있어서,
상기 전도성 지지기판과 상기 발광 구조층 사이에 접합층, 상기 접합층 상에 반사층, 상기 반사층 상에 오믹 접촉층, 상기 오믹 접촉층 상에 전류 차단층을 더 포함하는 발광 소자.
The method of claim 1,
And a bonding layer between the conductive support substrate and the light emitting structure layer, a reflective layer on the bonding layer, an ohmic contact layer on the reflective layer, and a current blocking layer on the ohmic contact layer.
제 6항에 있어서,
상기 전류 차단층은 상기 전극과 적어도 일부분이 수직 방향에서 오버랩되는 발광 소자.
The method of claim 6,
Wherein the current blocking layer overlaps at least a portion of the electrode in a vertical direction.
제 6항에 있어서,
상기 접합층의 둘레 영역에 배치되는 보호층을 더 포함하고, 상기 보호층은 상기 제1 패시베이션층과 접촉하는 발광 소자.
The method of claim 6,
And a protective layer disposed in a circumferential region of the bonding layer, wherein the protective layer is in contact with the first passivation layer.
성장 기판 상에 발광 구조층을 형성하는 단계;
상기 발광 구조층 상에 전도성 지지기판을 형성하는 단계;
상기 성장 기판을 분리하는 단계;
상기 발광 구조층을 단위 칩으로 구분하는 아이솔레이션 에칭을 수행하는 단계;
상기 발광 구조층의 적어도 측면에 상기 발광 구조층의 굴절률보다 작은 제1 굴절률을 갖는 제1 패시베이션층과, 상기 제1 패시베이션층 상에 상기 제1 굴절률보다 작은 제2 굴절률을 갖는 제2 패시베이션층을 형성하는 단계; 및
상기 발광 구조층 상에 전극을 형성하는 단계를 포함하는 발광 소자 제조방법.
Forming a light emitting structure layer on the growth substrate;
Forming a conductive support substrate on the light emitting structure layer;
Separating the growth substrate;
Performing an isolation etching for dividing the light emitting structure layer into unit chips;
A first passivation layer having a first refractive index smaller than the refractive index of the light emitting structure layer on at least a side of the light emitting structure layer, and a second passivation layer having a second refractive index smaller than the first refractive index on the first passivation layer Forming; And
Forming an electrode on the light emitting structure layer.
제 9항에 있어서,
상기 발광 구조층은 2.3~2.5의 굴절률을 갖고, 상기 제1 패시베이션층은 1.7~1.8의 굴절률을 갖고, 상기 제2 패시베이션층은 1.4~1.5의 굴절률을 갖는 발광 소자 제조방법.
The method of claim 9,
The light emitting structure layer has a refractive index of 2.3 ~ 2.5, the first passivation layer has a refractive index of 1.7 ~ 1.8, the second passivation layer has a refractive index of 1.4 ~ 1.5.
제 9항에 있어서,
상기 제1 패시베이션층의 열팽창계수는 상기 발광 구조층의 열팽창계수보다 크고 상기 제2 패시베이션층의 열팽창계수보다 작은 발광 소자 제조방법.
The method of claim 9,
The thermal expansion coefficient of the first passivation layer is greater than the thermal expansion coefficient of the light emitting structure layer and less than the thermal expansion coefficient of the second passivation layer.
제 11항에 있어서,
상기 발광 구조층은 3~5×10-6K의 열팽창계수를 갖고, 상기 제1 패시베이션층은 6~7×10-6K의 열팽창계수를 갖고, 상기 제2 패시베이션층은 6~12×10-6K의 열팽창계수를 갖는 발광 소자 제조방법.
12. The method of claim 11,
The light emitting structure layer has a coefficient of thermal expansion of 3 ~ 5 × 10 -6 K, the first passivation layer has a coefficient of thermal expansion of 6 ~ 7 × 10 -6 K, the second passivation layer is 6 ~ 12 × 10 method of manufacturing a light emitting device having a coefficient of thermal expansion of -6 K.
제 9항에 있어서,
상기 제1 패시베이션층은 산화 알루미늄(Al2O3) 또는 산화 티타늄(TiOx)을 포함하고, 상기 제2 패시베이션층은 산화 실리콘(SiOx), 산화질화 실리콘(SiOxNy), 질화 실리콘(Si3N4), 산화 알루미늄(Al2O3) 중 적어도 어느 하나를 포함하는 발광 소자 제조방법.
The method of claim 9,
The first passivation layer includes aluminum oxide (Al 2 O 3 ) or titanium oxide (TiO x ), and the second passivation layer includes silicon oxide (SiO x ), silicon oxynitride (SiO x N y ), and silicon nitride (Si 3 N 4 ), aluminum oxide (Al 2 O 3 ) A light emitting device manufacturing method comprising at least one.
패키지 몸체;
상기 패키지 몸체에 설치된 제1 전극층 및 제2 전극층; 및
상기 제1 전극층 및 제2 전극층에 전기적으로 연결된 청구항 제 1항 내지 제 8항 중 어느 한 항에 기재된 발광 소자를 포함하는 발광 소자 패키지.
Package body;
A first electrode layer and a second electrode layer provided on the package body; And
A light emitting device package comprising the light emitting device according to any one of claims 1 to 8 electrically connected to the first electrode layer and the second electrode layer.
발광 소자를 광원으로 사용하는 조명 시스템에 있어서,
상기 조명 시스템은 청구항 제 1항 내지 제 8항 중 어느 한 항에 기재된 발광 소자를 포함하는 조명 시스템.
In a lighting system using a light emitting element as a light source,
The lighting system comprises a light emitting element according to any one of claims 1 to 8.
제 15항에 있어서,
상기 발광 소자에서 방출되는 광의 경로 상에는 확산 시트, 집광 시트, 휘도 상승시트, 및 형광 시트 중 적어도 하나가 배치되는 조명 시스템.
16. The method of claim 15,
And at least one of a diffusion sheet, a light collecting sheet, a luminance rising sheet, and a fluorescent sheet is disposed on a path of light emitted from the light emitting element.
KR1020100037872A 2010-04-23 2010-04-23 Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system KR20110118333A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100037872A KR20110118333A (en) 2010-04-23 2010-04-23 Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100037872A KR20110118333A (en) 2010-04-23 2010-04-23 Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system

Publications (1)

Publication Number Publication Date
KR20110118333A true KR20110118333A (en) 2011-10-31

Family

ID=45031951

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100037872A KR20110118333A (en) 2010-04-23 2010-04-23 Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system

Country Status (1)

Country Link
KR (1) KR20110118333A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130069207A (en) * 2011-12-16 2013-06-26 엘지이노텍 주식회사 Light emitting device, light emitting device package, and light unit
KR20130101852A (en) * 2012-03-06 2013-09-16 엘지이노텍 주식회사 Light emitting device
KR20130125536A (en) * 2012-05-09 2013-11-19 엘지이노텍 주식회사 Light emitting device, light emitting device package, and light unit

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130069207A (en) * 2011-12-16 2013-06-26 엘지이노텍 주식회사 Light emitting device, light emitting device package, and light unit
KR20130101852A (en) * 2012-03-06 2013-09-16 엘지이노텍 주식회사 Light emitting device
KR20130125536A (en) * 2012-05-09 2013-11-19 엘지이노텍 주식회사 Light emitting device, light emitting device package, and light unit

Similar Documents

Publication Publication Date Title
KR101028277B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting unit
KR101014071B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101114191B1 (en) Light emitting device, method for fabricating the light emitting device
KR101154709B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101034144B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101803569B1 (en) Light emitting device
KR101734550B1 (en) Light emitting device and light emitting device package
KR20120039412A (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR20120014972A (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101826979B1 (en) Light emitting device and light emitting device package
KR20110118333A (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101744971B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package, and lighting system
KR101776302B1 (en) Light emitting device and light emitting device package
KR20120006257A (en) Electrode, light emitting device, light emitting device package, and lighting system
KR20120042516A (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101648810B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR20120045635A (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101683901B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR20120087036A (en) Light emitting device and light emitting device package
KR101781217B1 (en) Light emitting device and light emitting device package
KR101664501B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101786073B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101724708B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR101683906B1 (en) Light emitting device, method for fabricating the light emitting device, light emitting device package and lighting system
KR20120029868A (en) Light emitting device, light emitting device package and lighting system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application