KR20110043892A - 액정표시장치 및 그 구동방법 - Google Patents

액정표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR20110043892A
KR20110043892A KR1020090100618A KR20090100618A KR20110043892A KR 20110043892 A KR20110043892 A KR 20110043892A KR 1020090100618 A KR1020090100618 A KR 1020090100618A KR 20090100618 A KR20090100618 A KR 20090100618A KR 20110043892 A KR20110043892 A KR 20110043892A
Authority
KR
South Korea
Prior art keywords
data
level
period
boost
liquid crystal
Prior art date
Application number
KR1020090100618A
Other languages
English (en)
Inventor
홍상표
김도성
조성학
정성훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090100618A priority Critical patent/KR20110043892A/ko
Publication of KR20110043892A publication Critical patent/KR20110043892A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0871Several active elements per pixel in active matrix panels with level shifting

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 데이터 드라이브 집적회로의 개량없이 액정셀에 인가되는 데이터전압의 범위를 증가시킬 수 있는 액정표시장치 및 그 구동방법에 관한 것이다.
액정표시장치는 다수의 데이터라인들 및 게이트라인들의 교차영역마다 형성되는 액정셀들을 포함하여 화상을 표시하는 유효표시영역과, 상기 유효표시영역 바깥의 비표시영역을 갖는 액정표시패널; 상기 데이터라인들에 데이터전압을 인가하는 데이터 구동회로; 상기 게이트라인들에 스캔펄스를 인가하는 게이트 구동회로; 스위치 제어신호에 응답하여, 상기 데이터 구동회로와 상기 데이터라인들 간의 접속을 스위칭하기 위한 스위치 어레이; 및 부스트 신호에 따라 상기 데이터라인들에 충전된 데이터전압을 일정 레벨만큼 레벨 쉬프팅하기 위한 커패시터 어레이를 구비한다.

Description

액정표시장치 및 그 구동방법{Liquid Crystal Display And Driving Method Thereof}
본 발명은 액정표시장치에 관한 것으로, 특히 데이터 드라이브 집적회로(Intergrated Circuit : 이하 "IC")의 개량없이 액정셀에 인가되는 데이터전압의 범위를 증가시킬 수 있는 액정표시장치 및 그 구동방법에 관한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시한다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 액정셀마다 형성된 박막트랜지스터(Thin Film Transistor, 이하, "TFT")를 이용하여 액정셀들에 공급되는 데이터전압을 스위칭하여 데이터를 능동적으로 제어하므로 동화상의 표시품질을 높일 수 있다.
이와 같은 액정표시장치는 액정패널과, 액정패널의 데이터라인들을 구동시키기 위한 데이터 드라이브 IC들과, 액정패널의 게이트라인들을 구동시키기 위한 게이트 드라이브 IC들을 포함한다. 데이터 드라이브 IC는 입력 디지털 비디오 데이 터를 액정셀들에 인가될 데이터전압으로 변환한다. 게이트 드라이브 IC는 데이터전압이 인가될 수평라인을 선택하기 위한 스캔펄스를 발생한다.
액정패널은 점점 대면적화 및 고해상도로 발전 되어가는 추세에 있다. 이러한 추세에 맞추어 최근에는 높은 출력 범위를 갖는 데이터 드라이브 IC가 요구되고 있다. 그런데, 데이터 드라이브 IC의 출력 범위가 증가하면, 주기적으로 데이터전압의 극성을 반전시키는 인버젼 구동시 데이터전압의 스윙폭이 그만큼 커진다. 그 결과, 데이터 드라이브 IC의 발열 온도 및 소비전력이 급증하게 된다. 또한, 출력 범위를 높이기 위해서는 데이터 드라이브 IC를 새로 제작해야 하므로, 제조 비용면에서 매우 불리하다.
따라서, 본 발명의 목적은 데이터 드라이브 IC의 개량없이 액정셀에 인가되는 데이터전압의 범위를 증가시킬 수 있도록 한 액정표시장치 및 그 구동방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 다수의 데이터라인들 및 게이트라인들의 교차영역마다 형성되는 액정셀들을 포함하여 화상을 표시하는 유효표시영역과, 상기 유효표시영역 바깥의 비표시영역을 갖는 액 정표시패널; 상기 데이터라인들에 데이터전압을 인가하는 데이터 구동회로; 상기 게이트라인들에 스캔펄스를 인가하는 게이트 구동회로; 스위치 제어신호에 응답하여, 상기 데이터 구동회로와 상기 데이터라인들 간의 접속을 스위칭하기 위한 스위치 어레이; 및 부스트 신호에 따라 상기 데이터라인들에 충전된 데이터전압을 일정 레벨만큼 레벨 쉬프팅하기 위한 커패시터 어레이를 구비한다.
상기 스위치 제어신호는 1 수평기간 중 전반부 1/2 수평기간에 해당되는 제1 기간 동안 턴 온 레벨로 발생되고, 상기 1 수평기간 중 후반부 1/2 수평기간에 해당되는 제2 기간 동안 턴 오프 레벨로 발생되며; 상기 스캔펄스는 상기 제1 기간 동안 턴 오프 레벨로 발생되고, 상기 제2 기간 동안 턴 온 레벨로 발생된다.
상기 커패시터 어레이는, 기수번째 데이터라인들에 접속된 제1 부스트 커패시터들과, 우수번째 데이터라인들에 접속된 제2 부스트 커패시터들을 구비한다.
상기 부스트신호는 제1 부스트신호 공급라인을 통해 상기 제1 부스트 커패시터들에 인가되는 제1 부스트신호와, 제2 부스트신호 공급라인을 통해 상기 제2 부스트 커패시터들에 인가되는 제2 부스트신호를 포함하고; 상기 제1 및 제2 부스트신호는 상기 제1 기간 동안 제1 레벨로 발생되고, 상기 제2 기간 동안 상기 제1 레벨보다 높은 제2 레벨 또는, 상기 제1 레벨보다 낮은 제3 레벨로 발생된다.
상기 기수번째 데이터라인들에 충전된 데이터전압과 상기 우수번째 데이터라인들에 충전된 데이터전압의 극성이 서로 다를 때, 상기 제1 부스트신호는 상기 제2 기간 동안 상기 제2 레벨 및 제3 레벨 중 어느 하나로 발생되고, 상기 제2 부스트신호는 상기 제2 기간 동안 상기 제2 레벨 및 제3 레벨 중 나머지 하나로 발생된 다.
상기 제1 부스트 커패시터들 각각은 절연막을 사이에 두고 서로 중첩되는 기수번째 데이터라인의 광폭부와 상기 제1 부스트신호 공급라인의 돌기부에 의해 형성되며; 상기 제2 부스트 커패시터들 각각은 절연막을 사이에 두고 서로 중첩되는 우수번째 데이터라인의 광폭부와 상기 제2 부스트신호 공급라인의 돌기부에 의해 형성된다.
상기 스위치 어레이는 상기 비표시영역에 형성되거나 또는, 상기 데이터 구동회로 내에 형성된다.
본 발명의 실시예에 따른 액정표시장치의 구동방법은 제1 기간 동안 데이터 구동회로의 출력 범위 내에 속하는 데이터전압으로 데이터라인을 충전시키는 단계(A); 및 상기 제1 기간에 이은 제2 기간 동안 상기 데이터라인에 접속된 부스트 커패시터에 부스트신호를 인가하여 상기 데이터라인 상의 데이터전압을 레벨 쉬프팅시킨 후 액정셀에 인가하는 단계(B)를 포함하고; 상기 부스트신호는 상기 제1 기간 동안 제1 레벨로 발생되고, 상기 제2 기간 동안 상기 제1 레벨보다 높은 제2 레벨 또는, 상기 제1 레벨보다 낮은 제3 레벨로 인가된다.
본 발명에 따른 액정표시장치 및 그 구동방법은 데이터 드라이브 IC의 출력 범위 내에 속하는 데이터전압으로 데이터라인을 충전시키고, 데이터라인에 접속된 부스트 커패시터를 이용하여 데이터라인 상의 데이터전압을 레벨 쉬프팅시킨 후, 이 레벨 쉬프트 된 데이터전압을 액정셀에 인가한다. 이에 따라 본 발명에 따른 액정표시장치는 데이터 드라이브 IC의 개량없이 액정셀에 인가되는 데이터전압의 범위를 증가시킬 수 있다.
이하, 도 1 내지 도 9를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 보여준다.
도 1을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(10), 타이밍 콘트롤러(11), 데이터 구동회로(12), 및 게이트 구동회로(13)를 구비한다.
액정표시패널(10)은 두 장의 유리기판 사이에 적하된 액정분자들을 구비한다. 이 액정표시패널(10)에는 데이터라인들(DL)과 게이트라인들(GL)의 교차 구조에 의해 매트릭스 형태로 다수의 액정셀들(Clc)이 배치된다.
액정표시패널(10)의 하부 유리기판에는 다수의 데이터라인들(DL), 다수의 게이트라인들(GL), TFT들, TFT들 각각에 접속된 액정셀(Clc)의 화소전극들(1), 화소전극들(1)과 대향하는 공통전극(2) 및 스토리지 커패시터(Cst) 등이 형성된다.
액정표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다.
액정표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
액정표시패널(10)은 화소 어레이를 포함하여 화상이 표시되는 유효표시영역(AA)과, 이 유효표시영역(AA) 바깥의 비표시영역(NAA)을 포함한다. 유효표시영역(AA)에는 상기 액정셀(Clc)들이 형성된다. 비표시영역(NAA)에는 데이터 구동회로(12)와 데이터라인들(DL) 간의 접속을 스위칭하기 위한 스위치 어레이(SWAR)와, 데이터라인들(DL)에 충전된 데이터전압을 일정 레벨만큼 레벨 쉬프팅하기 위한 커패시터 어레이(CAR)가 형성된다.
타이밍 콘트롤러(11)는 외부로부터 입력되는 수직/수평 동기신호(Vsync, Hsync), 데이터 인에이블(Data Enable), 클럭신호(DCLK) 등의 타이밍신호를 기반으로 데이터 구동회로(12)와 게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 제어신호들(DDC,GDC)을 발생한다. 게이트 제어신호(GDC)는 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭신호(Gate Shift Clock : GSC), 및 게이트 출력 인에이블신호(Gate Output Enable : GOE)등을 포함한다. 데이터 제어신호(DDC)는 소스 스타트 펄스(Source Start Pulse : SSP), 소스 샘플링 클럭(Source Sampling Clock : SSC), 소스 출력 인에이블신호(Source Output Enable : SOE), 및 극성제어신호(Polarity : POL)등을 포함한다. 또한, 타이밍 콘트롤러(11)는 스위 치 어레이(SWAR)를 제어하기 위한 스위치 제어신호(SCS)와, 커패시터 어레이(CAR)를 구동시키기 위한 부스트 신호들(BTS1,BTS2)을 발생한다.
타이밍 콘트롤러(11)는 입력되는 디지털 비디오 데이터(RGB)를 액정표시패널(10)에 맞게 재정렬하여 데이터 구동회로(12)에 공급한다.
데이터 구동회로(12)는 타이밍 콘트롤러(11)의 제어 하에 디지털 비디오 데이터(RGB)를 래치하고 그 디지털 비디오 데이터를 아날로그 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 데이터전압을 발생하고 그 데이터전압을 데이터라인들(DL)에 공급한다. 데이터 구동회로(12)는 클럭신호를 샘플링하기 위한 쉬프트레지스터, 디지털 비디오 데이터(RGB)를 일시저장하기 위한 레지스터, 쉬프트레지스터로부터의 클럭신호에 응답하여 데이터를 1 라인분씩 저장하고 저장된 1 라인분의 데이터를 동시에 출력하기 위한 래치, 래치로부터의 디지털 데이터값에 대응하여 감마기준전압의 참조하에 정극성/부극성의 감마전압을 선택하기 위한 디지털/아날로그 변환기, 정극성/부극성 감마전압에 의해 변환된 아날로그 데이터가 공급되는 데이터라인(DL)을 선택하기 위한 멀티플렉서 및 멀티플렉서와 데이터라인(DL) 사이에 접속된 출력버퍼 등을 포함하는 다수의 데이트 드라이브 IC들로 구성될 수 있다.
게이트 구동회로(13)는 대략 1/2 수평기간의 펄스폭을 가지는 스캔펄스를 게이트라인들(GL)에 공급하여 데이터전압이 인가되는 해당 수평라인을 선택한다. 게이트 구동회로(13)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이 트라인들(GL) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 IC들로 구성될 수 있다.
도 2는 스위치 어레이(SWAR)와, 커패시터 어레이(CAR)를 상세히 보여준다.
도 2를 참조하면, 스위치 어레이(SWAR)는 데이터 드라이브 IC(DIC)와 데이터라인 간의 접속을 스위칭하는 다수의 스위치(SW)들을 구비한다. 스위치(SW)들 각각은 제어신호 공급라인(SL)으로부터 인가되는 스위치 제어신호(SCS)에 응답하여 동작된다. 스위치 제어신호(SCS)는 도 3과 같이 1 수평기간(1H) 중 전반부 1/2 수평기간에 해당되는 제1 기간(T1) 동안 턴 온 레벨로 발생되고, 1 수평기간(1H) 중 후반부 1/2 수평기간에 해당되는 제2 기간(T2) 동안 턴 오프 레벨로 발생된다. 그 결과, 제1 기간(T1) 동안, 데이터라인들(DL)은 데이터 드라이브 IC(DIC)로부터 공급되는 데이터전압으로 충전된다. 제2 기간(T2) 동안, 데이터라인들(DL)은 데이터 드라이브 IC(DIC)로부터 분리되어 플로팅된다.
커패시터 어레이(CAR)는 기수번째 데이터라인들에 접속된 제1 부스트 커패시터(BC1)들과, 우수번째 데이터라인들에 접속된 제2 부스트 커패시터(BC2)들을 구비한다. 제1 부스트 커패시터(BC1)들은 도 4 및 도 5와 같이 게이트 절연막(GI)을 사이에 두고 서로 중첩되는 기수번째 데이터라인의 광폭부(WDL1)와 제1 부스트신호 공급라인(BL1)의 돌기부(PBL1)에 의해 형성된다. 제2 부스트 커패시터(BC2)들은 도 4 및 도 5와 같이 게이트 절연막(GI)을 사이에 두고 서로 중첩되는 우수번째 데이터라인의 광폭부(WDL2)와 제2 부스트신호 공급라인(BL2)의 돌기부(PBL2)에 의해 형성된다. 도 5에서, "SUB"는 하부 유리기판을, "PASI"는 보호막을 각각 나타낸 다. 커패시터 어레이(CAR) 및 스위치 어레이(SWAR)는 유효표시영역(AA)의 화소 어레이 형성시 같이 형성될 수 있다.
제1 부스트 커패시터(BC1)들 각각은 제1 부스트신호 공급라인(BL1)으로부터 인가되는 제1 부스트신호(BTS1)에 응답하여 동작되며, 제2 부스트 커패시터(BC2)들 각각은 제2 부스트신호 공급라인(BL2)으로부터 인가되는 제2 부스트신호(BTS2)에 응답하여 동작된다. 부스트신호들(BTS1,BTS2)은 도 3과 같이 제1 기간(T1) 동안 제1 레벨(L1)로 발생되고, 제2 기간(T2) 동안 제1 레벨(L1)보다 높은 제2 레벨(L2) 또는, 제1 레벨(L1)보다 낮은 제3 레벨(L3)로 발생된다. 기수번째 및 우수번째 데이터라인들에 충전된 데이터전압의 극성이 서로 다를 때, 제2 기간(T2) 동안 제1 부스트신호(BTS1) 및 제2 부스트신호(BTS2)는 서로 다른 레벨로 발생된다. 그 결과, 제2 기간(T2) 동안, 데이터라인들(DL) 상의 데이터전압은 제2 레벨(L2)만큼 부스트 업(Boost-up)되거나 또는, 제3 레벨(L3)만큼 부스트 다운(Boost-down) 된다.
스캔펄스(SCAN)는 도 3과 같이 제1 기간(T1) 동안 턴 오프 레벨로 발생되고, 제2 기간(T2) 동안 턴 오프 레벨로 발생된다. 그 결과, 데이터라인들(DL) 상의 레벨 쉬프트 된 데이터전압이 액정셀(Clc)들에 인가된다.
제1 부스트신호(BTS1) 및 제2 부스트신호(BTS2)는 인버젼 구동방식에 따라 여러 형태를 가질 수 있다.
도 6과 같이, 수직 및 수평으로 인접한 액정셀들 간 극성이 반전되고 프레임 단위로 액정셀들의 극성이 반전되는 도트 인버젼 방식으로 액정표시장치가 구동되는 경우, 제1 부스트신호(BTS1) 및 제2 부스트신호(BTS2)는 도 7과 같은 형태로 발 생된다.
도 6 및 도 7을 참조하면, 기수번째 프레임에서, 제1 부스트신호(BTS1)는 기수번째 수평기간들(1H,3H)의 제1 기간(T1) 동안 제1 레벨(L1)로 발생되고 제2 기간(T2) 동안 제2 레벨(L2)로 발생되며, 우수번째 수평기간들(2H,4H)의 제1 기간(T1) 동안 제1 레벨(L1)로 발생되고 제2 기간(T2) 동안 제3 레벨(L3)로 발생된다. 이 제1 부스트신호(BTS1)에 의해, 제1 및 제3 수평기간(1H,3H)내에서 정극성(+)으로 충전될 데이터전압은 제2 레벨(L2) 만큼 부스트 업 된다. 그리고, 제2 및 제4 수평기간(2H,4H)내에서 부극성(-)으로 충전될 데이터전압은 제3 레벨(L3) 만큼 부스트 다운 된다.
기수번째 프레임에서, 제2 부스트신호(BTS2)는 기수번째 수평 기간들(1H,3H)의 제1 기간(T1) 동안 제1 레벨(L1)로 발생되고 제2 기간(T2) 동안 제3 레벨(L3)로 발생되며, 우수번째 수평 기간들(2H,4H)의 제1 기간(T1) 동안 제1 레벨(L1)로 발생되고 제2 기간(T2) 동안 제2 레벨(L2)로 발생된다. 이 제2 부스트신호(BTS2)에 의해, 제1 및 제3 수평기간(1H,3H)내에서 부극성(-)으로 충전될 데이터전압은 제3 레벨(L3) 만큼 부스트 다운 된다. 그리고, 제2 및 제4 수평기간(2H,4H)내에서 정극성(+)으로 충전될 데이터전압은 제2 레벨(L3) 만큼 부스트 업 된다.
우수번째 프레임에서, 제1 부스트신호(BTS1)는 기수번째 프레임에서의 제2 부스트신호(BTS2)와 동일하게 발생된다. 이 제1 부스트신호(BTS1)에 의해, 제1 및 제3 수평기간(1H,3H)내에서 부극성(-)으로 충전될 데이터전압은 제3 레벨(L3) 만큼 부스트 다운 된다. 그리고, 제2 및 제4 수평기간(2H,4H)내에서 정극성(+)으로 충 전될 데이터전압은 제2 레벨(L3) 만큼 부스트 업 된다.
우수번째 프레임에서, 제2 부스트신호(BTS2)는 기수번째 프레임에서의 제1 부스트신호(BTS1)와 동일하게 발생된다. 이 제2 부스트신호(BTS2)에 의해, 제1 및 제3 수평기간(1H,3H)내에서 정극성(+)으로 충전될 데이터전압은 제2 레벨(L2) 만큼 부스트 업 된다. 그리고, 제2 및 제4 수평기간(2H,4H)내에서 부극성(-)으로 충전될 데이터전압은 제3 레벨(L3) 만큼 부스트 다운 된다.
이러한 레벨 쉬프팅에 의해 본 발명은 데이터 드라이브 IC(DIC)의 개량없이 액정셀들(Clc)에 인가되는 데이터전압의 범위를 증가시킬 수 있다. 예컨대, 도 8과 같이 데이터 드라이브 IC(DIC)가 6.5V ~ 19.5V의 출력 범위를 가질 때, 6.5V의 제1 레벨(L1), 13V의 제2 레벨(L2) 및 0V의 제3 레벨(L3)을 갖는 부스트신호들(BTS1,BTS2)을 부스트 커패시터들(BC1,BC2)에 인가하면, 액정셀들(Clc)에 인가되는 데이터전압의 범위를 0V ~ 26V로 증가시킬 수 있다. 액정셀들(Clc)에 인가되는 데이터전압의 범위는 데이터 드라이브 IC(DIC)의 출력 범위보다 2배 증가한다. 그 결과, 본 발명은 낮은 출력을 갖는 데이터 드라이브 IC(DIC)로도 대면적 및 고해상도의 액정패널을 용이하게 구동시킬 수 있다.
한편, 스위치 어레이(SWAR)를 구성하는 스위치들(SW)은 화소 어레이의 TFT들에 비해 큰 부하를 감당해야 하므로, W(채널폭)/L(채널길이) 값이 매우 커야 한다. 따라서, 비표시영역(NAA)의 면적이 좁은 경우 스위치 어레이(SWAR)를 형성하기 곤란할 수 있다. 이 경우, 도 9와 같이 스위치 어레이(SWAR)를 데이터 드라이브 IC(DIC)내에 형성하면, 상기와 같은 문제점은 간단히 해결된다. 데이터 드라이브 IC(DIC)내에서, 스위치 어레이(SWAR)는 출력 버퍼의 출력단에 접속되도록 형성될 수 있다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 구동방법은 데이터 드라이브 IC의 출력 범위 내에 속하는 데이터전압으로 데이터라인을 충전시키고, 데이터라인에 접속된 부스트 커패시터를 이용하여 데이터라인 상의 데이터전압을 레벨 쉬프팅시킨 후, 이 레벨 쉬프트 된 데이터전압을 액정셀에 인가한다. 이에 따라 본 발명에 따른 액정표시장치는 데이터 드라이브 IC의 개량없이 액정셀에 인가되는 데이터전압의 범위를 증가시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 본 발명의 실시예에 따른 액정표시장치를 보여주는 도면.
도 2는 스위치 어레이와, 커패시터 어레이를 상세히 보여주는 도면.
도 3은 스위치 제어신호, 스캔펄스 및 부스트신호들의 파형을 보여주는 도면.
도 4 및 도 5는 각각 부스트 커패시터의 평면 및 단면을 보여주는 도면들.
도 6은 도트 인버젼 방식으로 구동시 액정셀들의 극성을 보여주는 도면.
도 7은 도 6의 극성에 대응되는 부스트신호들의 파형을 보여주는 도면.
도 8은 DIC 출력전압 범위와 액정셀에 인가되는 전압 범위를 비교하여 보여주는 도면.
도 9는 스위치 어레이가 DIC 내부에 형성되는 예를 보여주는 도면.
<도면의 주요 부호에 대한 설명>
10 : 액정표시패널 11 : 타이밍 콘트롤러
12 : 데이터 구동회로 13 : 게이트 구동회로
SWAR : 스위치 어레이 CAR : 커패시터 어레이

Claims (9)

  1. 다수의 데이터라인들 및 게이트라인들의 교차영역마다 형성되는 액정셀들을 포함하여 화상을 표시하는 유효표시영역과, 상기 유효표시영역 바깥의 비표시영역을 갖는 액정표시패널;
    상기 데이터라인들에 데이터전압을 인가하는 데이터 구동회로;
    상기 게이트라인들에 스캔펄스를 인가하는 게이트 구동회로;
    스위치 제어신호에 응답하여, 상기 데이터 구동회로와 상기 데이터라인들 간의 접속을 스위칭하기 위한 스위치 어레이; 및
    부스트 신호에 따라 상기 데이터라인들에 충전된 데이터전압을 일정 레벨만큼 레벨 쉬프팅하기 위한 커패시터 어레이를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 스위치 제어신호는 1 수평기간 중 전반부 1/2 수평기간에 해당되는 제1 기간 동안 턴 온 레벨로 발생되고, 상기 1 수평기간 중 후반부 1/2 수평기간에 해당되는 제2 기간 동안 턴 오프 레벨로 발생되며;
    상기 스캔펄스는 상기 제1 기간 동안 턴 오프 레벨로 발생되고, 상기 제2 기간 동안 턴 온 레벨로 발생되는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 커패시터 어레이는, 기수번째 데이터라인들에 접속된 제1 부스트 커패시터들과, 우수번째 데이터라인들에 접속된 제2 부스트 커패시터들을 구비하는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 부스트신호는 제1 부스트신호 공급라인을 통해 상기 제1 부스트 커패시터들에 인가되는 제1 부스트신호와, 제2 부스트신호 공급라인을 통해 상기 제2 부스트 커패시터들에 인가되는 제2 부스트신호를 포함하고;
    상기 제1 및 제2 부스트신호는 상기 제1 기간 동안 제1 레벨로 발생되고, 상기 제2 기간 동안 상기 제1 레벨보다 높은 제2 레벨 또는, 상기 제1 레벨보다 낮은 제3 레벨로 발생되는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 기수번째 데이터라인들에 충전된 데이터전압과 상기 우수번째 데이터라인들에 충전된 데이터전압의 극성이 서로 다를 때, 상기 제1 부스트신호는 상기 제2 기간 동안 상기 제2 레벨 및 제3 레벨 중 어느 하나로 발생되고, 상기 제2 부스트신호는 상기 제2 기간 동안 상기 제2 레벨 및 제3 레벨 중 나머지 하나로 발생되는 것을 특징으로 하는 액정표시장치.
  6. 제 4 항에 있어서,
    상기 제1 부스트 커패시터들 각각은 절연막을 사이에 두고 서로 중첩되는 기수번째 데이터라인의 광폭부와 상기 제1 부스트신호 공급라인의 돌기부에 의해 형성되며;
    상기 제2 부스트 커패시터들 각각은 절연막을 사이에 두고 서로 중첩되는 우수번째 데이터라인의 광폭부와 상기 제2 부스트신호 공급라인의 돌기부에 의해 형성되는 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 스위치 어레이는 상기 비표시영역에 형성되거나 또는, 상기 데이터 구동회로 내에 형성되는 것을 특징으로 하는 액정표시장치.
  8. 제1 기간 동안 데이터 구동회로의 출력 범위 내에 속하는 데이터전압으로 데이터라인을 충전시키는 단계(A); 및
    상기 제1 기간에 이은 제2 기간 동안 상기 데이터라인에 접속된 부스트 커패시터에 부스트신호를 인가하여 상기 데이터라인 상의 데이터전압을 레벨 쉬프팅시킨 후 액정셀에 인가하는 단계(B)를 포함하고;
    상기 부스트신호는 상기 제1 기간 동안 제1 레벨로 발생되고, 상기 제2 기간 동안 상기 제1 레벨보다 높은 제2 레벨 또는, 상기 제1 레벨보다 낮은 제3 레벨로 인가되는 것을 특징으로 하는 액정표시장치의 구동방법.
  9. 제 8 항에 있어서,
    상기 단계(B)에서, 상기 데이터 구동회로 및 데이터라인 간의 접속은 해제되는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020090100618A 2009-10-22 2009-10-22 액정표시장치 및 그 구동방법 KR20110043892A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090100618A KR20110043892A (ko) 2009-10-22 2009-10-22 액정표시장치 및 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090100618A KR20110043892A (ko) 2009-10-22 2009-10-22 액정표시장치 및 그 구동방법

Publications (1)

Publication Number Publication Date
KR20110043892A true KR20110043892A (ko) 2011-04-28

Family

ID=44048845

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090100618A KR20110043892A (ko) 2009-10-22 2009-10-22 액정표시장치 및 그 구동방법

Country Status (1)

Country Link
KR (1) KR20110043892A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9437148B2 (en) 2014-01-07 2016-09-06 Samsung Display Co., Ltd. Display device having integral capacitors and reduced size
KR20170060299A (ko) * 2015-11-24 2017-06-01 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9437148B2 (en) 2014-01-07 2016-09-06 Samsung Display Co., Ltd. Display device having integral capacitors and reduced size
KR20170060299A (ko) * 2015-11-24 2017-06-01 엘지디스플레이 주식회사 액정표시장치와 그 구동방법

Similar Documents

Publication Publication Date Title
US8289310B2 (en) Horizontal electric field liquid crystal display
US9548031B2 (en) Display device capable of driving at low speed
US8098219B2 (en) Liquid crystal display panel, liquid crystal display device having the same, and driving method thereof
US8232946B2 (en) Liquid crystal display and driving method thereof
US9865209B2 (en) Liquid crystal display for operating pixels in a time-division manner
US8487851B2 (en) Liquid crystal display
KR20120111684A (ko) 액정표시장치
KR101777133B1 (ko) 액정 표시장치
KR20090073261A (ko) 액정표시장치와 그 구동방법
KR101774579B1 (ko) 액정표시장치
KR101660977B1 (ko) 액정표시장치
KR101887680B1 (ko) 액정표시장치
KR20100067389A (ko) 액정표시장치와 그 구동방법
KR101493526B1 (ko) 액정표시장치
KR20120133881A (ko) 액정표시장치와 그 구동방법
KR101752003B1 (ko) 액정표시장치
KR101589751B1 (ko) 액정표시장치
KR20110043892A (ko) 액정표시장치 및 그 구동방법
KR101549247B1 (ko) 액정표시장치와 그 구동방법
KR101457694B1 (ko) 액정표시장치와 그 구동방법
KR101461016B1 (ko) 액정표시장치와 그 구동방법
KR20140082299A (ko) 액정표시장치
KR101623594B1 (ko) 액정표시장치
KR101520490B1 (ko) 액정표시장치 및 그 구동방법
KR101074400B1 (ko) 액정표시장치 및 그 구동방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination